CN113053896A - 存储器及其制备方法 - Google Patents
存储器及其制备方法 Download PDFInfo
- Publication number
- CN113053896A CN113053896A CN202110240857.0A CN202110240857A CN113053896A CN 113053896 A CN113053896 A CN 113053896A CN 202110240857 A CN202110240857 A CN 202110240857A CN 113053896 A CN113053896 A CN 113053896A
- Authority
- CN
- China
- Prior art keywords
- layer
- bit line
- isolation layer
- isolation
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/48—Data lines or contacts therefor
- H10B12/488—Word lines
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
Abstract
本发明提供一种存储器及其制备方法,涉及半导体技术领域,该存储器包括基底,基底上设置有隔离层,隔离层内间隔排布有多条位线,多条位线沿第一方向排布,且每条位线呈S形。该存储器的制备方法包括如下步骤:提供基底;在基底上形成多条位线沟槽;在每条位线沟槽内形成第一隔离层;在第一隔离层上形成位线;在位线上形成第二隔离层;去除相邻的隔离墙之间的基底,隔离墙包括第一隔离层、位线以及第二隔离层;在相邻的隔离墙之间的间隙内形成第三隔离层,第三隔离层、第二隔离层和第一隔离层共同形成隔离层。本发明实施例的存储器以及采用该存储器的制备方法制备的存储器,集成度高。
Description
技术领域
本发明涉及半导体技术领域,尤其涉及一种存储器及其制备方法。
背景技术
动态随机存储器(dynamic random access memory,简称DRAM)是一种高速地、随机地写入和读取数据的半导体存储器,被广泛地应用到数据存储设备或装置中。
现有的动态随机存储器,一般是先形成浅沟槽隔离结构定义出有源区,然后在有源区中刻蚀形成埋入式字线,在埋入式字线之间形成位线接触柱塞,再通过位线连接各位线接触柱塞;且现有技术中较主流的动态随机存储器是3HPAA乘2HPWL结构,3HPAA乘2HPWL确定一个位单元(英文全称为cell bit)面积,3HPAA乘2HPWL指3倍的有源区(英文全称为active region,英文简称为AA)的半节距(英文全称为half pitch,英文简称为HP)乘以2倍的字线(英文全称为word line,英文简称为WL)的半节距。然而,这种结构的动态随机存储器集成度较低。
发明内容
鉴于上述问题,本发明实施例提供一种存储器及其制备方法,以提升存储器的集成度。
为了实现上述目的,本发明实施例提供如下技术方案:
本发明实施例的第一方面提供一种存储器,其包括基底,基底上设置有隔离层,隔离层内间隔排布有多条位线,多条位线沿第一方向排布,且每条位线呈S形。
本发明实施例的存储器,基底的隔离层内设置有间隔排布的多条位线,每条位线呈S形且沿第一方向排布,在单位尺寸的基底上,隔离层内设置的每条位线长度增长,后续设置的与位线接触的位线接触柱塞的数量就会增加,后续设置的与位线接触柱塞一一对应的有源区的数量就会增多,后续设置的与有源区一一对应的电容器的数量也会增多,如此,存储器的集成度更高。
在一些实施方式中,每条位线包括间隔排布且依次连接的多个第一位线结构和多个第二位线结构,第一位线结构沿第二方向延伸,第二方向相对第一方向倾斜设置,第二位线结构沿第三方向延伸,第三方向相对第一方向倾斜设置,且第三方向与第二方向相对第一方向的倾斜方向相反。
在一些实施方式中,每条位线上设置有间隔排布的多个位线接触柱塞,位线接触柱塞设置在隔离层内,且每个位线接触柱塞设置在对应的第一位线结构和第二位线结构的连接位置。
在一些实施方式中,每个位线接触柱塞上设置有源区,有源区设置在隔离层内。
在一些实施方式中,隔离层内还设置有多条字线,多条字线沿第四方向排布,每条字线沿第一方向延伸,第四方向与第一方向垂直设置。
在一些实施方式中,每条字线包括多个栅极和多个字线结构,每个栅极对应设置在一个有源区内,每条字线包括的多个栅极对应设置在同一列有源区内,同一列有源区沿第一方向排布,多个栅极和多个字线结构一一间隔设置,每个字线结构设置在隔离层内,每个字线结构用于连接相邻两个栅极。
在一些实施方式中,字线包括金属层和介质层,介质层包括第一介质层、第二介质层和第三介质层,第一介质层的顶面设置金属层和第二介质层,第二介质层设置在金属层的相对两侧面,金属层的顶面和第二介质层的顶面设置第三介质层。
在一些实施方式中,每条字线上间隔设置有多个节点接触柱塞,每个节点接触柱塞与有源区的顶端电连接,节点接触柱塞与位线接触柱塞在垂直于基底方向上一一对应。
本发明实施例的第二方面提供一种存储器的制备方法,其包括如下步骤:提供基底;在基底上形成多条位线沟槽,多条位线沟槽沿第一方向排布,且每条位线沟槽呈S形;在每条位线沟槽内形成第一隔离层,第一隔离层的厚度小于位线沟槽的深度;在第一隔离层上形成位线,第一隔离层和位线的总厚度小于位线沟槽的深度,多条位线沿第一方向排布,且每条位线呈S形;在位线上形成第二隔离层,第二隔离层的顶面与基底的顶面平齐;去除相邻的隔离墙之间的基底,且保留第一隔离层底面以下的基底,其中,隔离墙包括第一隔离层、位线以及第二隔离层;在相邻的隔离墙之间的间隙内形成第三隔离层,第三隔离层、第二隔离层和第一隔离层共同形成隔离层。
本发明实施例的存储器的制备方法,通过在基底上设置呈S形的位线沟槽,进而在S形的位线沟槽内形成呈S形的位线,如此,使得制备的存储器内,在单位尺寸的基底上,隔离层内设置的每条位线长度增长,后续设置的与位线接触的位线接触柱塞的数量就会增加,后续设置的与位线接触柱塞一一对应的有源区的数量就会增多,后续设置的与有源区一一对应的电容器的数量也会增多,存储器的集成度更高。
在一些实施方式中,在第一隔离层上形成位线的步骤中:形成的每条位线包括间隔排布且依次连接的多个第一位线结构和多个第二位线结构,第一位线结构沿第二方向延伸,第二方向相对第一方向倾斜设置,第二位线结构沿第三方向延伸,第三方向相对第一方向倾斜设置,且第三方向与第二方向相对第一方向的倾斜方向相反。
在一些实施方式中,在形成第三隔离层之后,还包括:去除第一位线结构和第二位线结构连接位置上的部分隔离层以形成多个凹孔,每个凹孔暴露出位线;在每个凹孔中沉积第一层多晶硅以形成位线接触柱塞。
在一些实施方式中,在每个凹孔中沉积第一层多晶硅以形成位线接触柱塞的步骤,包括:在每个凹孔中沉积第一层多晶硅,第一层多晶硅填充满凹孔且覆盖在保留下的隔离层上;去除部分第一层多晶硅,保留下的第一层多晶硅位于凹孔中,并且保留下的第一层多晶硅的顶面低于隔离层的顶面,保留在凹孔中的第一层多晶硅形成位线接触柱塞。
在一些实施方式中,在每个凹孔中形成位线接触柱塞之后,还包括:在位线接触柱塞上形成第二层多晶硅,第二层多晶硅的顶面与隔离层的顶面平齐;在保留下的隔离层和第二层多晶硅上形成保护层;去除部分保护层、部分第二层多晶硅以及部分隔离层,以形成字线沟槽,字线沟槽沿第四方向排布,且沿第一方向延伸,第四方向与第一方向垂直设置,保留下的第二层多晶硅形成位于字线沟槽两侧的有源区,保留下的保护层内形成与字线沟槽连通的节点柱塞槽,节点柱塞槽的宽度大于字线沟槽的宽度。
在一些实施方式中,保留下的第二层多晶硅经离子注入后形成有源区。
在一些实施方式中,形成字线沟槽后,还包括:在字线沟槽的底部形成第一介质层;在第一介质层上形成第二介质层,第二介质层覆盖有源区侧壁;在字线沟槽内的第一介质层上、且第二介质层远离有源区的侧部形成金属层,金属层填充满字线沟槽和节点柱塞槽,并覆盖在保留下的隔离层和保留下的保护层上;回刻金属层,使金属层低于有源区;在金属层上形成第三介质层,第三介质层的顶面与保护层的底面平齐。
在一些实施方式中,形成第三介质层之后,还包括:在第三介质层上形成第三层多晶硅,第三层多晶硅填充满节点柱塞槽且覆盖保护层;去除部分第三层多晶硅,保留下的第三层多晶硅形成多个节点接触柱塞,每个节点接触柱塞与对应的有源区的顶端电连接,节点接触柱塞与位线接触柱塞在垂直于基底方向上一一对应。
除了上面所描述的本发明实施例解决的技术问题、构成技术方案的技术特征以及由这些技术方案的技术特征所带来的有益效果外,本发明实施例提供的存储器及其制备方法所能解决的其他技术问题、技术方案中包含的其他技术特征以及这些技术特征带来的有益效果,将在具体实施方式中作出进一步详细的说明。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例的存储器的制备方法的流程图;
图2a为本发明实施例中基底上设置位线沟槽后的结构示意图;
图2b为图2a中的AA位置的断面图;
图2c为图2a中的BB位置的断面图;
图3a为本发明实施例中在位线沟槽中设置第一层二氧化硅后的结构示意图;
图3b为图3a中的AA位置的断面图;
图3c为图3a中的BB位置的断面图;
图4a为本发明实施例中在位线沟槽中形成第一隔离层后的结构示意图;
图4b为图4a中的AA位置的断面图;
图4c为图4a中的BB位置的断面图;
图5a为本发明实施例中在位线沟槽中设置金属钨层后的结构示意图;
图5b为图5a中的AA位置的断面图;
图5c为图5a中的BB位置的断面图;
图6a为本发明实施例中在位线沟槽中形成位线后的结构示意图;
图6b为图6a中的AA位置的断面图;
图6c为图6a中的BB位置的断面图;
图7a为本发明实施例中在位线沟槽中设置第二层二氧化硅后的结构示意图;
图7b为图7a中的AA位置的断面图;
图7c为图7a中的BB位置的断面图;
图8a为本发明实施例中去除部分第二层二氧化硅后的结构示意图;
图8b为图8a中的AA位置的断面图;
图8c为图8a中的BB位置的断面图;
图9a为本发明实施例中去除相邻隔离墙之间的部分基底后的结构示意图;
图9b为图9a中的AA位置的断面图;
图9c为图9a中的BB位置的断面图;
图10a为本发明实施例中在隔离墙之间的间隙设置第三隔离层后的结构示意图;
图10b为图10a中的AA位置的断面图;
图10c为图10a中的BB位置的断面图;
图11a为本发明实施例中在隔离层上设置凹孔后的结构示意图;
图11b为图11a中的AA位置的断面图;
图11c为图11a中的BB位置的断面图;
图12a为本发明实施例中在凹孔中以及保留下的隔离层上设置第一层多晶硅后的结构示意图;
图12b为图12a中的AA位置的断面图;
图12c为图12a中的BB位置的断面图;
图13a为本发明实施例中去除部分第一层多晶硅后的结构示意图;
图13b为图13a中的AA位置的断面图;
图13c为图13a中的BB位置的断面图;
图14a为本发明实施例中在凹孔中形成位线接触柱塞后的结构示意图;
图14b为图14a中的AA位置的断面图;
图14c为图14a中的BB位置的断面图;
图14d为本发明实施例中形成位线接触柱塞的流程图;
图15a为本发明实施例中在凹孔中填充第二层多晶硅并在第二层多晶硅和保留下的隔离层上设置保护层后的结构示意图;
图15b为图15a中的AA位置的断面图;
图15c为图15a中的BB位置的断面图;
图16a为本发明实施例中形成字线沟槽和节点柱塞槽后并在字线沟槽中形成第一介质层后的结构示意图;
图16b为图16a中的AA位置的断面图;
图16c为图16a中的BB位置的断面图;
图17a为本发明实施例中在字线沟槽中设置第二介质层后的结构示意图;
图17b为图17a中的AA位置的断面图;
图17c为图17a中的BB位置的断面图;
图18a为本发明实施例中在字线沟槽中设置金属层后的结构示意图;
图18b为图18a中的AA位置的断面图;
图18c为图18a中的BB位置的断面图;
图19a为本发明实施例中去除保护层顶面以上的金属层后的结构示意图;
图19b为图19a中的AA位置的断面图;
图19c为图19a中的BB位置的断面图;
图20a为本发明实施例中去除字线沟槽中的部分金属层并在金属层上设置第三介质层后的结构示意图;
图20b为图20a中的AA位置的断面图;
图20c为图20a中的BB位置的断面图;
图21a为本发明实施例中在节点柱塞槽中设置第三层多晶硅后的结构示意图;
图21b为图21a中的AA位置的断面图;
图21c为图21a中的BB位置的断面图。
附图标记:
100:基底; 101:位线沟槽;
200:第一隔离层; 201:第一层二氧化硅;
300:位线; 301:金属钨层;
302:第一位线结构; 303:第二位线结构;
400:第二隔离层; 401:第二层二氧化硅;
500:隔离墙; 600:第三隔离层;
700:隔离层; 701:凹孔;
800:位线接触柱塞; 801:第一层多晶硅;
900:第二层多晶硅; 901:字线沟槽;
902:有源区; A00:保护层;
A01:节点柱塞槽; B00:第一介质层;
C00:第二介质层; D00:金属层;
E00:第三介质层; F00:第三层多晶硅。
具体实施方式
在相关技术中,动态随机存储器一般是先形成浅沟槽隔离结构定义出有源区,然后在有源区中刻蚀形成埋入式字线,在埋入式字线之间形成位线接触柱塞,再通过位线连接各位线接触柱塞;且现有技术中较主流的动态随机存储器是3HPAA乘2HPWL结构,3HPAA乘2HPWL确定一个位单元面积,3HPAA乘2HPWL指3倍的有源区的半节距乘以2倍的字线的半节距。然而,这种结构的动态随机存储器,单位尺寸的基底上,每条位线的长度短,每条位线对应设置的位线接触柱塞数量少,后续对应设置的有源区的数量较少,后续对应设置的电容器的数量较少,存储器的集成度低。
为此,本发明实施例提供一种存储器及其制备方法,通过在基底上形成呈S形的位线,使得单位尺寸的基底上,每条位线的长度增长,后续设置的与位线接触的位线接触柱塞的数量就会增多,后续设置的与位线接触柱塞一一对应的有源区的数量就会增多,后续设置的与有源区一一对应的电容器的数量也会增多,如此,提高存储器的集成度。
为了使本发明实施例的上述目的、特征和优点能够更加明显易懂,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其它实施例,均属于本发明保护的范围。
如图1所示,本发明实施例提供一种存储器的制备方法,其包括如下步骤:
S01:提供基底,基底的材料可以是硅、锗等本领域技术人员熟知的半导体基底材料。
S02:在基底上形成多条位线沟槽,多条位线沟槽间隔设置,多条位线沟槽沿第一方向排布,且每条位线沟槽呈S形,其中,第一方向如图2a示出的X方向,该步骤形成的结构如图2a、图2b以及图2c所示,该步骤形成的结构中,多条位线沟槽101间隔排布,并且沿第一方向排布,每条位线沟槽101呈S形。
S03:在每条位线沟槽101内形成第一隔离层,第一隔离层的厚度小于位线沟槽101的深度,第一隔离层的材料例如可以为二氧化硅,第一隔离层可以通过沉积的方法形成在位线沟槽101内,第一隔离层形成过程中,首先,在设置有位线沟槽101的基底100上形成第一层二氧化硅,第一层二氧化硅填充满位线沟槽101,且覆盖在保留下的基底100上,去除高于基底100顶面的部分第一层二氧化硅,该步骤形成的结构如图3a、图3b以及图3c所示,该步骤形成的结构中,第一层二氧化硅201位于位线沟槽101内,且第一层二氧化硅201与基底100的顶面平齐;其次,继续去除部分第一层二氧化硅201,仅保留位线沟槽101内的部分第一层二氧化硅201,且保留在位线沟槽101内的第一层二氧化硅201的厚度小于位线沟槽101的深度,以形成第一隔离层,该步骤形成的结构如图4a、图4b以及图4c所示,该步骤形成的结构中,第一隔离层200位于位线沟槽101内,且第一隔离层200的厚度小于位线沟槽101的深度,第一隔离层200的顶面低于位线沟槽101的槽口。
S04:在第一隔离层200上形成位线,第一隔离层200和位线的总厚度小于位线沟槽101的槽深,多条位线沿第一方向排布,且每条位线呈S形,位线的材料例如可以是金属钨,位线可以采用沉积的方法形成在位线沟槽101内的第一隔离层200上。位线形成过程中,首先,在设置有位线沟槽101以及第一隔离层200的基底100上形成一层金属钨层,金属钨层填充满位线沟槽101,且覆盖在保留下的基底100上,该步骤形成的结构如图5a、图5b以及图5c所示,图5a虚线用于显示位线沟槽101的位置,该步骤形成的结构中,金属钨层301位于位线沟槽101内,且该层金属钨层301还覆盖在保留下的基底100的顶面;其次,去除部分金属钨层301,仅保留位线沟槽101内的金属钨层301,且保留在位线沟槽101内的金属钨层301的厚度小于位线沟槽101的深度,以形成位线,该步骤形成的结构如图6a、图6b以及图6c所示,该步骤形成的结构中,位线300位于位线沟槽101内的第一隔离层200上,位线300的顶面低于位线沟槽101的槽口,位线300的厚度加第一隔离层200的厚度小于位线沟槽101的槽深。
请参阅图6a,在第一隔离层200上形成位线300的步骤中:形成的每条位线300包括间隔排布且依次连接的多个第一位线结构302和多个第二位线结构303,第一位线结构302沿第二方向延伸,第二方向相对第一方向倾斜设置,第二位线结构303沿第三方向延伸,第三方向相对第一方向倾斜设置,且第三方向与第二方向相对第一方向的倾斜方向相反,其中,第二方向如图6a示出的Y方向,第三方向如图6a示出的Z方向。
S05:在位线300上形成第二隔离层,第二隔离层的顶面与基底100的顶面平齐,第二隔离层的材料和第一隔离层200的材料可为同一种材料,第二隔离层的材料例如为二氧化硅,第二隔离层可以采用沉积的方法形成在位线沟槽101内的位线300上。第二隔离层形成过程中,首先,在设置有位线300的基底100上形成第二层二氧化硅,第二层二氧化硅填充满位线沟槽101,且覆盖在保留下的基底100上,该步骤形成的结构如图7a、图7b以及图7c所示,图7a虚线用于显示位线沟槽101的位置,该步骤形成的结构中,第二层二氧化硅401位于位线沟槽101内,且第二层二氧化硅401还覆盖在保留下的基底100的顶面;其次,去除部分第二层二氧化硅401,仅保留位线沟槽101内的第二层二氧化硅401,且保留在位线沟槽101内的第二层二氧化硅401的顶面与基底100的顶面平齐,以形成第二隔离层,该步骤形成的结构如图8a、图8b以及图8c所示,该步骤形成的结构中,第二隔离层400位于位线沟槽101内的位线300上,第二隔离层400的厚度加上位线300的厚度,再加上第一隔离层200的厚度等于位线沟槽101的槽深。
S06:去除相邻的隔离墙之间的基底100,且保留第一隔离层200底面以下的基底100,其中,隔离墙包括第一隔离层200、位线300以及第二隔离层400,去除相邻的隔离墙之间的基底100可以采用刻蚀的方法,该步骤形成的结构如图9a、图9b以及图9c所示,该步骤形成的结构中,基底100的顶面设置有多个间隔排布的隔离墙500,每个隔离墙500包括设置在基底100上的第一隔离层200、设置在第一隔离层200上的位线300,以及设置在位线300上的第二隔离层400,其中,每个隔离墙500呈S形,多个隔离墙500沿第一方向排布。
S07:在相邻的隔离墙500之间的间隙内形成第三隔离层,第三隔离层、第二隔离层400和第一隔离层200共同形成隔离层,第三隔离层的材料与第一隔离层200的材料、第二隔离层400的材料可为同一种材料,第三隔离层的材料例如为二氧化硅,第三隔离层可以采用沉积的方法形成在相邻两个隔离墙500之间的间隙内。该步骤形成的结构如图10a、图10b以及图10c所示,该步骤形成的结构中,基底100上间隔设置有隔离墙500和第三隔离层600,隔离墙500包括设置在基底100上的第一隔离层200、设置在第一隔离层200上的位线300,以及设置在位线300上的第二隔离层400;位线300正下方为第一隔离层200,位线300的正上方为第二隔离层400,位线300的两侧为第三隔离层600,位线300形成在第一隔离层200、第二隔离层400以及第三隔离层600形成的隔离层700内,隔离层700能够实现相邻位线300之间的绝缘,图10a中虚线用于显示位线沟槽101的位置,图10b和图10c中虚线用于显示第一隔离层200、第二隔离层400与第三隔离层600在不同的工艺步骤中形成。
本发明实施例的存储器的制备方法,通过在基底100上设置呈S形的位线沟槽101,进而在S形的位线沟槽101内形成呈S形的位线300,如此,使得制备的存储器内,在单位尺寸的基底100上,隔离层700内设置的位线300长度增长,后续设置的与位线300接触的位线接触柱塞的数量就会增加,后续设置的与位线接触柱塞一一对应的有源区的数量就会增多,后续设置的与有源区一一对应的电容器的数量也会增多,存储器的集成度更高。
本发明实施例的存储器的制备方法制备的存储器是2HPAA乘2HPWL结构,2HPAA乘2HPWL确定一个位单元面积,2HPAA乘2HPWL指2倍的有源区的半节距乘以2倍的字线的半节距,2HPAA乘2HPWL结构形成的4F2存储单元的面积会缩小至3HPAA乘2HPWL结构形成的6F2存储单元的三分之二左右,相当于4F2存储结构的存储密度更大,集成度更高。
请继续参照图1,在形成第三隔离层600之后,还包括:
S08:去除第一位线结构302和第二位线结构303连接位置上的部分隔离层700以形成多个凹孔,每个凹孔暴露出位线300,凹孔的形状可以为圆孔,去除第一位线结构302和第二位线结构303连接位置上的部分隔离层700可以采用刻蚀的方式形成凹孔,该步骤形成的结构如图11a、图11b以及图11c所示,该步骤形成的结构中,每个凹孔701位于第一位线结构302和第二位线结构303的连接位置,每个凹孔701暴露出与其对应的位线300,其中,图11a中虚线用于显示位线沟槽101的位置,图11b和图11c中虚线用于显示第一隔离层200与第三隔离层600在不同的工艺步骤中形成。
S09:在每个凹孔701中沉积第一层多晶硅以形成位线接触柱塞,在每个凹孔701中沉积第一层多晶硅可以采用化学气相沉积法(英文名称为Chemical Vapor Deposition,英文简称为CVD),也可以采用原子层沉积法(英文名称为Atomic Layer Deposition,英文简称为ALD),且在沉积第一层多晶硅的同时,掺杂改变第一层多晶硅电学特性的离子,例如掺杂磷离子或者硼离子。该步骤形成的结构如图14a、图14b以及图14c所示,该步骤形成的结构中,位线接触柱塞800位于凹孔701内,位线接触柱塞800的顶面低于第三隔离层600的顶面以及第二隔离层400的顶面,位线接触柱塞800的厚度例如可以为50纳米(nm),其中,图14a中虚线用于显示位线沟槽101的位置,图14b和图14c中虚线用于显示第一隔离层200与第三隔离层600在不同的工艺步骤中形成。
请参阅图14d,在每个凹孔701中沉积第一层多晶硅以形成位线接触柱塞800的步骤,包括:
S91:在每个凹孔701中沉积第一层多晶硅,第一层多晶硅填充满凹孔701且覆盖在保留下的隔离层700上,该步骤形成的结构如图12a、图12b以及图12c所示,该步骤形成的结构中,第一层多晶硅801填充满凹孔701,且第一层多晶硅801覆盖在保留下的隔离层700上,其中,图12a中虚线用于显示位线沟槽101的位置以及凹孔701的位置,图12b和图12c中虚线用于显示第一隔离层200与第三隔离层600在不同的工艺步骤中形成。
S92:去除部分第一层多晶硅801,保留下的第一层多晶硅801位于凹孔701中,并且保留下的第一层多晶硅801的顶面低于隔离层700的顶面,保留在凹孔701中的第一层多晶硅801形成位线接触柱塞800,该步骤形成的结构如图14a、图14b以及图14c所示,该步骤形成的结构中,第一层多晶硅801填充在凹孔701内,第一层多晶硅801的顶面低于第三隔离层600的顶面以及第二隔离层400的顶面,保留在凹孔701中的第一层多晶硅801形成位线接触柱塞800。其中,当去除第三隔离层600以及第二隔离层400顶面的第一层多晶硅801,形成的结构如图13a、图13b以及图13c所示,该结构中,第一层多晶硅801填充在凹孔701内,第一层多晶硅801的顶面与第三隔离层600的顶面以及第二隔离层400的顶面平齐,图13a中虚线用于显示位线沟槽101的位置,图13b和图13c中虚线用于显示第一隔离层200与第三隔离层600在不同的工艺步骤中形成,继续去除凹孔701中的部分第一层多晶硅801,形成的结构如图14a、图14b以及图14c所示。
请继续参照图1,在每个凹孔701中形成位线接触柱塞800之后,还包括:
S0A:在位线接触柱塞800上形成第二层多晶硅,第二层多晶硅的顶面与隔离层700的顶面平齐,第二层多晶硅可以采用沉积的方法形成在位线接触柱塞800上,该步骤形成的结构请参阅图15a、图15b以及图15c所示,该步骤形成的结构中,第二层多晶硅900的底面与位线接触柱塞800接触,第二层多晶硅900的顶面与隔离层700的顶面平齐,其中,图15a中虚线用于显示位线沟槽101的位置以及凹孔701的位置,图15b和图15c中虚线用于显示第一隔离层200与第三隔离层600在不同的工艺步骤中形成。
S0B:在保留下的隔离层700和第二层多晶硅900上形成保护层,保护层的材料例如可以是氮化硅,保护层也可以采用沉积的方式形成在保留下的隔离层700和第二层多晶硅900上,该步骤形成的结构如图15a、图15b以及图15c所示,该步骤形成的结构中,保护层A00设置在第二层多晶硅900和保留下的隔离层700上,该步骤中,保留下的隔离层700包括第三隔离层600、第一隔离层200以及部分第二隔离层400。
S0C:去除部分保护层A00、部分第二层多晶硅900以及部分隔离层700,以形成字线沟槽,字线沟槽沿第四方向排布,且沿第一方向延伸,第四方向与第一方向垂直设置,第四方向如图16a所示的U方向,保留下的第二层多晶硅900形成位于字线沟槽两侧的有源区,保留下的保护层A00内形成与字线沟槽连通的节点柱塞槽,节点柱塞槽的宽度大于字线沟槽的宽度。该步骤形成的结构中,字线沟槽901沿第一方向延伸,多个字线沟槽901沿第四方向排布,字线沟槽901的宽度小于第二层多晶硅900的宽度,保留下的第二层多晶硅900位于每个字线沟槽901的两侧,保留下的第二层多晶硅900构成有源区902,字线沟槽901的宽度小于节点柱塞槽A01的宽度,节点柱塞槽A01暴露出有源区902的顶面。
在步骤S0C中,保留下的第二层多晶硅900,需经离子注入后形成有源区902,离子注入的离子可以是硼离子或磷离子,在第二层多晶硅900上注入离子,可以使得形成的有源区902设置有源/漏极。
请继续参照图1,形成字线沟槽901后,还包括:
S0D:在字线沟槽901的底部形成第一介质层,第一介质层的材料可以为二氧化硅,第一介质层也可以采用沉积的方法形成在字线沟槽901的底部。该步骤形成的结构如图16a、图16b以及图16c所示,该步骤形成的结构中,第一介质层B00设置在字线沟槽901内,且第一介质层B00的厚度小于字线沟槽901的深度,第一介质层B00的顶面低于字线沟槽901的槽口,其中,图16a中虚线用于显示位线沟槽101的位置,图16b和图16c中虚线用于显示第一隔离层200、第三隔离层600以及第一介质层B00在不同的工艺步骤中形成。
S0E:在第一介质层B00上形成第二介质层,第二介质层覆盖有源区902侧壁,第二介质层的材料例如可以是二氧化硅,第二介质层可以通过原位水汽法(英文名称为in-situsteam generation,英文简称为ISSG)制备,第二介质层的厚度大约可以为5nm,该步骤形成的结构如图17a、图17b以及图17c所示,该步骤形成的结构中,第二介质层C00设置在第一介质层B00上,且第二介质层C00覆盖在有源区902的侧壁,第二介质层C00的厚度小于字线沟槽901槽宽的一半,其中,图17a中虚线用于显示位线沟槽101的位置,图16b和图16c中虚线用于显示第一隔离层200、第三隔离层600、第一介质层B00和第二介质层C00在不同的工艺步骤中形成。
S0F:在字线沟槽901内的第一介质层B00上、且第二介质层C00远离有源区902的侧部形成金属层,金属层填充满字线沟槽901和节点柱塞槽A01,并覆盖在保留下的隔离层700和保留下的保护层A00上;金属层的材料例如可以是金属钨,金属层例如可以采用沉积的方法设置在字线沟槽901内的第一介质层B00和第二介质层C00形成的空间内。该步骤形成的结构如图18a、图18b以及图18c所示,该步骤形成的结构中,金属层D00填充满字线沟槽901和节点柱塞槽A01,且金属层D00覆盖在保留下的隔离层700和保留下的保护层A00上,其中,图18a中虚线用于显示位线沟槽101的位置以及凹孔701的位置,图18b和图18c中虚线用于显示第一隔离层200、第三隔离层600、第一介质层B00和第二介质层C00在不同的工艺步骤中形成。
S0G:回刻金属层D00,使金属层D00的顶面低于有源区902的顶面,回刻金属层D00可以采用刻蚀的方式进行,该步骤形成的结构请参阅图20a、图20b以及图20c所示,该步骤形成的结构中,金属层D00设置在字线沟槽901内的第一介质层B00和第二介质层C00围合出的槽内,金属层D00的顶面低于有源区902的顶面。其中,回刻金属层D00时,当回刻的金属层D00的顶面与保护层A00的顶面平齐时,形成的结构如图19a、图19b以及图19c所示,该结构中,金属层D00填充满字线沟槽901和节点柱塞槽A01,且金属层D00的顶面与保护层A00的顶面平齐,其中,图19a中虚线用于显示位线沟槽101的位置,图19b和图19c中虚线用于显示第一隔离层200、第三隔离层600、第一介质层B00和第二介质层C00在不同的工艺步骤中形成。
S0H:在金属层D00上形成第三介质层,第三介质层的顶面与保护层A00的底面平齐,第三介质层的材料例如可以是二氧化硅,第三介质层例如可以采用沉积的方法形成在金属层D00上,该步骤形成的结构如图20a、图20b以及图20c所示,该步骤形成的结构中,第三介质层E00的底面与金属层D00的顶面接触,第三介质层E00的顶面与有源区902平齐,金属层D00形成字线,其中,图20a中虚线用于显示位线沟槽101的位置,图20b和图20c中虚线用于显示第一隔离层200、第三隔离层600、第一介质层B00、第二介质层C00和第三介质层E00在不同的工艺步骤中形成。
请继续参照图1,形成第三介质层E00之后,还包括:
S0I:在第三介质层E00上形成第三层多晶硅,第三层多晶硅填充满节点柱塞槽A01且覆盖保护层A00,第三层多晶硅可以采用化学气相沉积方法(英文名称为Chemical VaporDeposition,英文简称为CVD)填充满节点柱塞槽A01,并覆盖在保护层A00上,且在沉积第三层多晶硅的同时,掺杂改变第三层多晶硅电学特性的离子,例如掺杂磷离子或者硼离子。该步骤形成的结构中,第三层多晶硅F00的底面与第三介质层E00的顶面和有源区902的顶面接触,第三层多晶硅F00填充满节点柱塞槽A01,第三层多晶硅F00顶面覆盖在保护层A00的顶面上。
S0J:去除部分第三层多晶硅F00,保留下的第三层多晶硅F00形成多个节点接触柱塞,每个节点接触柱塞与对应的有源区902的顶端电连接,节点接触柱塞与位线接触柱塞800在垂直于基底100方向上一一对应。去除部分第三层多晶硅F00时,首先,去除保护层A00的顶面以上的第三层多晶硅F00,此步骤形成的结构如图21a、图21b以及图21c所示,该步骤形成的结构中,第三层多晶硅F00的底面与第三介质层E00的顶面和有源区902的顶面接触,第三层多晶硅F00填充满节点柱塞槽A01,第三层多晶硅F00顶面与保护层A00的顶面平齐,其中,图21a中虚线用于显示位线沟槽101的位置,图21b和图21c中虚线用于显示第一隔离层200、第三隔离层600、第一介质层B00、第二介质层C00和第三介质层E00在不同的工艺步骤中形成。其次,去除节点柱塞槽A01中的部分第三层多晶硅F00,该步骤形成的结构中,每个节点柱塞槽A01中形成多个节点接触柱塞,且每个节点接触柱塞与对应的有源区902的顶端电连接,节点接触柱塞与位线接触柱塞800在垂直于基底100方向上一一对应。
本发明实施例提供的存储器,其包括基底100,基底100上设置有隔离层700,隔离层700内间隔排布有多条位线300,多条位线300沿第一方向排布,且每条位线300呈S形,第一方向如图2a示出的X方向。
本发明实施例的存储器,基底100的隔离层700内设置有间隔排布的多条位线300,每条位线300呈S形且沿第一方向排布,在单位尺寸的基底100上,隔离层700内设置的位线300长度增长,后续设置的与位线300接触的位线接触柱塞800的数量就会增加,后续设置的与位线接触柱塞800一一对应的有源区902的数量就会增多,后续设置的与有源区902一一对应的电容器的数量也会增多,如此,存储器的集成度更高。
请参阅图6a,每条位线300包括间隔排布且依次连接的多个第一位线结构302和多个第二位线结构303,第一位线结构302沿第二方向延伸,第二方向相对第一方向倾斜设置,第二位线结构303沿第三方向延伸,第三方向相对第一方向倾斜设置,且第三方向与第二方向相对第一方向的倾斜方向相反。在如图6a示出的实施方式中,每条位线300包括三个第一位线结构302和三个第二位线结构303,三个第一位线结构302和三个第二位线结构303间隔排布且依次连接,第一位线结构302沿第二方向延伸,第二方向如图6a示出的Y方向,第二位线结构303沿第三方向延伸,第三方向如图6a示出的Z方向,Y方向和Z方向相对图2a示出的X方向的倾斜方向相反。
请参阅图6a、图8b、图14a、图14b以及图14c,每条位线300上设置有间隔排布的多个位线接触柱塞800,位线接触柱塞800设置在隔离层700内,且每个位线接触柱塞800设置在对应的第一位线结构302和第二位线结构303的连接位置。在如图6a和14a示出的实施方式中,每条位线300上方设置有五个位线接触柱塞800,每个位线接触柱塞800设置在相连的第一位线结构302和第二位线结构303的连接处。
请参阅图8b、图16a、图16b以及图16c,每个位线接触柱塞800上设置有源区902,有源区902设置在隔离层700内。在如图8b和16b示出的实施方式中,有源区902设置在隔离层700内,有源区902与位线300通过位线接触柱塞800连接,有源区902的底面与位线接触柱塞800的顶面接触,位线接触柱塞800的底面与位线300的顶面接触。
隔离层700内还设置有多条字线,多条字线沿第四方向排布,每条字线沿第一方向延伸,第四方向与第一方向垂直设置,第四方向如图16a示出的U方向。
每条字线包括多个栅极和多个字线结构,每个栅极对应设置在一个有源区902内,每条字线包括的多个栅极对应设置在同一列有源区902内,同一列有源区902沿第一方向排布,多个栅极和多个字线结构一一间隔设置,每个字线结构设置在隔离层700内,每个字线结构用于连接相邻两个栅极。在如图20a、图20b以及图20c示出的实施方式中,每条字线包括五个栅极和五个字线结构,栅极至少由设置在有源区902内的金属层D00构成,字线结构至少由设置在隔离层700内的金属层D00构成,五个栅极和五个字线结构间隔设置。
请参阅图20a、图20b以及图20c,字线包括金属层D00和介质层,介质层包括第一介质层B00、第二介质层C00和第三介质层E00,第一介质层B00设置在位线接触柱塞800和隔离层700上,第一介质层B00的顶面设置金属层D00和第二介质层C00,金属层D00的顶面和第二介质层C00的顶面平齐,第二介质层C00设置在金属层D00的相对两侧面,金属层D00的顶面和第二介质层C00的顶面设置第三介质层E00。
每条字线上间隔设置有多个节点接触柱塞,每个节点接触柱塞与有源区902的顶端电连接,节点接触柱塞与位线接触柱塞800在垂直于基底100方向上一一对应。
本说明书中各实施例或实施方式采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分相互参见即可。
在本说明书的描述中,参考术语“一个实施方式”、“一些实施方式”、“示意性实施方式”、“示例”、“具体示例”、或“一些示例”等的描述意指结合实施方式或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施方式或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施方式或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施方式或示例中以合适的方式结合。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (16)
1.一种存储器,其特征在于,包括基底,所述基底上设置有隔离层,所述隔离层内间隔排布有多条位线,多条所述位线沿第一方向排布,且每条所述位线呈S形。
2.根据权利要求1所述的存储器,其特征在于,每条所述位线包括间隔排布且依次连接的多个第一位线结构和多个第二位线结构,所述第一位线结构沿第二方向延伸,所述第二方向相对所述第一方向倾斜设置,所述第二位线结构沿第三方向延伸,所述第三方向相对所述第一方向倾斜设置,且所述第三方向与所述第二方向相对所述第一方向的倾斜方向相反。
3.根据权利要求2所述的存储器,其特征在于,每条所述位线上设置有间隔排布的多个位线接触柱塞,所述位线接触柱塞设置在所述隔离层内,且每个所述位线接触柱塞设置在对应的所述第一位线结构和所述第二位线结构的连接位置。
4.根据权利要求3所述的存储器,其特征在于,每个所述位线接触柱塞上设置有源区,所述有源区设置在所述隔离层内。
5.根据权利要求4所述的存储器,其特征在于,所述隔离层内还设置有多条字线,多条所述字线沿第四方向排布,每条所述字线沿所述第一方向延伸,所述第四方向与所述第一方向垂直设置。
6.根据权利要求5所述的存储器,其特征在于,每条所述字线包括多个栅极和多个字线结构,每个所述栅极对应设置在一个所述有源区内,每条所述字线包括的多个所述栅极对应设置在同一列所述有源区内,同一列所述有源区沿所述第一方向排布,多个所述栅极和多个所述字线结构一一间隔设置,每个所述字线结构设置在所述隔离层内,每个所述字线结构用于连接相邻两个所述栅极。
7.根据权利要求5或6所述的存储器,其特征在于,所述字线包括金属层和介质层,所述介质层包括第一介质层、第二介质层和第三介质层,所述第一介质层的顶面设置所述金属层和所述第二介质层,所述第二介质层设置在所述金属层的相对两侧面,所述金属层的顶面和所述第二介质层的顶面设置所述第三介质层。
8.根据权利要求5或6所述的存储器,其特征在于,每条所述字线上间隔设置有多个节点接触柱塞,每个所述节点接触柱塞与所述有源区的顶端电连接,所述节点接触柱塞与所述位线接触柱塞在垂直于所述基底方向上一一对应。
9.一种存储器的制备方法,其特征在于,包括如下步骤:
提供基底;
在所述基底上形成多条位线沟槽,多条所述位线沟槽沿第一方向排布,且每条所述位线沟槽呈S形;
在每条所述位线沟槽内形成第一隔离层,所述第一隔离层的厚度小于所述位线沟槽的深度;
在所述第一隔离层上形成位线,所述第一隔离层和所述位线的总厚度小于所述位线沟槽的深度,多条所述位线沿第一方向排布,且每条所述位线呈S形;
在所述位线上形成第二隔离层,所述第二隔离层的顶面与所述基底的顶面平齐;
去除相邻的隔离墙之间的所述基底,且保留所述第一隔离层底面以下的所述基底,其中,所述隔离墙包括所述第一隔离层、所述位线以及所述第二隔离层;
在相邻的所述隔离墙之间的间隙内形成第三隔离层,所述第三隔离层、所述第二隔离层和所述第一隔离层共同形成隔离层。
10.根据权利要求9所述的存储器的制备方法,其特征在于,在所述第一隔离层上形成位线的步骤中:
形成的每条所述位线包括间隔排布且依次连接的多个第一位线结构和多个第二位线结构,所述第一位线结构沿第二方向延伸,所述第二方向相对所述第一方向倾斜设置,所述第二位线结构沿第三方向延伸,所述第三方向相对所述第一方向倾斜设置,且所述第三方向与所述第二方向相对所述第一方向的倾斜方向相反。
11.根据权利要求10所述的存储器的制备方法,其特征在于,在形成所述第三隔离层之后,还包括:
去除所述第一位线结构和所述第二位线结构连接位置上的部分所述隔离层以形成多个凹孔,每个所述凹孔暴露出所述位线;
在每个所述凹孔中沉积第一层多晶硅以形成位线接触柱塞。
12.根据权利要求11所述的存储器的制备方法,其特征在于,在每个所述凹孔中沉积第一层多晶硅以形成位线接触柱塞的步骤,包括:
在每个所述凹孔中沉积所述第一层多晶硅,所述第一层多晶硅填充满所述凹孔且覆盖在保留下的所述隔离层上;
去除部分所述第一层多晶硅,保留下的所述第一层多晶硅位于所述凹孔中,并且保留下的所述第一层多晶硅的顶面低于所述隔离层的顶面,保留在所述凹孔中的所述第一层多晶硅形成所述位线接触柱塞。
13.根据权利要求11或12所述的存储器的制备方法,其特征在于,在每个所述凹孔中形成所述位线接触柱塞之后,还包括:
在所述位线接触柱塞上形成第二层多晶硅,所述第二层多晶硅的顶面与所述隔离层的顶面平齐;
在保留下的所述隔离层和所述第二层多晶硅上形成保护层;
去除部分所述保护层、部分所述第二层多晶硅以及部分所述隔离层,以形成字线沟槽,所述字线沟槽沿第四方向排布,且沿所述第一方向延伸,所述第四方向与所述第一方向垂直设置,保留下的所述第二层多晶硅形成位于所述字线沟槽两侧的有源区,保留下的所述保护层内形成与所述字线沟槽连通的节点柱塞槽,所述节点柱塞槽的宽度大于所述字线沟槽的宽度。
14.根据权利要求13所述的存储器的制备方法,其特征在于,保留下的所述第二层多晶硅经离子注入后形成所述有源区。
15.根据权利要求13所述的存储器的制备方法,其特征在于,形成所述字线沟槽后,还包括:
在所述字线沟槽的底部形成第一介质层;
在所述第一介质层上形成第二介质层,所述第二介质层覆盖所述有源区侧壁;
在所述字线沟槽内的所述第一介质层上、且所述第二介质层远离所述有源区的侧部形成金属层,所述金属层填充满所述字线沟槽和所述节点柱塞槽,并覆盖在保留下的所述隔离层和保留下的所述保护层上;
回刻所述金属层,使所述金属层低于所述有源区;
在所述金属层上形成第三介质层,所述第三介质层的顶面与所述保护层的底面平齐。
16.根据权利要求15所述的存储器的制备方法,其特征在于,形成所述第三介质层之后,还包括:
在所述第三介质层上形成第三层多晶硅,所述第三层多晶硅填充满所述节点柱塞槽且覆盖所述保护层;
去除部分所述第三层多晶硅,保留下的所述第三层多晶硅形成多个节点接触柱塞,每个所述节点接触柱塞与对应的所述有源区的顶端电连接,所述节点接触柱塞与所述位线接触柱塞在垂直于所述基底方向上一一对应。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110240857.0A CN113053896B (zh) | 2021-03-04 | 2021-03-04 | 存储器及其制备方法 |
PCT/CN2021/101283 WO2022183629A1 (zh) | 2021-03-04 | 2021-06-21 | 存储器及其制备方法 |
US17/460,988 US11877441B2 (en) | 2021-03-04 | 2021-08-30 | Memory and fabricating method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110240857.0A CN113053896B (zh) | 2021-03-04 | 2021-03-04 | 存储器及其制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113053896A true CN113053896A (zh) | 2021-06-29 |
CN113053896B CN113053896B (zh) | 2022-07-08 |
Family
ID=76510060
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110240857.0A Active CN113053896B (zh) | 2021-03-04 | 2021-03-04 | 存储器及其制备方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN113053896B (zh) |
WO (1) | WO2022183629A1 (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1248065A (zh) * | 1998-06-11 | 2000-03-22 | 西门子公司 | 邻近字线侧壁形成的垂直器件和用于半导体芯片的方法 |
US20080296666A1 (en) * | 2007-06-04 | 2008-12-04 | Elpida Memory, Inc. | Semiconductor device including an embedded contact plug |
US20140027916A1 (en) * | 2012-07-24 | 2014-01-30 | SK hynix, Inc. | Semiconductor device having vertical channel |
CN110890365A (zh) * | 2018-09-07 | 2020-03-17 | 长鑫存储技术有限公司 | 一种半导体存储器及其制备方法 |
CN111900164A (zh) * | 2020-06-22 | 2020-11-06 | 中国科学院微电子研究所 | 半导体结构及制备方法 |
-
2021
- 2021-03-04 CN CN202110240857.0A patent/CN113053896B/zh active Active
- 2021-06-21 WO PCT/CN2021/101283 patent/WO2022183629A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1248065A (zh) * | 1998-06-11 | 2000-03-22 | 西门子公司 | 邻近字线侧壁形成的垂直器件和用于半导体芯片的方法 |
US20080296666A1 (en) * | 2007-06-04 | 2008-12-04 | Elpida Memory, Inc. | Semiconductor device including an embedded contact plug |
US20140027916A1 (en) * | 2012-07-24 | 2014-01-30 | SK hynix, Inc. | Semiconductor device having vertical channel |
CN110890365A (zh) * | 2018-09-07 | 2020-03-17 | 长鑫存储技术有限公司 | 一种半导体存储器及其制备方法 |
CN111900164A (zh) * | 2020-06-22 | 2020-11-06 | 中国科学院微电子研究所 | 半导体结构及制备方法 |
Also Published As
Publication number | Publication date |
---|---|
CN113053896B (zh) | 2022-07-08 |
WO2022183629A1 (zh) | 2022-09-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108878442B (zh) | 动态随机存取存储器及其制造方法 | |
JP3589791B2 (ja) | Dramセルの製造方法 | |
KR100613526B1 (ko) | 종형 트랜지스터 셀 및 트랜지스터 제어 메모리 셀의 제작방법 및 그 구조 | |
US7601608B2 (en) | Memory array buried digit line | |
US6107133A (en) | Method for making a five square vertical DRAM cell | |
EP0526790A2 (en) | A folded bitline dynamic random access memory | |
US6177340B1 (en) | Method to reduce contact hole aspect ratio for embedded DRAM arrays and logic devices, via the use of a tungsten bit line structure | |
US5688709A (en) | Method for forming composite trench-fin capacitors for DRAMS | |
CN111584489B (zh) | 半导体存储器件与其制作方法 | |
CN113053897B (zh) | 存储器及其制备方法 | |
KR100319207B1 (ko) | 메모리 셀의 실린더형 스토리지 커패시터 및 그 제조방법 | |
US11917812B2 (en) | Semiconductor devices | |
US5539230A (en) | Chimney capacitor | |
US6037209A (en) | Method for producing a DRAM cellular arrangement | |
CN113053896B (zh) | 存储器及其制备方法 | |
CN115942744A (zh) | 半导体结构的制作方法及半导体结构 | |
CN215299254U (zh) | 半导体器件 | |
KR20120057933A (ko) | 메모리 소자 및 이의 제조 방법 | |
CN115148663A (zh) | 半导体结构及其制备方法 | |
CN212570997U (zh) | 半导体存储器件 | |
US11877441B2 (en) | Memory and fabricating method thereof | |
US20220285352A1 (en) | Memory and method for manufacturing memory | |
CN217387156U (zh) | 半导体装置 | |
WO2023130698A1 (zh) | 半导体结构及其制备方法 | |
CN113594098B (zh) | 半导体器件及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |