CN112951285A - 系统、控制器和用于操作系统的方法 - Google Patents

系统、控制器和用于操作系统的方法 Download PDF

Info

Publication number
CN112951285A
CN112951285A CN202010497216.9A CN202010497216A CN112951285A CN 112951285 A CN112951285 A CN 112951285A CN 202010497216 A CN202010497216 A CN 202010497216A CN 112951285 A CN112951285 A CN 112951285A
Authority
CN
China
Prior art keywords
power domain
current
domain module
amount
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010497216.9A
Other languages
English (en)
Inventor
赵圣烨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SK Hynix Inc
Original Assignee
SK Hynix Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SK Hynix Inc filed Critical SK Hynix Inc
Publication of CN112951285A publication Critical patent/CN112951285A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0426Programming the control sequence
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/147Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/263Arrangements for using multiple switchable power supplies, e.g. battery and AC
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/25Pc structure of the system
    • G05B2219/25364For each module a powersupply

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Automation & Control Theory (AREA)
  • Computer Hardware Design (AREA)
  • Read Only Memory (AREA)

Abstract

本公开的各实施例涉及一种系统、一种控制器和一种用于操作系统的方法。可以确定多个电源域模块中的每一个能使用的电流量,并且可以向每个电源域模块指示关于可使用电流量的信息,从而将多个电源域模块在特定时间点所使用的峰值电力的总和控制为等于或低于经配置的值。

Description

系统、控制器和用于操作系统的方法
相关申请的交叉引用
本申请要求于2019年12月11日提交至韩国知识产权局的申请号为10-2019-0164335的韩国专利申请的优先权,其通过引用整体并入本文。
技术领域
本公开的各个实施例涉及一种系统、一种控制器和一种用于操作该系统的方法。
背景技术
已经开发了各种系统以实施诸如计算机、智能电话和平板的电子装置的功能。这种系统例如包括被配置成存储数据的诸如硬盘驱动器(HDD)和固态驱动器(SSD)的存储器系统。另一种系统是通信系统,该通信系统被配置成基于各种有线/无线协议(例如,蓝牙、以太网和Wi-Fi)与外部装置通信。
这种系统所消耗的功率量可以根据该系统所执行的操作而改变。如果该系统在特定时间所消耗的功率量远大于供应至该系统的功率量,则该系统很可能操作异常。
发明内容
本公开的各实施例可以提供一种系统、一种控制器、以及一种用于操作该系统的方法,其中,多个电源域模块在特定时间所使用的峰值电力的总和可以被控制为等于或低于经配置的值。
在一方面,本公开的各实施例可以提供一种系统,该系统包括:多个电源域模块;以及控制器,被配置成控制该电源域模块。
该多个电源域模块可以分别接收从不同的电源供应的电力。
该控制器可以确定每个电源域模块能使用的电流量。另外,该控制器可以向每个电源域模块指示关于可使用电流量的信息,从而控制多个电源域模块所使用的峰值电力的总和。
例如,该控制器可以向每个电源域模块输出至少一个类信号。该至少一个类信号中的每一个可以指示每个电源域模块是否能使用与每个类信号中配置的电流量一样多的电流。
每个电源域模块可以包括至少一个操作块。该至少一个操作块之中的第一操作块可以接收指示第一操作块能使用的电流量的至少一个类信号。另外,第一操作块可以输出指示剩余电流量的至少一个类信号,该剩余电流量是通过从第一操作块能使用的电流量中减去第一操作块所使用的电流量来获得的。
每个电源域模块可以向控制器输出反馈信号,该反馈信号指示除每个电源域模块所使用的电流量以外的剩余电流量。
作为另一示例,控制器可以从每个电源域模块接收请求信号。该请求信号是指示关于每个电源域模块所请求的电流量的信息的信号。
另外,该控制器可以向每个电源域模块输出准许信号。该准许信号是指示关于每个电源域模块能使用的电流量的信息的信号。
另一方面,本公开的各个实施例可以提供被配置成控制多个电源域模块的控制器。
该控制器可以确定分别从不同的电源接收电力的多个电源域模块中的每一个能使用的电流量。
另外,该控制器可以向每个电源域模块指示关于可使用电流量的信息,从而控制多个电源域模块所使用的峰值电力的总和。
例如,该控制器可以向每个电源域模块输出至少一个类信号。该至少一个类信号中的每一个是指示每个电源域模块是否能使用与每个类信号中配置的电流量一样多的电流的信号。
作为另一示例,控制器可以从每个电源域模块接收请求信号。该请求信号是指示关于每个电源域模块所请求的电流量的信息的信号。
另外,该控制器可以向每个电源域模块输出准许信号。该准许信号是指示关于每个电源域模块能使用的电流量的信息的信号。
另一方面,本公开的各个实施例可以提供一种用于操作系统的方法。
该用于操作系统的方法可以包括确定多个电源域模块中的每一个能使用的电流量的步骤。
另外,该用于操作系统的方法可以包括向每个电源域模块指示关于可使用电流量的信息的步骤。
根据本公开的各实施例,可以将多个电源域模块在特定时间所使用的峰值电力的总和控制为等于或低于经配置的值。
附图说明
根据下面结合附图的的详细描述,本公开的上述和其它方面、特征以及优点将变得更加显而易见,在附图中:
图1是示出根据本公开的各实施例的存储器系统的示意性配置的示图;
图2是示意性地示出根据本公开的各实施例的存储器装置的框图;
图3是示意性地示出根据本公开的各实施例的存储器装置的各个存储块的示图;
图4是示出根据本公开的各实施例的存储器装置的字线和位线的结构的示图;
图5是示出根据本公开的各实施例的系统的示意性配置的示图;
图6是示出根据本公开的各实施例的系统的内部配置的示例的示图;
图7是示出图6中输出至电源域模块的类信号的示图;
图8是示出图7中的电源域模块中包括的至少一个操作块的示图;
图9是示出图8中的第一操作块的操作的示图;
图10是示出图8中的第一操作块和第二操作块的操作的示图;
图11是示出图8中的从电源域模块输出到控制器的反馈信号的示图;
图12是示出图11中的反馈信号的配置的示图;
图13是示出图6中的系统的内部操作的示例的时序图;
图14是示出根据本公开的各实施例的系统的内部配置的另一示例的示图;
图15是示出图14中的请求信号和准许信号的改变的示图;
图16是示出图14中的请求信号和准许信号根据针对电源域模块而配置的优先级的改变的示图;
图17是示出图14中的系统的内部操作的示例的示图;
图18是示出根据本公开的各实施例的用于操作系统的方法的示图;并且
图19是示出根据本公开的各实施例的计算系统的配置的示图。
具体实施方式
在下文中,将参照附图详细描述本公开的各实施例。
图1是示出根据本公开的各实施例的存储器系统100的示意性配置的示图。
参照图1,存储器系统100可以包括被配置成存储数据的存储器装置110、被配置成控制存储器装置110的存储器控制器120等。
存储器装置110包括多个存储块并且响应于存储器控制器120的控制而操作。存储器装置110的操作可以包括例如读取操作、编程操作(也称为“写入操作”)、擦除操作等。
存储器装置110可以包括存储器单元阵列,该存储器单元阵列包括被配置成存储数据的多个存储器单元(也简称为“单元”)。存储器单元阵列可以存在于存储块中。
存储器装置110可以被实施为诸如以下的各种类型:双倍数据速率同步动态随机存取存储器(DDR SDRAM)、低功率双倍数据速率4(LPDDR4)SDRAM、图形双倍数据速率(GDDR)SDRAM、低功率DDR(LPDDR)、Rambus动态随机存取存储器(RDRAM)、NAND闪速存储器、3D NAND闪速存储器、NOR闪速存储器、电阻式随机存取存储器(RRAM)、相变存储器(PRAM)、磁阻随机存取存储器(MRAM)、铁电随机存取存储器(FRAM)或自旋转移扭矩随机存取存储器(STT-RAM)。
存储器装置110可以以三维阵列结构来实施。本公开的各实施例不仅可应用于具有由导电浮栅配置的电荷存储层的闪速存储器装置,还可应用于具有由绝缘膜配置的电荷存储层的电荷撷取闪存(CTF)。
存储器装置110被配置成从存储器控制器120接收命令、地址等,并且访问存储器单元阵列内部由地址选择的区域。即,存储器装置110可以针对地址选择的区域执行与命令对应的操作。
例如,存储器装置110可以执行编程操作、读取操作、擦除操作等。对此,在编程操作期间,存储器装置110可以将数据编程到由地址选择的区域中。在读取操作期间,存储器装置110可以从地址选择的区域读取数据。在擦除操作期间,存储器装置110可以擦除地址选择的区域中存储的数据。
存储器控制器120可以控制关于存储器装置110的写入(编程)操作、读取操作、擦除操作和后台操作。后台操作可以包括例如从垃圾收集(GC)操作、损耗均衡(WL)操作和坏块管理(BBM)操作中选择的至少一种。
存储器控制器120可以在主机HOST的请求下控制存储器装置110的操作。可选地,存储器控制器120可以控制存储器装置110的操作而不考虑主机HOST的请求。
存储器控制器120和主机HOST可以是分开的装置。若有必要,存储器控制器120和主机HOST可以集成到单个装置中并且实施为单个装置。为便于描述,在下面的描述中将假设,存储器控制器120和主机HOST为分开的装置。
参照图1,存储器控制器120可以包括存储器接口122、控制电路123等,并且可以进一步包括主机接口121等。
主机接口121被配置成提供用于与主机HOST通信的接口。
当从主机HOST接收到命令时,控制电路123可以执行通过主机接口121接收命令并处理所接收的命令的操作。
存储器接口122连接到存储器装置110并且被配置成提供用于与存储器装置110通信的接口。即,存储器接口122可以被配置成响应于控制电路123的控制而提供存储器装置110和存储器控制器120之间的接口。
控制电路123被配置成控制存储器控制器120的全部操作,从而控制存储器装置110的操作。为此,控制电路123可以包括例如从处理器124和工作存储器125中选择的至少一个,并且可以在需要时进一步包括错误检测和校正电路(ECC电路)126。
处理器124可以控制存储器控制器120的全部操作并且可以执行逻辑操作。处理器124可以通过主机接口121与主机HOST通信,并且可以通过存储器接口122与存储器装置110通信。
处理器124可以执行闪存转换层(FTL)的功能。处理器124可以通过FTL将由主机提供的逻辑块地址(LBA)转换成物理块地址(PBA)。FTL可以接收LBA并且通过使用映射表将其转换成PBA。
根据映射单元,FTL可以以各种方法对地址进行映射。典型的地址映射方法包括页面映射方法、块映射方法和混合映射方法。
处理器124被配置成使从主机HOST接收的数据随机化。例如,处理器124可以通过使用随机化种子使从主机HOST接收的数据随机化。经随机化的数据作为待存储的数据被提供至存储器装置110,并且被编程到存储器单元阵列中。
处理器124被配置成在读取操作期间将从存储器装置110接收的数据去随机化。例如,处理器124可以通过使用去随机化种子来将从存储器装置110接收的数据去随机化。经去随机化的数据可以被输出至主机HOST。
处理器124可以运行固件以控制存储器控制器120的操作。换言之,处理器124可以控制存储器控制器120的全部操作并且可以在启动期间运行(驱动)位于工作存储器125中的固件,以执行逻辑操作。
固件可以是在存储器系统100内部运行的程序,并且可以包括各种功能层。
例如,固件可以包括从闪存转换层(FTL)、主机接口层(HIL)和闪存接口层(FIL)中选择的至少一种,其中闪存转换层(FTL)被配置成在主机HOST请求存储器系统100提供的逻辑地址和存储器装置110的物理地址之间进行转换,主机接口层(HIL)被配置成解释主机HOST请求存储器系统100(存储装置)遵循的命令并将其传递到FTL,并且闪存接口层(FIL)被配置成将由FTL发布的命令传递到存储器装置110。
例如,固件可以存储在存储器装置110中,并且然后加载到工作存储器125中。
工作存储器125可以存储驱动存储器控制器120所需的固件、程序代码、命令或数据。例如,作为易失性存储器,工作存储器125可以包括从静态RAM(SRAM)、动态RAM(DRAM)和同步DRAM(SDRAM)中选择的至少一种。
错误检测和校正电路126可以被配置成通过使用错误校正码来检测检查目标数据的错误位,并且校正所检测的错误位。检查目标数据可以是例如存储在工作存储器125中的数据或从存储器装置110取回的数据。
错误检测和校正电路126可以被实施为通过使用错误校正码来解码数据。错误检测和校正电路126可以通过各种代码解码器来实施。例如,可以使用被配置成执行非系统代码解码的解码器或者被配置成执行系统代码解码的解码器。
例如,错误检测和校正电路126可以关于各条读取数据逐区段地检测错误位。也就是说,每条读取数据可以包括多个区段。区段可以指小于页面的数据单位,作为闪速存储器的读取单位。构成每条读取数据的区段可以经由地址彼此对应。
错误检测和校正电路126可以计算位错误率(BER)并且确定每个区段是否可校正。例如,如果BER高于参考值,则错误检测和校正电路126可以确定相应的区段不可校正(或已失败)。另一方面,如果BER低于参考值,则错误检测和校正电路126可以确定相应的区段可校正(或已通过)。
错误检测和校正电路126可以关于所有条读取数据依次执行错误检测和校正操作。如果读取数据中包括的区段可校正,则错误检测和校正电路126可以关于下一条读取数据省略有关相应区段的错误检测操作和校正操作。在以这种方式完成关于所有条读取数据的错误检测校正操作之后,错误检测和校正电路126可以检测始终被视为不可校正的区段。可以存在一个或多个被视为不可校正的区段。错误检测和校正电路126可以将有关被视为不可校正的区段的信息(例如,地址信息)传递到处理器124。
总线127可以被配置成提供存储器控制器120的组件121、122、124、125和126之间的通道。总线127可以包括例如用于传递各种类型的控制信号和命令的控制总线以及用于传递各种类型的数据的数据总线。
存储器控制器120和上述组件121、122、124、125和126仅为示例。可以省略存储器控制器120的上述组件121、122、124、125和126中的一些,或者可以将存储器控制器120的上述组件121、122、124、125和126中的一些集成为一体。若有必要,除存储器控制器120的上述组件之外,可以增加一个或多个组件。
在下文中,将参照图2更详细地描述存储器装置110。
图2是示意性地示出根据本公开的各实施例的存储器装置110的框图。
参照图2,存储器装置110可以包括存储器单元阵列210、地址解码器220、读取和写入电路230、控制逻辑电路240、电压生成电路250等。
存储器单元阵列210可以包括多个存储块BLK1-BLKz(z为等于或大于2的自然数)。
在多个存储块BLK1-BLKz中,可以设置多个字线WL和多个位线BL,并且可以在其中布置多个存储器单元MC。
多个存储块BLK1-BLKz可以通过多个字线WL连接到地址解码器220。多个存储块BLK1-BLKz可以通过多个位线BL连接到读取和写入电路230。
多个存储块BLK1-BLKz中的每一个可以包括多个存储器单元。例如,多个存储器单元可以是非易失性存储器单元,并且可以包括具有垂直沟道结构的非易失性存储器单元。
存储器单元阵列210可以被配置为具有二维结构的存储器单元阵列,并且在需要时可以被配置为具有三维结构的存储器单元阵列。
存储器单元阵列210中包括的多个存储器单元中的每一个可以存储至少一位数据。例如,存储器单元阵列210中包括的多个存储器单元中的每一个可以是被配置成存储一位数据的单层单元(SLC)。再例如,存储器单元阵列210中包括的多个存储器单元中的每一个可以是被配置成存储两位数据的多层单元(MLC)。又例如,存储器单元阵列210中包括的多个存储器单元中的每一个可以是被配置成存储三位数据的三层单元(TLC)。又例如,存储器单元阵列210中包括的多个存储器单元中的每一个可以是被配置成存储四位数据的四层单元(QLC)。又例如,存储器单元阵列210可以包括每个都被配置成存储至少五位数据的多个存储器单元。
参照图2,地址解码器220、读取和写入电路230、控制逻辑电路240、电压生成电路250等可以作为被配置成驱动存储器单元阵列210的外围电路来操作。
地址解码器220可以通过多个字线WL连接到存储器单元阵列210。
地址解码器220可以被配置成响应于控制逻辑电路240的控制而操作。
地址解码器220可以通过存储器装置110内的输入/输出缓冲器来接收地址。地址解码器220可以被配置成解码所接收的地址之中的块地址。地址解码器220可以根据经解码的块地址选择至少一个存储块。
地址解码器220可以从电压生成电路250接收读取电压Vread和通过电压Vpass。
在读取操作期间的读取电压施加操作的情况下,地址解码器220可以将读取电压Vread施加到所选择的存储块内的所选择的字线WL,并且可以将通过电压Vpass施加到剩余的未选择的字线WL。
在编程验证操作期间,地址解码器220可以将由电压生成电路250生成的验证电压施加到所选择的存储块内的所选择的字线WL,并且可以将通过电压Vpass施加到剩余的未选择的字线WL。
地址解码器220可以被配置成解码所接收的地址之中的列地址。地址解码器220可以将经解码的列地址传输到读取和写入电路230。
可以逐个页面地执行存储器装置110的读取操作和编程操作。当请求读取操作和编程操作时所接收的地址可以包括从块地址、行地址和列地址中选择的至少一个。
地址解码器220可以根据块地址和行地址选择一个存储块和一个字线。列地址可以由地址解码器220解码并提供至读取和写入电路230。
地址解码器220可以包括从块解码器、行解码器、列解码器和地址缓冲器中选择的至少一个。
读取和写入电路230可以包括多个页面缓冲器PB。读取和写入电路230可以在存储器单元阵列210的读取操作期间作为“读取电路”操作,并且可以在其写入操作期间作为“写入电路”操作。
上述读取和写入电路230也称为包括多个页面缓冲器PB的页面缓冲器电路,或者数据寄存器电路。读取和写入电路230可以包括负责数据处理功能的数据缓冲器,并且在需要时可以进一步包括负责高速缓存功能的高速缓存缓冲器。
多个页面缓冲器PB可以通过多个位线BL连接到存储器单元阵列210。在读取操作和编程验证操作期间,多个页面缓冲器PB可以将感测电流连续地供应至连接到存储器单元的位线BL,以感测存储器单元的阈值电压Vth,可以通过感测节点来感测根据相应的存储器单元的编程状态而流动的电流量的改变,并且可以将其锁存为感测数据。
读取和写入电路230可以响应于从控制逻辑电路240输出的页面缓冲器控制信号来操作。
在读取操作期间,读取和写入电路230感测存储器单元中的数据,临时存储所取回的数据,并且将数据DATA输出到存储器装置110的输入/输出缓冲器。作为实施例,除页面缓冲器PB或页面电阻器之外,读取和写入电路230还可以包括列选择电路等。
控制逻辑电路240可以连接到地址解码器220、读取和写入电路230、电压生成电路250等。控制逻辑电路240可以通过存储器装置110的输入/输出缓冲器接收命令CMD和控制信号CTRL。控制逻辑电路240可以被实施为硬件、软件或硬件和软件的组合。例如,控制逻辑电路240可以是根据算法进行操作的控制逻辑电路和/或运行控制逻辑代码的处理器。
控制逻辑电路240可以被配置成响应于控制信号CTRL来控制存储器装置110的全部操作。控制逻辑电路240可以输出用于调节多个页面缓冲器PB的感测节点的预充电电位电平的控制信号。
控制逻辑电路240可以控制读取和写入电路230以执行存储器单元阵列210的读取操作。响应于从控制逻辑电路240输出的电压生成电路控制信号,电压生成电路250可以生成在读取操作期间使用的读取电压Vread和通过电压Vpass。
图3是示意性地示出根据本公开的各实施例的存储器装置110的各个存储块BLK的示图。
参照图3,存储器装置110中包括的存储块BLK可以包括例如在交叉的方向上设置的多个页面PG和多个串STR。
多个页面PG对应于多个字线WL,并且多个串STR对应于多个位线BL。
存储块BLK可以具有被设置以彼此交叉的多个字线WL和多个位线BL。例如,多个字线WL中的每一个可以设置在行方向,并且多个位线BL中的每一个可以设置在列方向。再例如,多个字线WL中的每一个可以设置在列方向,并且多个位线BL中的每一个可以设置在行方向。
多个字线WL和多个位线BL可以彼此交叉,从而限定多个存储器单元MC。每个存储器单元MC可以具有设置在其中的晶体管TR。
例如,每个存储器单元MC中设置的晶体管TR可以包括漏极、源极、栅极等。晶体管TR的漏极(或源极)可以直接连接到相应的位线BL,或者经由另一晶体管TR连接到相应的位线BL。晶体管的源极(或漏极)可以直接连接到(可以是接地的)源极线,或者经由另一晶体管TR连接到源极线。晶体管TR的栅极可以包括由绝缘体包围的浮栅(FG)和从字线WL施加栅极电压的控制栅(CG)。
多个存储块BLK1-BLKz中的每一个可以具有另外设置在第一最外侧字线之外的第一选择线(也称为源极选择线或漏极选择线),该第一最外侧字线在两个最外侧字线WL之中更靠近读取和写入电路230,并且可以具有另外设置在第二最外侧字线之外的第二选择线(也称为漏极选择线或源极选择线),该第二最外侧字线是所述两个最外侧字线之中的另一个。
在需要时,至少一个虚设字线可以另外设置在第一最外侧字线和第一选择线之间。另外,至少一个虚设字线可以另外设置在第二最外侧字线和第二选择线之间。
当具有如图3所示的存储块结构时,可以逐个页面执行读取操作和编程操作(写入操作),并且可以对每个存储块执行擦除操作。
图4是示出根据本公开的各实施例的存储器装置110的字线WL和位线BL的结构的示图。
参照图4,存储器装置110包括内核区域和辅助区域,内核区域中聚集了存储器单元MC,辅助区域对应于除内核区域以外的其它区域,并且支持存储器单元阵列210的操作。
内核区域可以包括页面PG和串STR。内核区域具有被设置为彼此交叉的多个字线WL1-WL9和多个位线BL。
多个字线WL1-WL9可以连接到行解码器410,并且多个位线BL可以连接到列解码器420。对应于读取和写入电路230的数据寄存器430可以存在于多个位线BL和列解码器420之间。
多个字线WL1-WL9对应于多个页面PG。
例如,如图4所示,多个字线WL1-WL9中的每一个可以对应于一个页面PG。可选地,当多个字线WL1-WL9中的每一个具有较大大小时,多个字线WL1-WL9中的每一个可以对应于至少两个(例如,两个或四个)页面PG。页面PG用作进行编程操作和读取操作所相关的最小单位,并且同一页面PG中的所有存储器单元MC可以在编程操作和读取操作期间执行同步操作。
在多个位线BL之中,可以区分奇数位线BL和偶数位线BL并将它们相应地连接到列解码器420。
为了访问存储器单元MC,地址经过输入/输出端,然后通过行解码器410和列解码器420进入内核区域,而后便可以指定目标存储器单元。如在本文中使用的,指定目标存储器单元是指访问位于连接到行解码器410的字线WL1-WL9与连接到列解码器420的位线BL之间的交叉处的存储器单元MC中的一个,以将数据编程到其中或者从中读取所编程的数据。
通过被称为字线WL的公用线将第一方向(例如,X轴方向)上的页面PG分组,并且通过被称为位线BL的公共线将第二方向(例如,Y轴方向)上的串STR分组(连接)。如在本文中使用的,公共地分组是指通过相同的材料将其在结构上连接,并且在电压施加期间对其同时施加相同的电压。在串联连接的存储器单元MC之中,向中间位置或最后位置的存储器单元MC施加的电压,由于位于其前方的存储器单元MC中发生的电压降,可以略微不同于向第一位置的存储器单元MC施加的电压和向最后位置的存储器单元MC施加的电压。
由存储器装置110处理的所有数据经由数据寄存器430被编程和读取,因此数据寄存器430发挥重要作用。如果数据寄存器430的数据处理变慢,则所有其它区域需要等待直到数据寄存器430完成数据处理为止。另外,在数据寄存器430的性能劣化之后可能发生存储器装置110的总体性能劣化。
参照图4中的示例,多个晶体管TR1-TR9可以存在于一个串STR中,同时连接到多个字线WL1-WL9。多个晶体管TR1-TR9所存在的区域对应于存储器单元MC。如上所述,多个晶体管TR1-TR9是包括控制栅CG和浮栅FG的晶体管。
多个字线WL1-WL9包括两个最外侧字线WL1和WL9。第一选择线DSL可以另外设置在第一最外侧字线WL1之外,第一最外侧字线WL1在两个最外侧字线WL1和WL9之中在信号路径方面更靠近数据寄存器430,并且第二选择线SSL可以另外设置在第二最外侧字线WL9之外,第二最外侧字线WL9是两个最外侧字线WL1和WL9之中的另一个。
被控制以导通/截止第一选择线DSL的第一选择晶体管D-TR具有连接到第一选择线DSL的栅电极,但不包括浮栅FG。被控制以导通/截止第二选择线SSL的第二选择晶体管S-TR具有连接到第二选择线SSL的栅电极,但不包括浮栅FG。
第一选择晶体管D-TR发挥导通或关断相应的串STR和数据寄存器430之间的连接的开关的作用。第二选择晶体管S-TR发挥导通或关断相应的串STR和源极线SL之间的连接的开关的作用。也就是说,第一选择晶体管D-TR和第二选择晶体管S-TR位于相应的串STR的两端,并且发挥连接和断开信号的网守的作用。
在编程操作期间,存储器系统100需要利用电子填充待被编程的位线BL的目标存储器单元MC。因此,存储器系统100将预定导通电压Vcc施加到第一选择晶体管D-TR的栅电极,从而导通第一选择晶体管D-TR,并且将预定截止电压(例如,0V)施加到第二选择晶体管S-TR的栅电极,从而截止第二选择晶体管S-TR。
在读取操作或验证操作期间,存储器系统100导通第一选择晶体管D-TR和第二选择晶体管S-TR两者。因此,电流可以流过相应的串STR并流到对应于地的源极线SL,从而使得可以测量位线BL的电压电平。然而,在读取操作期间,第一选择晶体管D-TR和第二选择晶体管S-TR之间可能存在导通-截止时间的时差。
在擦除操作期间,存储器系统100可以通过源极线SL将预定电压(例如,+20V)施加至衬底。在擦除操作期间,存储器系统100使第一选择晶体管D-TR和第二选择晶体管S-TR两者均浮置,从而生成无穷大的电阻。所产生的结构移除了第一选择晶体管D-TR和第二选择晶体管S-TR的作用,并且使得能够仅借助浮栅FG和衬底之间的电位差来操作电子。
图5是示出根据本公开的各实施例的系统10的示意性配置的示图。
系统10可以包括多个电源域模块。虽然在对本公开的各实施例的描述中将假设系统10包括三个电源域模块PD_1、PD_2和PD_3,但是系统10中包括的电源域模块的数量不限于此。
电源域模块PD_1、PD_2和PD_3可以分别接收从不同的电源供应的电力。
例如,在图5中,电源域模块PD_1接收从供电电路POWER_SUP的第一电源PWR_SRC_1供应的电力。电源域模块PD_2接收从供电电路POWER_SUP的第二电源PWR_SRC_2供应的电力。电源域模块PD_3接收从供电电路POWER_SUP的第三电源PWR_SRC_3供应的电力。
供电电路POWER_SUP可以位于系统10的内部或外部,并且可以将从电池或外部电源供应的电力分配到每个电源域。在这种情况下,不同的电源可以供应不同大小的电力。例如,通过第一电源PWR_SRC_1供应的电力的大小可以是2.5V,通过第二电源PWR_SRC_2供应的电力的大小可以是1.8V,并且通过第三电源PWR_SRC_3供应的电力的大小可以是0.9V。
控制器CTRL可以控制上述多个电源域模块PD_1、PD_2和PD_3。
具体地,对于多个电源域模块PD_1、PD_2和PD_3,控制器CTRL可以确定每个电源域模块能使用的电流量。另外,控制器CTRL可以指示关于每个电源域模块的可使用电流量的信息。
系统10内的多个电源域模块PD_1、PD_2和PD_3所使用的电流量可以根据各个电源域模块所执行的操作而变化。例如,在存储器单元中执行读取或写入数据的操作的电源域模块所使用的电流量的大小可以不同于关于主机执行数据输入/输出的另一电源域模块所使用的电流量的大小。
如果每个电源域模块所使用的电流量的大小不被控制器控制,则各个电源域模块所使用的电流量的大小的时间点可能重叠。这是因为每个电源域模块并不知晓另一电源域模块使用最大电流量的时间点。
电源域模块所使用的电力的大小与其使用的电流量成比例增加。因此,如果各个电源域模块所使用的电流量的大小的时间点重叠,则系统10内的多个电源域模块PD_1、PD_2和PD_3所消耗的电力总量可能突然增加。如果所消耗的电力的总和超过供电电路POWER_SUP所允许的最大值,则供电电路POWER_SUP可能无法供应多个电源域模块PD_1、PD_2和PD_3所需要的电力。这可能导致系统10的异常操作。
因此,控制器CTRL可以确定多个电源域模块PD_1、PD_2和PD_3中的每一个能使用的电流量,并且可以指示关于每个电源域模块的可使用电流量的信息,使得各个电源域模块所使用的电流量的大小的时间点不重叠。
多个电源域模块PD_1、PD_2和PD_3中的每一个可以使用控制器CTRL所指示的可使用电流量的限度以内的电流量。通过设定每个电源域模块能使用的电流量的限度,可以限制相应的电源域模块所消耗的电力的最大值,即,峰值电力。因此,控制器CTRL可以控制多个电源域模块PD_1、PD_2和PD_3所使用的峰值电力的总和。
同时,系统10可以是参照图1至图4描述的存储器系统100。并且控制器CTRL可以是参照图1至图2描述的存储器控制器120。
例如,系统10可以具有与存储器系统100的存储器控制器120中包括的控制电路123相对应的电源域模块。再例如,系统10可以具有与存储器系统100的存储器装置110中包括的存储器单元阵列210或地址解码器220相对应的电源域模块。
在下文中,将描述关于系统10的内部配置和操作的实施例。
图6是示出根据本公开的各实施例的系统10的内部配置的示例的示图。
控制器CTRL可以向系统10中包括的电源域模块PD_1、PD_2和PD_3中的每一个输出至少一个类信号。
控制器CTRL可以向电源域模块PD_1输出总共k个类信号,包括类1至类k(k为自然数)。另外,控制器CTRL可以向电源域模块PD_2输出总共m个类信号,包括类1至类m(m为自然数)。另外,控制器CTRL可以向电源域模块PD_3输出总共n个类信号,包括类1至类n(n为自然数)。不同数量的类信号可以分别输出至不同的电源域模块。
每个类信号可以指示相应的类信号所输出到的电源域模块是否能使用与相应的类信号中配置的电流量一样多的电流。
例如,图6中输出到电源域模块PD_1的类信号包括类1至类k。假设类1中配置的电流量为100毫安(mA),则在输出到电源域模块PD_1的类信号之中的类1可以指示电源域模块PD_1是否能使用多达100mA的电流。
每个类中配置的电流量是指相应的电源域模块瞬时所使用的瞬时电流量。控制器CTRL可以控制每个电源域模块所使用的瞬时电流量,使得每个电源域模块所使用的平均电流量接近针对每个电源域模块配置的目标电流量。
在下文中,将结合输出到电源域模块PD_1的包括类1至类k的k个类信号来描述控制器CTRL分别向电源域模块PD_1、PD_2和PD_3输出的类信号的具体示例。
图7是示出图6中输出至电源域模块PD_1的类信号的示图。
控制器CTRL可以向电源域模块PD_1输出总共k个类信号,包括类1至类k。
将假设针对类1配置的电流量为100mA,针对类2配置的电流量为50mA,针对类3配置的电流量为30mA,并且针对类4配置的电流量为25mA。另外,将假设针对类k-1配置的电流量为100mA,并且针对类k配置的电流量为40mA。
当电源域模块PD_1能使用针对类信号分类的电流量时,控制器CTRL可以将相应的类信号配置为具有第一值。另一方面,当不能使用针对类信号分类的电流量时,控制器CTRL可以将相应的类信号配置为具有第二值,该第二值不同于第一值。
在图7中将假设,例如,第一值是1,第二值是0,但第一值和第二值可以变化。
在图7中,类2、类4和类k具有信号值1,其余类具有信号值0。这意为控制器CTRL向电源域模块PD_1指示电源域模块PD_1能使用的电流量是115mA,对应于针对类2配置的电流量(50mA)、针对类4配置的电流量(25mA)和针对类k配置的电流量(40mA)之和。
如果k个类信号的值改变,则电源域模块PD_1能使用的电流量的大小也会改变。
例如,如果类1、类3和类4具有信号值1,其余类具有信号值0,则电源域模块PD_1能使用的电流量可以是100mA+30mA+25mA=155mA。
再例如,如果类3、类k-1和类k具有信号值1,其余类具有信号值0,则电源域模块PD_1能使用的电流量可以是30mA+100mA+40mA=170mA。
在下文中,将描述电源域模块PD_1包括至少一个操作块OP_BLK的情况。
图8是示出图7中的电源域模块PD_1中包括的至少一个操作块OP_BLK的示图。
电源域模块可以包括至少一个操作块OP_BLK。操作块OP_BLK指代被配置成执行电源域模块的具体操作的电路。例如,当电源域模块是上述的控制电路123时,控制电路123中包括的处理器124和工作存储器125可以对应于操作块。
电源域模块PD_1可以控制电源域模块PD_1中包括的每个操作块OP_BLK,以便在通过从控制器CTRL输出的包括类1至类k的类信号指示的可使用电流量的限度内使用执行操作所需的电流。
在图8中,在从控制器CTRL输入的k个类信号之中,类2、类4和类k具有信号值1,其余类具有信号值0。因此,电源域模块PD_1能使用的电流量是50mA+25mA+40mA=115mA。电源域模块PD_1可以控制每个操作块OP_BLK以便使用有限的电流量115mA以内的电流。
电源域模块PD_1可以控制每个操作块OP_BLK以便仅使用通过k个类信号指示的电流量的限度内的一部分。例如,在电源域模块PD_1能使用的电流量是115mA时,并非115mA全部都被电源域模块PD_1中包括的至少一个操作块OP_BLK使用。电源域模块PD_1可以控制电源域模块PD_1中包括的至少一个操作块OP_BLK以便仅使用可使用电流量115mA中的65mA。
在下文中,将结合第一操作块OP_BLK_1来描述操作块OP_BLK的操作,第一操作块OP_BLK_1是电源域模块PD_1中包括的至少一个操作块OP_BLK之一。
图9是示出图8中的第一操作块OP_BLK_1的操作的示图。
参照图9,第一操作块OP_BLK_1可以接收指示第一操作块OP_BLK_1能使用的电流量的至少一个类信号。
第一操作块OP_BLK_1可以接收k个类信号,包括类1至类k。第一操作块OP_BLK_1可以接收由控制器CTRL直接或经由另一操作块输出的k个类信号。
在图9中,在由控制器CTRL输出的k个类信号之中,类2、类4和类k具有信号值1,其余类具有信号值0。因此,第一操作块OP_BLK_1可以使用的最大电流为50mA+25mA+40mA=115mA。
另外,第一操作块OP_BLK_1可以输出指示剩余电流量的至少一个类信号,剩余电流量是通过从第一操作块OP_BLK_1能使用的电流量减去第一操作块OP_BLK_1所使用的电流量获得的。由控制器CTRL输出的类信号的数量和由第一操作块OP_BLK_1输出的类信号的数量相同。
将假设,在第一操作块OP_BLK_1能使用的电流量(115mA)之中,已经使用了由类k指示的电流量(40mA)。在这种情况下,除第一操作块OP_BLK_1所使用的电流量以外的剩余的电流量是115mA–40mA=75mA。
第一操作块OP_BLK_1可能不包括被配置成测量所使用的电流量的电路,因此可能无法直接测量自身所使用的电流量。在这种情况下,第一操作块OP_BLK_1可以指定经配置的预测值作为自身所使用的电流量的值,或者可以从存储每个操作块所使用的电流量的值的查找表中检查自身所使用的电流量的值。在查找表中存储的电流量的值可以是由系统10的外部装置实际测量的值。
例如,第一操作块OP_BLK_1可以参考经配置的预测值或查找表来确认其所执行的指定操作将使用40mA的电流,而不是通过电流测量电路直接测量自身所使用的电流量(40mA)。另外,第一操作块OP_BLK_1可以基于此而确定可使用电流(115mA)之中所使用的电流量是40mA。
第一操作块OP_BLK_1可以将类k的信号从1改变为0并且将其输出,以使得类k所指示的电流量不会被电源域模块PD_1内的其它操作块或其它电源域模块使用。因此,由第一操作块OP_BLK_1输出的k个类信号之中,只有类2和类4具有信号值1,其余类信号具有信号值0。
上面已经描述了电源域模块PD_1中包括的一个操作块的操作。
下面的描述将针对以下情况:电源域模块PD_1中存在至少两个操作块,并且其中的第一操作块OP_BLK_1和第二操作块OP_BLK_2在彼此交互工作的同时进行操作。
图10是示出图8中的第一操作块OP_BLK_1和第二操作块OP_BLK_2的操作的示图。
第一操作块OP_BLK_1可以接收k个类信号,包括类1至类k。在k个类信号之中,类2、类4和类k具有信号值1,并且第一操作块OP_BLK_1可以因此使用的最大电流为50mA+25mA+40mA=115mA。
将假设,在第一操作块OP_BLK_1能使用的电流量(115mA)之中,已经使用了由类k指示的电流量(40mA)。第一操作块OP_BLK_1可以使用可用电流(115mA)之中的40mA,并且可以向第二操作块OP_BLK_2输出指示剩余电流(75mA)可用的k个类信号。
第二操作块OP_BLK_2可以接收由第一操作块OP_BLK_1输出的至少一个类信号。第一操作块OP_BLK_1可以输出1作为k个类信号之中的类2和类4的信号值,并且可以输出0作为其余类的信号值。第二操作块OP_BLK_2可以接收由第一操作块OP_BLK_1输出的k个类信号。另外,第二操作块OP_BLK_2可以确认可用电流是75mA,对应于类2指示的电流量(50mA)和类4指示的电流量(25mA)之和。
同时,当控制器CTRL已经通过至少一个类信号指示了可使用电流量时,电源域模块PD_1可以仅使用可使用电流量的一部分。
在这种情况下,控制器CTRL可以从电源域模块PD_1接收关于剩余电流量的信息的反馈,该剩余电流量是通过从电源域模块PD_1能使用的电流量减去电源域模块PD_1所使用的电流量获得的。控制器CTRL可以基于来自电源域模块PD_1的反馈进行控制,使得另一电源域模块能使用与电源域模块PD_1留下未使用的电流量一样多的电流。
在下文中,将描述控制器CTRL从电源域模块PD_1接收反馈的操作。
图11是示出图8中的从电源域模块PD_1输出到控制器CTRL的反馈信号的示图。
在图11中,电源域模块PD_1包括N(N为自然数)个操作块OP_BLK_1、OP_BLK_2、……、OP_BLK_N。
电源域模块PD_1可以从控制器CTRL接收指示可使用电流量的类信号,包括类1至类k。电源域模块PD_1输出指示关于剩余电流量的信息的反馈信号SIG_FEEDBACK,该剩余电流量是通过从通过k个类信号指示的可使用电流量减去由N个操作块OP_BLK_1、OP_BLK_2、……、OP_BLK_N所使用的电流量来获得的。
将假设,例如,控制器CTRL已经通过k个类信号向电源域模块PD_1指示可使用电流量是115mA,并且电源域模块PD_1已经使用了其中的40mA。在这种情况下,电源域模块PD_1可以通过反馈信号SIG_FEEDBACK向控制器CTRL传递关于剩余电流量(115mA-40mA=75mA)的信息。
在下文中,将参照图12描述上述反馈信号SIG_FEEDBACK的具体配置。
图12是示出图11中的反馈信号SIG_FEEDBACK的配置的示图。
控制器CTRL可以向电源域模块PD_1输出k个类信号,包括类1至类k。电源域模块PD_1中包括的N个操作块OP_BLK_1、OP_BLK_2、……、OP_BLK_N可以分别接收指示可使用电流量的k个类信号,并且可以输出指示剩余电流量的k个类信号,该剩余电流量是通过从可使用电流量减去所使用的电流量而获得的。
在图12中,由电源域模块PD_1中包括的操作块OP_BLK_N输出的k个类信号对应于传递到控制器CTRL的反馈信号。
在由操作块OP_BLK_N输出的k个类信号之中,只有类4具有信号值1,其余类信号具有信号值0。这意为电源域模块PD_1未使用电源域模块PD_1能使用的电流量(115mA)中对应于类4的电流量(25mA)。因此,控制器CTRL可以控制另一电源域模块以便使用电源域模块PD_1未使用的剩余电流(25mA)。
下面的描述将涉及时序图,该时序图示出由控制器CTRL输入到电源域模块PD_1、PD_2和PD_3的类信号和由电源域模块PD_1、PD_2和PD_3输出的反馈信号。
图13是示出图6中的系统10的内部操作的示例的时序图。
图13中将假设,控制器CTRL进行控制以使得电源域模块PD_1、PD_2和PD_3所使用的电流量的总和的最大值等于或小于350mA。
在时间点T1,输入到电源域模块PD_1的k个类信号全部具有值1,并且从电源域模块PD_1输出的k个反馈信号全部具有值1。也就是,电源域模块PD_1所使用的电流量是0mA。
另外,在时间点T1,输入到电源域模块PD_2的m个类信号全部具有值1,并且从电源域模块PD_2输出的m个反馈信号全部具有值1。也就是,电源域模块PD_2所使用的电流量是0mA。
另外,在时间点T1,输入到电源域模块PD_3的n个类信号全部具有值1,并且从电源域模块PD_3输出的n个反馈信号全部具有值1。也就是,电源域模块PD_3所使用的电流量是0mA。
此后,在时间点T2,在从电源域模块PD_1输出的反馈信号之中,关于类1和类2的反馈信号改变为0。这意为电源域模块PD_1使用150mA的电流,即,对应于类1的电流量(100mA)和对应于类2的电流量(50mA)之和。
基于从电源域模块PD_1输出的反馈信号,控制器CTRL可以被告知:在电源域模块PD_1、PD_2和PD_3能使用的电流量的总和(350mA)之中,电源域模块PD_1仅使用了150mA。因此,控制器CTRL可以知晓剩余电流(200mA)是另外可使用的。
在这种情况下,电源域模块PD_1、PD_2和PD_3中的全部可以使用剩余电流量(200mA)。因为存在电源域模块PD_1可能使用剩余电流量(200mA)的可能性,所以控制器CTRL可以保持输出到电源域模块PD_1的类信号为1。
同时,由于电源域模块PD_2仅可以使用200mA的电流,在输出到电源域模块PD_2的类信号之中,控制器CTRL可以仅保持与200mA的电流量相对应的类1的信号值为1,并且可以将类2至类m的信号值改变为0。
类似地,在输出到电源域模块PD_3的类信号之中,控制器CTRL可以仅保持类1和类2的信号值为1,并且可以将类3至类n的信号值改变为0。这是为了保证,在控制器CTRL的控制下,电源域模块PD_3能使用至多180mA的最大电流(对应于类1的电流量(150mA)+对应于类2的电流量(30mA))。
在时间点T3,从电源域模块PD_2输出的m个反馈信号之中,关于类1的反馈信号改变为0。这意为电源域模块PD_2使用了与对应于类1的电流量(200mA)一样多的电流。在这种情况下,电源域模块PD_1、PD_2和PD_3所使用的电流量的总和变成允许的最大值(350mA)。
因此,除了输出到电源域模块PD_1的类信号之中的类1和类2的信号以及输出到电源域模块PD_2的类信号之中的类1的信号以外,控制器CTRL可以将所有类信号改变为0。以这种方式,控制器CTRL可以控制电源域模块PD_1、PD_2和PD_3使用不超过350mA的电流。
在时间点T4,在从电源域模块PD_1输出的反馈信号之中,关于类1的反馈信号和关于类2的反馈信号从0改变为1。这意为电源域模块PD_1不再使用自时间点T2以后已使用的电流量(150mA)。
因此,控制器CTRL可以进行控制以使得另一电源域模块使用电源域模块PD_1未使用的电流(150mA)。下面的描述将涉及控制器CTRL控制电源域模块PD_3使用剩余电流(150mA)的示例。
在输出到电源域模块PD_3的类信号之中,控制器CTRL可以输出“1”作为与150mA的电流量相对应的类1的信号,使得电源域模块PD_3在时间点T4或之后能使用150mA的剩余电流。
在“1”被输出作为从控制器CTRL输出的类信号之中的类1的信号之后,电源域模块PD_3能使用150mA的剩余电流。如果此后电源域模块PD_3使用150mA的电流,则从电源域模块PD_3输出的反馈信号之中的关于类1的反馈信号可以从1改变为0。
在上面参照图6至图13的实施例的描述中,假设系统10向至少一个电源域模块PD_1、PD_2和PD_3输出至少一个类信号,从而控制每个电源域模块能使用的电流量的大小。
在下面的实施例的描述中,将假设系统10基于从至少一个电源域模块PD_1、PD_2和PD_3中的每一个接收的请求信号来输出准许(grant)信号,而非输出类信号,从而控制每个电源域模块能使用的电流量的大小。
图14是示出根据本公开的各实施例的系统10的内部配置的另一示例的示图。
控制器CTRL可以从电源域模块PD_1、PD_2和PD_3中的每一个接收请求信号。在图14中,控制器CTRL可以从电源域模块PD_1接收请求信号SIG_REQ_1。另外,控制器CTRL可以从电源域模块PD_2接收请求信号SIG_REQ_2。另外,控制器CTRL可以从电源域模块PD_3接收请求信号SIG_REQ_3。
请求信号是指示关于电源域模块所请求的电流量的信息的信号。即,请求信号用于请求控制器CTRL允许电源域模块使用所需的电流。
可以以各种方式配置请求信号的值。
例如,电源域模块可以输出指示与相应的电源域模块所需要的电流量相对应的值的信号作为请求信号。如果电源域模块想要请求控制器CTRL允许使用1000mA的电流,则电源域模块可以输出指示为1000的值的请求信号。另一方面,如果电源域模块想要请求控制器CTRL允许使用500mA的电流,则电源域模块可以输出指示为500的值的请求信号。
再例如,当电源域模块想要请求控制器CTRL允许相应的电源域模块使用与经配置的电流量一样多的电流,则其可以输出为1的请求信号。另一方面,电源域模块可以输出为0的请求信号以指示控制器CTRL相应的电源域模块不想使用经配置的电流量。
下面的描述将涉及电源域模块输出“0”或“1”作为请求信号的情况。
响应于从电源域模块PD_1接收的请求信号SIG_REQ_1,控制器CTRL可以向电源域模块PD_1输出准许信号SIG_GRANT_1。另外,响应于从电源域模块PD_2接收的请求信号SIG_REQ_2,控制器CTRL可以向电源域模块PD_2输出准许信号SIG_GRANT_2。另外,响应于从电源域模块PD_3接收的请求信号SIG_REQ_3,控制器CTRL可以向电源域模块PD_3输出准许信号SIG_GRANT_3。
准许信号由控制器CTRL用来向电源域模块指示关于相应的电源域模块能使用的电流量的信息。
例如,控制器CTRL可以向电源域模块输出指示与该相应的电源域模块能使用的电流量相对应的值的信号。将假设电源域模块输出“1000”作为请求信号的值,以请求控制器CTRL允许该相应的电源域模块使用1000mA的电流。
控制器CTRL可以输出“1000”作为准许信号以允许相应的电源域模块使用1000mA的电流。另一方面,控制器CTRL可以输出“500”作为准许信号以允许相应的电源域模块使用500mA的电流。
再例如,控制器CTRL可以向电源域模块输出“1”作为准许信号,以允许相应的电源域模块使用与经配置的电流量一样多的电流。另一方面,控制器CTRL可以向电源域模块输出“0”作为准许信号,以指示相应的电源域模块不能使用与经配置的电流量一样多的电流。在这种情况下,相应的电源域模块为了使用所需的电流需要等待,直到控制器CTRL向该相应的电源域模块输出的准许信号变为“1”。
下面的描述将涉及电源域模块输出“0”或“1”作为准许信号的情况。
在图14中,电源域模块PD_1、PD_2和PD_3可以全部输出“1”作为请求信号。也就是,电源域模块PD_1、PD_2和PD_3中的每一个可以请求控制器CTRL允许其使用与经配置的电流量一样多的电流。
在这种情况下,控制器CTRL可以将输出到电源域模块PD_1的准许信号SIG_GRANT_1的值配置为1。另一方面,控制器CTRL可以将输出到电源域模块PD_2的准许信号SIG_GRANT_2的值和输出到电源域模块PD_3的准许信号SIG_GRANT_3的值配置为0。这意为控制器CTRL允许电源域模块PD_1使用与经配置的量一样多的电流而不允许电源域模块PD_2和电源域模块PD_3使用与经配置的量一样多的电流。
在参照图14的描述中,已经假设控制器CTRL将一个准许信号的值配置为1并且将其余准许信号的值配置为0。然而,控制器CTRL可以将多个准许信号的值配置为1,只要所有电源域模块所使用的电流量的总和不超过允许的最大值即可。
上述请求信号和准许信号可以具有随时间改变的值。
图15是示出图14中的请求信号和准许信号的改变的示图。
在图15中,由电源域模块PD_1输出的请求信号从1改变为0。即,控制器CTRL被告知电源域模块PD_1不使用电流。
如果由电源域模块PD_1输出的请求信号SIG_REQ_1改变为0,则控制器CTRL可以将输出到该电源域模块PD_1的准许信号SIG_GRANT_1从1改变为0。这是因为电源域模块PD_1不再使用电流,因此控制器CTRL不必允许电源域模块PD_1使用与经配置的量一样多的电流。
控制器CTRL可以控制电源域模块PD_2或电源域模块PD_3以使用与电源域模块PD_1曾使用的电流量一样多的电流。例如,控制器CTRL可以将输出到电源域模块PD_2的准许信号SIG_GRANT_2从0改变为1,使得电源域模块PD_2能使用电流。
当控制器CTRL以这种方式确定待输出到特定电源域模块的准许信号的值时,其可以参考针对每个电源域模块配置的优先级。例如,控制器CTRL可以调整输出到各个电源域模块的准许信号,使得具有高优先级的电源域模块能以高频率使用所需的电流。
图16是示出图14中的请求信号和准许信号根据针对电源域模块而配置的优先级的改变的示图。
参照图16,控制器CTRL可以将输出到电源域模块PD_1的准许信号SIG_GRANT_1的值配置为1,使得具有最高优先级的电源域模块PD_1能使用电流。
此后,如果由电源域模块PD_1输出的请求信号SIG_REQ_1改变为0,则控制器CTRL可以将输出到电源域模块PD_1的准许信号SIG_GRANT_1的值从1改变为0。
此后,控制器CTRL可以将输出到电源域模块PD_3的准许信号SIG_GRANT_3从0改变为1,使得在电源域模块PD_2和电源域模块PD_3之中具有更高优先级的电源域模块PD_3能首先使用与经配置的电流量一样多的电流。
另一方面,如果由电源域模块PD_1输出的请求信号SIG_REQ_1的值和由电源域模块PD_3输出的请求信号SIG_REQ_3的值均为0,则控制器CTRL可以将向电源域模块PD_1、PD_2和PD_3之中具有最低优先级的电源域模块PD_2输出的准许信号SIG_GRANT_2的值从0改变为1。
下面的描述将参照时序图进行,该时序图示出由电源域模块PD_1、PD_2和PD_3分别输出的请求信号SIG_REQ_1、SIG_REQ_2和SIG_REQ_3以及由控制器CTRL分别向电源域模块PD_1、PD_2和PD_3输出的准许信号SIG_GRANT_1、SIG_GRANT_2和SIG_GRANT_3。
图17是示出图14中的系统10的内部操作的示例的示图。
参照图17,在时间点T1′,由电源域模块PD_1输出的请求信号SIG_REQ_1、由电源域模块PD_2输出的请求信号SIG_REQ_2和由电源域模块PD_3输出的请求信号SIG_REQ_3全部具有值1。另外,由控制器CTRL向电源域模块PD_1输出的准许信号SIG_GRANT_1为1,由控制器CTRL向电源域模块PD_2输出的准许信号SIG_GRANT_2为0,由控制器CTRL向电源域模块PD_3输出的准许信号SIG_GRANT_3为0。
此后,如果由电源域模块PD_1输出的请求信号SIG_REQ_1在时间点T2′将其值从1改变为0,则由控制器CTRL向电源域模块PD_1输出的准许信号SIG_GRANT_1将其值从1改变为0。
另外,控制器CTRL可以将向电源域模块PD_3输出的准许信号SIG_GRANT_3从0改变为1,使得电源域模块PD_3能使用与经配置的电流量一样多的电流。
此后,如果由电源域模块PD_3输出的请求信号SIG_REQ_3在时间点T3′将其值从1改变为0,则由控制器CTRL向电源域模块PD_3输出的准许信号SIG_GRANT_3将其值从1改变为0。
另外,控制器CTRL可以将向电源域模块PD_2输出的准许信号SIG_GRANT_2从0改变为1,使得电源域模块PD_2能使用与经配置的电流量一样多的电流。
图18是示出根据本公开的各实施例的用于操作系统10的方法的示图。
用于操作系统10的方法可以包括确定多个电源域模块中的每一个能使用的电流量的步骤(S1810)。多个电源域模块可以分别接收从不同的电源供应的电力。
另外,用于操作系统10的方法可以包括向上述电源域模块中的每一个指示关于可使用电流量的信息的步骤(S1820)。
例如,在步骤S1820中,系统10的控制器CTRL可以向每个电源域模块输出至少一个类信号。每个类信号可以指示相应的类信号所输出到的电源域模块是否能使用与该相应的类信号中配置的电流量一样多的电流。
上述电源域模块中的每一个可以包括至少一个操作块。其中,第一操作块可以接收指示该第一操作块能使用的电流量的至少一个类信号,并且可以输出指示剩余电流量的至少一个类信号,剩余电流量是通过从第一操作块能使用的电流量中减去该第一操作块所使用的电流量获得的。
再例如,在步骤S1820中,系统10的控制器CTRL可以接收从每个电源域模块输入的请求信号。请求信号用于指示关于相应的电源域模块所请求的电流量的信息。
另外,系统10的控制器CTRL可以向每个电源域模块输出准许信号。该准许信号用于指示关于相应的电源域模块能使用的电流量的信息。
图19是示出根据本公开的各实施例的计算系统1900的配置的示图。
参照图19,计算系统1900可以包括:系统10,电连接到系统总线1960;CPU 1910,被配置成控制计算系统1900的全部操作;RAM1920,被配置成存储与计算系统1900的操作相关的数据和信息;用户接口/用户体验(UI/UX)模块1930,被配置成给用户提供用户环境;通信模块1940,被配置成以有线和/或无线方式与外部装置通信;电源管理模块1950,被配置成管理由计算系统1900使用的电力;等等。
计算系统1900可以是个人计算机(PC)或者可以包括移动终端(例如,智能电话或平板)或各种类型的其它电子装置。
计算系统1900可以进一步包括用于供应动态电压的电池、应用芯片集、图形相关模块、相机图像处理器(CIS)和DRAM。计算系统1900还可以包括本领域技术人员将理解的其它组件。
同时,系统10例如可以是参照图1至图4描述的存储器系统100。
存储器系统100不仅可以包括被配置成在诸如硬盘驱动器(HDD)的磁盘中存储数据的装置,而且还可以包括被配置成在诸如固态驱动器(SSD)、通用闪存(UFS)装置和嵌入式MMC(eMMC)装置的非易失性存储器中存储数据的装置。非易失性存储器可以包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)、闪速存储器、相变RAM(PRAM)、磁性RAM(MRAM)、电阻式RAM(RRAM)和铁电RAM(FRAM)。此外,存储器系统100可以被实施为各种类型的存储装置并且安装在各种电子装置内部。
虽然仅为说明的目的给出了本公开的技术思想的上述描述,但是本领域技术人员将理解,在不脱离本公开的必要范围和精神的情况下可以做出各种修改和改变。进一步地,本文公开的实施例并非旨在限制本公开的技术思想,而是旨在解释本公开的技术思想,因此本公开的技术思想的范围不受这些实施例的限制。本公开的保护范围应基于所附权利要求以使等同于权利要求的所有技术思想都落入本公开的范围的方式来解释。

Claims (17)

1.一种系统,包括:
多个电源域模块,分别接收从不同的电源供应的电力;以及
控制器,控制所述电源域模块,其中
所述控制器确定每个电源域模块能使用的电流量,并且向每个电源域模块指示关于可使用电流量的信息,从而控制所述多个电源域模块所使用的峰值电力的总和。
2.根据权利要求1所述的系统,其中所述控制器向每个电源域模块输出至少一个类信号,并且所述至少一个类信号中的每一个指示每个电源域模块是否能使用与每个类信号中配置的电流量一样多的电流。
3.根据权利要求2所述的系统,其中每个电源域模块包括至少一个操作块,并且
所述至少一个操作块之中的第一操作块接收指示所述第一操作块能使用的电流量的至少一个类信号,并且输出指示剩余电流量的至少一个类信号,所述剩余电流量是通过从所述第一操作块能使用的电流量中减去所述第一操作块所使用的电流量来获得的。
4.根据权利要求3所述的系统,其中所述第一操作块所使用的电流量的值是经配置的预测值或经配置的查找表中存储的值。
5.根据权利要求4所述的系统,其中,当每个电源域模块包括至少两个操作块时,并且当存在接收由所述第一操作块输出的至少一个类信号的第二操作块时,所述第一操作块向所述第二操作块输出指示所述剩余电流量的至少一个类信号。
6.根据权利要求2所述的系统,其中每个电源域模块向所述控制器输出反馈信号,所述反馈信号指示除每个电源域模块所使用的电流量以外的剩余电流量。
7.根据权利要求6所述的系统,其中所述控制器基于来自每个电源域模块的反馈信号,更新每个电源域模块能使用的电流量。
8.根据权利要求1所述的系统,其中所述控制器从每个电源域模块接收请求信号,并且向每个电源域模块输出准许信号,其中所述请求信号是指示关于每个电源域模块所请求的电流量的信息的信号,所述准许信号是指示关于每个电源域模块能使用的电流量的信息的信号。
9.根据权利要求8所述的系统,其中所述控制器使得:如果从所述多个电源域模块中的一个接收的请求信号改变,则更新向每个电源域模块输出的所述准许信号。
10.根据权利要求9所述的系统,其中所述控制器基于针对每个电源域模块配置的优先级,更新向每个电源域模块输出的所述准许信号。
11.一种控制器,所述控制器确定分别从不同的电源接收电力的多个电源域模块中的每一个能使用的电流量,并且向每个电源域模块指示关于可使用电流量的信息,从而控制所述多个电源域模块所使用的峰值电力的总和。
12.根据权利要求11所述的控制器,其中所述控制器向每个电源域模块输出至少一个类信号,并且所述至少一个类信号中的每一个指示每个电源域模块是否能使用与每个类信号中配置的电流量一样多的电流。
13.根据权利要求12所述的控制器,其中所述控制器从每个电源域模块接收请求信号,并且向每个电源域模块输出准许信号,其中所述请求信号是指示关于每个电源域模块所请求的电流量的信息的信号,所述准许信号是指示关于每个电源域模块能使用的电流量的信息的信号。
14.一种操作系统的方法,所述方法包括:
确定分别从不同的电源接收电力的多个电源域模块中的每一个能使用的电流量;并且
向每个电源域模块指示关于可使用电流量的信息。
15.根据权利要求14所述的方法,其中,向每个电源域模块指示关于可使用电流量的信息,包括:
向每个电源域模块输出至少一个类信号,其中所述至少一个类信号中的每一个指示每个电源域模块是否能使用与每个类信号中配置的电流量一样多的电流。
16.根据权利要求15所述的方法,其中,每个电源域模块包括至少一个操作块,并且其中所述方法进一步包括所述至少一个操作块之中的第一操作块:
接收指示所述第一操作块能使用的电流量的至少一个类信号;以及
输出指示剩余电流量的至少一个类信号,所述剩余电流量是通过从所述第一操作块能使用的电流量中减去所述第一操作块所使用的电流量来获得的。
17.根据权利要求14所述的方法,其中,向每个电源域模块指示关于可使用电流量的信息,包括:
从每个电源域模块接收请求信号,其中所述请求信号是指示关于每个电源域模块所请求的电流量的信息的信号;以及
向每个电源域模块输出准许信号,其中所述准许信号是指示关于每个电源域模块能使用的电流量的信息的信号。
CN202010497216.9A 2019-12-11 2020-06-04 系统、控制器和用于操作系统的方法 Pending CN112951285A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020190164335A KR20210073754A (ko) 2019-12-11 2019-12-11 시스템, 컨트롤러 및 시스템의 동작 방법
KR10-2019-0164335 2019-12-11

Publications (1)

Publication Number Publication Date
CN112951285A true CN112951285A (zh) 2021-06-11

Family

ID=76234509

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010497216.9A Pending CN112951285A (zh) 2019-12-11 2020-06-04 系统、控制器和用于操作系统的方法

Country Status (3)

Country Link
US (1) US11307623B2 (zh)
KR (1) KR20210073754A (zh)
CN (1) CN112951285A (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7064599B1 (en) * 2003-11-19 2006-06-20 National Semiconductor Corporation Apparatus and method for signal transmission
TW201436418A (zh) * 2013-03-06 2014-09-16 Int Rectifier Corp 多相位電源供應中的電流平衡
US20140281618A1 (en) * 2013-03-14 2014-09-18 Andrew T. Sultenfuss Systems And Methods For Providing Auxiliary Reserve Current For Powering Information Handling Sytems
US20150022173A1 (en) * 2013-07-16 2015-01-22 Lion Semiconductor Inc. Reconfigurable power regulator
CN105264739A (zh) * 2013-06-04 2016-01-20 日本电气株式会社 电力供应系统、电力管理装置、电力管理方法和电力管理程序
US20160179164A1 (en) * 2014-12-21 2016-06-23 Qualcomm Incorporated System and method for peak dynamic power management in a portable computing device
CN110047549A (zh) * 2018-01-17 2019-07-23 爱思开海力士有限公司 存储器系统及其操作方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8239701B2 (en) * 2009-07-28 2012-08-07 Lsi Corporation Methods and apparatus for power allocation in a storage system
US10152112B2 (en) * 2015-06-10 2018-12-11 Sonics, Inc. Power manager with a power switch arbitrator
KR102631350B1 (ko) 2017-10-12 2024-01-31 삼성전자주식회사 메모리 플레인들을 포함하는 비휘발성 메모리 장치 및 상기 비휘발성 메모리 장치의 동작 방법
KR20200015190A (ko) 2018-08-03 2020-02-12 에스케이하이닉스 주식회사 데이터 저장 장치 및 동작 방법, 이를 포함하는 스토리지 시스템

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7064599B1 (en) * 2003-11-19 2006-06-20 National Semiconductor Corporation Apparatus and method for signal transmission
TW201436418A (zh) * 2013-03-06 2014-09-16 Int Rectifier Corp 多相位電源供應中的電流平衡
US20140281618A1 (en) * 2013-03-14 2014-09-18 Andrew T. Sultenfuss Systems And Methods For Providing Auxiliary Reserve Current For Powering Information Handling Sytems
CN105264739A (zh) * 2013-06-04 2016-01-20 日本电气株式会社 电力供应系统、电力管理装置、电力管理方法和电力管理程序
US20150022173A1 (en) * 2013-07-16 2015-01-22 Lion Semiconductor Inc. Reconfigurable power regulator
US20160179164A1 (en) * 2014-12-21 2016-06-23 Qualcomm Incorporated System and method for peak dynamic power management in a portable computing device
CN110047549A (zh) * 2018-01-17 2019-07-23 爱思开海力士有限公司 存储器系统及其操作方法

Also Published As

Publication number Publication date
US11307623B2 (en) 2022-04-19
KR20210073754A (ko) 2021-06-21
US20210181824A1 (en) 2021-06-17

Similar Documents

Publication Publication Date Title
CN112148209A (zh) 存储器系统、存储器控制器及其操作方法
KR20210026431A (ko) 메모리 시스템, 메모리 컨트롤러 및 동작 방법
CN113257324B (zh) 存储器系统、存储器控制器以及操作存储器系统的方法
CN112349315B (zh) 存储器系统、存储器控制器和操作方法
US11960888B2 (en) Memory system, memory controller, and method for operating memory system
KR20220049109A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20220001137A (ko) 메모리 시스템, 메모리 장치 및 메모리 장치의 동작 방법
KR20210143387A (ko) 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법
KR20210155055A (ko) 메모리 시스템, 메모리 컨트롤러 및 메모리 시스템의 동작 방법
CN115963981A (zh) 存储器系统及存储器系统的操作方法
US11237767B2 (en) Memory system, memory controller and method for operating memory controller
KR20230069642A (ko) 저장 장치 공유 시스템 및 그 방법
KR20220070989A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20210025412A (ko) 메모리 시스템, 메모리 컨트롤러 및 동작 방법
KR20210071314A (ko) 메모리 시스템, 메모리 컨트롤러 및 그 동작 방법
US11307623B2 (en) System, controller, and method for operating system to determine amount of current for multiple power domain modules
KR20210028335A (ko) 메모리 시스템, 메모리 컨트롤러 및 동작 방법
US20230376246A1 (en) Memory system, memory controller and operating method of the memory system operating as read boost mode
US20230376211A1 (en) Controller for controlling one-time programmable memory, system, and operation method thereof
KR20220142660A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
CN114756166A (zh) 存储器系统及其操作方法
KR20220118011A (ko) 메모리 장치 및 메모리 장치의 동작 방법
KR20220130409A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
KR20230135334A (ko) 가비지 컬렉션을 제어하는 메모리 시스템, 메모리 컨트롤러 및 그 동작 방법
KR20230048747A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination