CN112837644B - 时序控制器及其时钟复位方法、显示面板 - Google Patents

时序控制器及其时钟复位方法、显示面板 Download PDF

Info

Publication number
CN112837644B
CN112837644B CN202110016198.2A CN202110016198A CN112837644B CN 112837644 B CN112837644 B CN 112837644B CN 202110016198 A CN202110016198 A CN 202110016198A CN 112837644 B CN112837644 B CN 112837644B
Authority
CN
China
Prior art keywords
reset
control signal
clock
reset control
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110016198.2A
Other languages
English (en)
Other versions
CN112837644A (zh
Inventor
刘金风
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
TCL Huaxing Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Huaxing Photoelectric Technology Co Ltd filed Critical TCL Huaxing Photoelectric Technology Co Ltd
Priority to CN202110016198.2A priority Critical patent/CN112837644B/zh
Publication of CN112837644A publication Critical patent/CN112837644A/zh
Priority to US17/434,005 priority patent/US11804159B2/en
Priority to PCT/CN2021/097292 priority patent/WO2022147955A1/zh
Application granted granted Critical
Publication of CN112837644B publication Critical patent/CN112837644B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Debugging And Monitoring (AREA)
  • Electronic Switches (AREA)

Abstract

本申请提供一种时序控制器及显示面板,该时序控制器能在处理模块输出的时钟复位脉冲信号的脉冲结束之后,立即由处理模块提前将复位控制信号由跳变状态恢复为初始状态,从而能在时序控制器每次出现异常工作状况都正常输出时钟复位脉冲信号并通过时钟数据恢复模块恢复时序控制器的时钟,由此避免了时序控制器在复位控制信号由跳变状态恢复为初始状态的过渡阶段出现异常工作状况,由于复位控制信号处于跳变状态,处理模块无法正常输出时钟复位脉冲信号,时钟数据恢复模块无法正常恢复时序控制器的时钟,导致时序控制器的时钟无法同步的问题,提高了时序控制器的可靠性。

Description

时序控制器及其时钟复位方法、显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种时序控制器、时钟复位方法及显示面板。
背景技术
显示面板的时序控制器在侦测到系统出现错误或异常时需要重新启动,每次启动需要恢复时序控制器的时钟,以重新对链路进行训练,使得整个系统的时钟同步。因此,时序控制器是否能在重新启动时正常地完成时钟数据恢复操作,对于时序控制器以及显示面板的稳定性和可靠性起到至关重要的作用。
目前的时序控制器在出现异常工作状况导致发生连续多次启动时,存在无法正常输出时钟复位脉冲信号,从而无法正常恢复时序控制器的时钟,导致显示面板出现画面异常的现象。
因此,有必要提出一种新的时序控制器,以及时序控制器的时钟复位方法,以在时序控制器发生多次连续启动时,每次启动都能正常输出时钟恢复信号,以使整个系统的时钟同步。
发明内容
为了解决上述问题,本申请实施例提供一种时序控制器、时钟复位方法及显示面板。
第一方面,本申请实施例提供一种时序控制器,该时序控制器包括依次连接的检测模块、处理模块和时钟数据恢复模块;所述检测模块用于响应于所述时序控制器的正常工作状况而输出初始状态的复位控制信号,以及,响应于所述时序控制器的异常工作状况而输出跳变状态的所述复位控制信号;所述处理模块用于根据跳变状态的所述复位控制信号生成时钟复位脉冲信号,以及,响应于所述时钟复位脉冲信号的脉冲结束而将所述复位控制信号由跳变状态恢复为初始状态;所述时钟数据恢复模块用于根据所述时钟复位脉冲信号恢复所述时序控制器的时钟。
在一些实施例中,所述检测模块包括互相连接的检测单元和复位单元;所述检测单元用于检测所述时序控制器的工作状态,并在所述时序控制器处于正常工作状况时输出初始状态的所述复位控制信号;所述复位单元用于在所述检测单元检测到所述时序控制器出现异常工作状况时,将所述复位控制信号由初始状态转换为跳变状态。
在一些实施例中,所述处理模块包括处理单元、延迟取反单元和逻辑门单元,所述处理单元的输入端与所述检测模块的输出端连接,所述处理单元的输出端分别与所述延迟取反单元的输入端和所述逻辑门单元的第一输入端连接,所述逻辑门单元的第二输入端连接所述延迟取反单元的输出端;其中:所述处理单元用于侦测所述复位控制信号和所述时钟复位脉冲信号的状态,并在所述时钟复位脉冲信号的脉冲结束之后且在所述复位控制信号由跳变状态恢复为初始状态之前,将所述复位控制信号由跳变状态恢复为初始状态;所述延迟取反单元用于将所述复位控制信号延迟预设时长并进行取反运算,以获得延迟取反复位控制信号;所述逻辑门单元用于根据所述复位控制信号和所述延迟取反复位控制信号进行相应的逻辑运算并输出所述时钟复位脉冲信号,其中,所述时钟复位脉冲信号的脉冲宽度为所述预设时长。
在一些实施例中,所述复位控制信号的初始状态为高电位,所述复位控制信号的跳变状态为低电位,以及所述逻辑门单元为或门。
在一些实施例中,所述复位控制信号的初始状态为低电位,所述复位控制信号的跳变状态为高电位,以及所述逻辑门单元为与门。
第二方面,本申请实施例还提供一种时序控制器的时钟复位方法,所述时序控制器包括依次连接的检测模块、处理模块和时钟数据恢复模块;所述时钟复位方法包括:
通过所述检测模块响应于所述时序控制器的正常工作状况而输出初始状态的复位控制信号,以及,响应于所述时序控制器的异常工作状况而输出跳变状态的所述复位控制信号。
通过所述处理模块根据跳变状态的所述复位控制信号生成时钟复位脉冲信号,以及,响应于所述时钟复位脉冲信号的脉冲结束而将所述复位控制信号由跳变状态恢复为初始状态。
通过所述时钟数据恢复模块根据所述时钟复位脉冲信号恢复所述时序控制器的时钟。
在一些实施例中,所述处理模块包括处理单元、延迟取反单元和逻辑门单元,所述处理单元的输入端与所述检测模块的输出端连接,所述处理单元的输出端分别与所述延迟取反单元的输入端和所述逻辑门单元的第一输入端连接,所述逻辑门单元的第二输入端连接所述延迟取反单元的输出端。
相应地,所述通过所述处理模块根据跳变状态的所述复位控制信号生成时钟复位脉冲信号,具体包括:
通过所述处理单元输出所述复位控制信号。
通过所述延迟取反单元将所述复位控制信号延迟预设时长并进行取反运算,以获得延迟取反复位控制信号。
通过所述逻辑门单元根据所述复位控制信号和所述延迟取反复位控制信号进行相应的逻辑运算,并在所述复位控制信号由初始状态转换为跳变状态时输出所述时钟复位脉冲信号;其中,所述时钟复位脉冲信号的脉冲宽度为所述预设时长。
在一些实施例中,所述处理单元包括互相连接的侦测子单元和恢复子单元。
相应地,所述通过所述处理模块响应于所述时钟复位脉冲信号的脉冲结束而将所述复位控制信号由跳变状态恢复为初始状态,具体包括:
通过所述侦测子单元侦测所述复位控制信号的状态和所述时钟复位脉冲信号的状态;
通过所述恢复子单元在所述侦测子单元侦测到所述时钟复位脉冲信号的脉冲结束之后且在所述复位控制信号由跳变状态恢复为初始状态之前,将所述复位控制信号由跳变状态恢复为初始状态。
第三方面,本申请实施例还提供一种显示面板,该显示面板包括至少一个如上所述的时序控制器。
本申请实施例提供一种时序控制器及显示面板,该时序控制器通过检测模块在时序控制器处于正常工作状况时输出初始状态的复位控制信号,而在时序控制器出现异常工作状况时输出跳变状态的复位控制信号,然后通过处理模块根据根据复位控制信号由初始状态转变为跳变状态输出时钟复位脉冲信号,并且,在所述时钟复位脉冲信号的脉冲结束之后立即将复位控制信号由跳变状态恢复为初始状态,最后通过时钟数据恢复模块根据时钟复位脉冲信号恢复时序控制器的时钟。
该时序控制器能在处理模块输出的时钟复位脉冲信号的脉冲结束之后,立即由处理模块提前将复位控制信号由跳变状态恢复为初始状态,从而能在时序控制器每次出现异常工作状况都正常输出时钟复位脉冲信号并通过时钟数据恢复模块恢复时序控制器的时钟,由此避免了时序控制器在复位控制信号由跳变状态恢复为初始状态的过渡阶段出现异常工作状况,由于复位控制信号处于跳变状态,处理模块无法正常输出时钟复位脉冲信号,时钟数据恢复模块无法正常恢复时序控制器的时钟,导致时序控制器的时钟无法同步的问题,提高了时序控制器的可靠性。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为现有技术的时序控制器的时钟数据恢复电路的结构示意图。
图2为现有技术的时序控制器的时钟数据恢复电路的时序图。
图3为本申请实施例提供的时序控制器的结构示意图。
图4为本申请实施例提供的时序控制器的检测模块的结构示意图。
图5为本申请实施例提供的时序控制器的处理模块的结构示意图。
图6为本申请实施例提供的时序控制器的处理模块的处理单元的结构示意图。
图7(a)为本申请实施例提供的时序控制器的处理模块的处理模块的第二种具体结构示意图。
图7(b)为本申请实施例提供的时序控制器的第一种时序示意图。
图8(a)为本申请实施例提供的时序控制器的处理模块的第二种具体结构示意图。
图8(b)为本申请实施例提供的时序控制器的第二种时序示意图。
图9为本申请实施例提供的时序控制器的时钟复位方法的流程示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在时序控制器中,时钟数据恢复操作的主要作用是从接收到的信号中提取出数据序列,并且恢复出与数据序列相对应的时钟时序信号,从而还原接收到的具体信息,由此使得时序控制器的时钟与系统保持同步。图1为现有技术的时序控制器的时钟数据恢复电路的结构示意图,图2为现有技术的时序控制器的时钟数据恢复电路的时序图,如图1和图2所示,目前的时序控制器的时钟数据恢复机制是:通过检测模块检测时序控制器的工作状态并在时序控制器正常工作时输出初始状态的复位控制信号Reset,然后将复位控制信号Reset与复位控制信号Reset延迟且取反后得到的延迟取反复位控制信号Delay进行或运算,从而输出时钟复位脉冲信号CDR reset,由此通知时钟数据恢复模块恢复时序控制器的时钟,以重新对链路进行训练,使得时序控制器的时钟与系统同步。然后,检测模块在检测到时序控制器恢复正常工作之后(一般在时钟复位脉冲信号CDR reset的脉冲结束之后),会将复位控制信号Reset由低电位恢复到初始状态的高电位,以等待下一次重新启动时正常输出时钟复位脉冲信号CDR reset,从而正常恢复时序控制器的时钟。即,每次检测到异常时,复位控制信号Reset都是由初始状态的高电位转换为低电位。
但是,如果时序控制器出现异常工作状况或者在人为控制下连续两次启动,即,在第一次正常启动(t1阶段)和第二次正常启动(t3阶段)之间还存在一次非正常启动(t2阶段),则可能由于第二次正常启动(t3阶段)距离第一次正常启动(t1阶段)的时间间隔很短,因此复位控制信号Reset存在还没有由第一次启动后的低电位恢复到初始状态的高电位的情况(t2阶段),在非正常启动(t2阶段)的过程中,复位控制信号Reset处于由低电位转换为高电位的过渡阶段,这样会导致时钟复位脉冲信号CDR reset无法正常输出(t2阶段无法输出CDR reset信号),由此使得时钟数据恢复操作失败,这样可能会使得时序控制器的时钟未与系统同步,使得时序控制器的状态不稳定,从而导致显示面板出现画面异常的现象。
为了解决上述问题,参阅图3,图3为本申请实施例提供的时序控制器的结构示意图,该时序控制器包括依次连接的检测模块301、处理模块302和时钟数据恢复模块303,以下对各个模块进行详细说明。
检测模块301,用于响应于时序控制器的正常工作状况而输出初始状态的复位控制信号Reset,以及,响应于时序控制器的异常工作状况而输出跳变状态的复位控制信号Reset。
其中,时序控制器的异常工作状况是指时序控制器中出现数据传输异常的情况且数据传输异常的情况持续一定时间。
具体地,通过检测模块301检测时序控制器的工作状态,并在时序控制器正常工作时输出初始状态的复位控制信号Reset,若时序控制器的工作状态正常,则检测模块301输出的复位控制信号Reset保持为初始状态;当时序控制器出现异常工作状况时,检测模块301将复位控制信号Reset由初始状态转换为跳变状态。
处理模块302,用于根据跳变状态的复位控制信号Reset生成时钟复位脉冲信号CDR reset,以及,响应于时钟复位脉冲信号CDR reset的脉冲结束而将复位控制信号Reset由跳变状态恢复为初始状态。
具体地,通过处理模块302监测复位控制信号Reset的状态,并在当复位控制信号Reset由初始状态转换为跳变状态时,输出时钟复位脉冲信号CDR reset。
进一步地,检测模块301输出的复位控制信号Reset由跳变状态恢复为初始状态需要一定的自恢复时长,处理模块302还能够在这段自恢复时长内,将复位控制信号Reset提前由跳变状态恢复为初始状态,以防止时序控制器在这段自恢复时长内再次出现异常工作状况时,时钟复位脉冲信号CDR reset无法正常输出的问题。
需要注意的是,为了不对前一次异常状况时输出的时钟复位脉冲信号CDR reset输出干扰,处理模块302将复位控制信号Reset提前由跳变状态恢复为初始状态的操作,需要在时钟复位脉冲信号CDR reset的脉冲结束之后再进行,即,处理模块302是在时钟复位脉冲信号CDR reset的脉冲结束之后,将复位控制信号Reset由跳变状态恢复为初始状态。
可以理解的是,如果检测模块301输出的复位控制信号Reset一直为初始状态,而没有由初始状态转换为跳变状态,则处理模块302不对复位控制信号Reset进行任何操作,也不会输出时钟复位脉冲信号CDR reset。
时钟数据恢复模块303,用于根据时钟复位脉冲信号CDR reset恢复时序控制器的时钟。
具体地,时钟数据恢复模块303是恢复时序控制器的时钟的模块,时序控制器通过时钟数据恢复模块303恢复时序控制器的时钟而使得时序控制器的时钟与系统保持同步。
可以理解的是,如果处理模块302不输出时钟复位脉冲信号CDR reset,则时钟数据恢复模块303不进行时钟数据恢复操作。
本申请实施例提供的时序控制器,能在处理模块302输出的时钟复位脉冲信号CDRreset的脉冲结束之后立即将检测模块301输出的复位控制信号Reset由跳变状态恢复为初始状态,从而能在时序控制器每次出现异常工作状况都正常输出时钟复位脉冲信号CDRreset,并通过时钟数据恢复模块303恢复时序控制器的时钟,由此避免了时序控制器在复位控制信号Reset由跳变状态恢复为初始状态的过渡阶段(自恢复时长)内出现异常工作状况时,由于复位控制信号Reset处于跳变状态,处理模块302无法正常输出时钟复位脉冲信号CDR reset,时钟数据恢复模块303无法正常恢复时序控制器的时钟,从而导致时序控制器的时钟无法同步的问题,提高了时序控制器的可靠性。
基于上述实施例,参阅图4,图4为本申请实施例提供的时序控制器的检测模块301的结构示意图,检测模块301包括互相连接的检测单元3011和复位单元3012,其中:
检测单元3011,用于检测时序控制器的工作状态并在时序控制器正常工作时输出初始状态的复位控制信号Reset。
复位单元3012,用于在检测单元3011检测到时序控制器出现异常工作状况时,将复位控制信号Reset由初始状态转换为跳变状态。
具体地,检测模块301的工作过程为:通过检测单元3011检测时序控制器的工作状态,包括时序控制器中是否出现数据传输异常的情况,以及数据传输异常的情况持续的时间,并在时序控制器正常工作时输出初始状态的复位控制信号Reset;在检测单元3011检测到时序控制器中出现数据传输异常的情况且数据传输异常的情况持续一定时间时,则判定时序控制器出现异常工作状况,此时通过复位单元3012将检测单元3011输出的初始状态的复位控制信号Reset转换为跳变状态再输出。
可以理解的是,如果检测单元3011检测到时序控制器一直处于正常工作状态而未出现异常工作状况,则一直输出初始状态的复位控制信号Reset,换言之,检测单元3011只要检测到时序控制器处于正常工作状态,即使时序控制器是由异常状况转变为正常工作状态,就会输出初始状态的复位控制信号Reset,此时,复位单元3012不对复位控制信号Reset进行任何操作而直接将复位控制信号Reset输出。
基于上述实施例,参阅图5,图5为本申请实施例提供的时序控制器的处理模块的结构示意图,处理模块302包括处理单元3021、延迟取反单元3022和逻辑门单元3023,处理单元3021的输入端与检测模块301的输出端连接,处理单元3021的输出端分别与延迟取反单元3022的输入端和逻辑门单元3023的第一输入端连接,逻辑门单元3023的第二输入端连接延迟取反单元3022的输出端;其中:
处理单元3021用于侦测复位控制信号Reset和时钟复位脉冲信号CDR reset的状态,并在时钟复位脉冲信号CDR reset的脉冲结束之后且在复位控制信号Reset由跳变状态恢复为初始状态之前,将复位控制信号Reset由跳变状态恢复为初始状态。
延迟取反单元3022用于将复位控制信号Reset延迟预设时长并进行取反运算,以获得延迟取反复位控制信号CDR reset。
逻辑门单元3023用于根据复位控制信号Reset和延迟取反复位控制信号Delay进行相应的逻辑运算并输出时钟复位脉冲信号CDR reset,其中,时钟复位脉冲信号CDRreset的脉冲宽度为预设时长。
具体地,处理模块302的工作过程为:利用处理单元3021将复位控制信号Reset经过处理后输出,然后通过延迟取反单元3022将复位控制信号Reset延迟预设时长并进行取反运算后得到延时取反复位控制信号Delay,最后利用逻辑门单元3023将复位控制信号Reset和延时取反复位控制信号Delay进行逻辑运算后得到时钟复位脉冲信号CDR reset。可以理解的是,时钟复位脉冲信号CDR reset的脉冲宽度即为延时取反复位控制信号Delay将复位控制信号Reset所延迟的预设时长。
其中,处理单元3021对复位控制信号Reset的处理过程具体为:若处理单元3021侦测到时钟复位脉冲信号CDR reset的脉冲结束之后且复位控制信号Reset还未由跳变状态恢复为初始状态时,将复位控制信号Reset由跳变状态恢复为初始状态。可以理解的是,当处理单元3021未侦测到时钟复位脉冲信号CDR reset的脉冲结束之后且复位控制信号Reset还未由跳变状态恢复为初始状态这一触发条件时,则不改变复位控制信号Reset而将复位控制信号Reset直接输出。
基于上述实施例,参阅图6,图6为本申请实施例提供的时序控制器的处理模块的处理单元的结构示意图,处理单元3021包括侦测子单元30211和恢复子单元30212。其中:
侦测子单元30211用于侦测复位控制信号Reset和时钟复位脉冲信号CDR reset的状态。
恢复子单元30212用于在侦测子单元30211侦测到时钟复位脉冲信号CDR reset的脉冲结束之后且在复位控制信号Reset由跳变状态恢复为初始状态之前,将复位控制信号Reset由跳变状态恢复为初始状态。
基于上述实施例,参阅图7(a)和图7(b),图7(a)为本申请实施例提供的时序控制器的处理模块的第一种具体结构示意图,图7(b)为本申请实施例提供的时序控制器的第一种时序示意图,本申请实施例中复位控制信号Reset的初始状态的电位为高电位,且跳变状态的电位为低电位,相应地,处理模块302的逻辑门单元为或门。
其中,对照参阅图3和图7(b),图7(b)中的T1阶段表示时序控制器第一次出现异常工作状况时的正常启动,A1阶段表示处理模块302在所述时钟复位脉冲信号CDR reset的脉冲结束之后且在复位控制信号Reset由跳变状态恢复为初始状态之前,将复位控制信号Reset由跳变状态恢复为初始状态的阶段,T2阶段表示时序控制器第二次出现异常工作状况时的正常启动(即图2中的非正常启动)。
具体地,时序控制器基于检测模块301、处理模块302和时钟数据恢复模块303输出复位控制信号Reset、延时取反复位控制信号Delay和时钟复位脉冲信号CDR reset进行工作的具体过程为:
当检测模块301输出的复位控制信号Reset由初始状态的高电位转换为跳变状态的低电位时,处理模块302将复位控制信号Reset延迟预设时长并进行取反运算后得到延时取反复位控制信号Delay,并将复位控制信号Reset和延时取反复位控制信号Delay进行或运算,则在复位控制信号Reset由高电位转换为低电位时,延时取反复位控制信号Delay仍为低电位,此刻开始输出低电位的时钟复位脉冲信号CDR reset;在延时取反复位控制信号Delay由低电位转换为高电位时,时钟复位脉冲信号CDR reset由低电位转换为高电位,即时钟复位脉冲信号CDR reset结束,因此时钟复位脉冲信号CDR reset的脉冲宽度即为延时取反复位控制信号Delay将复位控制信号Reset所延迟的预设时长。然后,处理模块302在复位控制信号Reset在时钟复位脉冲信号CDR reset结束之后且还未由检测模块301将其由低电位恢复为高电位的阶段,提前将复位控制信号Reset由低电位恢复为高电位(A1阶段),这样能防止时序控制器在该阶段出现异常工作状况时由于复位控制信号Reset仍为低电位,导致处理模块302不能正常输出时钟复位脉冲信号CDR reset,从而使时钟数据恢复模块303不能正常恢复时序控制器的时钟。
或者,参阅图8(a)和图8(b),图8(a)为本申请实施例提供的时序控制器的处理模块的第二种具体结构示意图,图8(b)为本申请实施例提供的时序控制器的第二种时序示意图,本申请实施例中复位控制信号Reset的初始状态的电位为低电位,且跳变状态的电位为高电位,相应地,处理模块302的逻辑门单元为与门。在本申请实施例中,该时序控制器的具体工作过程与上述实施例类似,此处不再赘述。
需要强调的是,图7(b)和图8(b)中的延时取反复位控制信号Delay为复位控制信号Reset进行延迟得到的,时钟复位脉冲信号CDR reset为复位控制信号Reset和延时取反复位控制信号Delay进行逻辑运算生成的。具体而言,图7(b)对应为时钟复位脉冲信号CDRreset由复位控制信号Reset和延时取反复位控制信号Delay进行“或”运算生成的情况,因此,图7(b)中的时钟复位脉冲信号CDR reset的下降沿的开始时刻为复位控制信号Reset的下降沿的结束时刻,时钟复位脉冲信号CDR reset的上升沿的开始时刻为延时取反复位控制信号Delay的上升沿的结束时刻;图8(b)对应为时钟复位脉冲信号CDR reset由复位控制信号Reset和延时取反复位控制信号Delay进行“与”运算生成的情况,因此,图8(b)中的时钟复位脉冲信号CDR reset的上升沿的开始时刻为复位控制信号Reset的上升沿的结束时刻,时钟复位脉冲信号CDR reset的下降沿的开始时刻为延时取反复位控制信号Delay的下降沿的结束时刻。
基于上述实施例,参阅图3和图9,图9为本申请实施例提供的时序控制器的时钟复位方法的流程示意图,该时序控制器包括依次连接的检测模块301、处理模块302和时钟数据恢复模块303;该时钟复位方法包括以下步骤:
S1、通过检测模块301响应于时序控制器的正常工作状况而输出初始状态的复位控制信号Reset,以及,响应于时序控制器的异常工作状况而输出跳变状态的复位控制信号Reset。
S2、通过处理模块302根据跳变状态的复位控制信号Reset生成时钟复位脉冲信号CDR reset,以及,响应于时钟复位脉冲信号CDR reset的脉冲结束而将复位控制信号Reset由跳变状态恢复为初始状态。
S3、通过时钟数据恢复模块303根据时钟复位脉冲信号CDR reset恢复时序控制器的时钟。
本申请实施例提供的时序控制器的时钟复位方法,能够在每次时钟复位脉冲信号CDR reset输出之后,立即将复位控制信号Reset由跳变状态恢复为初始状态,由此避免了该时序控制器在复位控制信号Reset由跳变状态恢复为初始状态的过渡阶段出现异常工作状况时,时钟复位脉冲信号CDR reset无法正常输出,从而无法正常恢复时序控制器的时钟的问题,也就是说,该时序控制器能够应用于连续多次启动的情况,在连续多次启动的每次启动后都正常输出时钟复位脉冲信号CDR reset,从而恢复时序控制器的时钟,提高了时序控制器的时钟数据恢复操作的可靠性。
基于上述实施例,参阅图5,处理模块302包括处理单元3021、延迟取反单元3022和逻辑门单元3023,处理单元3021的输入端与检测模块301的输出端连接,处理单元3021的输出端分别与延迟取反单元3022的输入端和逻辑门单元3023的第一输入端连接,逻辑门单元3023的第二输入端连接延迟取反单元3022的输出端;
通过处理模块302在复位控制信号由初始状态转换为跳变状态时输出时钟复位脉冲信号CDR reset,具体包括:
通过处理单元3021输出复位控制信号Reset。
通过延迟取反单元3022将复位控制信号Reset延迟预设时长并进行取反运算,以获得延迟取反复位控制信号Delay。
通过逻辑门单元3023根据复位控制信号Reset和延迟取反复位控制信号Delay进行相应的逻辑运算,并在复位控制信号由初始状态转换为跳变状态时输出时钟复位脉冲信号CDR reset;其中,时钟复位脉冲信号CDR reset的脉冲宽度为预设时长。
基于上述实施例,参阅图6,处理单元3021包括互相连接的侦测子单元30211和恢复子单元30212;
在时钟复位脉冲信号CDR reset的脉冲结束之后且在复位控制信号由跳变状态恢复为初始状态之前,将复位控制信号Reset由跳变状态恢复为初始状态,具体包括:
通过侦测子单元30211侦测复位控制信号Reset的状态和时钟复位脉冲信号CDRreset的状态。
通过恢复子单元30212在侦测子单元30211侦测到时钟复位脉冲信号CDR reset的脉冲结束之后且在复位控制信号Reset由跳变状态恢复为初始状态之前,将复位控制信号Reset由跳变状态恢复为初始状态。
基于同一发明构思,本申请实施例还提供一种显示面板,该显示面板包括至少一个上述任一实施方式所述的时序控制器。该显示面板与该时序控制器具有相同的结构和有益效果,由于上述各实施例已经对该时序控制器进行了详细的描述,此处不再赘述。
最后需要强调的是,随着消费升级和技术发展,显示面板的尺寸越来越大,规格也越来越高,目前的高阶产品由于高解析度和刷新率的需求,一颗时序控制器芯片已经不能满足需求,因此经常需要用到两颗以上的时序控制器芯片。而时序控制器的时钟系统是否同步,对于显示面板的稳定性和可靠性尤为重要,因此针对显示面板所包括的一个或多个时序控制器,只要其中一个时序控制器的时钟未与系统保持同步,则都需要使其恢复时序控制器的时钟,从而使得所有时序控制器的时钟均保持同步。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (10)

1.一种时序控制器,其特征在于,包括依次连接的检测模块、处理模块和时钟数据恢复模块;
所述检测模块,用于响应于所述时序控制器的正常工作状况而输出初始状态的复位控制信号,以及,响应于所述时序控制器的异常工作状况而输出跳变状态的所述复位控制信号;
所述处理模块,用于根据跳变状态的所述复位控制信号生成时钟复位脉冲信号,以及,响应于所述时钟复位脉冲信号的脉冲结束而将所述复位控制信号由跳变状态恢复为初始状态;
所述时钟数据恢复模块,用于根据所述时钟复位脉冲信号恢复所述时序控制器的时钟。
2.如权利要求1所述的一种时序控制器,其特征在于,所述检测模块包括互相连接的检测单元和复位单元;
所述检测单元,用于检测所述时序控制器的工作状态,并在所述时序控制器处于正常工作状况时输出初始状态的所述复位控制信号;
所述复位单元,用于在所述检测单元检测到所述时序控制器出现异常工作状况时,将所述复位控制信号由初始状态转换为跳变状态。
3.如权利要求1所述的一种时序控制器,其特征在于,所述处理模块包括处理单元、延迟取反单元和逻辑门单元,所述处理单元的输入端与所述检测模块的输出端连接,所述处理单元的输出端分别与所述延迟取反单元的输入端和所述逻辑门单元的第一输入端连接,所述逻辑门单元的第二输入端连接所述延迟取反单元的输出端;其中:
所述处理单元用于侦测所述复位控制信号和所述时钟复位脉冲信号的状态,并在所述时钟复位脉冲信号的脉冲结束之后且在所述复位控制信号由跳变状态恢复为初始状态之前,将所述复位控制信号由跳变状态恢复为初始状态;
所述延迟取反单元用于将所述复位控制信号延迟预设时长并进行取反运算,以获得延迟取反复位控制信号;
所述逻辑门单元用于根据所述复位控制信号和所述延迟取反复位控制信号进行相应的逻辑运算并输出所述时钟复位脉冲信号,其中,所述时钟复位脉冲信号的脉冲宽度为所述预设时长。
4.如权利要求3所述的一种时序控制器,其特征在于,所述处理单元包括互相连接的侦测子单元和恢复子单元;
所述侦测子单元用于侦测所述复位控制信号和所述时钟复位脉冲信号的状态;
所述恢复子单元用于在所述侦测子单元侦测到所述时钟复位脉冲信号的脉冲结束之后且在所述复位控制信号由跳变状态恢复为初始状态之前,将所述复位控制信号由跳变状态恢复为初始状态。
5.如权利要求3所述的一种时序控制器,其特征在于,所述复位控制信号的初始状态为高电位,所述复位控制信号的跳变状态为低电位,以及所述逻辑门单元为或门。
6.如权利要求3所述的一种时序控制器,其特征在于,所述复位控制信号的初始状态为低电位,所述复位控制信号的跳变状态为高电位,以及所述逻辑门单元为与门。
7.一种时序控制器的时钟复位方法,其特征在于,所述时序控制器包括依次连接的检测模块、处理模块和时钟数据恢复模块;所述时钟复位方法包括:
通过所述检测模块响应于所述时序控制器的正常工作状况而输出初始状态的复位控制信号,以及,响应于所述时序控制器的异常工作状况而输出跳变状态的所述复位控制信号;
通过所述处理模块根据跳变状态的所述复位控制信号生成时钟复位脉冲信号,以及,响应于所述时钟复位脉冲信号的脉冲结束而将所述复位控制信号由跳变状态恢复为初始状态;
通过所述时钟数据恢复模块根据所述时钟复位脉冲信号恢复所述时序控制器的时钟。
8.如权利要求7所述的时序控制器的时钟复位方法,其特征在于,所述处理模块包括处理单元、延迟取反单元和逻辑门单元,所述处理单元的输入端与所述检测模块的输出端连接,所述处理单元的输出端分别与所述延迟取反单元的输入端和所述逻辑门单元的第一输入端连接,所述逻辑门单元的第二输入端连接所述延迟取反单元的输出端;
所述通过所述处理模块根据跳变状态的所述复位控制信号生成时钟复位脉冲信号,具体包括:
通过所述处理单元输出所述复位控制信号;
通过所述延迟取反单元将所述复位控制信号延迟预设时长并进行取反运算,以获得延迟取反复位控制信号;
通过所述逻辑门单元根据所述复位控制信号和所述延迟取反复位控制信号进行相应的逻辑运算,并在所述复位控制信号由初始状态转换为跳变状态时输出所述时钟复位脉冲信号;其中,所述时钟复位脉冲信号的脉冲宽度为所述预设时长。
9.如权利要求8所述的时序控制器的时钟复位方法,其特征在于,所述处理单元包括互相连接的侦测子单元和恢复子单元;
所述通过所述处理模块响应于所述时钟复位脉冲信号的脉冲结束而将所述复位控制信号由跳变状态恢复为初始状态,具体包括:
通过所述侦测子单元侦测所述复位控制信号的状态和所述时钟复位脉冲信号的状态;
通过所述恢复子单元在所述侦测子单元侦测到所述时钟复位脉冲信号的脉冲结束之后且在所述复位控制信号由跳变状态恢复为初始状态之前,将所述复位控制信号由跳变状态恢复为初始状态。
10.一种显示面板,其特征在于,包括至少一个如权利要求1-6任一项所述的时序控制器。
CN202110016198.2A 2021-01-07 2021-01-07 时序控制器及其时钟复位方法、显示面板 Active CN112837644B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202110016198.2A CN112837644B (zh) 2021-01-07 2021-01-07 时序控制器及其时钟复位方法、显示面板
US17/434,005 US11804159B2 (en) 2021-01-07 2021-05-31 Timing controller, clock reset method, and display panel
PCT/CN2021/097292 WO2022147955A1 (zh) 2021-01-07 2021-05-31 时序控制器、时钟复位方法及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110016198.2A CN112837644B (zh) 2021-01-07 2021-01-07 时序控制器及其时钟复位方法、显示面板

Publications (2)

Publication Number Publication Date
CN112837644A CN112837644A (zh) 2021-05-25
CN112837644B true CN112837644B (zh) 2022-04-26

Family

ID=75926418

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110016198.2A Active CN112837644B (zh) 2021-01-07 2021-01-07 时序控制器及其时钟复位方法、显示面板

Country Status (3)

Country Link
US (1) US11804159B2 (zh)
CN (1) CN112837644B (zh)
WO (1) WO2022147955A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112837644B (zh) * 2021-01-07 2022-04-26 Tcl华星光电技术有限公司 时序控制器及其时钟复位方法、显示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101470501A (zh) * 2007-12-26 2009-07-01 珠海中慧微电子有限公司 一种延时复位控制电路及方法
CN106782410A (zh) * 2017-02-21 2017-05-31 昆山龙腾光电有限公司 液晶显示装置及其驱动方法
CN111326098A (zh) * 2020-04-08 2020-06-23 Tcl华星光电技术有限公司 源极驱动控制方法、装置及显示终端
CN111986603A (zh) * 2020-08-10 2020-11-24 深圳市华星光电半导体显示技术有限公司 显示装置以及电子设备

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101081765B1 (ko) * 2005-11-28 2011-11-09 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
US8878792B2 (en) * 2009-08-13 2014-11-04 Samsung Electronics Co., Ltd. Clock and data recovery circuit of a source driver and a display device
KR102368864B1 (ko) * 2015-10-22 2022-03-03 삼성전자주식회사 위상 고정 루프의 출력의 락을 감지하는 클록 및 데이터 복원 회로
KR102640827B1 (ko) * 2018-12-03 2024-02-28 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JPWO2020158524A1 (ja) * 2019-01-30 2021-12-02 パナソニックIpマネジメント株式会社 表示システムおよび表示装置の制御方法
KR102626169B1 (ko) * 2019-03-19 2024-01-18 삼성전자주식회사 디스플레이 장치 및 디스플레이 장치의 제어 방법
CN111404543B (zh) 2020-05-27 2020-09-15 深圳市汇顶科技股份有限公司 时钟数据恢复电路、处理芯片及电子设备
CN112837644B (zh) 2021-01-07 2022-04-26 Tcl华星光电技术有限公司 时序控制器及其时钟复位方法、显示面板

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101470501A (zh) * 2007-12-26 2009-07-01 珠海中慧微电子有限公司 一种延时复位控制电路及方法
CN106782410A (zh) * 2017-02-21 2017-05-31 昆山龙腾光电有限公司 液晶显示装置及其驱动方法
CN111326098A (zh) * 2020-04-08 2020-06-23 Tcl华星光电技术有限公司 源极驱动控制方法、装置及显示终端
CN111986603A (zh) * 2020-08-10 2020-11-24 深圳市华星光电半导体显示技术有限公司 显示装置以及电子设备

Also Published As

Publication number Publication date
WO2022147955A1 (zh) 2022-07-14
US20230138499A1 (en) 2023-05-04
US11804159B2 (en) 2023-10-31
CN112837644A (zh) 2021-05-25

Similar Documents

Publication Publication Date Title
US4920540A (en) Fault-tolerant digital timing apparatus and method
CN101119192B (zh) 一种时钟同步方法和系统
CN101141364A (zh) 在环状以太网中实现保护倒换的方法和装置
CN112837644B (zh) 时序控制器及其时钟复位方法、显示面板
US8463945B2 (en) Method for synchronizing local clocks in a distributed computer network
CN112398712B (zh) 基于can和mlvds双总线的通信板卡主备控制方法
US20160056812A1 (en) Clock generation circuit, display device drive circuit, and control method of clock generation circuit
US20130204405A1 (en) Control device and nuclear power plant control system
JP4600771B2 (ja) 制御装置
CN105446445B (zh) 数字电路的重置方法及信号产生装置
JPH1078896A (ja) 産業用電子計算機
CN115373904B (zh) 一种分布式系统中的租约动态延续方法、装置以及设备
WO2024040611A1 (zh) 控制方法、装置、系统、电子设备和存储介质
JP3930641B2 (ja) 現用系・予備系切替方法および切替装置
CN114779881B (zh) 余度计算机的同步检测方法、装置、设备及存储介质
EP3812874B1 (en) Glitch-free clock multiplexer
JP3252345B2 (ja) 処理信号保護回路
KR100299316B1 (ko) 에이티엠 교환 시스템에서의 셀 경계 회복 방법
JP2001325242A (ja) マルチcpuシステムの監視方式
KR200262927Y1 (ko) 클럭 페일 검출장치
JPH0266637A (ja) 再開処理方式
JPH1166020A (ja) マイクロコンピュータの異常検出回路
JP2005151247A (ja) タイミングパルス発生方法及び回路
JP2874632B2 (ja) クロック切替回路
CN116089101A (zh) 终端通信状态同步方法、装置、设备及可读存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant