CN112805838A - 半导体装置 - Google Patents

半导体装置 Download PDF

Info

Publication number
CN112805838A
CN112805838A CN201980065656.2A CN201980065656A CN112805838A CN 112805838 A CN112805838 A CN 112805838A CN 201980065656 A CN201980065656 A CN 201980065656A CN 112805838 A CN112805838 A CN 112805838A
Authority
CN
China
Prior art keywords
layer
film
insulating layer
metal oxide
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201980065656.2A
Other languages
English (en)
Other versions
CN112805838B (zh
Inventor
佐藤来
神长正美
土桥正佳
白石孝
斋藤晓
中泽安孝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of CN112805838A publication Critical patent/CN112805838A/zh
Application granted granted Critical
Publication of CN112805838B publication Critical patent/CN112805838B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L2029/42388Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor characterised by the shape of the insulating material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Thin Film Transistor (AREA)
  • Electroluminescent Light Sources (AREA)
  • Led Device Packages (AREA)

Abstract

提供一种电特性的良好的半导体装置。提供一种可靠性高的半导体装置。本发明是一种半导体装置,包括半导体层、第一绝缘层、第二绝缘层、金属氧化物层以及导电层,其中第一绝缘层、金属氧化物层及导电层依次层叠在半导体层上,第一绝缘层的端部位于半导体层的端部的内侧,金属氧化物层的端部位于第一绝缘层的端部的内侧,导电层的端部位于金属氧化物层的端部的内侧。第二绝缘层优选以覆盖半导体层、第一绝缘层、金属氧化物层及导电层的方式设置。半导体层优选具有第一区域、一对第二区域以及一对第三区域,第一区域优选与第一绝缘层及金属氧化物层重叠,第二区域优选夹持第一区域与第一绝缘层重叠且不与金属氧化物层重叠,第三区域优选夹持第一区域及一对第二区域且不与第一绝缘层重叠,第三区域优选与第二绝缘层接触。

Description

半导体装置
技术领域
本发明的一个方式涉及一种半导体装置。本发明的一个方式涉及一种显示装置。本发明的一个方式涉及一种半导体装置或显示装置的制造方法。
注意,本发明的一个方式不限定于上述技术领域。作为本说明书等所公开的本发明的一个方式的技术领域的一个例子,可以举出半导体装置、显示装置、发光装置、蓄电装置、存储装置、电子设备、照明装置、输入装置、输入输出装置、其驱动方法或者其制造方法。半导体装置是指能够通过利用半导体特性而工作的所有装置。
背景技术
作为可用于晶体管的半导体材料,使用金属氧化物的氧化物半导体受到瞩目。例如,专利文献1公开了如下半导体装置:层叠有多个氧化物半导体层,在该多个氧化物半导体层中,被用作沟道的氧化物半导体层包含铟及镓,并且使铟的比率比镓的比率高,而场效应迁移率(有时,简称为迁移率或μFE)得到提高的半导体装置。
由于能够用于半导体层的金属氧化物可以利用溅射法等形成,所以可以被用于构成大型显示装置的晶体管的半导体层。此外,因为可以将使用多晶硅或非晶硅的晶体管的生产设备的一部分改良而利用,所以还可以抑制设备投资。此外,与使用非晶硅的晶体管相比,使用金属氧化物的晶体管具有高场效应迁移率,所以可以实现设置有驱动电路的高性能的显示装置。
此外,在由显示装置中的屏幕尺寸有大型化的趋势,于是,显示装置的研制甚至针对对角线60英寸以上,进而为对角线120英寸以上的屏幕。并且,屏幕也有走向高分辨率的趋势,如全高清(像素数为1920×1080,也被称为“2K”等)、Ultra High-Definition(像素数为3840×2160,也被称为“4K”等)、Super High-Definition(像素数为7680×4320,也被称为“8K”等)。
屏幕尺寸的大型化或分辨率的提高趋于导致显示部内的布线电阻的增大。专利文献2中公开了在使用非晶硅晶体管的液晶显示装置中为了抑制布线电阻的增大使用铜(Cu)形成低电阻布线层的技术。
[先行技术文献]
[专利文献]
[专利文献1]日本专利申请公开第2014-7399号公报
[专利文献2]日本专利申请公开第2004-163901号公报
发明内容
发明所要解决的技术问题
本发明的一个方式的目的之一是提供一种电特性良好的半导体装置。另外,本发明的一个方式的目的之一是提供一种可靠性高的半导体装置。另外,本发明的一个方式的目的之一是提供一种新颖的半导体装置。
注意,这些目的的记载不妨碍其他目的的存在。并且,本发明的一个方式不需要实现所有上述目的。另外,可以从说明书、附图、权利要求书等的记载抽出上述以外的目的。
解决技术问题的手段
本发明的一个方式是一种半导体装置,包括半导体层、第一绝缘层、第二绝缘层、金属氧化物层以及导电层,其中第一绝缘层、金属氧化物层及导电层依次层叠在半导体层上,第一绝缘层的端部位于半导体层的端部的内侧,金属氧化物层的端部位于第一绝缘层的端部的内侧,导电层的端部位于金属氧化物层的端部的内侧,第二绝缘层以覆盖半导体层、第一绝缘层、金属氧化物层及导电层的方式设置,半导体层具有第一区域、一对第二区域以及一对第三区域,第一区域与第一绝缘层及金属氧化物层重叠,第二区域夹持第一区域与第一绝缘层重叠且不与金属氧化物层重叠,第三区域夹持第一区域及一对第二区域且不与第一绝缘层重叠,第三区域与第二绝缘层接触,第三区域具有其电阻低于第一区域的部分,并且,第二区域具有其电阻高于第三区域的部分。
在上述半导体装置中,第二区域优选具有其电阻低于第一区域的部分。
在上述半导体装置中,第二区域优选具有其薄层电阻为1×103Ω/□以上且1×109Ω/□以下的部分。
在上述半导体装置中,沟道长度方向的截面的第二区域的宽度优选为100nm以上且2μm以下。
在上述半导体装置中,第二绝缘层优选为氮化硅膜。
在上述半导体装置中,优选的是,第一绝缘层的端部及金属氧化物层的端部都具有锥形形状,并且金属氧化物层的端部的锥角小于第一绝缘层的端部的锥角。
在上述半导体装置中,优选的是,在金属氧化物层与导电层间包括功能层,其中功能层具有导电性,并且功能层的端部与金属氧化物层的端部大致对齐或者位于金属氧化物层的端部与导电层的端部间。
在上述半导体装置中,半导体层、金属氧化物层及功能层优选都包含相同金属元素。
在上述半导体装置中,金属元素优选为铟和锌中的任一个以上。
发明效果
根据本发明的一个方式,可以提供一种电特性良好的半导体装置。另外,可以提供一种可靠性高的半导体装置。另外,可以提供一种新颖的半导体装置。
注意,上述效果的记载并不妨碍其他效果的存在。此外,本发明的一个方式并不需要具有所有上述效果。另外,可以从说明书、附图、权利要求书等的记载抽出上述以外的效果。
附图简要说明
图1A是示出半导体装置的结构例子的俯视图。图1B、图1C是示出半导体装置的结构例子的截面图。
图2是示出半导体装置的结构例子的截面图。
图3A、图3B是示出半导体装置的结构例子的截面图。
图4A、图4B是示出半导体装置的结构例子的截面图。
图5A、图5B、图5C是示出半导体装置的结构例子的截面图。
图6A、图6B、图6C是示出半导体装置的结构例子的截面图。
图7A、图7B、图7C是说明半导体装置的制造方法的图。
图8A、图8B是说明半导体装置的制造方法的图。
图9A、图9B是说明半导体装置的制造方法的图。
图10A、图10B是说明半导体装置的制造方法的图。
图11A、图11B是说明半导体装置的制造方法的图。
图12A、图12B、图12C是显示装置的俯视图。
图13是显示装置的截面图。
图14是显示装置的截面图。
图15是显示装置的截面图。
图16是显示装置的截面图。
图17A是显示装置的方框图。图17B、图17C是显示装置的电路图。
图18A、图18C、图18D是显示装置的电路图。图18B是显示装置的时序图。
图19A、图19B是显示模块的结构例子。
图20A、图20B是电子设备的结构例子。
图21A、图21B、图21C、图21D、图21E是电子设备的结构例子。
图22A、图22B、图22C、图22D、图22E、图22F、图22G是电子设备的结构例子。
图23A、图23B、图23C、图23D是电子设备的结构例子。
图24A是晶体管的截面STEM图像。图24B是示出晶体管的ID-VD特性的图。
图25A是晶体管的截面STEM图像。图25B是示出晶体管的ID-VD特性的图。
图26是示出晶体管的ID-VD特性的图。
图27是示出晶体管的ID-VD特性的图。
图28是示出晶体管的ID-VD特性的图。
图29是示出湿蚀刻时间与宽度L2的关系的图。
图30A、图30B是示出从绝缘膜脱离的气体的量的图。图30C是示出绝缘膜的自旋密度的图。
实施发明的方式
下面,参照附图对实施方式进行说明。注意,实施方式可以以多个不同方式来实施,所属技术领域的普通技术人员可以很容易地理解一个事实,就是其方式和详细内容可以被变换为各种各样的形式而不脱离本发明的宗旨及其范围。因此,本发明不应该被解释为仅局限在以下实施方式所记载的内容中。
在本说明书所说明的附图中,为便于清楚地说明,有时夸大表示各构成要素的大小、层的厚度或区域。
本说明书等所使用的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混淆而附加的,而不是为了在数目方面上进行限定的。
在本说明书等中,为了方便起见,使用“上”、“下”等表示配置的词句以参照附图说明构成要素的位置关系。此外,构成要素的位置关系根据描述各结构的方向适当地改变。因此,不局限于本说明书中所说明的词句,可以根据情况适当地更换。
此外,在本说明书等中,在采用极性不同的晶体管或电路工作中的电流方向变化的情况等下,晶体管所包括的源极及漏极的功能有时相互调换。因此,源极和漏极可以相互调换。
注意,在本说明书等中,晶体管的沟道长度方向是指与以最短距离连接源区域和漏区域的直线平行的方向中的一个。也就是说,沟道长度方向相当于在晶体管处于开启状态时流过半导体层中的电流的方向之一。此外,沟道宽度方向是指与该沟道长度方向正交的方向。另外,根据晶体管的结构及形状,沟道长度方向及沟道宽度方向有时不限于一个值。
在本说明书等中,“电连接”包括通过“具有某种电作用的元件”连接的情况。在此,“具有某种电作用的元件”只要可以进行连接对象间的电信号的授受,就对其没有特别的限制。例如,“具有某种电作用的元件”不仅包括电极和布线,而且还包括晶体管等的开关元件、电阻元件、电感器、电容器、其他具有各种功能的元件等。
另外,在本说明书等中,可以将“膜”和“层”相互调换。例如,有时可以将“导电层”、“绝缘层”等的词句换为“导电膜”、“绝缘膜”。
另外,在本说明书等中,在没有特别的说明的情况下,关态电流(off-statecurrent)是指晶体管处于关闭状态(也称为非导通状态、遮断状态)时的漏极电流。在没有特别的说明的情况下,在n沟道晶体管中,关闭状态是指栅极与源极间的电压Vgs低于阈值电压Vth(p沟道型晶体管中Vgs高于Vth)的状态。
在本说明书等中,显示装置的一个方式的显示面板是指能够在显示面显示(输出)图像等的面板。因此,显示面板是输出装置的一个方式。
此外,在本说明书等中,有时将在显示面板的衬底上安装有例如FPC(FlexiblePrinted Circuit:柔性印刷电路)或TCP(Tape Carrier Package:载带封装)等连接器的结构或在衬底上以COG(Chip On Glass:玻璃覆晶封装)方式等直接安装IC的结构称为显示面板模块或显示模块,或者也简称为显示面板等。
注意,在本说明书等中,显示装置的一个方式的触摸面板具有如下功能:在显示面显示图像等的功能;以及检测出手指或触屏笔等被检测体接触、被压或靠近显示面的作为触摸传感器的功能。因此触摸面板是输入/输出装置的一个方式。
触摸面板例如也可以称为具有触摸传感器的显示面板(或显示装置)、具有触摸传感器功能的显示面板(或显示装置)。触摸面板也可以包括显示面板及触摸传感器面板。或者,也可以具有在显示面板内部或表面具有触摸传感器的功能的结构。
另外,在本说明书等中,有时将在触摸面板的衬底上安装有连接器或IC的结构称为触摸面板模块、显示模块,或者简称为触摸面板等。
(实施方式1)
在本实施方式中,说明本发明的一个方式的半导体装置、显示装置及其制造方法。尤其是,在本实施方式中,作为半导体装置的一个例子对在形成沟道的半导体层中使用氧化物半导体的晶体管进行说明。
本发明的一个方式是一种晶体管,该晶体管在被形成面上包括形成沟道的半导体层、半导体层上的栅极绝缘层(也称为第一绝缘层)、栅极绝缘层上的金属氧化物层以及金属氧化物上的被用作栅电极的导电层(也称为第一导电层)。半导体层优选包含呈现半导体特性的金属氧化物(以下也称为氧化物半导体)。
优选的是,第一绝缘层的端部位于半导体层的端部的内侧,金属氧化物层的端部位于第一绝缘层的端部的内侧,导电层的端部位于金属氧化物层的端部的内侧。
优选以覆盖半导体层、第一绝缘层、金属氧化物层及导电层的方式设置第二绝缘层。
半导体层具有第一区域、一对第二区域及一对第三区域。第一区域与第一绝缘层及金属氧化物层重叠。第二区域是夹持第一区域与第一绝缘层重叠且不与金属氧化物层重叠的区域。另外,第三区域是夹持第一区域及一对的第二区域且不与第一绝缘层重叠的区域。第三区域与第二绝缘层接触。第三区域优选具有其电阻低于第一区域的部分,第二区域优选具有其电阻高于第三区域的部分。
以下,参照附图说明更具体的例子。
<结构例子1>
图1A是晶体管100的俯视图,图1B是沿着图1A所示的点划线A1-A2的截面图,图1C是沿着图1A所示的点划线B1-B2的截面图。在图1A中,省略晶体管100的构成要素的一部分(保护层等)进行图示。点划线A1-A2方向相当于沟道长度方向,点划线B1-B2方向相当于沟道宽度方向。在后面的晶体管的俯视图中也与图1A同样地省略构成要素的一部分。
晶体管100设置在衬底102上,并包括绝缘层103、半导体层108、绝缘层110、金属氧化物层114、导电层112、绝缘层116及绝缘层118等。岛状的半导体层108设置在绝缘层103上。绝缘层110以覆盖绝缘层103的顶面的一部分及半导体层108的顶面的一部分的方式设置。金属氧化物层114及导电层112依次设置在绝缘层110上,并具有与半导体层108重叠的部分。图2示出图1B中的以点划线围绕的区域P的放大图。
导电层112及金属氧化物层114的端部位于绝缘层110的端部的内侧。换言之,绝缘层110至少在半导体层108上具有突出到导电层112及金属氧化物层114的端部的外侧的部分。另外,导电层112的端部位于金属氧化物层114的端部的内侧。换言之,金属氧化物层114至少在半导体层108上具有突出到导电层112的端部的外侧的部分。
半导体层108具有夹持沟道形成区域的一对区域108L及其外侧的一对区域108N。区域108L是半导体层108中的与绝缘层110重叠且不与导电层112重叠的区域。在图2中,将晶体管100的沟道长度方向上的沟道形成区域的宽度记为L1,将区域108L的宽度记为L2。
区域108L也可以说是与沟道形成区域相比电阻相等或低的区域、载流子浓度相等或高的区域、氧缺陷密度相等或高的区域、杂质浓度相等或高的区域。
区域108L也可以说是与区域108N相比其电阻相等或高的区域、载流子浓度相等或低的区域、氧缺陷密度相等或低的区域、杂质浓度相等或低的区域。
区域108L的薄层电阻优选为1×103Ω/□以上且1×109Ω/□以下,更优选为1×103Ω/□以上且1×108Ω/□以下,进一步优选为1×103Ω/□以上且1×107Ω/□以下。通过设定上述电阻范围,可以实现电特性良好且可靠性高的晶体管。注意,薄层电阻可以从电阻的值算出。通过在区域108N与沟道形成区域间设置上述区域108L,可以提高晶体管100的源极-漏极耐压。
注意,区域108L中的载流子浓度不一定均匀,有时具有载流子浓度从区域108N一侧向沟道形成区域变小的浓度梯度。例如,也可以具有区域108L中的氢浓度和氧空位的浓度中的任一个或两个从区域108N一侧向沟道形成区域一侧变小的浓度梯度。
绝缘层110的端部的一部分位于半导体层108上。绝缘层110具有与导电层112重叠且被用作栅极绝缘层的部分及不与导电层112及金属氧化物层114重叠的部分(就是说,与区域108L重叠的部分)。
绝缘层116以覆盖导电层112的顶面及侧面、金属氧化物层114的侧面、绝缘层110的顶面及侧面、半导体层108的顶面及侧面以及绝缘层103的顶面的方式设置。绝缘层116具有抑制杂质从绝缘层116的上方向半导体层108扩散的功能。另外,绝缘层116具有降低成膜时与绝缘层116接触的半导体层108的电阻的功能。区域108N与绝缘层116接触。由于其间存在有绝缘层110,区域108L不与绝缘层116接触,因此从绝缘层116供应的氢少于区域108N。另外,杂质浓度也低于区域108N,所以可以使区域108L处于其电阻高于区域108N的状态。
如后面说明,由于可以自对准地形成区域108L,所以不需要用来形成区域108L的光掩模,可以降低制造成本。此外,当自对准地形成区域108L时,不发生区域108L与导电层112的相对错位,由此可以使半导体层108中的区域108L的宽度大致一致。
可以在半导体层108中的沟道形成区域与低电阻的区域108N间均匀且稳定地形成不被施加(或与沟道形成区域相比不容易被施加)栅极电场的被用作偏置区域的区域108L。其结果,可以提高晶体管的源极-漏极耐压而可以实现可靠性高的晶体管、半导体装置。
区域108L的宽度L2优选为100nm以上且2μm以下,更优选为150nm以上且1μm以下,进一步优选为200nm以上且1μm以下。通过设置区域108L,可以缓和电场集中在漏极附近,因此可以抑制尤其漏极电压高的状态下的晶体管的劣化。另外,尤其是,通过使区域108L的宽度L2大于绝缘层110的厚度,可以有效地抑制电场集中在漏极附近。另一方面,在宽度L2大于2μm时源极-漏极电阻增高而有时晶体管的驱动速度变低。通过将宽度L2设定为上述范围,可以制造可靠性高且驱动速度高的晶体管、半导体装置。另外,区域108L的宽度L2可以根据半导体层108的厚度、绝缘层110的厚度、在驱动晶体管100时对源极-漏极间施加的电压的大小决定。
通过在沟道形成区域与低电阻的区域108N间设置区域108L,可以减少沟道形成区域与区域108N边界的电流密度,抑制沟道与源极或漏极边界产生的发热,由此可以制造可靠性高的晶体管、半导体装置。
导电层112优选使用低电阻材料。通过作为导电层112使用低电阻材料,可以降低寄生电阻而使晶体管具有高通态电流,由此可以实现通态电流高的半导体装置。此外,通过在大型显示装置、高清晰的显示装置中降低布线电阻,可以抑制信号延迟而实现高速驱动。例如,作为导电层112,可以使用铜、银、金或铝等。尤其是,铜的量产性良好,所以是优选的。
在形成导电层112的被形成层的端部成为位于导电层112的端部的内侧的形状,即产生钻蚀(undercut)时,后面形成的层的覆盖性下降而在该层中发生断开或空洞等不良。在产生钻蚀等形状不良时,有发生晶体管的电特性不均匀等不良的担忧。
如图1B、图1C及图2所示,优选的是,作为导电层112的被形成层设置功能层113,并且在利用加工导电层112时使用的蚀刻剂蚀刻功能层113的速度与导电层112大致相等或低于导电层112。通过采用上述结构,可以抑制钻蚀的发生而可以实现不容易发生形状不良的晶体管。另外,可以实现电特性良好的晶体管、半导体装置。
如图1B、图1C等所示,优选在导电层112与金属氧化物层114间设置功能层113。尤其是,功能层113优选使用具有导电性的材料。另外,功能层113优选使用与导电层112的密接性高的材料。在功能层113与导电层112的密接性高时,可以抑制在形成功能层113及导电层112时蚀刻剂进入上述两个层间而在功能层113与导电层112间产生空隙。
优选具有导电层112及功能层113各自的截面连续的形状。在具有导电层112及功能层113的截面连续的形状时,形成在导电层112及功能层113上的层(例如,绝缘层116)的覆盖性提高,由此可以抑制在该层中发生断开或空洞等不良。
绝缘层110的端部及金属氧化物层114的端部优选都具有锥形形状。另外,金属氧化物层114的端部的锥角优选小于绝缘层110的端部的锥角。通过采用上述结构,形成在绝缘层110及金属氧化物层114上的层(例如,绝缘层116)的覆盖性提高而可以抑制在该层中发生断开或空洞等不良。
在本说明书等中,“顶面形状大致一致”是指叠层中的每一个层的边缘的至少一部分重叠。例如,是指上层及下层的一部或全部通过同一掩模图案被加工的情况。但是,严密地说,有时轮廓不重叠而上层的端部位于下层的端部的内侧或者上层的端部位于下层的端部的外侧,这些情况也包括在“顶面形状大致一致”的情况中。
在本说明书等中,锥角是指在从垂直于截面(例如与衬底的表面正交的面)的方向观察目的的层时,该层的侧面与底面所形成的倾斜角。
绝缘层116以覆盖导电层112的顶面及侧面、功能层113的顶面及侧面、金属氧化物层114的侧面、绝缘层110的顶面及侧面、半导体层108的顶面及侧面以及绝缘层103的顶面的方式设置。绝缘层118以覆盖绝缘层116的方式设置。绝缘层116及绝缘层118被用作保护层且可以抑制杂质从外部扩散。
导电层112、功能层113及金属氧化物层114的一部分被用作栅电极。绝缘层110的一部分被用作栅极绝缘层。晶体管100是在半导体层108上设置有栅电极的所谓的顶栅型晶体管。
如图1A及图1B所示,晶体管100也可以在绝缘层118上包括导电层120a及导电层120b。导电层120a及导电层120b被用作源电极或漏电极。导电层120a及导电层120b分别通过设置在绝缘层118及绝缘层116中的开口部141a及开口部141b电连接于后述的区域108N。
半导体层108优选包含金属氧化物。
例如,半导体层108优选包含铟、元素M(M为选自镓、铝、硅、硼、钇、锡、铜、钒、铍、钛、铁、镍、锗、锆、钼、镧、铈、钕、铪、钽、钨和镁中的一种或多种)和锌。尤其是,M优选为选自铝、镓、钇和锡中的一种或多种。
尤其是,作为半导体层108,优选使用包含铟、镓及锌的氧化物。
半导体层108也可以采用层叠有组成不同的层、结晶性不同的层或杂质浓度不同的层的叠层结构。
作为导电层112,可以使用选自铜、银、金或铝中的一个以上。因为铜具有低电阻和高量产性的优点,所以是尤其优选的。
位于绝缘层110与功能层113之间的金属氧化物层114被用作防止绝缘层110所包含的氧扩散到导电层112一侧的阻挡膜。再者,金属氧化物层114还被用作防止导电层112所包含的氢或水扩散到绝缘层110一侧的阻挡膜。金属氧化物层114例如可以使用至少与绝缘层110相比不容易使氧及氢透过的材料。
借助于金属氧化物层114,即使将如铝或铜等容易抽吸氧的金属材料用于导电层112,也可以防止氧从绝缘层110扩散到导电层112。此外,即使导电层112包含氢,也可以防止氢从导电层112通过绝缘层110扩散到半导体层108。其结果是,可以使半导体层108的沟道形成区域中的载流子浓度极低。
作为金属氧化物层114,可以使用绝缘材料或导电材料。当金属氧化物层114具有绝缘性时,该金属氧化物层114被用作栅极绝缘层的一部分。另一方面,当金属氧化物层114具有导电性时,该金属氧化物层114被用作栅电极的一部分。
作为金属氧化物层114,优选使用其介电常数比氧化硅高的绝缘材料。尤其是,优选使用氧化铝膜、氧化铪膜或铝酸铪膜等,因为可以降低驱动电压。
作为金属氧化物层114,例如可以使用氧化铟、铟锡氧化物(ITO)或含有硅的铟锡氧化物(ITSO)等导电氧化物。尤其是,优选使用包含铟的导电氧化物,因为其导电性高。
作为金属氧化物层114,优选使用包含一个以上的与半导体层108相同的元素的氧化物材料。尤其是,优选使用可应用于上述半导体层108的氧化物半导体材料。此时,通过使用利用与半导体层108相同的溅射靶材而形成的金属氧化物膜作为金属氧化物层114,可以共用设备,所以这是优选的。
此外,在半导体层108和金属氧化物层114的双方都使用包含铟及镓的金属氧化物材料的情况下,通过使用其镓组成(含有比率)高于用于半导体层108的材料作为金属氧化物层114,可以提高对氧的阻挡性,所以这是优选的。此时,通过使用其铟组成高于用于金属氧化物层114的材料作为半导体层108,可以提高晶体管100的场效应迁移率。
金属氧化物层114优选利用溅射装置形成。例如,在利用溅射装置形成氧化物膜时,通过在包含氧气体的气氛下形成该氧化物膜,可以适当地对绝缘层110或半导体层108中添加氧。
位于金属氧化物层114与导电层112间的功能层113优选使用具有耐氧化性的导电材料。通过使用具有耐氧化性的材料,可以抑制功能层113的电阻变高。
优选的是,在利用加工导电层112时使用的蚀刻剂蚀刻金属氧化物层114及功能层113的速度与导电层112大致相等或低于导电层112。
在金属氧化物层114及功能层113的蚀刻速度高于导电层112时,容易产生钻蚀,即金属氧化物层114及功能层113的端部位于导电层112的端部内侧。在产生钻蚀时,后面形成的绝缘层116及绝缘层118的覆盖性下降而在绝缘层116及绝缘层118产生断开或低密度的区域(也称为空洞)等不良。
在本发明的一个方式中,通过使金属氧化物层114及功能层113的蚀刻速度与导电层112相等或低于导电层112,可以抑制钻蚀的产生而可以实现不容易发生形状不良的晶体管。另外,可以实现电特性良好的晶体管。
可以使用用于导电层112的加工的蚀刻剂通过同一工序形成功能层113、金属氧化物层114及导电层112。另外,可以使金属氧化物层114、功能层113及导电层112的顶面形状大致一致。
绝缘层110的蚀刻速度优选低于金属氧化物层114、功能层113及导电层112。通过使绝缘层110的蚀刻速度低于金属氧化物层114、功能层113及导电层112,可以减少在形成金属氧化物层114、功能层113及导电层112时绝缘层110被蚀刻的量。
优选的是,功能层113的与金属氧化物层114及导电层112的密接性高。例如,当在金属氧化物层114上形成有导电层112的结构中上述层间的密接性低时,在形成金属氧化物层114及导电层112时蚀刻剂进入上述两个层间,因此有时在金属氧化物层114与导电层112间产生空隙。在本发明的一个方式中,通过在金属氧化物层114与导电层112间设置功能层113,金属氧化物层114、功能层113与导电层112的密接性提高,可以抑制在上述的层间产生空隙而可以实现不容易发生形状不良的晶体管。另外,可以实现电特性良好的晶体管。
优选的是,功能层113释放包含氢的杂质的量少。作为包含氢的杂质,例如可以举出氢、水等。在从功能层113释放包含氢的杂质的情况下,在该氢到达半导体层108的沟道形成区域时,有时该氢键合于沟道形成区域中的氧而作为水脱离,由此在沟道形成区域中形成氧空位(以下,也记为VO)。另外,在沟道形成区域中存在有氧空位(VO)及氢时,有时处于氢进入氧空位(VO)的状态(以下,也记为VOH)。VOH成为载流子产生源,有时对晶体管的电特性及可靠性带来不好影响。通过使用包含氢的杂质的释放量少的功能层113,可以得到良好电特性及可靠性。
优选的是,功能层113释放包含氧的杂质的量少。作为包含氧的杂质,例如可以举出氧、水等。在从功能层113释放包含氧的杂质时,在该氧到达导电层112时有时导电层112的电阻变高。通过使用释放包含氧的杂质的量少的功能层113,可以抑制导电层112的电阻变高。
作为功能层113,可以使用金属氧化物。例如,可以使用氧化铟、铟锡氧化物(ITO)、包含硅的铟锡氧化物(ITSO)等包含铟的氧化物。ITSO通过包含硅而不容易被结晶化,并且平坦性高,所以与形成在ITSO上的膜的密接性提高,所以尤其优选的。另外,可以使用铟锌氧化物、氧化锌、包含镓的氧化锌等金属氧化物。
作为功能层113,可以使用铟、元素M(元素M为选自镓、铝、硅、硼、钇、锡、铜、钒、铍、钛、铁、镍、锗、锆、钼、镧、铈、钕、铪、钽、钨和镁中的一种或多种)及锌的氧化物。尤其是,元素M优选为选自铝、镓、钇和锡中的一种或多种。例如,在In-Ga-Zn氧化物中的对于Ga的In的原子个数比大于1时,导电性提高,所以是优选的。尤其是,将功能层113的In、元素M及Zn的原子个数的比率优选设定为In:M:Zn=4:2:3或其附近。或者,将In、元素M及Zn的原子个数的比率优选设定为In:M:Zn=5:1:6或其附近。另外,作为半导体层108的组成,也可以使半导体层108的In、元素M及Zn的原子个数的比率大致相等。就是说,也可以包含In、元素M及Zn的原子个数的比率为In:M:Zn=1:1:1或其附近的材料。
功能层113可以使用铝、钛、铬、镍、铜、钇、锆、钼、银、钽或钨等金属或者以这些元素为主要成分的合金。
功能层113优选使用与金属氧化物层114及导电层112不同的材料。注意,在本说明书等中,不同材料是指构成元素不同的材料或者构成元素相同而组成不同的材料。即使金属氧化物层114与导电层112的密接性低,通过在金属氧化物层114与导电层112间设置包含与金属氧化物层114不同的材料的功能层113,也可以提高与金属氧化物层114及导电层112的密接性。
功能层113也可以具有将上述材料层叠为两层以上的结构。
半导体层108具有隔着绝缘层110与导电层112重叠的沟道形成区域。另外,半导体层108具有夹持该沟道形成区域的一对区域108N。区域108N是半导体层108中的不与导电层112和绝缘层110重叠的区域且与绝缘层116接触的区域。
此外,区域108N也可以说是与沟道形成区域相比电阻更低的区域、载流子浓度更高的区域、氧缺陷密度更高的区域、杂质浓度更高的区域或呈现n型的区域。
区域108N是包含杂质元素(以下,记为第一元素)的区域。作为第一元素,例如可以举出氢、硼、碳、氮、氟、磷、硫、砷、铝、镁或稀有气体等。作为稀有气体的典型例子,有氦、氖、氩、氪以及氙等。特别是,优选包含硼、磷、镁或铝。此外,也可以包含这些元素中的两种以上。
在此,区域108N的第一元素的浓度优选具有越接近绝缘层116浓度越高的浓度梯度。因此,与整个区域108N具有均匀的浓度的情况相比,可以进一步降低区域108N的第一元素的总量,由此可以将因制造工序中加热等而有可能扩散到沟道形成区域的第一元素量保持为较低水平。由此,越靠近区域108N的上部,电阻越低,从而可以更有效地降低与导电层120a(或导电层120b)之间的接触电阻。
如后面所述,对区域108N添加第一元素的处理可以使用绝缘层110作为掩模进行。由此,可以自对准地形成区域108N。
区域108N优选具有第一元素的浓度为1×1019atoms/cm3以上且1×1023atoms/cm3以下,优选为5×1019atoms/cm3以上且5×1022atoms/cm3以下,更优选为1×1020atoms/cm3以上且1×1022atoms/cm3以下的区域。
例如,可以利用二次离子质谱分析法(SIMS:Secondary Ion MassSpectrometry)、X射线光电子能谱(XPS:X-ray Photoelectron Spectroscopy)等分析法分析出区域108N所包含的第一元素的浓度。在利用XPS分析技术的情况下,通过组合来自表面一侧或背面一侧的离子溅射和XPS分析,可以得知深度方向上的浓度分布。
区域108N中的第一元素优选在被氧化的状态下存在。例如,作为第一元素,优选使用硼、磷、镁、铝、硅等容易被氧化的元素。这种容易被氧化的元素可以在与半导体层108中的氧键合而被氧化了的状态下稳定地存在,因此,即使在后面的工序中被施加高温(例如为400℃以上、600℃以上、800℃以上),也可以抑制脱离。此外,第一元素夺取半导体层108中的氧,由此在区域108N中产生很多氧空位。该氧空位与膜中的氢键合而成为载流子供给源,使得区域108N成为极低电阻状态。
此外,当在后面的工序中进行施加高温度的处理时,有时多量的氧从外部或区域108N附近的膜被供应到区域108N而导致电阻上升。因此,在进行施加高温度的处理时优选以使用氧阻挡性高的绝缘层116覆盖半导体层108的状态进行处理。
绝缘层116以与半导体层108的区域108N接触的方式设置。
绝缘层116被用作向区域108N的氢供应源。例如,绝缘层116优选为通过加热释放氢的膜。通过以与区域108N接触的方式设置上述绝缘层116而在形成绝缘层116后进行加热处理,可以向区域108N供应氢而降低电阻。
绝缘层116优选为通过作为进行成膜时使用的成膜气体使用包含氢元素的气体而形成的膜。由此,也可以在形成绝缘层116时也可以有效地向区域108N供应氢。
作为绝缘层116,例如可以使用氮化硅、氮氧化硅、氧氮化硅、氮化铝、氮氧化铝等绝缘膜。
通过如上所述那样地被添加第一元素,区域108N处于包括多个氧空位的状态。因此,除了由于半导体层108中的氢以外,还由于从绝缘层116被供应的氧可以进一步提高载流子浓度。
绝缘层118被用作保护晶体管100的保护层。绝缘层118例如可以使用氧化物或氮化物等无机绝缘材料。更具体而言,可以使用氮化硅、氮氧化硅、氧氮化硅、氧化铝、氧氮化铝、氮化铝、氧化铪、铝酸铪等无机绝缘材料。另外,也可以使用绝缘层118作为平坦化层。此时,作为绝缘层118可以使用有机树脂材料。
注意,在此示出保护层具有绝缘层116与绝缘层118的叠层结构的例子,但是如果不需要则可以不设置绝缘层118。此外,绝缘层118也可以具有两层以上的叠层结构。
在此,对半导体层108以及有可能形成在半导体层108中的氧空位进行说明。
形成在半导体层108的沟道形成区域中的氧空位对晶体管特性造成影响而引起问题。例如,当在半导体层108中形成氧空位时,该氧空位有时与氢键合而成为载流子供应源。当在沟道形成区域中产生载流子供应源时,晶体管100的电特性发生变动,典型为阈值电压的漂移。因此,在沟道形成区域中,氧空位越少越好。
于是,在本发明的一个方式中,半导体层108的沟道形成区域附近的绝缘膜,具体而言,位于沟道形成区域上方的绝缘层110及位于沟道形成区域下方的绝缘层103包含氧化物膜。通过利用制造工序中的加热等将氧从绝缘层103及绝缘层110移动到沟道形成区域,可以减少沟道形成区域中的氧空位。
半导体层108优选具有相对于元素M的In的原子个数比大于1的区域。In的含有率越高,越可以提高晶体管的场效应迁移率。
在此,在包含In、Ga及Zn的金属氧化物中,In与氧的键合力比Ga与氧的键合力弱,因此在In的含有率高的情况下,氧空位容易形成在金属氧化物膜中。此外,在使用上述以元素M表示的金属元素代替Ga的情况下,也有同样的倾向。当在金属氧化物膜中存在较多的氧空位时,晶体管的电特性及可靠性下降。
但是,在本发明的一个方式中,能够对包含金属氧化物的半导体层108的沟道形成区域中供应极多的氧,由此可以使用In的含有率高的金属氧化物材料。因此,可以实现具有极高的场效应迁移率、稳定的电特性以及高可靠性的晶体管。
例如,可以适当地使用相对于元素M的In的原子个数比为1.5以上、2以上、3以上、3.5以上或4以上的金属氧化物。
尤其是,半导体层108的In、M及Zn的原子个数的比率优选为In:M:Zn=4:2:3或其附近。或者,半导体层108的In、M及Zn的原子个数的比率优选为In:M:Zn=5:1:6或其附近。此外,在半导体层108的组成中,半导体层108的In、M及Zn的原子个数的比率也可以大致相等。也就是说,半导体层108可以包含In、元素M及Zn的原子个数的比率为In:M:Zn=1:1:1或其附近的材料。
例如,通过将上述场效应迁移率高的晶体管用于生成栅极信号的栅极驱动器,可以提供边框宽度窄(也称为窄边框)的显示装置。此外,通过将上述场效应迁移率高的晶体管用于源极驱动器(尤其是,与源极驱动器所包括的移位寄存器的输出端子连接的解复用器),可以提供一种与显示装置连接的布线数较少的显示装置。
注意,即使半导体层108包括相对于元素M的In的原子个数比大于1的区域,也在半导体层108的结晶性较高时,有时场效应迁移率降低。半导体层108的结晶性例如可以通过X射线衍射(XRD:X-Ray Diffraction)或透射电子显微镜(TEM:Transmission ElectronMicroscope)进行分析。
这里,通过降低半导体层108的沟道形成区域的杂质浓度及缺陷态密度(减少氧空位),可以降低膜中的载流子浓度。将该金属氧化物膜用于半导体层的沟道形成区域的晶体管很少具有负阈值电压的电特性(也称为常开启特性)。此外,使用该金属氧化物膜的晶体管具有关态电流极小的特性。
通过将结晶性高的金属氧化物膜用于半导体层108,可以抑制在加工半导体层108时或在形成绝缘层110时的损伤,由此可以实现高可靠性的晶体管。另一方面,通过将结晶性较低的金属氧化物膜用于半导体层108,可以提高导电性,由此可以实现场效应迁移率高的晶体管。
例如,半导体层108优选使用具有后面所述的CAAC(c-axis aligned crystal)结构的金属氧化物膜、具有nc(nano crystal)结构的金属氧化物膜或混有CAAC结构和nc结构的金属氧化物膜。
另外,半导体层108也可以具有两层以上的叠层结构。
例如,可以使用层叠其组成彼此不同的两个以上的金属氧化物膜而成的半导体层108。例如,当使用In-M-Zn氧化物时,优选层叠利用如下溅射靶材形成的膜中的两个以上而使用,该溅射靶材的In、元素M及Zn的原子个数的比率为In:M:Zn=5:1:6、In:M:Zn=4:2:3、In:M:Zn=1:1:1、In:M:Zn=2:2:1、In:M:Zn=1:3:4、In:M:Zn=1:3:2或其附近。
此外,可以使用层叠其结晶性彼此不同的两个以上的金属氧化物膜而成的半导体层108。在此情况下,优选使用相同的氧化物靶材在不同的成膜条件下以不暴露于大气的方式连续地形成该金属氧化物膜。
此时,作为半导体层108可以采用具有nc结构的金属氧化物膜与具有CAAC结构的金属氧化物膜的叠层结构。或者,可以采用具有nc结构的金属氧化物膜与具有nc结构的金属氧化物膜的叠层结构。另外,适用于这些金属氧化物膜的金属氧化物的功能或材料结构可以援用后面所述的CAC(Cloud-Aligned Composite)的记载。
例如,将先形成的第一金属氧化物膜的成膜时的氧流量比设定为比后形成的第二金属氧化物膜的成膜时的氧流量比小。或者,采用在第一金属氧化物膜的成膜时不引入氧的条件。由此,可以在第二金属氧化物膜的成膜时有效地供应氧。此外,第一金属氧化物膜可以具有比第二金属氧化物膜低的结晶性以及比第二金属氧化物膜高的导电性。另一方面,通过使设置在上部的第二金属氧化物膜的结晶性高于第一金属氧化物膜的结晶性,可以抑制在半导体层108的加工时或绝缘层110的成膜时造成的损伤。
更具体而言,第一金属氧化物膜的成膜时的氧流量比为0%以上且低于50%,优选为0%以上且30%以下,更优选为0%以上且20%以下,典型为10%。第二金属氧化物膜的成膜时的氧流量比为50%以上且100%以下,优选为60%以上且100%以下,更优选为80%以上且100%以下,进一步优选为90%以上且100%以下,典型为100%。此外,虽然可以使第一金属氧化物膜与第二金属氧化物膜的成膜时的压力、温度、电力等的条件不同,但是通过使氧流量比以外的条件相同,可以缩短成膜工序所需要的时间,所以是优选的。
通过采用上述结构,可以实现电特性良好且可靠性高的晶体管100。
与半导体层108的沟道形成区域接触的绝缘层103及绝缘层110优选使用氧化物膜。例如,可以使用氧化硅膜、氧氮化硅膜、氧化铝膜等氧化物膜。由此,通过晶体管100的制造工序中的热处理等,从绝缘层103或绝缘层110脱离的氧被供应到半导体层108的沟道形成区域,由此可以降低半导体层108中的氧空位。
绝缘层110的端部的一部分位于半导体层108上。绝缘层110具有与导电层112重叠且被用作栅极绝缘层的区域。
绝缘层110优选具有两层以上的叠层结构。图2示出绝缘层110具有绝缘层110a、绝缘层110a上的绝缘层110c及绝缘层110a与绝缘层110c间的绝缘层110b的三层结构的例子。注意,绝缘层110a、绝缘层110b及绝缘层110c可以使用相同种类的材料的绝缘膜,所以有时无法明确地观察到绝缘层110a、绝缘层110b及绝缘层110c的各界面。因此,在本实施方式中,以虚线示出绝缘层110a、绝缘层110b及绝缘层110c的各界面。
优选的是,与半导体层108的沟道形成区域接触的绝缘层110a的与沟道形成区域的界面附近及膜中的缺陷密度低。另外,优选的是,绝缘层110a的包含氢的杂质浓度低。另外,优选的是,形成绝缘层110a时的向半导体层108造成的损伤小。通过作为绝缘层110a使用缺陷密度及杂质浓度低的膜且采用向半导体层108造成的损伤小的成膜条件,可以实现具有良好电特性的晶体管。
例如,在作为绝缘层110通过PECVD法形成包含硅的膜时,绝缘层110a可以使用相对于成膜时使用的成膜气体的包含硅的气体的比率低的成膜条件。通过使用相对于成膜气体的包含硅的气体的比率低的成膜条件,可以形成缺陷密度及杂质浓度低的绝缘层110a。另外,通过降低形成绝缘层110a时的成膜功率,可以减少向半导体层108造成的损伤。
优选的是,在利用加工导电层112时使用的蚀刻剂蚀刻与金属氧化物层114接触的绝缘层110c的速度与导电层112大致相等或低于导电层112。
绝缘层110c优选为比绝缘层110a致密的膜。致密的绝缘层110c可以以其成膜速度低于绝缘层110a的成膜条件形成。另外,抑制水吸附于致密的绝缘层110c表面上。换言之,通过在绝缘层110的顶面上设置绝缘层110c,可以抑制水吸附于绝缘层110表面上。
在水吸附于绝缘层110的表面上时,该吸附水所包含的氢到达沟道形成区域而在沟道形成区域产生载流子,有时对晶体管的电特性及可靠性带来不好影响。通过在绝缘层110的顶面上设置水不容易吸附的绝缘层110c,可以抑制在沟道形成区域产生载流子,从而可以得到良好的电特性及可靠性。
绝缘层110c可以以其成膜速度低于绝缘层110a的成膜条件形成。例如,在作为绝缘层110使用包含硅的膜时,绝缘层110c可以使用相对于成膜时使用的成膜气体的包含硅的气体的比率低的成膜条件。另外,通过使成膜时的成膜功率高于绝缘层110a,绝缘层110c可以成为水不容易吸附的绝缘层。
绝缘层110c的利用一个蚀刻剂时的蚀刻速度优选低于绝缘层110a的蚀刻速度。另外,有时与绝缘层110a相比绝缘层110c的膜密度高。绝缘层110a及绝缘层110c的膜密度的不同例如可以通过TEM图像的浓度(亮度)评价。
绝缘层110b可以以其成膜速度高于绝缘层110a及绝缘层110c的成膜条件形成。通过使用成膜速度高的绝缘层110b,可以以高生产率形成具有叠层结构的绝缘层110。
例如,在作为绝缘层110使用包含硅的膜时,与绝缘层110a及绝缘层110c相比,绝缘层110b可以使用相对于成膜时使用的成膜气体的包含硅的气体的比率高的成膜条件。另外,绝缘层110b通过提高成膜时的功率而可以成为杂质少的绝缘层。并且,绝缘层110b通过提高成膜时的压力而可以成为杂质少的绝缘层。
绝缘层110b的利用一个蚀刻剂时的蚀刻速度优选高于绝缘层110a及绝缘层110c的蚀刻速度。另外,有时与绝缘层110a及绝缘层110c相比绝缘层110b的膜密度低。绝缘层110a、绝缘层110b及绝缘层110c的膜密度的不同例如可以通过TEM图像的浓度(亮度)评价。另外,与绝缘层110a及绝缘层110c相比,有时绝缘层110b的氢浓度提高。绝缘层110a、绝缘层110b及绝缘层110c的氢浓度的不同例如可以通过二次离子质谱分析法(SIMS:SecondaryIon Mass Spectrometry)评价。
在形成导电层112、功能层113及金属氧化物层114时,有时在不与导电层112重叠的区域的绝缘层110c的膜厚度减薄。如图2所示,优选在不与导电层112重叠的区域残留绝缘层110c。通过采用在不与导电层112重叠的区域残留绝缘层110c的结构,可以抑制水吸附于绝缘层110。与导电层112重叠的区域的绝缘层110c的厚度设定为1nm以上且50nm以下,优选设定为2nm以上且40nm以下,更优选设定为3nm以上且30nm以下。
如图3A所示,绝缘层110也可以具有绝缘层110a与绝缘层110a上的绝缘层110c的两层结构。
如图3B所示,绝缘层110也可以具有单层结构。作为绝缘层110也可以根据目的适当地选择上述绝缘层110a、绝缘层110b和绝缘层110c中的任一个。
绝缘层103可以具有叠层结构。图4A及图4B示出绝缘层103具有叠层结构的晶体管的例子。图4A是晶体管100的沟道长度方向的截面图,图4B是晶体管100的沟道宽度方向的截面图。
绝缘层103优选具有绝缘层103a与绝缘层103a上的绝缘层103b的叠层结构。例如,作为绝缘层103a可以适当地使用氮化硅、氮氧化硅、氮化铝、氮氧化铝等氮化物或者氮氧化物。例如,作为绝缘层103b可以适当地使用氧化硅、氧氮化硅、氧化铝、氧氮化铝、氧化铪、氧氮化铪等氧化物或者氧氮化物。通过在绝缘层103中的下侧设置绝缘层103a,可以抑制来自绝缘层103的下层的杂质向绝缘层103的上层扩散。同时,通过在与沟道形成区域接触的绝缘层103的上侧设置绝缘层103b,可以将从绝缘层103脱离的氧供应到沟道形成区域。绝缘层103例如可以具有氮化硅膜与氮化硅膜上的氧氮化硅膜的叠层结构。
注意,在本说明书等中,氧氮化物是指在其组成中含氧量多于含氮量的物质,氧氮化物包括在氧化物的范畴内。氮氧化物是指在其组成中含氮量多于含氧量的物质,氮氧化物包括在氮化物的范畴内。
如图4A及图4B所示,晶体管100优选具有绝缘层103a与绝缘层116接触的区域。通过具有绝缘层103a与绝缘层116接触的区域,可以抑制来自晶体管100的外部的杂质向晶体管100扩散。
晶体管100在衬底102与绝缘层103间包括导电层106,导电层106具有与半导体层108的沟道形成区域、金属氧化物层114、功能层113及导电层112重叠的区域。
在晶体管100中,导电层106被用作第一栅电极(也称为底栅电极),功能层113及导电层112被用作第二栅电极(也称为顶栅电极)。另外,绝缘层103的一部分被用作第一栅极绝缘层,绝缘层110的一部分被用作第二栅极绝缘层。
半导体层108的与功能层113、导电层112和导电层106中的任一个以上重叠的部分被用作沟道形成区域。注意,以下为了容易说明,有时将半导体层108的与功能层113及导电层112重叠的部分称为沟道形成区域,但是实际上沟道也有可能形成在不与功能层113及导电层112重叠而与导电层106重叠的部分(包括区域108N的部分)。
如图1C及图4B所示,导电层106也可以通过设置在功能层113、金属氧化物层114、绝缘层110及绝缘层103中的开口142电连接于导电层112。由此,可以对导电层106及导电层112供应相同电位。
导电层106可以使用与导电层112、导电层120a或导电层120b同样的材料。尤其是,导电层106优选使用包含铜的材料,此时可以降低布线电阻。另外,在导电层106使用包含钨、钼等的高熔点金属的材料时,可以在后面的工序中以高温度进行处理。
如图1C及图4B所示,功能层113、导电层112及导电层106优选在沟道宽度方向上突出到半导体层108的端部的外侧。此时,形成沟道宽度方向的半导体层108整体隔着绝缘层110及绝缘层103被功能层113及导电层112、导电层106覆盖的结构。
通过采用上述结构,可以由通过一对栅电极产生的电场电围绕半导体层108。此时,尤其优选对导电层106、功能层113及导电层112供应相同电位。由此,可以有效地对半导体层108施加用来引起沟道的电场,所以可以增大晶体管100的通态电流。因此,也可以使晶体管100微型化。
另外,也可以采用不连接功能层113、导电层112及导电层106的结构。此时,也可以对一对栅电极中的一方供应恒电位且对另一方供应用来驱动晶体管100的信号。在此情况下,可以通过对一方的栅电极供应的电位控制利用另一方的栅电极驱动晶体管100时的阈值电压。
以下,说明部分结构与上述结构例子1不同的晶体管的结构例子。注意,以下有时省略与上述结构例子1重复的部分的说明。另外,在以下所示的附图中,具有与上述结构例子1同样的功能的部分使用相同的阴影线而有时不附加附图标记。
<结构例子2>
图5A是晶体管100A的沟道长度方向的截面图,图5B是晶体管100A的沟道宽度方向的截面图。图5C是图5A中的以点划线围绕的区域Q的放大图。
晶体管100A与结构例子1不同之处主要在于:不与导电层112重叠的区域的功能层113的膜厚度比与导电层112重叠的区域的功能层113的膜厚度薄。
通过采用不与导电层112重叠的区域的功能层113的膜厚度薄的形状,台阶变小而形成在功能层113上的层的覆盖性提高,由此可以抑制在该层中发生断开或空洞等不良。
以上是结构例子2的说明。
<结构例子3>
图6A是晶体管100B的沟道长度方向的截面图,图6B是晶体管100B的沟道宽度方向的截面图。图6C是图6A中的以点划线围绕的区域R的放大图。
晶体管100B与结构例子1不同之处主要在于:不与导电层112重叠的区域的功能层113的膜厚度比与导电层112重叠的区域的功能层113的膜厚度薄且不与导电层112重叠的区域的金属氧化物层114的膜厚度比与导电层112重叠的区域的金属氧化物层114的膜厚度薄。
导电层112及功能层113优选具有各截面连续的形状。在导电层112及功能层113的截面连续的形状时,形成在导电层112及功能层113上的层的覆盖性提高,由此可以抑制在该层中发生断开或空洞等不良。
以上是结构例子3的说明。
<制造方法例子1>
以下,参照附图说明本发明的一个方式的半导体装置的制造方法。在此,以在上述结构例子中示出的晶体管100为例进行说明。
构成半导体装置的薄膜(绝缘膜、半导体膜、导电膜等)可以通过溅射法、化学气相沉积(CVD:Chemical Vapor Deposition)法、真空蒸镀法、脉冲激光沉积(PLD:PulsedLaser Deposition)法、原子层沉积(ALD:Atomic Layer Deposition)法等形成。作为CVD法,可以举出等离子体增强化学气相沉积(PECVD:Plasma Enhanced CVD)法、热CVD法等。另外,作为热CVD法的方法之一,可以举出有机金属化学气相沉积(MOCVD:Metal OrganicCVD)法。
构成半导体装置的薄膜(绝缘膜、半导体膜、导电膜等)可以利用旋涂法、浸渍法、喷涂法、喷墨法、分配器法、丝网印刷法、胶版印刷法、刮刀(doctor knife)法、狭缝式涂布法、辊涂法、帘式涂布法、刮刀式涂布法等方法形成。
另外,当对构成半导体装置的薄膜进行加工时,可以利用光刻法等进行加工。除了上述方法以外,还可以利用纳米压印法、喷砂法、剥离法等对薄膜进行加工。此外,可以利用金属掩模等遮蔽掩模的成膜方法直接形成岛状的薄膜。
光刻法典型地有如下两种方法。一个是在要进行加工的薄膜上形成抗蚀剂掩模,通过蚀刻等对该薄膜进行加工,并去除抗蚀剂掩模的方法。另一个是在形成感光性薄膜之后,进行曝光及显影来将该薄膜加工为所希望的形状的方法。
在光刻法中,作为用于曝光的光,例如可以使用i线(波长365nm)、g线(波长436nm)、h线(波长405nm)或将这些光混合了的光。此外,还可以使用紫外线、KrF激光或ArF激光等。此外,也可以利用液浸曝光技术进行曝光。作为用于曝光的光,也可以使用极紫外光(EUV:Extreme Ultra-violet)或X射线。此外,也可以使用电子束代替用于曝光的光。当使用极紫外光、X射线或电子束时,可以进行极其精细的加工,所以是优选的。注意,在通过利用电子束等光束进行扫描而进行曝光时,不需要光掩模。
作为薄膜的蚀刻方法,可以利用干蚀刻法、湿蚀刻法及喷砂法等。
图7A至图11B的各图示出晶体管100A的制造工序的各阶段中的截面。在各图中,中央虚线左侧示出沟道长度方向的截面,中央虚线右侧示出沟道宽度方向的截面。
[导电层106的形成]
在衬底102上形成导电膜,对其进行蚀刻加工得到用作第一栅电极的导电层106(参照图7A)。
[绝缘层103的形成]
接着,以覆盖衬底102及导电层106的方式形成绝缘层103(参照图7B)。绝缘层103可以利用PECVD法、ALD法、溅射法等形成。
在绝缘层103具有叠层结构时,依次形成成为绝缘层103的绝缘膜。例如在作为绝缘层103采用氮化物膜与氮化物膜上的氧化物膜的叠层结构时,依次形成氮化物膜及氧化物膜。
也可以使绝缘层103所包括的氮化物膜具有两层以上的叠层结构。在作为绝缘层103例如采用第一氮化硅膜、第一氮化硅膜上的第二氮化硅膜、第二氮化硅膜上的第三氮化硅膜与第三氮化硅膜上的氧氮化硅膜的叠层结构时,依次形成第一氮化硅膜、第二氮化硅膜、第三氮化硅膜及氧氮化硅膜。
在绝缘层103具有第一氮化硅膜、第二氮化硅膜、第三氮化硅膜及氧氮化硅膜的叠层结构时,第一氮化硅膜优选具有阻挡杂质的功能。通过设置第一氮化硅膜,可以抑制来自绝缘层103的下层的杂质向绝缘层103的上层扩散。优选第二氮化硅膜的应力小且绝缘耐压性高。通过设置第二氮化硅膜,可以形成应力小且绝缘耐压性高的绝缘层103。优选的是,第三氮化硅膜的释放包含氢的杂质的量少且具有阻挡包含氢的杂质的功能。通过设置第三氮化硅膜,可以抑制氢向沟道形成区域扩散。优选的是,氧氮化硅膜的缺陷密度低且释放包含氢的杂质的量少。
例如,作为绝缘层103的形成,通过使用硅烷、氮及氨的混合气体的等离子体CVD法形成具有阻挡杂质的功能的第一氮化硅膜。接着,使用氨流量多于第一氮化硅膜的混合气体形成应力小且绝缘耐压性高的第二氮化硅膜。接着,使用氨流量少于第二氮化硅膜的混合气体形成释放包含氢的杂质的量少且具有阻挡包含氢的杂质的功能的第三氮化硅膜。接着,使用硅烷及一氧化二氮的混合气体形成缺陷密度低且释放包含氢的杂质的量少的氧氮化硅膜,由此可以形成绝缘层103。另外,通过在同一处理室中切换成膜条件,可以在真空中连续地形成第一氮化硅膜、第二氮化硅膜、第三氮化硅膜及氧氮化硅膜,由此可以以高生产率形成绝缘层103。
另外,通过在形成第三氮化硅膜后在包含氧的气氛下进行等离子体处理来使第三氮化硅膜表面氧化,可以在第三氮化硅膜上形成氧氮化硅膜。
有时第二氮化硅膜的膜密度低于第一氮化硅膜及第三氮化硅膜。第一氮化硅膜、第二氮化硅膜及第三氮化硅膜的膜密度的不同例如可以通过TEM图像的浓度(亮度)评价。另外,有时第二氮化硅膜的氢浓度高于第一氮化硅膜及第三氮化硅膜。第一氮化硅膜、第二氮化硅膜及第三氮化硅膜的氢浓度的不同例如可以通过二次离子质谱分析法(SIMS:Secondary Ion Mass Spectrometry)评价。
也可以在形成绝缘层103后进行对绝缘层103供应氧的处理。例如,可以在氧气氛下进行等离子体处理或加热处理等。或者,也可以通过等离子体离子掺杂法或离子注入法等对绝缘层103供应氧。另外,也可以在形成绝缘层103后不进行加热处理。
[半导体层108的形成]
接着,通过在绝缘层103上形成金属氧化物膜而加工该金属氧化物膜,形成岛状的半导体层108(参照图7C)。
金属氧化物膜优选通过使用金属氧化物靶材的溅射法形成。
在形成金属氧化物膜时,也可以混合氧气体和惰性气体(例如,氦气体、氩气体、氙气体等)。注意,在形成金属氧化物膜时的成膜气体整体中所占的氧气体的比率(氧流量比)越高,金属氧化物膜的结晶性可以越高,可以实现具有高可靠性的晶体管。另一方面,氧流量比越低,金属氧化物膜的结晶性越低,可以实现通态电流高的晶体管。
在半导体层108具有叠层结构的情况下,优选使用相同的溅射靶材在相同的成膜室中连续形成膜,这是因为可以得到良好的界面。尤其是,虽然可以使各金属氧化物膜的成膜时的压力、温度、电力等的条件不同,但是通过使氧流量比以外的条件相同,可以缩短成膜工序所需要的时间,所以是优选的。此外,在层叠组成不同的金属氧化物膜的情况下,优选以不暴露于大气的方式连续形成膜。
在此,金属氧化物膜优选以成为具有CAAC结构的金属氧化物膜、具有nc结构的金属氧化物膜或者混有CAAC结构和nc结构的金属氧化物膜的方式设定成膜条件。注意,形成的金属氧化物膜为CAAC结构的成膜条件及成为nc结构的成膜条件根据所使用的溅射靶材的组成而不同,所以可以根据其组成适当地设定衬底温度、氧流量比、压力、电力等。
作为金属氧化物膜的成膜条件,衬底温度可以设定为室温以上且450℃以下,优选为室温以上且300℃以下,更优选为室温以上且200℃以下,进一步优选为室温以上且140℃以下。例如,在使用大型玻璃衬底或树脂衬底作为衬底102的情况下,衬底温度优选为室温以上且低于140℃,这是因为可以提高生产率的缘故。此外,通过在衬底温度为室温或者没进行加热的状态下形成金属氧化物膜,可以降低结晶性。
此外,优选在形成金属氧化物膜之前进行用来使附着于绝缘层103表面的水、氢、有机物等脱离的处理或者进行将氧供应到绝缘层103中的处理。例如,可以在减压气氛下以70℃以上且200℃以下的温度进行加热处理。或者,也可以在含氧气氛下进行等离子体处理。另外,当在包含一氧化二氮气体的气氛下进行等离子体处理时,可以适当地去除绝缘层103的表面的有机物。优选的是,在这种处理之后,以不使绝缘层103的表面暴露于大气的方式连续地形成金属氧化物膜。
当对金属氧化物膜进行加工时,可以使用湿蚀刻法和/或干蚀刻法。此时,有时不与半导体层108重叠的绝缘层103的一部分被蚀刻而减薄。
另外,也可以在形成金属氧化物膜后或者将金属氧化物膜加工为半导体层108后进行加热处理,以去除金属氧化物或半导体层108中的氢或水。典型地,可以将加热处理的温度设定为150℃以上且低于衬底的应变点、250℃以上且450℃以下、或者300℃以上且450℃以下。另外,也可以在形成金属氧化物膜之后或将金属氧化物膜加工为半导体层108之后不进行加热处理。另外,加热处理也可以在形成金属氧化物膜之后的任意阶段进行。另外,也可以兼作后面的加热处理或施加热的工序。
可以在包含稀有气体或氮的气氛中进行加热处理。或者,也可以在该气氛中进行加热之后在包含氧的气氛中进行加热。作为含氮气氛或含氧气氛,也可以使用超干燥空气(CDA:Clean Dry Air)。此外,上述加热处理的气氛优选不包含氢、水等。另外,通过使用露点为-60℃以下,优选为-100℃以下的高纯度气体,可以尽可能地防止氢、水等混入半导体层108中。此外,该加热处理可以使用电炉、快速热退火(RTA:Rapid Thermal Annealing)装置等。通过使用RTA装置,可以缩短加热处理时间。
另外,优选在形成半导体层108之后立刻形成绝缘膜110f。在半导体层108的表面被露出的状态中,有时水附着于半导体层108的表面上。在水附着于半导体层108的表面上时,通过后面的加热处理等氢扩散到半导体层108中而有时形成VOH。VOH有可能成为载流子的发生源,所以附着于半导体层108的水越少越好。
[绝缘膜110f、金属氧化物膜114f、功能膜113f的形成]
接着,以覆盖绝缘层103及半导体层108的方式形成绝缘膜110f及金属氧化物膜114f。
绝缘膜110f是后面成为绝缘层110的膜。作为绝缘膜110f例如优选通过使用等离子体增强化学气相沉积装置(被称为PECVD装置或简称为等离子体CVD装置)形成氧化硅膜或氧氮化硅膜等氧化物膜。另外也可以通过利用微波的PECVD法形成。
在绝缘层110具有叠层结构时,依次形成成为绝缘层110的绝缘膜。例如,如图2所示,在绝缘层110具有绝缘层110a、绝缘层110b与绝缘层110c的三层结构时,依次形成成为绝缘层110a的绝缘膜、成为绝缘层110b的绝缘膜与成为绝缘层110c的绝缘膜。
例如,通过使用硅烷及一氧化二氮的混合气体的等离子体CVD法形成成为绝缘层110a的绝缘膜,来形成绝缘层110。接着,在使用与成为绝缘层110a的绝缘膜相比相对于一氧化二氮的流量的硅烷流量比高的混合气体且功率高的条件下形成成为绝缘层110b的绝缘膜。接着,在使用与成为绝缘层110b的绝缘膜相比相对于一氧化二氮流量的硅烷的流量比低的混合气体且压力低的条件下形成成为绝缘层110c的绝缘膜,由此可以形成成为绝缘层110的绝缘膜。另外,通过在同一处理室中切换成膜条件,可以在真空中连续地形成成为绝缘层110a的绝缘膜、成为绝缘层110b的绝缘膜以及成为绝缘层110c的绝缘膜,由此可以以高生产率形成绝缘膜110f。
例如,如图3A所示,在绝缘层110具有绝缘层110a与绝缘层110c的两层结构时,依次形成成为绝缘层110a的绝缘膜与成为绝缘层110c的绝缘膜。
例如,通过使用硅烷及一氧化二氮的混合气体的等离子体CVD法形成成为绝缘层110a的绝缘膜,来形成绝缘层110。接着,在与成为绝缘层110a的绝缘膜相比压力低且功率高的条件下形成成为绝缘层110c的绝缘膜来形成成为绝缘层110的绝缘膜。另外,通过在同一处理室中切换成膜条件,可以在真空中连续地形成成为绝缘层110a的绝缘膜及成为绝缘层110c的绝缘膜,由此可以以高生产率形成绝缘膜110f。
也可以在形成绝缘膜110f之后进行加热处理。通过进行加热处理,可以去除绝缘膜110f中的杂质及绝缘膜110f表面上的水。加热处理可以在含氮、氧、稀有气体中的一个以上的气氛下以200℃以上且400℃以下的温度进行。另外,也可以在形成绝缘膜110f之后不进行加热处理。另外,加热处理也可以在形成绝缘膜110f之后的任意阶段进行。另外,也可以兼作后面的加热处理或施加热的工序。
金属氧化物膜114f是后面成为金属氧化物层114的膜。尤其是,金属氧化物膜114f例如优选在包含氧的气氛下利用溅射法形成。由此,可以在形成金属氧化物膜114f时对绝缘膜110f供应氧。
在与上述半导体层108同样通过使用包含金属氧化物的氧化物靶材的溅射法形成金属氧化物膜114f的情况下,可以援用上述记载。
例如,金属氧化物膜114f可以通过作为成膜气体使用氧且使用金属靶材的反应性溅射法来形成。在作为金属靶材使用铝的情况下,可以形成氧化铝膜。
当形成金属氧化物膜114f时,引入到成膜装置的成膜室内的成膜气体的总流量中的氧流量的比率(氧流量比)或成膜室内的氧分压越高,越可以增大供应给绝缘膜110f中的氧量。氧流量比或氧分压例如为50%以上且100%以下,优选为65%以上且100%以下,更优选为80%以上且100%以下,进一步优选为90%以上且100%以下。尤其是,优选将氧流量比设定为100%,来使氧分压尽量接近于100%。
如此,通过在包含氧的气氛下利用溅射法形成金属氧化物膜114f,可以当形成金属氧化物膜114f时在对绝缘膜110f供应氧的同时防止氧从绝缘膜110f脱离。其结果是,可以将极多的氧封闭在绝缘膜110f中。并且,通过后面的加热处理对半导体层108的沟道形成区域供应多量氧而可以降低沟道形成区域中的氧空位,由此可以实现可靠性高的晶体管。
作为金属氧化物膜114f的成膜条件,将衬底温度设定为室温以上且450℃以下,优选为室温以上且300℃以下,更优选为室温以上且200℃以下,进一步优选为室温以上且140℃以下即可。例如,在作为衬底102使用大型玻璃衬底或树脂衬底的情况下,在衬底温度为室温以上且低于140℃时生产率提高,所以是优选的。另外,在形成金属氧化物膜114f时的温度高时,金属氧化物膜114f的结晶性提高而有时蚀刻速度变低。在金属氧化物膜114f的成膜温度低时,金属氧化物膜114f的结晶性变低而有时蚀刻速度变高。另外,也可以适当地选择金属氧化物膜114f的成膜温度,以便对加工金属氧化物膜114f时使用的蚀刻剂来说很适合的蚀刻速度。
此外,也可以在形成金属氧化物膜114f之后进行加热处理,以将氧从绝缘膜110f供应到半导体层108。加热处理可以在含氮、氧、稀有气体中的一个以上的气氛下以200℃以上且400℃以下的温度进行。另外,也可以在形成金属氧化物膜114f之后不进行加热处理。另外,加热处理在形成金属氧化物膜114f之后的任意阶段进行。另外,也可以兼作后面的加热处理或施加热的工序。
接着,在金属氧化物膜114f上形成成为功能层113的功能膜113f(参照图8A)。功能膜113f优选通过使用金属或合金的溅射靶材的溅射法形成。
另外,也可以在形成功能膜113f后进行加热处理。在作为功能膜113f使用包含氧的材料时,通过在形成功能膜113f后进行加热处理,可以从功能膜113f向半导体层108供应氧。加热处理可以在包含氮、氧和稀有气体中的一个以上的气氛下以200℃以上且400℃以下的温度进行。注意,也可以在形成功能膜113f后不进行加热处理。
接着,通过对功能膜113f、金属氧化物膜114f、绝缘膜110f及绝缘层103的一部分进行蚀刻来形成到达导电层106的开口142(参照图8B)。由此,可以使后面形成的导电层112与导电层106通过开口142电连接。
[导电膜112f的形成]
接着,在功能膜113f上形成成为导电层112的导电膜112f(参照图9A)。导电膜112f优选通过使用金属或合金的溅射靶材的溅射法形成。
[绝缘层110、金属氧化物层114、功能层113、导电层112的形成]
接着,在导电膜112f上形成抗蚀剂掩模115(参照图9B)。然后,去除不被该抗蚀剂掩模115覆盖的区域的导电膜112f、功能膜113f及金属氧化物膜114f,来形成导电层112、功能层113及金属氧化物层114(参照图10A)。
在形成导电层112、功能层113及金属氧化物层114时,可以适当地使用湿蚀刻法。作为湿蚀刻法,例如可以使用包含过氧化氢的蚀刻剂。例如,可以使用包含磷酸、醋酸、硝酸、盐酸、硫酸中的一个以上的蚀刻剂。尤其是,在作为导电层112使用包含铜的材料时,可以适当地使用包含磷酸、醋酸及硝酸的蚀刻剂。
通过采用金属氧化物层114及功能层113的蚀刻速度低于导电层112的结构,可以通过同一工序形成功能层113、金属氧化物层114及导电层112。另外,还可以使导电层112的端部位于金属氧化物层114及功能层113的端部的内侧。另外,由于可以通过同一工序形成,所以可以简化工序而可以提高生产率。
以导电层112、功能层113及金属氧化物层114的端部位于抗蚀剂掩模115的轮廓的内侧的方式进行加工。导电层112、功能层113及金属氧化物层114优选通过湿蚀刻法形成。通过调节蚀刻时间,可以控制区域108L的宽度。
在形成导电层112、功能层113及金属氧化物层114时,也可以在使用各向异性蚀刻法对导电膜112f、功能膜113f及金属氧化物膜114f进行蚀刻,然后利用各向同性蚀刻法对导电膜112f、功能膜113f及金属氧化物膜114f的侧面进行蚀刻来使端面缩退(也称为侧面蚀刻)。由此,可以形成在俯视时其端部位于绝缘层110的内侧的导电层112、功能层113及金属氧化物层114。
在形成导电层112、功能层113及金属氧化物层114时导电层112比功能层113及金属氧化物层114缩退,并且有时不与导电层112重叠的区域的功能层113的膜厚度比与导电层112重叠的区域的功能层113的膜厚度薄(参照图5A、图5B及图5C)。另外,有时不与导电层112重叠的区域的金属氧化物层114的膜厚度比与导电层112及功能层113重叠的区域的金属氧化物层114的膜厚度薄(参照图6A、图6B及图6C)。
另外,在形成导电层112、功能层113及金属氧化物层114时,可以使用不同蚀刻条件或方法至少分为两次进行蚀刻。例如,也可以先对导电膜112f进行蚀刻,接着以不同蚀刻条件对功能膜113f及金属氧化物膜114f进行蚀刻。
接着,在不被抗蚀剂掩模115覆盖的区域中去除绝缘膜110f来形成绝缘层110(参照图10B)。在形成绝缘层110时,可以使用湿蚀刻法及干蚀刻法中的任一方或双方。注意,可以以抗蚀剂掩模115被去除的状态形成绝缘层110,但是通过不去除抗蚀剂掩模115可以抑制导电层112的膜厚度减薄。
在形成绝缘层110后去除抗蚀剂掩模115。
[绝缘层116、区域108N的形成(供应氢的处理)]
接着,进行对半导体层108被露出的区域供应氢的处理。在此,通过以与半导体层108被露出的区域接触的方式形成包含氢的绝缘层116,来供应氢(参照图11A)。
绝缘层116优选通过使用含氢的成膜气体的等离子体CVD法形成。例如,通过使用包含硅烷气体及氨气体的成膜气体形成氮化硅膜。通过除了硅烷气体以外还使用氨气体,可以在膜中包含多量氢。另外,在成膜时也可以对半导体层108的被露出的部分中供应氢。
优选的是,通过在形成绝缘层116后进行加热处理而将从绝缘层116释放的氢的一部分供应到半导体层108的一部分。加热处理优选在包含氮、氧和稀有气体中的一个以上的气氛下以150℃以上且450℃以下,优选以200℃以上且400℃以下的温度进行。
通过如上所述那样地供应氢,可以在半导体层108中形成电阻非常低的区域108N。
通过进行加热处理,可以将氧从绝缘层110供应到半导体层108的沟道形成区域。
[绝缘层118的形成]
接着,在绝缘层116上形成绝缘层118。
在使用等离子体CVD法形成绝缘层118的情况下,当成膜温度过高时,包含在区域108N等中的杂质有可能扩散到包括半导体层108的沟道形成区域的周围部。其结果,有沟道形成区域的电阻下降或者区域108N的电阻上升等担忧。绝缘层116或绝缘层118的成膜温度例如优选为150℃以上且400℃以下,更优选为180℃以上且360℃以下,进一步优选为200℃以上且250℃以下。通过在低温下形成绝缘层118,即使是沟道长度短的晶体管,也可以得到良好的电特性。
此外,也可以在形成绝缘层118之后进行加热处理。
[开口部141a、开口部141b的形成]
接着,通过光刻法在绝缘层118的所希望的位置形成掩模,然后对绝缘层118及绝缘层116部分地进行蚀刻,由此形成到达区域108N的开口部141a及开口部141b。
[导电层120a、导电层120b的形成]
接着,以覆盖开口部141a及开口部141b的方式在绝缘层118上形成导电膜,对该导电膜进行加工为所希望的形状,来形成导电层120a及导电层120b(参照图11B)。
通过上述工序,可以制造晶体管100。
<半导体装置的构成要素>
接着,对本实施方式的半导体装置所包括的构成要素进行详细的说明。
[衬底]
虽然对衬底102的材料等没有特别的限制,但是至少需要具有能够承受后续的加热处理的耐热性。例如,可以使用以硅或碳化硅为材料的单晶半导体衬底或多晶半导体衬底、硅锗等化合物半导体衬底、SOI衬底、玻璃衬底、陶瓷衬底、石英衬底、蓝宝石衬底等作为衬底102。另外,也可以将在上述衬底上设置有半导体元件的衬底用作衬底102。
另外,作为衬底102,也可以使用柔性衬底,并且在柔性衬底上直接形成晶体管100等。或者,也可以在衬底102与晶体管100等之间设置剥离层。当剥离层上制造半导体装置的一部分或全部,然后将其从衬底102分离并转置到其他衬底上时可以使用剥离层。此时,也可以将晶体管100等转置到耐热性低的衬底或柔性衬底上。
[绝缘层103]
绝缘层103可以适当地使用溅射法、CVD法、蒸镀法、脉冲激光沉积(PLD)法等而形成。另外,绝缘层103例如可以使用氧化物绝缘膜或氮化物绝缘膜的单层或叠层。注意,为了提高绝缘层103与半导体层108的界面特性,绝缘层103中的至少与半导体层108接触的区域优选使用氧化物绝缘膜形成。此外,绝缘层103优选使用通过加热释放氧的膜。
绝缘层103例如可以使用氧化硅、氧氮化硅、氮氧化硅、氮化硅、氧化铝、氧化铪、氧化镓或者Ga-Zn氧化物等,并且以叠层或单层设置。
此外,当在绝缘层103的与半导体层108接触的一侧使用氮化硅膜等氧化物膜以外的膜时,优选对与半导体层108接触的表面进行氧等离子体处理等预处理使该表面或表面附近氧化。
[导电膜]
作为用作漏电极的导电层106及导电层112、用作源电极和漏电极中的一个的导电层120a及用作源电极和漏电极中的另一个的导电层120b,可以使用选自铬、铜、铝、金、银、锌、钼、钽、钛、钨、锰、镍、铁、钴的金属元素或以上述金属元素为成分的合金或者组合上述金属元素的合金等来分别形成。
此外,作为导电层106、导电层112、导电层120a以及导电层120b,可以使用In-Sn氧化物、In-W氧化物、In-W-Zn氧化物、In-Ti氧化物、In-Ti-Sn氧化物、In-Zn氧化物、In-Sn-Si氧化物、In-Ga-Zn氧化物等的氧化物导电体或者金属氧化物膜。
这里,对氧化物导电体(OC:Oxide Conductor)进行说明。例如,氧化物导电体是通过如下步骤而得到的:在具有半导体特性的金属氧化物中形成氧空位,对该氧空位添加氢而在导带附近形成施主能级。其结果,金属氧化物的导电性增高,而成为导电体。可以将成为导电体的金属氧化物称为氧化物导电体。
此外,作为导电层106等,也可以采用含有上述氧化物导电体(金属氧化物)的导电膜、含有金属或合金的导电膜的叠层结构。通过使用包含金属或合金的导电膜,可以降低布线电阻。此时,优选作为与被用作栅极绝缘膜的绝缘层接触的部分,使用包含氧化物导电体的导电膜。
此外,导电层106、导电层112、导电层120a、导电层120b尤其优选包含选自上述金属元素中的钛、钨、钽和钼中的任一个或多个。尤其是,优选使用氮化钽膜。该氮化钽膜具有导电性,并对铜、氧或氢具有高阻挡性,且从氮化钽膜本身释放的氢少,由此可以作为与半导体层108接触的导电膜或半导体层108附近的导电膜适当地使用氮化钽膜。
[绝缘层110]
用作晶体管100等的栅极绝缘膜的绝缘层110可以使用PECVD法、溅射法等而形成。作为绝缘层110,可以使用包含氧化硅膜、氧氮化硅膜、氮氧化硅膜、氮化硅膜、氧化铝膜、氧化铪膜、氧化钇膜、氧化锆膜、氧化镓膜、氧化钽膜、氧化镁膜、氧化镧膜、氧化铈膜和氧化钕膜中的一种以上的绝缘层。此外,绝缘层110也可以具有两层的叠层结构或三层以上的叠层结构。
此外,与半导体层108接触的绝缘层110优选为氧化物绝缘膜,更优选具有氧含量超过化学计量组成的区域。换言之,绝缘层110是能够释放氧的绝缘层。例如,通过在氧气氛下形成绝缘层110;通过对形成后的绝缘层110在氧气氛下进行热处理、等离子体处理等;或者通过在绝缘层110上在氧气氛下形成氧化物膜等,可以将氧供应到绝缘层110中。
作为绝缘层110,也可以使用相对介电常数比氧化硅或氧氮化硅高的氧化铪等材料。由此,可以增加绝缘层110的厚度以抑制由隧道电流导致的泄漏电流。尤其是,优选使用具有结晶性的氧化铪,因为其相对介电常数比非晶氧化铪高。
[半导体层]
当半导体层108为In-M-Zn氧化物时,优选用来形成In-M-Zn氧化物的溅射靶材中的相对于元素M的In的原子个数比为1以上。作为这种溅射靶材的金属元素的原子个数比,可以举出In:M:Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=4:2:3、In:M:Zn=4:2:4.1、In:M:Zn=5:1:6、In:M:Zn=5:1:7、In:M:Zn=5:1:8、In:M:Zn=6:1:6、In:M:Zn=5:2:5等。
此外,作为溅射靶材优选使用含有多晶氧化物的靶材,由此可以易于形成具有结晶性的半导体层108,所以是优选的。注意,所形成的半导体层108的原子个数比分别包含上述溅射靶材中的金属元素的原子个数比的±40%的范围内。例如,在被用于半导体层108的溅射靶材的组成为In:Ga:Zn=4:2:4.1[原子个数比]时,所形成的半导体层108的组成有时为In:Ga:Zn=4:2:3[原子个数比]或其附近。
注意,当记载为原子个数比为In:Ga:Zn=4:2:3或其附近时包括如下情况:In为4时,Ga为1以上且3以下,Zn为2以上且4以下。此外,当记载为原子个数比为In:Ga:Zn=5:1:6或其附近时包括如下情况:In比为5时,Ga大于0.1且为2以下,Zn为5以上且7以下。此外,当记载为原子个数比为In:Ga:Zn=1:1:1或其附近时包括如下情况:In为1时,Ga大于0.1且为2以下,Zn大于0.1且为2以下。
半导体层108的能隙为2eV以上,优选为2.5eV以上。如此,通过使用能隙比硅宽的金属氧化物,可以减少晶体管的关态电流。
优选将载流子浓度低的金属氧化物用于半导体层108。为了降低金属氧化物的载流子浓度,降低金属氧化物中的杂质浓度以降低缺陷态密度。在本说明书等中,将杂质浓度低且缺陷态密度低的状态称为“高纯度本征”或“实质上高纯度本征”。另外,作为金属氧化物中的杂质,例如有氢、氮、碱金属、碱土金属、铁、镍、硅等。
特别是,由于包含在金属氧化物中的氢与键合到金属原子的氧起反应而成为水,因此有时在金属氧化物中形成氧空位。当金属氧化物中的沟道形成区域中包括氧空位时,晶体管有时具有常开启特性。再者,有时氢进入氧空位中而成的缺陷被用作供体而生成作为载流子的电子。此外,有时氢的一部分键合到与金属原子键合的氧而生成作为载流子的电子。因此,使用包含多量氢的金属氧化物的晶体管容易具有常开启特性。
氢进入了氧空位的缺陷可能被用作金属氧化物的供体。然而,定量地评价该缺陷是困难的。于是,在金属氧化物中,有时不以供体浓度而以载流子浓度进行评价。因此,在本说明书等中,有时作为金属氧化物的参数,不采用供体浓度而采用假定不施加电场的状态的载流子浓度。也就是说,本说明书等所记载的“载流子浓度”有时可以称为“供体浓度”。
由此,优选尽可能减少金属氧化物中的氢。具体而言,在金属氧化物中,利用二次离子质谱(SIMS:Secondary Ion Mass Spectrometry)测得的氢浓度低于1×1020atoms/cm3,优选低于1×1019atoms/cm3,更优选低于5×1018atoms/cm3,进一步优选低于1×1018atoms/cm3。通过将氢等杂质被充分降低的金属氧化物用于晶体管的沟道形成区域,可以使晶体管具有稳定的电特性。
沟道形成区域的金属氧化物的载流子浓度优选为1×1018cm-3以下,更优选低于1×1017cm-3,进一步优选低于1×1016cm-3,更进一步优选低于1×1013cm-3,还进一步优选低于1×1012cm-3。注意,对沟道形成区域的金属氧化物的载流子浓度的下限值没有特别的限制,例如可以为1×10-9cm-3
半导体层108优选具有非单晶结构。非单晶结构例如包括后述的CAAC结构、多晶结构、微晶结构或非晶结构。在非单晶结构中,非晶结构的缺陷态密度最高,CAAC结构的缺陷态密度最低。
下面对CAAC(c-axis aligned crystal)进行说明。CAAC表示结晶结构的一个例子。
CAAC结构是指包括多个纳米晶(最大直径小于10nm的结晶区域)的薄膜等的结晶结构之一,具有如下特征:各纳米晶的c轴在特定方向上取向,其a轴及b轴不具有取向性,纳米晶彼此不形成晶界而连续地连接。尤其是,在具有CAAC结构的薄膜中,各纳米晶的c轴容易在薄膜的厚度方向、被形成面的法线方向或者薄膜表面的法线方向上取向。
CAAC-OS(Oxide Semiconductor)是结晶性高的氧化物半导体。另一方面,在CAAC-OS中观察不到明确的晶界,因此不容易发生起因于晶界的电子迁移率的下降。另外,氧化物半导体的结晶性有时因杂质的混入或缺陷的生成等而降低,因此可以说CAAC-OS是杂质或缺陷(氧空位等)少的氧化物半导体。因此,包含CAAC-OS的氧化物半导体的物理性质稳定。因此,包含CAAC-OS的氧化物半导体具有高耐热性及高可靠性。
在晶体学的单位晶格中,一般以构成单位晶格的a轴、b轴、c轴这三个轴(晶轴)中较特殊的轴为c轴。尤其是,在具有层状结构的结晶中,一般来说,与层的面方向平行的两个轴为a轴及b轴,与层交叉的轴为c轴。作为这种具有层状结构的结晶的典型例子,有分类为六方晶系的石墨,其单位晶格的a轴及b轴平行于劈开面,c轴正交于劈开面。例如,为层状结构的具有YbFe2O4型结晶结构的InGaZnO4的结晶可分类为六方晶系,其单位晶格的a轴及b轴平行于层的面方向,c轴正交于层(即,a轴及b轴)。
具有微晶结构的氧化物半导体膜(微晶氧化物半导体膜)在利用TEM观察到的图像中有时不能明确地确认到结晶部。微晶氧化物半导体膜中含有的结晶部的尺寸大多为1nm以上且100nm以下或1nm以上且10nm以下。尤其是,将具有尺寸为1nm以上且10nm以下或1nm以上且3nm以下的微晶的纳米晶体(nc:nanocrystal)的氧化物半导体膜称为nc-OS(nanocrystalline Oxide Semiconductor)膜。例如,在使用TEM观察nc-OS膜时,有时不能明确地确认到晶界。
在nc-OS膜中,微小的区域(例如1nm以上且10nm以下的区域,特别是1nm以上且3nm以下的区域)中的原子排列具有周期性。另外,nc-OS膜在不同的结晶部之间观察不到晶体取向的规律性。因此,在膜整体中观察不到取向性。所以,有时nc-OS膜在某些分析方法中与非晶氧化物半导体膜没有差别。例如,在通过其中利用使用其束径比结晶部大的X射线的XRD装置的out-of-plane法对nc-OS膜进行结构分析时,检测不出表示结晶面的峰值。此外,在使用其束径比结晶部大(例如,50nm以上)的电子射线获得的nc-OS膜的电子衍射图案(也称为选区电子衍射图案)中,观察到光晕图案。另一方面,在对nc-OS膜进行使用其电子束径接近结晶部的大小或者比结晶部小(例如,1nm以上且30nm以下)的电子射线的电子衍射(也称为纳米束电子衍射)时,观察到呈圈状(环状)的亮度高的区域,有时该环状区域内观察到多个斑点。
nc-OS膜比非晶氧化物半导体膜的缺陷态密度低。但是,nc-OS膜在不同的结晶部之间观察不到晶体取向的规律性。所以,nc-OS膜的缺陷态密度比CAAC-OS膜高。因此,nc-OS膜有时具有比CAAC-OS膜高的载流子浓度及电子迁移率。由此,使用nc-OS膜的晶体管有时具有较高的场效应迁移率。
nc-OS膜可以以比CAAC-OS膜成膜时更小的氧流量比形成。此外,nc-OS膜可以以比CAAC-OS膜形成时更低的衬底温度形成。例如,nc-OS膜可以在衬底温度为较低的低温(例如130℃以下的温度)的状态或不对衬底进行加热的状态下形成,因此适用于大型玻璃衬底、树脂衬底等,可以提高生产率。
下面,对金属氧化物的结晶结构的一个例子进行说明。注意,以使用In-Ga-Zn氧化物靶材(In:Ga:Zn=4:2:4.1[原子个数比])且通过溅射法形成的金属氧化物为一个例子进行说明。使用上述靶材在衬底温度为100℃以上且130℃以下的条件下利用溅射法形成的金属氧化物易于具有nc(nano crystal)结构和CAAC结构中的任一方的结晶结构或其混在的结构。在衬底温度为室温(R.T.)的条件下利用溅射法形成的金属氧化物易于具有nc结晶结构。注意,这里的室温(R.T.)是指包括对衬底不进行加热时的温度。
<金属氧化物的构成>
以下,对可用于本发明的一个方式所公开的晶体管的CAC(Cloud-AlignedComposite)-OS的构成进行说明。
在本说明书等中,有时记载CAAC(c-axis aligned crystal)或CAC(Cloud-Aligned Composite)。注意,CAAC是指结晶结构的一个例子,CAC是指功能或材料构成的一个例子。
CAC-OS或CAC-metal oxide在材料的一部分中具有导电性的功能,在材料的另一部分中具有绝缘性的功能,作为材料的整体具有半导体的功能。此外,在将CAC-OS或CAC-metal oxide用于晶体管的活性层的情况下,导电性的功能是使被用作载流子的电子(或空穴)流过的功能,绝缘性的功能是不使被用作载流子的电子流过的功能。通过导电性的功能和绝缘性的功能的互补作用,可以使CAC-OS或CAC-metal oxide具有开关功能(控制开启/关闭的功能)。通过在CAC-OS或CAC-metal oxide中使各功能分离,可以最大限度地提高各功能。
此外,CAC-OS或CAC-metal oxide包括导电性区域及绝缘性区域。导电性区域具有上述导电性的功能,绝缘性区域具有上述绝缘性的功能。此外,在材料中,导电性区域和绝缘性区域有时以纳米粒子级分离。另外,导电性区域和绝缘性区域有时在材料中不均匀地分布。此外,有时观察到其边缘模糊而以云状连接的导电性区域。
此外,在CAC-OS或CAC-metal oxide中,导电性区域和绝缘性区域有时以0.5nm以上且10nm以下,优选为0.5nm以上且3nm以下的尺寸分散在材料中。
此外,CAC-OS或CAC-metal oxide由具有不同带隙的成分构成。例如,CAC-OS或CAC-metal oxide由具有起因于绝缘性区域的宽隙的成分及具有起因于导电性区域的窄隙的成分构成。在该结构中,当使载流子流过时,载流子主要在具有窄隙的成分中流过。此外,具有窄隙的成分与具有宽隙的成分互补作用,与具有窄隙的成分联动地在具有宽隙的成分中载流子流过。因此,在将上述CAC-OS或CAC-metal oxide用于晶体管的沟道形成区域时,在晶体管的开启状态中可以得到高电流驱动力,即大通态电流及高场效应迁移率。
就是说,也可以将CAC-OS或CAC-metal oxide称为基质复合材料(matrixcomposite)或金属基质复合材料(metal matrix composite)。
以上是构成要素的说明。
本实施方式的至少一部分可以与本说明书所记载的其他实施方式适当地组合而实施。
(实施方式2)
在本实施方式中对具有上述实施方式例示的晶体管的显示装置的一个例子进行说明。
<结构例子>
图12A示出显示装置700的俯视图。显示装置700包括利用密封剂712贴合在一起的第一衬底701和第二衬底705。在被第一衬底701、第二衬底705及密封剂712密封的区域中,第一衬底701上设置有像素部702、源极驱动电路部704及栅极驱动电路部706。像素部702设置有多个显示元件。
另外,第一衬底701的不与第二衬底705重叠的部分中设置有与FPC716(FPC:Flexible printed circuit柔性印刷电路)连接的FPC端子部708。利用FPC716通过FPC端子部708及信号线710分别对像素部702、源极驱动电路部704及栅极驱动电路部706提供各种信号等。
可以设置多个栅极驱动电路部706。另外,栅极驱动电路部706及源极驱动电路部704分别另行形成在半导体衬底等上,也可以采用被封装的IC芯片的方式。该IC芯片可以安装在第一衬底701上或安装到FPC716。
像素部702、源极驱动电路部704及栅极驱动电路部706包括的晶体管可以使用本发明的一个方式的半导体装置的晶体管。
作为设置在像素部702中的显示元件,可以举出液晶元件、发光元件等。作为液晶元件,可以采用透射型液晶元件、反射型液晶元件、半透射型液晶元件等。另外,作为发光元件可以举出LED(Light Emitting Diode:发光二极管)、OLED(Organic LED:有机LED)、QLED(Quantum-dot LED:量子点LED)、半导体激光器等自发光性的发光元件。另外,可以使用快门方式或光干涉方式的MEMS(Micro Electro Mechanical Systems:微电子机械系统)元件或采用微囊方式、电泳方式、电润湿方式或电子粉流体(注册商标)方式等的显示元件等。
图12B所示的显示装置700A是使用具有柔性的树脂层743代替第一衬底701的能够用作柔性显示器的显示装置的例子。
显示装置700A的像素部702不是矩形而是角部具有圆弧形的形状。另外,如图12B中的区域P1所示,像素部702及树脂层743的一部分具有切断的缺口部。一对栅极驱动电路部706夹着像素部702设置在两侧。栅极驱动电路部706在像素部702的角部沿着圆弧形的轮廓内侧设置。
树脂层743的设置有FPC端子部708的部分突出。树脂层743的包括FPC端子部708的一部分可以沿着图12B中的区域P2折到背面。通过将树脂层743的一部分折到背面,可以在FPC716与像素部702的背面重叠配置的状态下将显示装置700A安装到电子设备,由此可以节省电子设备的空间。
另外,与显示装置700A连接的FPC716安装有IC717。IC717例如具有源极驱动电路的功能。这里,显示装置700A中的源极驱动电路部704可以采用至少包括保护电路、缓冲器电路、解复用器电路等中的一种的结构。
图12C所示的显示装置700B是适用于具有大屏幕的电子设备的显示装置。例如,显示装置700B可以适用于电视装置、显示器装置、个人计算机(包括笔记本型或台式)、平板终端、数字标牌等。
显示装置700B包括多个源极驱动器IC721和一对栅极驱动电路部722。
多个源极驱动器IC721分别安装在FPC723上。此外,多个FPC723的一个端子与第一衬底701连接,另一个端子与印刷电路板724连接。通过使FPC723弯曲,可以将印刷电路板724配置在像素部702的背面,安装在电子设备中,而可以减小用来设置电子设备的空间。
另一方面,栅极驱动电路部722形成在第一衬底701上。由此,可以实现窄边框的电子设备。
通过采用上述结构,可以实现大型且高分辨率的显示装置。例如,可以实现屏幕尺寸为对角线30英寸以上、40英寸以上、50英寸以上或60英寸以上的显示装置。此外,可以实现4K2K、8K4K等极为高分辨率的显示装置。
<截面结构例子>
下面参照图13至图16对作为显示元件使用液晶元件的结构及使用EL元件的结构进行说明。图13至图15是分别沿着图12A所示的点划线Q-R的截面图。图16是沿着图12B所示的显示装置700A中的点划线S-T的截面图。图13及图14是作为显示元件使用液晶元件的结构,图15及图16是使用EL元件的结构。
[显示装置的共同部分的说明]
图13至图16所示的显示装置包括引绕布线部711、像素部702、源极驱动电路部704及FPC端子部708。引绕布线部711包括信号线710。像素部702包括晶体管750及电容器790。源极驱动电路部704包括晶体管752。图14示出不包括电容器790的情况。
晶体管750及晶体管752可以使用实施方式1所示的晶体管。
本实施方式使用的晶体管包括高度纯化且氧空位的形成被抑制的氧化物半导体膜。该晶体管可以具有低关态电流。因此,可以延长图像信号等电信号的保持时间,可以延长图像信号等的写入间隔。因此,可以降低刷新工作的频度,由此可以发挥降低功耗的效果。
另外,在本实施方式中使用的晶体管能够得到较高的场效应迁移率,因此能够进行高速驱动。例如,通过将这种能够进行高速驱动的晶体管用于显示装置,可以在同一衬底上形成像素部的开关晶体管及用于驱动电路部的驱动晶体管。即,可以采用不采用由硅片等形成的驱动电路的结构,由此可以减少显示装置的构件数。另外,通过在像素部中也使用能够进行高速驱动的晶体管,可以提供高品质的图像。
图13、图15及图16所示的电容器790包括通过对与晶体管750包括的第一栅电极相同的膜进行加工形成的下部电极以及通过对与半导体层相同的金属氧化物进行加工形成的上部电极。上部电极与晶体管750的源区域及漏区域同样地被低电阻化。另外,在下部电极与上部电极之间设置有用作晶体管750的第一栅极绝缘层的绝缘膜的一部分。也就是说,电容器790具有在一对电极间夹有用作电介质膜的绝缘膜的叠层结构。另外,上部电极连接有通过对与晶体管的源电极及漏电极为同一膜进行加工形成的布线。
另外,晶体管750、晶体管752及电容器790上设置有平坦化绝缘膜770。
另外,像素部702所包括的晶体管750与源极驱动电路部704所包括的晶体管752也可以使用不同结构的晶体管。例如,可以采用其中一方使用顶栅极型晶体管而另一方使用底栅极型晶体管的结构。另外,上述栅极驱动电路部706也与源极驱动电路部704同样。
信号线710由与晶体管750、752的源电极及漏电极等相同的导电膜形成。这里,优选使用含有铜元素的材料等低电阻材料,由此可以减少起因于布线电阻的信号延迟等,从而可以实现大屏幕显示。
FPC端子部708包括其一部分用作连接电极的布线760、各向异性导电膜780及FPC716。布线760通过各向异性导电膜780与FPC716的端子电连接。在此,布线760是由与晶体管750、752的源电极及漏电极等相同的导电膜形成。
作为第一衬底701及第二衬底705,例如可以使用玻璃衬底或塑料衬底等具有柔性的衬底。当作为第一衬底701使用具有柔性的衬底时,优选在第一衬底701与晶体管750等之间设置对水或氢具有阻挡性的绝缘层。
第二衬底705一侧设置有遮光膜738、着色膜736以及与它们接触的绝缘膜734。
[使用液晶元件的显示装置的结构例子]
图13所示的显示装置700包括液晶元件775及间隔物778。液晶元件775包括导电层772、导电层774以及导电层772与导电层774之间的液晶层776。导电层774设置在第二衬底705一侧,用作公共电极。另外,导电层772与晶体管750所包括的源电极或漏电极电连接。导电层772形成在平坦化绝缘膜770上用作像素电极。
导电层772可以使用对可见光具有透光性的材料或具有反射性的材料。作为透光性材料,例如,可以使用含有铟、锌、锡等的氧化物材料。作为反射性材料,例如,可以使用含有铝、银等材料。
当作为导电层772使用反射性材料时,显示装置700为反射型液晶显示装置。另一方面,当作为导电层772使用透光性材料时,显示装置700为透射型液晶显示装置。当为反射型液晶显示装置的情况下,在观看侧设置偏振片。另一方面,当为透射型液晶显示装置的情况下,以夹着液晶元件的方式设置一对偏振片。
图14所示的显示装置700示出使用横向电场方式(例如,FFS模式)的液晶元件775的例子。导电层772上隔着绝缘层773设置有用作公共电极的导电层774。可以通过导电层772与导电层774间产生的电场控制液晶层776的取向状态。
在图14中,可以以导电层774、绝缘层773、导电层772的叠层结构构成存储电容器。因此,不需要另外设置电容器,可以提高开口率。
另外,虽然图13及图14中没有进行图示,也可以采用设置与液晶层776接触的取向膜。另外,可以适当地设置偏振构件、相位差构件、抗反射构件等的光学构件(光学衬底)及背光、侧光等光源。
液晶层776可以使用热致液晶、低分子液晶、高分子液晶、高分子分散型液晶(PDLC:Polymer Dispersed Liquid Crystal)、高分子网络型液晶(PNLC:Polymer NetworkLiquid Crystal)、铁电液晶、反铁电液晶等。另外,在采用横向电场方式的情况下,也可以使用不需要取向膜的呈现蓝相的液晶。
作为液晶元件的模式,可以采用TN(Twisted Nematic:扭曲向列)模式、VA(Vertical Alignment:垂直取向)模式、IPS(In-Plane-Switching:平面内转换)模式、FFS(Fringe Field Switching:边缘电场转换)模式、ASM(Axially Symmetric alignedMicro-cell:轴对称排列微单元)模式、OCB(Optically Compensated Birefringence:光学补偿弯曲)模式、ECB(Electrically Controlled Birefringence:电控双折射)模式、宾主模式等。
另外,液晶层776可以采用使用高分子分散型液晶、高分子网络型液晶等的散乱型液晶。此时,可以采用不设置着色膜736进行黑白色显示的结构,也可以采用使用着色膜736进行彩色显示的结构。
另外,作为液晶元件的驱动方法,可以应用利用继时加法混色法进行彩色显示的分时显示方式(也称为场序制列驱动方式)。在该情况下,可以采用不设置着色膜736的结构。当采用分时显示方式的情况下,例如无需设置分别呈现R(红色)、G(绿色)、B(蓝色)的子像素,因此具有可以提高像素的开口率、分辨率等优点。
[使用发光元件的显示装置]
图15所示的显示装置700包括发光元件782。发光元件782包括导电层772、EL层786及导电膜788。EL层786具有有机化合物或量子点等的无机化合物。
作为可用于有机化合物的材料,可以举出荧光性材料或磷光性材料等。另外,可用于量子点的材料,可以举出胶状量子点材料、合金型量子点材料、核壳(Core Shell)型量子点材料、核型量子点材料等。
图15所示的显示装置700在平坦化绝缘膜770上设置有覆盖导电层772的一部分的绝缘膜730。在此,发光元件782包括透光性导电膜788为顶部发射型发光元件。另外,发光元件782也可以采用使光射出到导电层772侧的底部发射结构或者使光射出到导电层772一侧及导电膜788一侧的双方的双面发射结构。
着色膜736设置在与发光元件782重叠的位置,遮光膜738设置在与绝缘膜730重叠的位置、引绕布线部711及源极驱动电路部704中。另外,着色膜736及遮光膜738由绝缘膜734覆盖。另外,发光元件782与绝缘膜734之间由密封膜732充填。另外,当通过在各像素中将EL层786形成为岛状或者在各像素列中将EL层786形成为条状,也就是说,通过分开涂布来形成EL层786时,也可以采用不设置着色膜736的结构。
图16示出适用于柔性显示器的显示装置的结构。图16是沿着图12B所示的显示装置700A中的点划线S-T的截面图。
图16所示的显示装置700A采用支撑衬底745、粘合层742、树脂层743及绝缘层744的叠层结构代替图15所示的第一衬底701。晶体管750、电容器790等设置于形成在树脂层743上的绝缘层744上。
支撑衬底745是包含有机树脂、玻璃等的具有柔性的薄衬底。树脂层743是包含聚酰亚胺、丙烯酸树脂等的有机树脂的层。绝缘层744包含氧化硅、氧氮化硅、氮化硅等的无机绝缘膜。树脂层743与支撑衬底745通过粘合层742贴合在一起。树脂层743优选比支撑衬底745薄。
图16所示的显示装置700包括保护层740代替图15所示的衬底705。保护层740与密封膜732贴合在一起。保护层740可以使用玻璃衬底、树脂薄膜等。另外,保护层740也可以使用偏振片、散射板等光学构件、触摸传感器面板等输入装置或上述两个以上的叠层结构。
发光元件782包括的EL层786在绝缘膜730及导电层772上以岛状设置。通过以各子像素中的发光顔色都不同的方式分开形成EL层786,可以在不使用着色膜736的情况下实现彩色显示。另外,覆盖发光元件782设置有保护层741。保护层741可以防止水等杂质扩散到发光元件782中。保护层741优选使用无机绝缘膜。另外,更优选的是采用无机绝缘膜和有机绝缘膜各为一个以上的叠层结构。
图16中示出能够折叠的区域P2。区域P2中包括不设置有支撑衬底745、粘合层742以及绝缘层744等无机绝缘膜的部分。另外,在区域P2中,覆盖布线760设置有树脂层746。通过尽量不在能够折叠的区域P2中设置无机绝缘膜而采用仅层叠含有金属或合金的导电层、含有有机材料的层的结构,可以防止在使其弯曲时产生裂缝。另外,通过不在区域P2设置支撑衬底745,可以使显示装置700A的一部分以极小的曲率半径弯曲。
[在显示装置中设置输入装置的结构例子]
另外,也可以对图13至图16所示的显示装置设置输入装置。作为该输入装置,例如,可以举出触摸传感器等。
例如,作为传感器的方式,可以利用静电电容式、电阻膜式、表面声波式、红外线式、光学式、压敏式等各种方式。此外,可以组合使用上述方式中的两个以上。
另外,触摸面板有如下结构:输入装置形成在一对衬底之间的所谓的In-Cell型触摸面板;输入装置形成在显示装置上的所谓的On-Cell型触摸面板;与显示装置贴合的所谓的Out-Cell型触摸面板;等等。
本实施方式所示的结构例子及对应于这些例子的附图等的至少一部分可以与其他结构例子或附图等适当地组合而实施。
本实施方式的至少一部分可以与本说明书所记载的其他实施方式适当地组合而实施。
(实施方式3)
在本实施方式中参照图17对包括本发明的一个方式的半导体装置的显示装置进行说明。
图17A所示的显示装置包括像素部502、驱动电路部504、保护电路506及端子部507。注意,也可以采用不设置保护电路506的结构。另外,在图17A中,为了区别保护电路506及像素电路501,对像素电路501附上阴影。
对像素部502或驱动电路部504所包括的晶体管可以使用本发明的一个方式的晶体管。此外,也可以对保护电路506使用本发明的一个方式的晶体管。
像素部502包括使配置为X行Y列(X、Y为分别独立的2以上的自然数)的多个显示元件驱动的多个像素电路501。
驱动电路部504包括对扫描线GL_1至GL_X输出扫描信号的栅极驱动器504a、对数据线DL_1至DL_Y供应数据信号的源极驱动器504b等的驱动电路。栅极驱动器504a采用至少包括移位寄存器的结构即可。此外,源极驱动器504b例如由多个模拟开关等构成。此外,也可以由移位寄存器等构成源极驱动器504b。
端子部507是指设置有用来从外部的电路对显示装置输入电源、控制信号及图像信号等的端子的部分。
保护电路506是在自身所连接的布线被供应一定的范围之外的电位时使该布线与其他布线之间处于导通状态的电路。图17A所示的保护电路506例如与栅极驱动器504a和像素电路501之间的布线的扫描线GL_1至GL_X或者与源极驱动器504b和像素电路501之间的布线的数据线DL_1至DL_Y等的各种布线连接。
此外,既可以采用栅极驱动器504a及源极驱动器504b各自设置在与像素部502相同的衬底上的结构,又可以采用形成有栅极驱动电路或源极驱动电路的另一衬底(例如,使用单晶半导体、多晶半导体形成的驱动电路板)以COG或TAB(Tape Automated Bonding:卷带自动结合)安装于衬底上的结构。
此外,图17A所示的多个像素电路501例如可以采用与图17B、图17C所示的结构。
图17B所示的像素电路501包括液晶元件570、晶体管550及电容器560。此外,与像素电路501连接有数据线DL_n、扫描线GL_m及电位供应线VL等。
根据像素电路501的规格适当地设定液晶元件570的一对电极中的一个电极的电位。根据被写入的数据设定液晶元件570的取向状态。此外,也可以对多个像素电路501的每一个所具有的液晶元件570的一对电极中的一个电极供应公共电位。此外,也可以对各行的像素电路501的每一个所具有的液晶元件570的一对电极中的一个电极供应不同的电位。
图17C所示的像素电路501包括晶体管552、554、电容器562以及发光元件572。此外,与像素电路501连接有数据线DL_n、扫描线GL_m、电位供应线VL_a及电位供应线VL_b等。
此外,电位供应线VL_a和电位供应线VL_b中的一个被施加高电源电位VDD,另一个被施加低电源电位VSS。根据晶体管554的栅极被施加的电位,流过发光元件572中的电流被控制,从而来自发光元件572的发光亮度被控制。
本实施方式所示的结构例子及对应于这些例子的附图等的至少一部分可以与其他结构例子或附图等适当地组合而实施。
本实施方式的至少一部分可以与本说明书所记载的其他实施方式适当地组合而实施。
(实施方式4)
下面对备有用来校正像素所显示的灰度的存储器的像素电路以及具有该像素电路的显示装置进行说明。实施方式1中例示出的晶体管可以用于下文中例示出的像素电路所使用的晶体管。
<电路结构>
图18A示出像素电路400的电路图。像素电路400包括晶体管M1、晶体管M2、电容器C1及电路401。此外,像素电路400连接有布线S1、布线S2、布线G1及布线G2。
晶体管M1的栅极与布线G1连接,源极和漏极中的一个与布线S1连接,源极和漏极中的另一个与电容器C1的一个电极连接。晶体管M2的栅极与布线G2连接,源极和漏极中的一个与布线S2连接,源极和漏极中的另一个与电容器C1的另一个电极及电路401连接。
电路401至少包括一个显示元件。显示元件可以使用各种各样的元件,典型地可以使用有机EL元件或LED元件等发光元件、液晶元件或MEMS(Micro Electro MechanicalSystems)元件等。
将连接晶体管M1与电容器C1的节点记作节点N1,将连接晶体管M2与电路401的节点记作节点N2。
像素电路400通过使晶体管M1变为关闭状态可以保持节点N1的电位。另外,通过使晶体管M2变为关闭状态可以保持节点N2的电位。另外,当在晶体管M2处于关闭状态的状态下通过晶体管M1对节点N1写入规定的电位时,由于通过电容器C1的电容耦合,可以使节点N2的电位对应节点N1的电位变化而发生改变。
在此,作为晶体管M1、晶体管M2中的一方或双方可以使用实施方式1中例示出的使用氧化物半导体的晶体管。由于该晶体管具有极低的关态电流,因此可以长时间地保持节点N1及节点N2的电位。另外,当各节点的电位保持期间较短时(具体而言,帧频为30Hz以上时等)也可以采用使用硅等半导体的晶体管。
<驱动方法例子>
接着,参照图18B对像素电路400的工作方法的一个例子进行说明。图18B是像素电路400的工作的时序图。注意,这里为了便于说明,不考虑布线电阻等各种电阻、晶体管或布线等的寄生电容及晶体管的阈值电压等的影响。
在图18B所示的工作中,将1个帧期间分为期间T1和期间T2。期间T1是对节点N2写入电位的期间,期间T2是对节点N1写入电位的期间。
[期间T1]
在期间T1,对布线G1和布线G2的双方供给使晶体管变为开启状态的电位。另外,对布线S1提供为固定电位的电位Vref,对布线S2提供第一数据电位Vw
节点N1通过晶体管M1从布线S1被供给电位Vref。另外,节点N2从布线S2通过晶体管M2被供给第一数据电位Vw。因此,电容器C1变为保持电位差Vw-Vref的状态。
[期间T2]
接着,在期间T2,布线G1被供应使晶体管M1变为开启状态的电位,布线G2被供应使晶体管M2变为关闭状态的电位。布线S1被供应第二数据电位Vdata。另外,布线S2也可以被供应预定的恒电位或成为浮动状态。
节点N1从布线S1通过晶体管M1被供应第二数据电位Vdata。此时,由于通过电容器C1的电容耦合,对应第二数据电位Vdata节点N2的电位发生变化,其变化量为电位dV。也就是说,电路401被输入将第一数据电位Vw和电位dV加在一起的电位。注意,虽然图18B示出电位dV为正的值,但是其也可以为负的值。也就是说,电位Vdata也可以比第二数据电位Vref低。
这里,电位dV基本由电容器C1的电容值及电路401的电容值决定。当电容器C1的电容值充分大于电路401的电容值时,电位dV成为接近第二数据电位Vdata的电位。
如上所述,由于像素电路400可以组合两种数据信号生成供应给包括显示元件的电路401的电位,所以可以在像素电路400内进行灰度校正。
另外,像素电路400可以生成超过可对布线S1及布线S2供给的最大电位的电位。例如,在使用发光元件的情况下,可以进行高动态范围(HDR)显示等。另外,在使用液晶元件的情况下,可以实现过驱动等。
<应用例子>
[使用液晶元件的例子]
图18C所示的像素电路400LC包括电路401LC。电路401LC包括液晶元件LC及电容器C2。
液晶元件LC的一个电极与电容器C1的另一个电极、晶体管M2的源极和漏极中的另一个及电容器C2的一个电极连接,另一个电极与被供应电位Vcom2的布线连接。电容器C2的另一个电极与被供应电位Vcom1的布线连接。
电容器C2用作存储电容器。另外,当不需要时可以省略电容器C2。
由于像素电路400LC可以对液晶元件LC提供高电压,所以例如可以通过过驱动实现高速显示,可以采用驱动电压高的液晶材料等。另外,通过对布线S1或布线S2提供校正信号,可以根据使用温度或液晶元件LC的劣化状态等进行灰度校正。
[使用发光元件的例子]
图18D所示的像素电路400EL包括电路401EL。电路401EL包括发光元件EL、晶体管M3及电容器C2。
晶体管M3的栅极与电容器C2的一个电极连接,源极和漏极中的一个与被供应电位VH的布线连接,源极和漏极中的另一个与发光元件EL的一个电极连接。电容器C2的另一个电极与被供应电位Vcom的布线连接。发光元件EL的另一个电极与被供应电位VL的布线连接。
晶体管M3具有控制对发光元件EL供应的电流的功能。电容器C2用作存储电容器。不需要时也可以省略电容器C2。
另外,虽然这里示出发光元件EL的阳极一侧与晶体管M3连接的结构,但是也可以采用阴极一侧与晶体管M3连接的结构。此时,可以适当地改变电位VH与电位VL的值。
在像素电路400EL中,可以通过对晶体管M3的栅极施加高电位使大电流流过发光元件EL,所以可以实现HDR显示等。另外,通过对布线S1或布线S2提供校正信号可以对晶体管M3及发光元件EL的电特性偏差进行校正。
另外,不局限于图18C及图18D所示的电路,也可以采用另外附加晶体管或电容器等的结构。
本实施方式的至少一部分可以与本说明书所记载的其他实施方式适当地组合而实施。
(实施方式5)
在本实施方式中,对可以使用本发明的一个方式制造的显示模块进行说明。
图19A所示的显示模块6000在上盖6001与下盖6002之间包括与FPC6005连接的显示装置6006、框架6009、印刷电路板6010及电池6011。
例如,可以将使用本发明的一个方式制造的显示装置用作显示装置6006。通过利用显示装置6006,可以实现功耗极低的显示模块。
上盖6001及下盖6002可以根据显示装置6006的尺寸适当地改变其形状或尺寸。
显示装置6006也可以具有作为触摸面板的功能。
框架6009具有保护显示装置6006的功能、遮断因印刷电路板6010的工作而产生的电磁波的功能以及散热板的功能等。
印刷电路板6010具有电源电路以及用来输出视频信号及时钟信号的信号处理电路、电池控制电路等。
图19B是具备光学触摸传感器的显示模块6000的截面示意图。
显示模块6000包括设置在印刷电路板6010上的发光部6015及受光部6016。此外,由上盖6001与下盖6002围绕的区域设置有一对导光部(导光部6017a、导光部6017b)。
显示装置6006隔着框架6009与印刷电路板6010、电池6011重叠。显示装置6006及框架6009固定在导光部6017a、导光部6017b。
从发光部6015发射的光6018经过导光部6017a、显示装置6006的上部及导光部6017b到达受光部6016。例如,当光6018被指头或触屏笔等被检测体阻挡时,可以检测触摸操作。
例如,多个发光部6015沿着显示装置6006的相邻的两个边设置。多个受光部6016配置在与发光部6015对置的位置。由此,可以取得触摸操作的位置的信息。
作为发光部6015例如可以使用LED元件等光源,尤其是,优选使用发射红外线的光源。作为受光部6016可以使用接收发光部6015所发射的光且将其转换为电信号的光电元件。优选使用能够接收红外线的光电二极管。
通过使用使光6018透过的导光部6017a及导光部6017b,可以将发光部6015及受光部6016配置在显示装置6006中的下侧,可以抑制外光到达受光部6016而导致触摸传感器的错误工作。尤其优选使用吸收可见光且透过红外线的树脂,由此可以更有效地抑制触摸传感器的错误工作。
本实施方式的至少一部分可以与本说明书所记载的其他实施方式适当地组合而实施。
(实施方式6)
在本实施方式中对能够使用本发明的一个方式的显示装置的电子设备的例子进行说明。
图20A所示的电子设备6500是可以用作智能手机的便携式信息终端设备。
电子设备6500包括外壳6501、显示部6502、电源按钮6503、按钮6504、扬声器6505、麦克风6506、照相机6507及光源6508等。显示部6502具有触摸面板功能。
显示部6502可以使用本发明的一个方式的显示装置。
图20B是包括外壳6501的麦克风6506一侧的端部的截面示意图。
外壳6501的显示面一侧设置有具有透光性的保护构件6510,被外壳6501及保护构件6510包围的空间内设置有显示面板6511、光学构件6512、触摸传感器面板6513、印刷电路板6517、电池6518等。
保护构件6510通过没有图示的粘合层固定到显示面板6511、光学构件6512及触摸传感器面板6513。
在显示部6502外侧的区域中,显示面板6511的一部分被折叠。此外,该被折叠的部分与FPC6515连接。FPC6515安装有IC6516。此外,FPC6515与设置于印刷电路板6517的端子连接。
显示面板6511可以使用本发明的一个方式的柔性显示器面板。由此,可以实现极轻量的电子设备。此外,由于显示面板6511极薄,所以可以在抑制电子设备的厚度的情况下搭载大容量的电池6518。此外,通过折叠显示面板6511的一部分以在像素部的背面设置与FPC6515的连接部,可以实现窄边框的电子设备。
本实施方式的至少一部分可以与本说明书所记载的其他实施方式适当地组合而实施。
(实施方式7)
在本实施方式中对包括使用本发明的一个方式制造的显示装置的电子设备进行说明。
以下所例示的电子设备是在显示部中包括本发明的一个方式的显示装置的电子设备。因此,以下所例示的电子设备是可以实现高分辨率的电子设备。此外,可以同时实现高分辨率及大屏幕的电子设备。
在本发明的一个方式的电子设备的显示部上例如可以显示具有全高清、4K2K、8K4K、16K8K或更高的分辨率的影像。
作为电子设备,例如除了电视装置、笔记本型个人计算机、显示器装置、数字标牌、弹珠机、游戏机等具有比较大的屏幕的电子设备之外,还可以举出数码相机、数码摄像机、数码相框、移动电话机、便携式游戏机、便携式信息终端、声音再现装置等。
使用了本发明的一个方式的电子设备可以沿着房屋或楼的内壁或外壁、汽车等的内部装饰或外部装饰等的平面或曲面组装。
图21A是示出安装有取景器8100的照相机8000的外观的图。
照相机8000包括外壳8001、显示部8002、操作按钮8003、快门按钮8004等。此外,照相机8000安装有可装卸的透镜8006。
在照相机8000中,透镜8006和外壳也可以被形成为一体。
照相机8000通过按下快门按钮8004或者触摸用作触摸面板的显示部8002,可以进行成像。
外壳8001包括具有电极的嵌入器,除了可以与取景器8100连接以外,还可以与闪光灯装置等连接。
取景器8100包括外壳8101、显示部8102以及按钮8103等。
外壳8101通过嵌合到照相机8000的嵌入器装到照相机8000。取景器8100可以将从照相机8000接收的图像等显示到显示部8102上。
按钮8103被用作电源按钮等。
本发明的一个方式的显示装置可以用于照相机8000的显示部8002及取景器8100的显示部8102。此外,也可以在照相机8000中内置有取景器。
图21B是示出头戴显示器8200的外观的图。
头戴显示器8200包括安装部8201、透镜8202、主体8203、显示部8204以及电缆8205等。此外,在安装部8201中内置有电池8206。
通过电缆8205,将电力从电池8206供应到主体8203。主体8203具备无线接收器等,能够将所接收的图像信息等显示到显示部8204上。此外,主体8203具有照相机,由此可以利用使用者的眼球及眼睑的动作作为输入方法。
此外,也可以对安装部8201的被使用者接触的位置设置多个电极,以检测出根据使用者的眼球的动作而流过电极的电流,由此实现识别使用者的视线的功能。此外,还可以具有根据流过该电极的电流监视使用者的脉搏的功能。另外,安装部8201可以具有温度传感器、压力传感器、加速度传感器等各种传感器,也可以具有将使用者的生物信息显示在显示部8204上的功能或与使用者的头部的动作同步地使显示在显示部8204上的图像变化的功能。
可以将本发明的一个方式的显示装置用于显示部8204。
图21C、图21D及图21E是示出头戴显示器8300的外观的图。头戴显示器8300包括外壳8301、显示部8302、带状固定工具8304以及一对透镜8305。
使用者可以通过透镜8305看到显示部8302上的显示。优选的是,弯曲配置显示部8302,因为使用者可以感受高真实感。此外,通过透镜8305分别看到显示在显示部8302的不同区域上的图像,来可以进行利用视差的三维显示等。此外,本发明的一个方式不局限于设置有一个显示部8302的结构,也可以设置两个显示部8302以对使用者的一对眼睛分别配置一个显示部。
可以将本发明的一个方式的显示装置用于显示部8302。因为包括本发明的一个方式的半导体装置的显示装置具有极高的分辨率,所以即使如图21E那样地使用透镜8305放大,也可以不使使用者看到像素而可以显示现实感更高的影像。
图22A至图22G所示的电子设备包括外壳9000、显示部9001、扬声器9003、操作键9005(包括电源开关或操作开关)、连接端子9006、传感器9007(该传感器具有测量如下因素的功能:力、位移、位置、速度、加速度、角速度、转速、距离、光、液、磁、温度、化学物质、声音、时间、硬度、电场、电流、电压、电力、辐射线、流量、湿度、倾斜度、振动、气味或红外线)、麦克风9008等。
图22A至图22G所示的电子设备具有各种功能。例如,可以具有如下功能:将各种信息(静态图像、动态图像、文字图像等)显示在显示部上的功能;触摸面板的功能;显示日历、日期或时间等的功能;通过利用各种软件(程序)控制处理的功能;进行无线通信的功能;读出储存在存储介质中的程序或数据来处理的功能;等。注意,电子设备的功能不局限于上述功能,而可以具有各种功能。电子设备可以包括多个显示部。此外,也可以在该电子设备中设置照相机等而使其具有如下功能:拍摄静态图像或动态图像来储存在存储介质(外部存储介质或内置于照相机的存储介质)中的功能;将所拍摄的图像显示在显示部上的功能;等。
下面,详细地说明图22A至图22G所示的电子设备。
图22A是示出电视装置9100的立体图。可以将例如是50英寸以上或100英寸以上的大型显示部9001组装到电视装置9100。
图22B是示出便携式信息终端9101的立体图。便携式信息终端9101例如可以用作智能手机。便携式信息终端9101也可以设置有扬声器9003、连接端子9006、传感器9007等。此外,便携式信息终端9101可以将文字或图像信息显示在其多个面上。图22B示出显示三个图标9050的例子。此外,也可以将由虚线矩形表示的信息9051显示在显示部9001的另一个面上。作为信息9051的一个例子,可以举出提示收到电子邮件、SNS或电话等的信息;电子邮件或SNS等的标题;发送者姓名;日期;时间;电池余量;以及天线接收信号强度等。或者,可以在显示有信息9051的位置上显示图标9050等。
图22C是示出便携式信息终端9102的立体图。便携式信息终端9102具有将信息显示在显示部9001的三个以上的面上的功能。在此,示出信息9052、信息9053、信息9054分别显示于不同的面上的例子。例如,使用者也可以在将便携式信息终端9102放在上衣口袋里的状态下确认显示在能够从便携式信息终端9102的上方观察到的位置上的信息9053。使用者可以确认到该显示而无需从口袋里拿出便携式信息终端9102,由此能够判断例如是否接电话。
图22D是示出手表型便携式信息终端9200的立体图。便携式信息终端9200例如可以用作智能手表(注册商标)。此外,显示部9001的显示面被弯曲,能够在所弯曲的显示面上进行显示。例如,通过与可进行无线通信的耳麦相互通信,便携式信息终端9200可以进行免提通话。此外,便携式信息终端9200包括连接端子9006,可以与其他信息终端进行数据的交换或者进行充电。此外,充电工作也可以利用无线供电进行。
图22E、图22F及图22G是示出能够折叠的便携式信息终端9201的立体图。此外,图22E是便携式信息终端9201为展开状态的立体图,图22G是便携式信息终端9201为折叠状态的立体图,并且图22F是便携式信息终端9201为从图22E和图22G中的一个状态变为另一个状态的中途的状态的立体图。便携式信息终端9201在折叠状态下可携带性好,在展开状态下因为具有无缝拼接的较大的显示区域而其显示的一览性优异。便携式信息终端9201所包括的显示部9001由铰链9055所连接的三个外壳9000来支撑。例如,可以以1mm以上且150mm以下的曲率半径使显示部9001弯曲。
图23A示出电视装置的一个例子。电视装置7100的显示部7500被组装在外壳7101中。在此示出利用支架7103支撑外壳7101的结构。
可以通过利用外壳7101所具备的操作开关或另外提供的遥控操作机7111进行图23A所示的电视装置7100的操作。此外,也可以将触摸面板应用于显示部7500,通过用手指等触摸显示部7500可以进行电视装置7100的操作。此外,遥控操作机7111也可以除了具备操作按钮以外还具备显示部。
此外,电视装置7100也可以具备电视广播的接收机或用来连接到通信网络的通信设备。
图23B示出笔记型个人计算机7200。笔记型个人计算机7200包括外壳7211、键盘7212、指向装置7213、外部连接端口7214等。在外壳7211中组装有显示部7500。
图23C及图23D示出数字标牌(Digital Signage)的一个例子。
图23C所示的数字标牌7300包括外壳7301、显示部7500及扬声器7303等。此外,还可以包括LED灯、操作键(包括电源开关或操作开关)、连接端子、各种传感器以及麦克风等。
图23D示出设置于圆柱状柱子7401上的数字标牌7400。数字标牌7400包括沿着柱子7401的曲面设置的显示部7500。
显示部7500越大,一次能够提供的信息量越多,并且容易吸引人的注意,由此例如可以提高广告宣传效果。
优选将触摸面板用于显示部7500,使得使用者能够操作。由此,不仅可以用于广告,还可以用于提供路线信息或交通信息、商用设施的指南等使用者需要的信息。
如图23C和图23D所示,数字标牌7300或数字标牌7400优选通过无线通信可以与使用者所携带的智能手机等信息终端设备7311联动。例如,显示在显示部7500上的广告的信息可以显示在信息终端设备7311的屏幕,并且通过操作信息终端设备7311,可以切换显示部7500的显示。
此外,可以在数字标牌7300或数字标牌7400上以信息终端设备7311为操作单元(控制器)执行游戏。由此,不特定多个使用者可以同时参加游戏,享受游戏的乐趣。
本发明的一个方式的显示装置可以应用于图23A至图23D所示的显示部7500。
虽然本实施方式的电子设备采用具有显示部的结构,但是本发明的一个实施方式也可以用于不具有显示部的电子设备。
本实施方式的至少一部分可以与本说明书所记载的其他实施方式适当地组合而实施。
[实施例1]
在本实施例中,制造相当于图1所示的晶体管100的样品(sample A1及sample A2)而对截面形状及晶体管的漏极电流-漏极电压特性(ID-VD特性)进行评价。注意,在此制造不设置有导电层106的晶体管。
<样品的制造>
首先,在玻璃衬底上依次形成厚度为50nm的第一氮化硅膜、厚度为150nm的第二氮化硅膜、厚度为100nm的第三氮化硅膜及厚度为3nm的第一氧氮化硅膜。
第一氮化硅膜及第三氮化硅膜都通过使用流量为200sccm的硅烷气体、流量为2000sccm的氮气体及流量为100sccm的氩气体的混合气体的PECVD法形成。在成膜中,压力为100Pa,功率为2000W,衬底温度为350℃。
第二氮化硅膜通过使用流量为290sccm的硅烷气体、流量为2000sccm的氮气体及流量为2000sccm的氩气体的混合气体的PECVD法形成。在成膜中,压力为200Pa,功率为3000W,衬底温度为350℃。
第一氧氮化硅膜通过使用流量为20sccm的硅烷气体及流量为3000sccm的一氧化二氮气体的混合气体的PECVD法形成。在成膜中,压力为40Pa,功率为3000W,衬底温度为350℃。
接着,在第一氧氮化硅膜上形成厚度为25nm的第一金属氧化物膜。第一金属氧化物膜通过采用In-Ga-Zn氧化物靶材(In:Ga:Zn=4:2:4.1[原子个数比])的溅射法形成。在成膜中,压力为0.6Pa,功率为2.5kW,衬底温度为室温。作为成膜气体,使用氧气体及氩气体的混合气体,氧流量比为10%。
接着,在氮气氛下以370℃进行1小时的加热处理,然后在氮和氧的混合气体(氮气体流量:氧气体流量=4:1)气氛下以370℃进行1小时的加热处理。加热处理中利用烘箱装置。
接着,将第一金属氧化物膜加工为岛状而形成第一金属氧化物层。
接着,作为栅极绝缘层依次形成厚度为5nm的第二氧氮化硅膜、厚度为130nm的第三氧氮化硅膜及厚度为5nm的第四氧氮化硅膜。
第二氧氮化硅膜通过使用流量为24sccm的硅烷气体及流量为18000sccm的一氧化二氮气体的混合气体的PECVD法形成。在成膜中,压力为200Pa,功率为130W,衬底温度为350℃。注意,第二氧氮化硅膜相当于实施方式1所示的绝缘层110a。
第三氧氮化硅膜通过使用流量为200sccm的硅烷气体及流量为10000sccm的一氧化二氮气体的混合气体的PECVD法形成。在成膜中,压力为300Pa,功率为750W,衬底温度为350℃。注意,第三氧氮化硅膜相当于实施方式1所示的绝缘层110b。
第四氧氮化硅膜通过使用流量为20sccm的硅烷气体及流量为3000sccm的一氧化二氮气体的混合气体的PECVD法形成。在成膜中,压力为40Pa,功率为500W,衬底温度为350℃。注意,第四氧氮化硅膜相当于实施方式1所示的绝缘层110c。
接着,在氮气氛下以370℃进行1小时的加热处理。加热处理中利用烘箱装置。
接着,在第四氧氮化硅膜上形成厚度为20nm的第二金属氧化物膜。第二金属氧化物膜通过采用In-Ga-Zn氧化物靶材(In:Ga:Zn=4:2:4.1[原子个数比])的溅射法形成。在成膜中,压力为0.8Pa,功率为3.5kW,衬底温度为200℃。作为成膜气体,使用氧气体(氧流量比为100%)。
接着,在氮和氧的混合气体(氮气体流量:氧气体流量=4:1)气氛下以370℃进行1小时的加热处理。加热处理中利用烘箱装置。
接着,在第二金属氧化物膜上依次形成厚度为10nm的ITSO膜及厚度为100nm的铜膜。ITSO膜及铜膜通过溅射法形成。ITSO膜使用ITSO靶材(In2O3:SnO2:SiO2=85:10:5[重量比])形成。铜膜使用Cu靶材形成。
接着,在铜膜上形成抗蚀剂掩模,加工第二金属氧化物膜、ITSO膜及铜膜,由此形成第二金属氧化物层、ITSO层及铜层。在进行加工时使用湿蚀刻法。作为蚀刻剂,使用在使用之前以5:1[体积比]混合药液A及药液B的两个药液而得的药液。作为药液A使用磷酸(低于5weight%)、氟化氢酸(低于1weight%)、硝酸(低于10weight%)、添加剂(低于22weight%)的水溶液。作为药液B使用过氧化氢(31weight%)的水溶液。蚀刻时的蚀刻剂温度为30℃。
在此,使sample A1及sample A2的湿蚀刻处理时间不同,来使sample A1及sampleA2的区域108L的沟道长度方向的宽度L2不同。sample A1的湿蚀刻处理时间为110sec,sample A2的湿蚀刻处理时间为60sec。
接着,以上述抗蚀剂掩模为掩模对第二氧氮化硅膜、第三氧氮化硅膜及第四氧氮化硅膜进行蚀刻来形成栅极绝缘层。在进行加工时使用干蚀刻法。然后,去除抗蚀剂掩模。
接着,作为覆盖晶体管的保护层依次形成厚度为100nm的第四氮化硅膜及厚度为300nm的第五氧氮化硅膜。
第四氮化硅膜通过使用流量为150sccm的硅烷气体及流量为5000sccm的氮气体及流量为100sccm的氩气体的混合气体的PECVD法形成。在成膜中,压力为200Pa,功率为2000W,衬底温度为350℃。
第五氧氮化硅膜通过使用流量为290sccm的硅烷气体及流量为4000sccm的一氧化二氮气体的混合气体的PECVD法形成。在成膜中,压力为133Pa,功率为1000W,衬底温度为350℃。
接着,在覆盖晶体管的保护层的一部分形成开口且通过溅射法依次形成厚度为30nm的钛膜、厚度为100nm的铜膜及厚度为50nm的钛膜,然后加工该膜来得到源电极及漏电极。然后,作为平坦化层形成厚度为1.5μm左右的丙烯酸树脂膜,在氮气氛下以250℃的温度进行1小时的加热处理。
通过上述工序,得到形成在玻璃衬底上的晶体管(sample A1及sample A2)。
<截面观察>
接着,通过聚焦离子束(FIB:Focused Ion Beam)使sample A1及sample A2薄片化,通过STEM观察sample A1及sample A2的截面。
<ID-VD特性的评价>
接着,测量上述制造的晶体管的ID-VD特性。
晶体管的ID-VD特性的测量条件为如下:源极电位设定为接地电位(GND)且在0V至30V的范围内以0.25V间隔对漏极电压(VD)进行扫描。在栅极电压(VG)为0V、2V、4V及6V的四个条件下使用相同晶体管连续地进行ID-VD测量。作为晶体管使用沟道长度为3μm且沟道宽度为10μm的尺寸的晶体管,在各样品中测量20个晶体管的ID-VD特性。
图24A示出sample A1的截面STEM图像。图24A是倍率为8万倍的透射电子图像(TE图像:Transmission Electron Image)。如图24A所示,在sample A1中区域108L的宽度L2为583nm。注意,在图24A中,玻璃衬底记为Glass,各氮化硅膜记为SiN,各氧氮化硅膜记为SiON,各金属氧化物膜记为IGZO,ITSO膜记为ITSO,铜膜记为Cu。
图24B示出sample A1的ID-VD特性。在图24B中,横轴表示漏极电压(VD),纵轴表示漏极电流(ID)。如图24B所示,确认到:在栅极电压(VG)为2V、4V、6V的条件下,sample A1都呈现良好的ID-VD特性。
图25A示出sample A2的截面STEM图像。图25A是倍率为8万倍的透射电子图像(TE图像:Transmission Electron Image)。如图25A所示,在sample A2中区域108L的宽度L2为238nm。注意,在图25A中,玻璃衬底记为Glass,各氮化硅膜记为SiN,各氧氮化硅膜记为SiON,各金属氧化物膜记为IGZO,ITSO膜记为ITSO,铜膜记为Cu。
图25B示出sample A2的ID-VD特性。在图25B中,横轴表示漏极电压(VD),纵轴表示漏极电流(ID)。如图25B所示,确认到:在栅极电压(VG)为4V及6V时,sample A2的通态电流都下降。在栅极电压(VG)为2V时确认不到通态电流的下降,所以估计为在栅极电压(VG)为2V时在高漏极电压区域发生晶体管的劣化。上述sample A1中确认不到通态电流的下降,因此由于区域108L的宽度大,所以在sample A1中可以抑制在漏极电压高时晶体管劣化。
[实施例2]
在本实施例中,制造相当于图1所示的晶体管100的样品(sample B1至sample B5)而对晶体管的漏极电流-漏极电压特性(ID-VD特性)进行评价。
<样品的制造>
首先,通过溅射法在玻璃衬底上依次形成厚度为30nm的钛膜与厚度为100nm的铜膜,对其进行加工来得到第一栅电极(底栅极)。
接着,作为第一栅极绝缘层依次形成厚度为50nm的第一氮化硅膜、厚度为150nm的第二氮化硅膜、厚度为100nm第三氮化硅膜及厚度为3nm第一氧氮化硅膜。第一氮化硅膜至第三氮化硅膜、第一氧氮化硅膜可以参照实施例1的记载,所以省略其详细说明。
接着,在第一氧氮化硅膜上形成厚度为25nm的第一金属氧化物膜。第一金属氧化物膜通过采用In-Ga-Zn氧化物靶材(In:Ga:Zn=4:2:4.1[原子个数比])的溅射法形成。在成膜中,压力为0.3Pa,功率为4.5kW,衬底温度为室温。作为成膜气体,使用氧气体及氩气体的混合气体,氧流量比为10%。
接着,在氮气氛下以370℃进行1小时的加热处理,然后在氮和氧的混合气体(氮气体流量:氧气体流量=4:1)气氛下以370℃进行1小时的加热处理。加热处理中利用烘箱装置。
接着,将第一金属氧化物膜加工为岛状而形成第一金属氧化物层。
接着,作为栅极绝缘层依次形成厚度为5nm的第二氧氮化硅膜、厚度为130nm的第三氧氮化硅膜及厚度为5nm的第四氧氮化硅膜。第二氧氮化硅膜至第四氧氮化硅膜可以参照实施例1的记载,所以省略其详细说明。
接着,在氮气氛下以370℃进行1小时的加热处理。加热处理中利用烘箱装置。
接着,在第四氧氮化硅膜上形成厚度为20nm的第二金属氧化物膜。第二金属氧化物膜通过采用In-Ga-Zn氧化物靶材(In:Ga:Zn=4:2:4.1[原子个数比])的溅射法形成。在成膜中,压力为0.8Pa,功率为3.5kW,衬底温度为200℃。作为成膜气体,使用氧气体(氧流量比为100%)。
接着,在氮和氧的混合气体(氮气体流量:氧气体流量=4:1)气氛下以370℃进行1小时的加热处理。加热处理中利用烘箱装置。
接着,在第二金属氧化物膜上依次形成厚度为10nm的ITSO膜及厚度为100nm的铜膜。ITSO膜及铜膜通过溅射法形成。ITSO膜使用ITSO靶材(In2O3:SnO2:SiO2=85:10:5[重量比])形成。铜膜使用Cu靶材形成。
接着,在铜膜上形成抗蚀剂掩模,加工第二金属氧化物膜、ITSO膜及铜膜,由此形成第二金属氧化物层、ITSO层及铜层。在进行加工时使用湿蚀刻法。所使用的蚀刻剂可以参照实施例1的记载,所以省略其详细说明。
在此,使sample B1至sample B5的每一个的湿蚀刻处理时间不同而使sample B1至sample B5的每一个的区域108L的沟道长度方向的宽度L2不同。将sample B1、sampleB2、sample B3、sample B4及sample B5的湿蚀刻处理时间分别设定为60sec、75sec、90sec、105sec及120sec。
接着,以上述的抗蚀剂掩模为掩模对第二氧氮化硅膜进行蚀刻来形成第二栅极绝缘层。在进行加工时使用干蚀刻法。然后,去除抗蚀剂掩模。
接着,作为覆盖晶体管的保护层依次形成厚度为100nm的第四氮化硅膜及厚度为300nm的第五氧氮化硅膜。第四氮化硅膜及第五氧氮化硅膜可以参照实施例1的记载,所以省略其详细说明。
接着,在覆盖晶体管的保护层的一部分形成开口且通过溅射法依次形成厚度为30nm的钛膜、厚度为100nm的铜膜及厚度为50nm的钛膜,然后加工该膜来得到源电极及漏电极。然后,作为平坦化层形成厚度为1.5μm左右的丙烯酸树脂膜,在氮气氛下以250℃的温度进行1小时的加热处理。
通过上述工序,得到形成在玻璃衬底上的晶体管(sample B1至sample B5)。
<ID-VD特性的评价>
接着,测量上面制造的晶体管的ID-VD特性。
晶体管的ID-VD特性的测量条件为如下:源极电位设定为接地电位(GND)且在0V至30V的范围内以0.25V间隔对漏极电压(VD)进行扫描。在栅极电压(VG)为0V、2V、4V及6V的四个条件下使用相同晶体管连续地进行ID-VD测量。作为晶体管使用沟道长度为3μm且沟道宽度为10μm的尺寸的晶体管。
图26、图27及图28示出sample B1至sample B5的ID-VD特性。在图26、图27及图28的每一个中,横轴表示漏极电压(VD)且纵轴表示漏极电流(ID)。
在图26中,在横方向上示出sample B1及sample B2的结果。在图27中,在横方向上示出sample B3及sample B4的结果。图28示出sample B5的结果。另外,sample B1的宽度L2为200nm左右、沟道长度为2.86μm、沟道宽度为10μm。sample B2的宽度L2为300nm左右、沟道长度为2.63μm、沟道宽度为10μm。sample B3的宽度L2为400nm左右、沟道长度为2.5μm、沟道宽度为10μm。sample B4的宽度L2为500nm左右、沟道长度为3.32μm、沟道宽度为10μm。sample B5的宽度L2为600nm左右、沟道长度为3.06μm、沟道宽度为10μm。
在图26至图28中,都在纵方向上示出晶体管的结构不同的条件。记为Single Gate的结果是在不包括导电层106的晶体管中对导电层112施加栅极电压(VG)而进行ID-VD测量的结果。记为Source Sync.的结果是在包括导电层106的晶体管中以导电层106(底栅电极)与源电极(GND)电连接的状态对导电层112(顶栅电极)施加栅极电压(VG)而进行ID-VD测量的结果。记为Top Gate Sync.的结果是在包括导电层106的晶体管中以导电层106(底栅电极)与导电层112(顶栅电极)电连接的状态对导电层112(顶栅电极)施加栅极电压(VG)而进行ID-VD测量的结果。
如图26至图28所示,在Single Gate中,在宽度L2为200nm左右时确认到通态电流的下降,但是在宽度L2为300nm左右以上时确认不到通态电流的下降而呈现良好的ID-VD特性。在Source Sync.及Top Gate Sync.中,在宽度L2为200nm左右、300nm左右及400nm左右时确认到通态电流的下降,但是在宽度L2为500nm左右以上时确认不到通态电流的下降而呈现良好的ID-VD特性。可确认到:在任何晶体管的结构中,通过增大宽度L2而可以抑制施加高漏极电压时的通态电流的下降。
图29示出加工上述第二金属氧化物膜、ITSO膜及铜膜而形成第二金属氧化物层、ITSO层及铜层时的湿蚀刻处理时间与宽度L2的关系。在图29中,横轴表示湿蚀刻处理时间(Wet-etching Time)且纵轴表示宽度L2。另外,在图29中,黑圈表示衬底面内的平均值,误差线表示衬底面内的最大值及最小值。注意,在此关于湿蚀刻处理时间为60sec、75sec、105sec的样品示出衬底面内的四个地点的测量结果,并且关于湿蚀刻处理时间为90sec、120sec的样品示出衬底面内的一个地点的测量结果且在湿蚀刻处理。如图29所示,确认到:湿蚀刻处理时间与宽度L2几乎呈现线性关系,根据湿蚀刻处理时间以高精度控制宽度L2。
[实施例3]
在本实施例中,制造在绝缘膜上形成金属氧化物膜的样品而对氧及一氧化氮从绝缘膜脱离的量以及绝缘膜的自旋密度进行评价。制造了绝缘膜的成膜条件、金属氧化物膜的成膜条件互不相同的多个样品(sample C1至sample C4、sample D1至sample D4、sampleE1至sample E4、sample F1至sample F4)。
<样品的制造>
首先,在衬底上形成绝缘膜。
作为衬底,sample C1至sample C4、sample D1至sample D4使用玻璃衬底。sampleE1至sample E4、sample F1至sample F4使用石英衬底。
在sample C1至sample C4、sample E1至sample E4中,作为绝缘膜通过等离子体CVD法形成厚度为140nm左右的氧氮化硅膜。在形成氧氮化硅膜时硅烷气体、一氧化二氮气体的流量分别为160sccm、4000sccm,压力为200Pa,功率为1500W,衬底温度为220℃。
在sample D1至sample D4、sample F1至sample F4中,作为绝缘膜通过等离子体CVD法分别形成厚度为5nm左右的第一氧氮化硅膜、厚度为130nm左右的第二氧氮化硅膜及厚度为5nm左右的第三氧氮化硅膜。在形成第一氧氮化硅膜时,硅烷气体、一氧化二氮气体的流量分别为24sccm、18000sccm,在成膜中,压力为200Pa,功率为130W,衬底温度为350℃。在形成第二氧氮化硅膜时,硅烷气体、一氧化二氮气体的流量分别为200sccm、4000sccm,在成膜中,压力为300Pa,功率为750W,衬底温度为350℃。在形成第三氧氮化硅膜时,硅烷气体、一氧化二氮气体的流量分别为20sccm、3000sccm,在成膜中,压力为40Pa,功率为500W,衬底温度为350℃。
接着,在氮气氛下以370℃进行1小时的加热处理。
接着,在绝缘膜上通过溅射法形成厚度为20nm左右的金属氧化物膜。金属氧化物膜通过使用金属元素的原子个数比为In:Ga:Zn=4:2:3[原子个数比]的金属氧化物靶材形成。作为成膜气体,使用氩气体和氧气体的混合气体。
sample C2、sample D2、sample E2及sample F2的成膜气体的总流量中氧气体所占的比率(氧流量比)为50%。sample C3、sample D3、sample E3及sample F3的氧流量比为70%。sample C4、sample D4、sample E4及sample F4的氧流量比为100%。
sample C1、sample D1、sample E1及sample F1不形成有金属氧化物膜。
接着,在氧气体和氮气体的混合气氛下以370℃对各样品进行1小时的加热处理。
然后,在sample C2至sample C4、sample D2至sample D4、sample E2至sampleE4、sample F2至sample F4中,通过湿蚀刻法去除金属氧化物膜。
通过上述工序,制造sample C1至sample C4、sample D1至sample D4、sample E1至sample E4、sample F1至sample F4。
<TDS分析>
对上述sample C1至sample C4、sample D1至sample D4的每一个进行热脱附谱(TDS:Thermal Desorption Spectroscopy)分析。TDS分析以载物台温度成为30℃/min的升温速度进行。
图30A及图30B示出TDS分析结果。图30A示出相当于氧分子的质量电荷比(M/z)=32的气体的释放量,图30B示出相当于一氧化氮分子的质量电荷比(M/z)=30的气体的释放量。在图30A及图30B中,横轴表示形成金属氧化物膜时的氧流量比(O2 ratio),纵轴表示气体的释放量(desorption)。另外,在图30A及图30B中,黑方块表示形成绝缘膜时的衬底温度为220℃的条件,黑三角形表示形成绝缘膜时的衬底温度为350℃的条件。另外,在图30A及图30B的横轴上以“none”表示不形成金属氧化物膜的sample C1及sample D1。
如图30A所示,通过在绝缘膜上形成金属氧化物膜,从绝缘膜释放的氧分子的量增加,由此可知通过形成金属氧化物膜,氧被供应到绝缘膜。另外,形成金属氧化物膜时的氧流量比越高,从绝缘膜释放的氧分子的量越多。观察不到基于形成绝缘膜时的衬底温度不同的氧释放量的差异。
如图30B所示,通过在绝缘膜上形成金属氧化物膜,从绝缘膜释放的一氧化氮分子的量增加,这表示通过形成金属氧化物膜在绝缘膜形成氮氧化物。确认到:与形成绝缘膜时的衬底温度为220℃的条件相比,在350℃的条件下一氧化氮分子的释放量少。另外,在形成绝缘膜时的衬底温度为350℃的条件下,形成金属氧化物膜时的氧流量比越高,从绝缘膜释放的一氧化氮分子的量越少。在形成绝缘膜时的衬底温度为220℃的条件下,有与形成金属氧化物膜时的氧流量比为50%的条件相比氧流量比为70%的条件下的一氧化氮分子的释放量增加的倾向。
<ESR分析>
对上述sample E1至sample E4、sample F1至sample F4进行电子自旋共振法(ESR:Electron Spin Resonance)分析。在进行ESR分析时,测量温度为85K,9.2GHz的高频率功率(微波功率)为10mW,磁场方向平行于样品的膜表面。检测下限为3.5×1017spins/cm3
图30C示出ESR分析结果。图30C示出起因于二氧化氮(NO2)的信号的自旋密度。起因于二氧化氮(NO2)的信号由氮的核自旋分成为三个信号,该三个信号的g值分别在2.04附近、2.00附近、1.96附近被观察。在图30C中,横轴表示形成金属氧化物膜时的氧流量比(O2ratio),纵轴表示自旋密度(Spin density)。另外,在图30C中,黑方块表示形成绝缘膜时的衬底温度为220℃的条件,黑三角形表示形成绝缘膜时的衬底温度为350℃的条件。另外,自旋密度表示绝缘膜的每体积的自旋次数,通过将ESR分析中得到的自旋次数除以用于ESR分析的绝缘膜的体积而算出自旋密度。另外,在图30C中的横轴上以“none”表示不形成金属氧化物膜的sample E1及sample F1。
如图30C所示,当在绝缘膜上形成金属氧化物膜时,起因于绝缘膜的二氧化氮(NO2)的自旋密度增加。确认到:与形成绝缘膜时的衬底温度为220℃的条件相比,在衬底温度为350℃的条件下起因于二氧化氮(NO2)的自旋密度少。另外,在形成绝缘膜时的衬底温为350℃的条件下,形成金属氧化物膜时的氧流量比越高,起因于二氧化氮(NO2)的自旋密度越少。
[符号说明]
C1:电容器、C2:电容器、DL_n:数据线、DL_Y:数据线、DL_1:数据线、EL:发光元件、G1:布线、G2:布线、GL_m:扫描线、GL_X:扫描线、GL_1:扫描线、LC:液晶元件、M1:晶体管、M2:晶体管、M3:晶体管、N1:节点、N2:节点、P:区域、P1:区域、P2:区域、Q:区域、R:区域、S1:布线、S2:布线、T1:期间、T2:期间、100:晶体管、100A:晶体管、100B:晶体管、102:衬底、103:绝缘层、103a:绝缘层、103b:绝缘层、106:导电层、108:半导体层、108L:区域、108N:区域、110:绝缘层、110a:绝缘层、110b:绝缘层、110c:绝缘层、110f:绝缘膜、112:导电层、112f:导电膜、113:功能层、113f:功能膜、114:金属氧化物层、114f:金属氧化物膜、115:抗蚀剂掩模、116:绝缘层、118:绝缘层、120a:导电层、120b:导电层、141a:开口部、141b:开口部、142:开口、400:像素电路、400EL:像素电路、400LC:像素电路、401:电路、401EL:电路、401LC:电路、501:像素电路、502:像素部、504:驱动电路部、504a:栅极驱动器、504b:源极驱动器、506:保护电路、507:端子部、550:晶体管、552:晶体管、554:晶体管、560:电容器、562:电容器、570:液晶元件、572:发光元件、700:显示装置、700A:显示装置、700B:显示装置、701:第一衬底、702:像素部、704:源极驱动电路部、705:第二衬底、706:栅极驱动电路部、708:FPC端子部、710:信号线、711:布线部、712:密封剂、716:FPC、717:IC、721:源极驱动器IC、722:栅极驱动电路部、723:FPC、724:印刷电路板、730:绝缘膜、732:密封膜、734:绝缘膜、736:着色膜、738:遮光膜、740:保护层、741:保护层、742:粘合层、743:树脂层、744:绝缘层、745:支撑衬底、746:树脂层、750:晶体管、752:晶体管、760:布线、770:平坦化绝缘膜、772:导电层、773:绝缘层、774:导电层、775:液晶元件、776:液晶层、778:间隔物、780:各向异性导电膜、782:发光元件、786:EL层、788:导电膜、790:电容器、6000:表示模块、6001:上盖、6002:下盖、6005:FPC、6006:显示装置、6009:帧、6010:印刷电路板、6011:电池、6015:发光部、6016:受光部、6017a:导光部、6017b:导光部、6018:光、6500:电子设备、6501:外壳、6502:显示部、6503:电源按钮、6504:按钮、6505:扬声器、6506:麦克风、6507:照相机、6508:光源、6510:保护构件、6511:显示面板、6512:光学构件、6513:触摸传感器面板、6515:FPC、6516:IC、6517:印刷电路板、6518:电池、7100:电视装置、7101:外壳、7103:支架、7111:遥控操作机、7200:笔记型个人计算机、7211:外壳、7212:键盘、7213:指向装置、7214:外部连接端口、7300:数字标牌、7301:外壳、7303:扬声器、7311:信息终端设备、7400:数字标牌、7401:柱子、7500:显示部、8000:照相机、8001:外壳、8002:显示部、8003:操作按钮、8004:快门按钮、8006:透镜、8100:取景器、8101:外壳、8102:显示部、8103:按钮、8200:头戴显示器、8201:安装部、8202:透镜、8203:主体、8204:显示部、8205:电缆、8206:电池、8300:头戴显示器、8301:外壳、8302:显示部、8304:固定工具、8305:透镜、9000:外壳、9001:显示部、9003:扬声器、9005:操作键、9006:连接端子、9007:传感器、9008:麦克风、9050:图标、9051:信息、9052:信息、9053:信息、9054:信息、9055:铰链、9100:电视装置、9101:便携式信息终端、9102:便携式信息终端、9200:便携式信息终端、9201:便携式信息终端

Claims (9)

1.一种半导体装置,包括:
半导体层;
第一绝缘层;
第二绝缘层;
金属氧化物层;以及
导电层,
其中,所述第一绝缘层、所述金属氧化物层及所述导电层依次层叠在所述半导体层上,
所述第一绝缘层的端部位于所述半导体层的端部的内侧,
所述金属氧化物层的端部位于所述第一绝缘层的端部的内侧,
所述导电层的端部位于所述金属氧化物层的端部的内侧,
所述第二绝缘层以覆盖所述半导体层、所述第一绝缘层、所述金属氧化物层及所述导电层的方式设置,
所述半导体层具有第一区域、一对第二区域以及一对第三区域,
所述第一区域与所述第一绝缘层及所述金属氧化物层重叠,
所述第二区域夹持所述第一区域与所述第一绝缘层重叠且不与所述金属氧化物层重叠,
所述第三区域夹持所述第一区域及一对所述第二区域且不与所述第一绝缘层重叠,
所述第三区域与所述第二绝缘层接触,
所述第三区域具有其电阻低于所述第一区域的部分,
并且,所述第二区域具有其电阻高于所述第三区域的部分。
2.根据权利要求1所述的半导体装置,
其中所述第二区域具有其电阻低于所述第一区域的部分。
3.根据权利要求1或2所述的半导体装置,
其中所述第二区域具有其薄层电阻为1×103Ω/□以上且1×109Ω/□以下的部分。
4.根据权利要求1至3中任一项所述的半导体装置,
其中沟道长度方向的截面的所述第二区域的宽度为100nm以上且2μm以下。
5.根据权利要求1至4中任一项所述的半导体装置,
其中所述第二绝缘层为氮化硅膜。
6.根据权利要求1至5中任一项所述的半导体装置,
其中所述第一绝缘层的端部及所述金属氧化物层的端部都具有锥形形状,
并且所述金属氧化物层的端部的锥角小于所述第一绝缘层的端部的锥角。
7.根据权利要求1至6中任一项所述的半导体装置,还包括:
所述金属氧化物层与所述导电层间的功能层,
其中所述功能层具有导电性,
并且所述功能层的端部与所述金属氧化物层的端部大致对齐或者位于所述金属氧化物层的端部与所述导电层的端部间。
8.根据权利要求7所述的半导体装置,
其中所述半导体层、所述金属氧化物层及所述功能层都包含相同金属元素。
9.根据权利要求8所述的半导体装置,
其中所述金属元素为铟和锌中的任一个以上。
CN201980065656.2A 2018-10-10 2019-09-27 半导体装置 Active CN112805838B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2018-192125 2018-10-10
JP2018192125 2018-10-10
PCT/IB2019/058211 WO2020074993A1 (ja) 2018-10-10 2019-09-27 半導体装置

Publications (2)

Publication Number Publication Date
CN112805838A true CN112805838A (zh) 2021-05-14
CN112805838B CN112805838B (zh) 2024-09-20

Family

ID=70163878

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980065656.2A Active CN112805838B (zh) 2018-10-10 2019-09-27 半导体装置

Country Status (5)

Country Link
US (1) US11894466B2 (zh)
JP (2) JP7504801B2 (zh)
KR (1) KR20210068526A (zh)
CN (1) CN112805838B (zh)
WO (1) WO2020074993A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI802478B (zh) * 2022-07-27 2023-05-11 友達光電股份有限公司 主動元件基板

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113809163B (zh) * 2021-09-17 2023-11-24 武汉天马微电子有限公司 金属氧化物晶体管、显示面板及显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101645462A (zh) * 2008-08-08 2010-02-10 株式会社半导体能源研究所 半导体装置及半导体装置的制造方法
CN102738002A (zh) * 2011-04-06 2012-10-17 株式会社半导体能源研究所 半导体装置的制造方法
CN103137495A (zh) * 2011-11-30 2013-06-05 株式会社半导体能源研究所 半导体装置的制造方法
CN104821338A (zh) * 2014-02-05 2015-08-05 株式会社半导体能源研究所 半导体装置、显示装置、显示模块以及电子设备
US20180219102A1 (en) * 2014-02-07 2018-08-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2018133508A (ja) * 2017-02-17 2018-08-23 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
CN108473334A (zh) * 2015-12-29 2018-08-31 株式会社半导体能源研究所 金属氧化物膜以及半导体装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8514340B2 (en) 2002-11-08 2013-08-20 Lg Display Co., Ltd. Method of fabricating array substrate having double-layered patterns
KR100883769B1 (ko) 2002-11-08 2009-02-18 엘지디스플레이 주식회사 액정표시장치용 어레이기판 제조방법
CN104380473B (zh) 2012-05-31 2017-10-13 株式会社半导体能源研究所 半导体装置
JP6523695B2 (ja) * 2014-02-05 2019-06-05 株式会社半導体エネルギー研究所 半導体装置
US9929279B2 (en) 2014-02-05 2018-03-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101645462A (zh) * 2008-08-08 2010-02-10 株式会社半导体能源研究所 半导体装置及半导体装置的制造方法
CN102738002A (zh) * 2011-04-06 2012-10-17 株式会社半导体能源研究所 半导体装置的制造方法
CN103137495A (zh) * 2011-11-30 2013-06-05 株式会社半导体能源研究所 半导体装置的制造方法
CN104821338A (zh) * 2014-02-05 2015-08-05 株式会社半导体能源研究所 半导体装置、显示装置、显示模块以及电子设备
US20180219102A1 (en) * 2014-02-07 2018-08-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN108473334A (zh) * 2015-12-29 2018-08-31 株式会社半导体能源研究所 金属氧化物膜以及半导体装置
JP2018133508A (ja) * 2017-02-17 2018-08-23 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI802478B (zh) * 2022-07-27 2023-05-11 友達光電股份有限公司 主動元件基板

Also Published As

Publication number Publication date
JP7504801B2 (ja) 2024-06-24
JPWO2020074993A1 (ja) 2021-11-04
KR20210068526A (ko) 2021-06-09
CN112805838B (zh) 2024-09-20
JP2024117786A (ja) 2024-08-29
WO2020074993A1 (ja) 2020-04-16
US20210399140A1 (en) 2021-12-23
US11894466B2 (en) 2024-02-06

Similar Documents

Publication Publication Date Title
CN111788664B (zh) 半导体装置的制造方法
CN112997335A (zh) 半导体装置
CN111480217A (zh) 半导体装置
WO2020003055A1 (ja) 半導体装置の作製方法
JP7462087B2 (ja) 半導体装置
JP2024099623A (ja) 半導体装置
JP2024117786A (ja) 半導体装置
TW202414057A (zh) 半導體裝置及半導體裝置的製造方法
CN111357086A (zh) 半导体装置
JP2024102210A (ja) 半導体装置
TWI849170B (zh) 半導體裝置
CN114207832A (zh) 半导体装置及半导体装置的制造方法
CN111742397B (zh) 半导体装置及其制造方法
CN111868899B (zh) 半导体装置
WO2019135137A1 (ja) 半導体装置、及び半導体装置の作製方法
TWI841560B (zh) 半導體裝置
TWI851611B (zh) 半導體裝置
TWI852820B (zh) 半導體裝置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant