CN1127834C - 基带信号偏移校正电路和方法及其频移键控接收设备 - Google Patents

基带信号偏移校正电路和方法及其频移键控接收设备 Download PDF

Info

Publication number
CN1127834C
CN1127834C CN00117888A CN00117888A CN1127834C CN 1127834 C CN1127834 C CN 1127834C CN 00117888 A CN00117888 A CN 00117888A CN 00117888 A CN00117888 A CN 00117888A CN 1127834 C CN1127834 C CN 1127834C
Authority
CN
China
Prior art keywords
reference voltage
signal
base band
count value
band signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN00117888A
Other languages
English (en)
Other versions
CN1277510A (zh
Inventor
桥谷充彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1277510A publication Critical patent/CN1277510A/zh
Application granted granted Critical
Publication of CN1127834C publication Critical patent/CN1127834C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/14Demodulator circuits; Receiver circuits
    • H04L27/156Demodulator circuits; Receiver circuits with demodulation using temporal properties of the received signal, e.g. detecting pulse width
    • H04L27/1563Demodulator circuits; Receiver circuits with demodulation using temporal properties of the received signal, e.g. detecting pulse width using transition or level detection

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

公开了解调基带信号偏移校正电路、其校正方法、以及具有这种校正电路的FSK接收设备,能够以高精度和高速度检测解调基带信号的DC偏移分量并执行校正。FSK接收设备包含:第二低通滤波器(9);窗口比较器(10);向上/向下计数器(11);时钟产生部分(13);参考电压产生部分(12);和充电电路(22)。

Description

基带信号偏移校正电路和方法 及其频移键控接收设备
技术领域
本发明涉及用在FSK(Frequency Shift Keying,频移键控)接收设备中的电路,该接收设备比如为寻呼机等,用于接收通过FSK得到的调制信号(下文中称为FSK信号),尤其涉及用于自动校正解调基带信号的DC偏移的基带信号偏移校正电路、其校正方法、以及具有这种校正电路的FSK接收设备。
背景技术
FSK系统是通过载波的频率转移来发送数字信号的方法。为对接收设备中的FSK信号进行解调,采用了一种方法,其中将根据所接收的FSK信号而获得的鉴频电路的输出电压与一参考电压进行比较,以进行信号判断,从而获得一解调数字信号。在这种FSK系统中,当在发送侧产生载波频率误差、在接收侧产生频率转换本地振荡器的频率误差、产生鉴频电路的中心频率误差、或者产生其它误差时,这种误差作为解调基带信号的DC偏移出现。当对解调基带信号进行信号判断时,这种DC偏移分量变得与参考电压中的偏差相当。因此,DC偏移分量造成了接收设备中解调特性的恶化。尤其是,当接收到四值FSK信号等多值调制信号时,必须提供相互接近的多个参考电压。因此,必须以高精度检测上述DC偏移分量并对其进行校正。
为对如上所述的误差进行校正,提供了一种在鉴频电路中对输入频率误差进行校正的方法,以及一种利用解调基带信号本身对DC偏移进行直接校正的方法。如果在中频段的带宽中存在空间,则仅用解调基带信号校正DC偏移的方法更优越一些,因为可以使电路结构更简单。因此,已经考虑了检测基带中的解调基带信号的DC偏移从而校正参考电压的多种方法。这些方法的例子包括:(a)检测解调基带信号的上限和下限值,并从这些限定值的平均值中检测DC分量的方法;(b)校准解调基带信号和信号判断比较器的输出信号的幅度,并对各信号之间的差值进行积分从而检测DC分量的方法;(c)对解调基带信号进行积分从而检测DC分量的方法;等等。
在上面所述的校正方法中,在方法(a)中,容易发生误差,因为在上限和下限值的检测过程中存在噪声。另一方面,方法(b)和(c)的优点在于,可以通过积分来减小噪声的影响。尤其是,在方法(c)中,电路结构最简单,因为即使校正电路仅是一积分电路,电路运行也很好。当采用方法(c)构成校正电路时,将积分电路的输出电压用作比较器的参考电压,从而校正DC偏移。然而,为了以高精度检测DC偏移分量,必须增加积分电路的时间常数,从而加长了输出电压的收敛时间。结果,电路运行需要很长预热时间(准备就绪时间周期)。此外,还有一个问题是接收操作在积分结束并且输出电压已收敛之前不能启动,因为在参考电压中出现发散(divergence)。
如上所述,在现有技术的FSK接收设备的基带信号偏移校正电路中,存在的问题是不能处理高速运行情况,因为必须增加积分电路的时间常数,以便以高精度检测DC偏移分量。在数字移动通信中广泛采用了时分多址(timedivision multiple access,TDMA)系统。由于在基于这种TDMA系统的通信过程中为间歇接收信号而进行快速接收,因而在校正电路中需要高速性能。
发明内容
本发明就是考虑到上述情况而提出的。本发明的一个目的是提供一种基带信号偏移校正电路及其方法,其中,能够容易地以高精度并以高速检测解调基带信号的DC偏移分量,并能以高速和高精度进行校正。本发明的另一个目的是提供一种具有这种校正电路的FSK接收设备。
按照本发明的第一方面,提供了一种基带信号偏移校正电路,用于校正通过对FSK信号解调而得到的解调基带信号的DC偏移,该校正电路包含:一积分电路,用于对所述解调基带信号进行积分;偏移检测装置,用于判断所述积分电路的输出是否在一预定范围内,从而检测所述解调基带信号的DC偏移分量;计数装置,用于在预定定时按照所述偏移检测装置的输出进行增量或减量,从而更新所述计数装置的计数值;参考电压产生装置,用于根据所述计数值产生一参考电压,所述参考电压用在一比较器中,用以对所述解调基带信号进行信号判断;和初始积分值设定装置,用于将最近一次产生的所述参考电压提供给所述积分电路,从而将所述参考电压设定为所述积分电路的初始输出值。
按照本发明的第二方面,如上述本发明第一方面所限定的基带信号偏移校正电路还包含:频率误差判断装置,用于将所述计数装置的计数值与一参考值进行比较,从而检测所述FSK信号的频率误差;第二计数装置,用于在预定定时按照所述频率误差判断装置的输出进行增量或减量,从而更新所述第二计数装置的计数值;和本地振荡频率控制装置,用于按照所述第二计数装置的所述计数值控制一本地振荡器的振荡频率。
按照本发明的第三方面,提供了一种FSK接收设备,该设备具有基带信号偏移校正电路,该校正电路用于校正通过对FSK信号解调而得到的解调基带信号的DC偏移,包含:积分电路,用于对所述解调基带信号进行积分;偏移检测装置,用于判断所述积分电路的输出是否在一预定范围内,从而检测所述解调基带信号的DC偏移分量;计数装置,用于在预定定时按照所述偏移检测装置的输出进行增量或减量,从而更新所述计数装置的计数值;参考电压产生装置,用于根据所述计数值产生一参考电压,所述参考电压用在一比较器中,用以对所述解调基带信号进行信号判断;和初始积分值设定装置,用于将最近一次产生的所述参考电压提供给所述积分电路,从而将所述参考电压设定为所述积分电路的初始输出值。
按照本发明的第四方面,在上述本发明第三方面所限定的FSK接收设备中,所述基带信号偏移校正电路包含:频率误差判断装置,用于将所述计数装置的计数值与一参考值进行比较,从而检测所述FSK信号的频率误差;第二计数装置,用于在预定定时按照所述频率误差判断装置的输出进行增量或减量,从而更新所述第二计数装置的计数值;和本地振荡频率控制装置,用于按照所述第二计数装置的所述计数值控制一本地振荡器的振荡频率。
按照本发明的第五方面,提供了一种基带信号偏移校正方法,用于校正通过对FSK信号解调而得到的解调基带信号的DC偏移,该校正方法包含:一积分步骤,用于对所述解调基带信号进行积分;一偏移检测步骤,用于判断所述解调基带信号的积分值是否在一预定范围内,从而检测所述解调基带信号的DC偏移分量;一计数步骤,用于在预定定时按照所述DC偏移分量进行增量或减量,从而更新第一计数值;一参考电压产生步骤,用于根据所述计数值产生一参考电压,所述参考电压用在一比较器中,用以对所述解调基带信号进行信号判断;和一初始积分值设定步骤,用于将最近一次产生的所述参考电压提供给执行所述积分步骤的一积分电路,从而将所述参考电压设定为所述积分电路的初始输出值。为所述积分电路的初始输出值。
按照本发明的第六方面,如上述本发明第五方面所述的基带信号偏移校正方法,包含:一频率误差判断步骤,用于将所述计数步骤中的所述计数值与一参考值进行比较,从而检测所述FSK信号的频率误差;一第二计数步骤,用于在预定定时按照所述检测的频率误差进行增量或减量,从而更新第二计数值;和一本地振荡频率控制步骤,用于按照所述第二计数步骤中的所述计数值控制一本地振荡器的振荡频率。
在按照本发明的基带信号偏移校正电路及其方法以及具有这种校正电路的FSK接收设备中,由积分电路对解调基带信号进行积分,并判断解调基带信号的积分值是否在一预定范围内,从而检测所述解调基带信号的DC偏移分量。然后,在计数装置中,在预定定时增加或减小所述偏移检测装置的输出,从而更新一计数值。由参考电压产生装置根据计数值对一比较器产生一参考电压,该比较器用以对所述解调基带信号进行信号判断。然后,通过初始积分值设定装置将最近一次产生的参考电压提供给所述积分电路,从而比如充电积分电路的电容,以便设定所述积分电路的初始输出值。因此,积分电路的收敛时间缩短,从而能够以高速和高精度校正解调基带信号的DC偏移。
此外,在频率误差判断装置中将上述计数装置的计数值与一参考值进行比较,从而检测所述FSK信号的频率误差。然后,在第二计数装置中在预定定时增加或减小所述频率误差判断装置的输出,从而更新一计数值。按照该计数值,由本地振荡频率控制装置控制一本地振荡器的振荡频率。因此,在校正解调基带信号的DC偏移的同时,可根据校正结果执行本地振荡器的频率控制。因此,即使频率控制的分辨率较粗糙(rough),也能以高精度校正解调基带信号的DC偏移。
附图说明
图1是说明在本发明的第一实施例中的具有基带信号偏移校正电路的接收部分结构的方框图;
图2是说明本实施例中的校正电路的主要部分结构的电路图;
图3是解释本实施例中的校正电路的偏移校正操作的时序图;
图4是说明偏移校正操作过程的流程图;
图5是说明在本发明的第二实施例中的具有基带信号偏移校正电路的接收部分结构的方框图;和
图6是说明频率控制操作过程的流程图。
附图中的标号说明如下:
2          频率转换器
3          中频放大器
4          振荡器
5          鉴频器
6          第一低通滤波器
7          比较器
9          第二低通滤波器
10         窗口比较器
11         向上/向下计数器
12         参考电压产生部分
13,17     时钟产生部分
14         判断电路
15         第二向上/向下计数器
16         D/A转换器
18         压控振荡器(VCO)
下面将参照附图描述本发明的实施例。在本发明的各实施例中提供了用于FSK系统的接收设备(FSK接收设备)的基带信号偏移校正电路,该校正电路具有检测解调基带信号的DC偏移分量和校正信号判断比较器的参考电压的功能(下文中称为“偏移校正”)。
具体实施方式
[第一实施例]
图1是说明按照本发明第一实施例的具有基带信号偏移校正电路的接收部分的配置的方框图;图2是说明本实施例中的校正电路的主要部分的详细配置的电路图;图3是解释本实施例中的校正电路的偏移校正操作的时序图;并且,图4是说明偏移校正操作过程的流程图。
按照本实施例的FSK接收设备的接收部分包括:频率转换器2,用于将射频带FSK信号转换为中频带信号;振荡器4,用于作为本地振荡器输出用于频率转换的本地振荡频率(中频带中的参考频率);中频放大器3,用于放大中频带中的FSK信号;鉴频器5,用于对该FSK信号进行解调;第一低通滤波器6,用于从解调的基带信号中除去噪声分量;和比较器7,用于比较解调基带信号与参考电压,由此进行信号判断,从而获得解调数字信号。此外,作为对解调的基带信号执行偏移校正的装置,提供了:第二低通滤波器9,用作对解调基带信号积分的积分电路;窗口比较器10,相应于该偏移检测装置,用于检测第二低通滤波器9的输出电压中的DC偏移分量;和向上/向下计数器11,相应于计数装置,用于按照窗口比较器10的输出增加或减小计数值;时钟产生部分13,产生用于向上/向下计数器11的计数操作的定时信号;参考电压产生部分12,相应于参考电压产生装置,用于按照向上/向下计数器11的输出产生用于比较器7的参考电压;和充电电路22,相应于初始积分值设定装置,用于将最近一次产生的参考电压提供给第二低通滤波器9,以对其充电。
由频率转换器2将通过未示出的天线接收并提供给输入端1的FSK信号的载波频率转换为中频。然后,通过中频放大器3将FSK信号放大到可解调电平,之后由鉴频器5将其FM解调到解调基带信号。由第一低通滤波器6除去该解调基带信号中的噪声分量。然后,在比较器7中基于一参考电压对该解调基带信号进行信号判断,以使该解调基带信号作为数字信号从输出端8输出。
在本实施例中,检测解调基带信号的DC偏移分量。在比较器7中将该DC偏移分量加到参考电压或者从参考电压中减去,以便校正该参考电压。因此,改善了解调特性。在此情况下,通过第二低通滤波器9对解调基带信号积分,并且检测其平均值,即鉴频器5的输出偏置电压和DC偏移分量的和值。然后,第二低通滤波器9的输出提供给窗口比较器10,并判断其DC偏移分量是否超过一预定范围。
当第二低通滤波器9的输出电压变得不小于窗口比较器10的上限电平鉴别值(discriminator)(下文中称为“ULD”)时,向上/向下计数器11的计数值增加。相反,当第二低通滤波器9的输出电压变得不大于窗口比较器10的下限电平鉴别值(下文中称为“LLD”)时,向上/向下计数器11的计数值减小。
然后,在参考电压产生部分12中,其输出电压与向上/向下计数器11的计数值成比例地改变,并作为参考电压提供给比较器7。该参考电压还提供给窗口比较器10,以使ULD和LLD按照参考电压的变化进行移位。结果,就对解调基带信号的DC偏移施加了校正。
接下来,将参照图2到4描述基带信号偏移校正电路的详细结构和操作。在图2的结构中,D/A转换器21具有上述向上/向下计数器11和参考电压产生部分12的功能。此外,还对应参照了与图1所示相同的组成部分。
第二低通滤波器9包括电阻R2和R3、电容C1、及开关SW3和SW4。在本例中,阻值互不相同的电阻R2和R3与电容C1并联提供,以使第二低通滤波器9的时间常数可通过对开关SW3和SW4进行开-关切换来改变。此外,电阻R1和开关SW1连接于D/A转换器21的输出端和电容C1之间,以组成充电电路22,该充电电路22用于以D/A转换器21的输出电压(即,用于比较器7的参考电压)对电容C1进行快速充电。该充电电路22具有通过以用于比较器7的参考电压对电容C1快速充电而设定第二低通滤波器9的初始输出值的功能。此外,假定电阻R1、R2和R3的阻值设定成具有R2>R3>R1的关系。
图2的例子示出了四值FSK接收设备的结构。比较器7设有三个比较器31到33和一个逻辑电路(EX-OR(异或)电路)34,并且构造成基于上述参考电压利用三个阈值执行信号判断,从而获得一四值数字信号。“0(低电平)”或“1(高电平)”设定于作为比较器7的输出的每个MSB(最高有效位)和LSB(最低有效位)中。此外,窗口比较器10设有两个比较器35和36,并且构造成判断第二低通滤波器9的输出电压是否超过ULD和LLD之间的一预定范围。作为窗口比较器10的输出,当第二低通滤波器9的输出电压不小于ULD时,将“1”设定给输出MU,当输出电压不大于LLD时,将“1”设定给输出MD,而在其它情况下,即当所述输出电压在所述预定范围内时,将“0”设定给两个输出MU和MD。
从鉴频器5输出的解调基带信号通过缓冲器23提供给第一低通滤波器6,以便从该解调基带信号中除去噪声分量。然后,该解调基带信号被提供给比较器7。在比较器7中,进行信号判断,并且产生一四值数字信号。此外,该解调基带信号通过缓冲器23和24被提供给第二低通滤波器。此外,本实施例中的校正电路运行,以对于所发送信号的每个单元(下文中称为“帧”),对解调的基带信号执行偏移校正。
如图3所示,在一帧的开始处,开关SW1接通(闭合)而开关SW2关断(打开)。因此,由充电电路22以D/A转换器21的输出(在最近一帧中校正的用于比较器7的参考电压)对电容C1进行充电(图4的步骤S11)。充电时间周期表示在接收部分运行之前的预热时间。充电一结束,使用最近一帧的参考电压的接收操作就准备就绪。
然后,开关SW1关断,而开关SW2接通,以便按照第二低通滤波器9的时间常数将解调基带信号(通过图2状态中的电阻R2)提供给电容C1,并且对该解调基带信号积分(步骤S12)。如果使得由第二低通滤波器9组成的积分电路的时间常数远远大于FSK信号的传输速率,则可以检测解调基带信号的平均电压,即鉴频器5的输出偏置电压和该解调基带信号的DC偏移分量之和。
解调基带信号的积分值被提供给窗口比较器10,并且与ULD和LLD进行比较(步骤S13)。该ULD和LLD是在最近一帧中按照用于比较器7的参考电压而建立的,使得一电压值相对于该参考电压分别向上和向下偏移一预定量。ULD和LLD对参考电压的该偏移量被设定成不大于可允许的DC偏移量,当存在该可允许的DC偏移量时,即使不校正参考电压,也能防止解调性能恶化。
在窗口比较器10中,当解调基带信号的积分值不小于ULD时,将“1”设置于输出MU,而当解调基带信号的积分值不大于LLD时,将“1”设置于输出MD。如图3所示,在由于开关SW2接通而经过预定时间之后,开关SW5响应于来自时钟产生部分13的定时信号而接通,以使窗口比较器10的输出MU和MD被提供给D/A转换器21。在D/A转换器21中,内置计数器的计数值按照输出MU和MD的值而增加或减少(步骤S14)。该计数值转换为模拟电压并作为参考电压提供给比较器7和窗口比较器10(步骤S15)。因此,该参考电压按照窗口比较器10的输出而变化,以便对解调基带信号进行偏移校正。
在图3的时序图中,从开关SW2接通并且解调基带信号的积分开始的时间点起启动实际接收操作并开始接收时间周期。例如,在FLEX型寻呼机中,在帧头部设有用于同步的各信号部分,如位同步部分41、帧同步部分42和位同步部分43。在用于位和帧同步的前面部分41和42中,由第二低通滤波器9完成对解调基带信号的积分,并且检测DC偏移分量。在下一个位同步部分43中,校正该DC偏移,并且将校正的参考电压传送到外部。
因此,在由第二低通滤波器9完成对解调基带信号的积分之后,可开始校正比较器7的参考电压,同时,在完成该积分之前,可利用最近的(最近一帧的)参考电压执行接收操作。由于在完成偏移校正之前在位同步部分41等中接收的同步信号通常为二进制,即使那些信号具有某些DC偏移,也不用担心它们会影响解调性能。此外,如果第二低通滤波器9的时间常数增加到足够大,则可以高精度检测DC偏移分量,以便校正参考电压。即便当接收到多值FSK信号时,也可根据经过偏移校正的参考电压以高精度判断其解调基带信号,从而防止解调性能恶化。
此外,在本实施例中,有一个功能是,通过充电电路22以用于比较器7的参考电压对第二低通滤波器9的电容C1进行快速充电。由于发送侧的载波频率误差,接收侧的频率转换本地振荡器的频率误差等不会突然产生,则在最近一帧和本帧中的解调基带信号的DC偏移之间差别很小。如上所述,以最近一帧的参考电压对电容C1进行充电,以形成第二低通滤波器9的输出电压。这样就使第二低通滤波器9的初始积分值设置为最近一帧中解调基带信号的DC偏移。因此,第二低通滤波器9的收敛时间可充分缩短。相应地,可足够快地执行偏移校正,以全面跟踪TDMA系统通信中的突发接收等。
[第二实施例]
图5是说明按照本发明第二实施例的具有基带信号偏移校正电路的接收部分的结构的方框图;并且,图6是说明频率控制操作过程的流程图。
该第二实施例是将自动频率控制(AFC)装置附加到第一实施例的结构的例子。在图5中,相应于图1所示第一实施例的组成部件被对应标出,并且仅详细描述差异部分。
在该第二实施例中,还设有:判断电路14,用于对向上/向下计数器11的计数值与用于判断目的的一参考值进行比较;第二向上/向下计数器15,用于根据判断电路14的输出更新该计数值;时钟产生部分17,用于为第二向上/向下计数器15中的计数操作产生定时信号;D/A转换器16,用于将第二向上/向下计数器15的输出转换为模拟电压;和压控振荡器(VCO)18,用于按照D/A转换器16的输出电压输出一本地振荡频率,同时改变该本地振荡频率。
在FSK接收设备中,当由于中频带带宽中没有余量而使偏移量仅通过基带中的偏移校正超出其可允许的范围,从而必须校正发送侧的载波频率误差和接收侧的频率转换本地振荡器的频率误差时,以上述结构控制要提供给频率转换器2的本地振荡频率。
在此情况下,例如,在制作过程中,当在没有载波频率误差和没有频率转换本地振荡器的频率误差的状态下,或者在已输入中频载波本身的状态下,执行上述偏移校正时,向上/向下计数器11的计数值事先作为参考值存储在判断电路14的ROM中。因此,当根据接收的FSK信号执行偏移校正时的向上/向下计数器11的计数值与存储在判断电路14中的参考值之间的差值表示载波频率误差和频率转换本地振荡器的频率误差。
偏移校正操作的执行方式与第一实施例中的方式相同。在此操作中,将向上/向下计数器11的计数值读取到判断电路14中(图6的步骤S21),并且将其与存储的参考值进行比较。该计数值例如是在图3的时序图中的α所表示的时刻读出的(当完成校正参考电压的生成时)。然后,在判断电路14中获得该计数值与参考值之间的差值,并且将该差值提供给第二向上/向下计数器15(步骤/S22)。
此时,判断电路14将上述差值提供给第二向上/向下计数器15,以便当仅基于基带中的偏移校正而使差值超过可校正范围,即当仅执行偏移校正时超过中频带中的可允许频率误差时,进行频率控制。判断电路14可以构造成具有多个比较器,以利用多个阈值检测一频率误差量,并输出所检测的频率误差量与参考值之间的差值。或者,可以构造成,窗口比较器用于判断频率误差是否超过一预定范围,并且将该判断结果提供给第二向上/向下计数器15。
然后,在第二向上/向下计数器15中,响应于来自时钟产生部分17的定时信号,通过按照上述计数值和上述参考值之间的差值进行增量或减量,来更新该计数值(步骤S23)。该更新的计数值提供给D/A转换器16,以被转换成模拟电压,并且,如此获得的模拟电压作为用于控制压控振荡器18的振荡频率的控制电压输出(步骤S24)。于是,校正了要提供给频率转换器2的中频带中的本地振荡频率。所述频率控制例如是在跟随其中检测到频率误差的帧的帧中执行的。
当如此控制前面的压控振荡器18的振荡频率时,将向上/向下计数器11的计数值控制得与参考值相一致,以获得作为AFC的功能。然后,可以在频率转换器2中执行AFC,同时校正比较器7的参考电压。因此,作为AFC手段的分辨率可以较低。结果,可减少D/A转换器16中的位数目,从而可简化电路结构。
如上所述,在本实施例中,最近一帧的参考电压提供给由第二低通滤波器9组成的积分电路,以便对该积分电路进行快速充电,并设置该积分电路的初始输出值。因此,可缩短积分电路的收敛时间,从而可快速执行偏移校正,同时以高精度检测解调基带信号的DC偏移分量。此外,由第二低通滤波器9、充电电路22和窗口比较器10构成以检测解调基带信号的DC偏移分量的电路,与由向上/向下计数器11、参考电压产生部分12和时钟产生部分构成以根据偏移检测产生用于比较器7的参考电压从而执行偏移校正的电路,是分开提供的。结果,可在检测DC偏移误差的同时执行接收操作。
此外,当利用解调基带信号本身在基带中执行偏移校正时,可根据其校正结果对频率转换器执行AFC。结果,可获得高度准确的偏移校正,同时以较低分辨率利用AFC手段校正频率误差。
如上所述,按照本发明,由积分电路对解调基带信号进行积分,并通过偏移检测装置判断该解调基带信号的积分值是否在一预定范围内,从而检测该解调基带信号的DC偏移分量。在计数装置中,通过在预定定时按照偏移检测装置的输出进行增量或减量来更新计数值。根据该计数值,由参考电压产生装置产生用于比较器的参考电压,以便对解调基带信号执行信号判断。然后,由初始积分值设置装置将最近一次产生的参考电压提供给所述积分电路,并将该参考电压设置为该积分电路的初始输出值。结果,可缩短积分电路的收敛时间,从而获得这样的效果,即能够以高精度和高速度容易地检测解调基带信号的DC偏移分量,并且能够以高精度和高速度完成校正。
此外,由频率误差判断装置对计数装置中的计数值与一参考值进行比较,以便检测FSK信号的频率误差。在第二计数装置中,通过在预定定时按照频率误差判断装置的输出进行增量或减量来更新计数值。按照该计数值,本地振荡频率控制装置对一本地振荡器的振荡频率进行控制。因此,在校正解调基带信号的DC偏移的同时,可根据其校正结果执行对本地振荡器的频率控制。结果,甚至可通过较低分辨率的频率控制,以高精度完成对解调基带信号的DC偏移的校正。

Claims (6)

1.一种基带信号偏移校正电路,用于校正通过对FSK信号解调而得到的解调基带信号的DC偏移,该校正电路包含:
一积分电路,用于对所述解调基带信号进行积分;
偏移检测装置,用于判断所述积分电路的输出是否在一预定范围内,从而检测所述解调基带信号的DC偏移分量;
计数装置,用于在预定定时按照所述偏移检测装置的输出进行增量或减量,从而更新所述计数装置的计数值;
参考电压产生装置,用于根据所述计数值产生一参考电压,所述参考电压用在一比较器中,用以对所述解调基带信号进行信号判断;和
初始积分值设定装置,用于将最近一次产生的所述参考电压提供给所述积分电路,从而将所述参考电压设定为所述积分电路的初始输出值。
2.如权利要求1所述的基带信号偏移校正电路,还包含:
频率误差判断装置,用于将所述计数装置的所述计数值与一参考值进行比较,从而检测所述FSK信号的频率误差;
第二计数装置,用于在预定定时按照所述频率误差判断装置的输出进行增量或减量,从而更新所述第二计数装置的计数值;和
本地振荡频率控制装置,用于按照所述第二计数装置的所述计数值控制一本地振荡器的振荡频率。
3.一种FSK接收设备,该设备具有基带信号偏移校正电路,该校正电路用于校正通过对FSK信号解调而得到的解调基带信号的DC偏移,包含:
积分电路,用于对所述解调基带信号进行积分;
偏移检测装置,用于判断所述积分电路的输出是否在一预定范围内,从而检测所述解调基带信号的DC偏移分量;
计数装置,用于在预定定时按照所述偏移检测装置的输出进行增量或减量,从而更新所述计数装置的计数值;
参考电压产生装置,用于根据所述计数值产生一参考电压,所述参考电压用在一比较器中,用以对所述解调基带信号进行信号判断;和
初始积分值设定装置,用于将最近一次产生的所述参考电压提供给所述积分电路,从而将所述参考电压设定为所述积分电路的初始输出值。
4.如权利要求3所述的FSK接收设备,所述基带信号偏移校正电路包含:
频率误差判断装置,用于将所述计数装置的所述计数值与一参考值进行比较,从而检测所述FSK信号的频率误差;
第二计数装置,用于在预定定时按照所述频率误差判断装置的输出进行增量或减量,从而更新所述第二计数装置的计数值;和
本地振荡频率控制装置,用于按照所述第二计数装置的所述计数值控制一本地振荡器的振荡频率。
5.一种基带信号偏移校正方法,用于校正通过对FSK信号解调而得到的解调基带信号的DC偏移,该校正方法包含:
一积分步骤,用于对所述解调基带信号进行积分;
一偏移检测步骤,用于判断所述解调基带信号的积分值是否在一预定范围内,从而检测所述解调基带信号的DC偏移分量;
一计数步骤,用于在预定定时按照所述DC偏移分量进行增量或减量,从而更新第一计数值;
一参考电压产生步骤,用于根据所述计数值产生一参考电压,所述参考电压用在一比较器中,用以对所述解调基带信号进行信号判断;和
一初始积分值设定步骤,用于将最近一次产生的所述参考电压提供给执行所述积分步骤的一积分电路,从而将所述参考电压设定为所述积分电路的初始输出值。
6.如权利要求5所述的基带信号偏移校正方法,包含:
一频率误差判断步骤,用于将所述计数步骤中的所述计数值与一参考值进行比较,从而检测所述FSK信号的频率误差;
一第二计数步骤,用于在预定定时按照所述检测的频率误差进行增量或减量,从而更新第二计数值;和
一本地振荡频率控制步骤,用于按照所述第二计数步骤中的所述计数值控制一本地振荡器的振荡频率。
CN00117888A 1999-06-03 2000-06-02 基带信号偏移校正电路和方法及其频移键控接收设备 Expired - Fee Related CN1127834C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP11156769A JP2000349840A (ja) 1999-06-03 1999-06-03 ベースバンド信号オフセット補正回路及び方法、この補正回路を備えたfsk受信装置
JP156769/1999 1999-06-03

Publications (2)

Publication Number Publication Date
CN1277510A CN1277510A (zh) 2000-12-20
CN1127834C true CN1127834C (zh) 2003-11-12

Family

ID=15634923

Family Applications (1)

Application Number Title Priority Date Filing Date
CN00117888A Expired - Fee Related CN1127834C (zh) 1999-06-03 2000-06-02 基带信号偏移校正电路和方法及其频移键控接收设备

Country Status (3)

Country Link
US (1) US6633752B1 (zh)
JP (1) JP2000349840A (zh)
CN (1) CN1127834C (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002232501A (ja) 2001-01-31 2002-08-16 Nec Corp 復調器および無線通信システム
JP2003229920A (ja) * 2002-02-01 2003-08-15 General Res Of Electronics Inc Fsk復調信号の中心レベル検出補正回路
JP2004064196A (ja) * 2002-07-25 2004-02-26 Renesas Technology Corp スライス回路
US7436320B2 (en) * 2003-06-16 2008-10-14 Baker Hughes Incorporated Sensor system and method of communicating data between a downhole device on a remote location
CN100371995C (zh) * 2003-08-07 2008-02-27 联发科技股份有限公司 锯齿波浪位元值侦测电路
JP4488855B2 (ja) * 2004-09-27 2010-06-23 パナソニック株式会社 半導体回路装置
JP2008160488A (ja) * 2006-12-22 2008-07-10 Kenwood Corp 無線通信機
CN101316253B (zh) * 2008-07-23 2010-09-29 北京交通大学 一种解调fsk信号的方法及其低功耗数字电路
JP5343439B2 (ja) * 2008-07-31 2013-11-13 アイコム株式会社 フレーム同期検出回路およびそれを用いるfsk受信機
JP5239910B2 (ja) * 2009-01-29 2013-07-17 富士通セミコンダクター株式会社 A/d変換器の自動オフセット校正回路を有する受信機
KR20120125096A (ko) * 2011-05-06 2012-11-14 삼성전자주식회사 디지털 제어 발진기를 포함하는 위상동기루프 회로
KR102120926B1 (ko) * 2016-07-18 2020-06-09 삼성전자주식회사 무선 송수신기 및 그 동작 방법
JP7143602B2 (ja) * 2018-03-20 2022-09-29 株式会社Jvcケンウッド 受信装置、受信方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4575683A (en) * 1985-04-10 1986-03-11 Harris Corporation Apparatus and method for removing an offset signal
US5140699A (en) * 1990-12-24 1992-08-18 American Nucleonics Corporation Detector DC offset compensator
US5281968A (en) * 1991-09-06 1994-01-25 Nec Corporation DC offset correction circuit for A/D converter
EP0594894B1 (en) * 1992-10-28 1999-03-31 Alcatel DC offset correction for direct-conversion TDMA receiver
GB2274759B (en) * 1993-02-02 1996-11-13 Nokia Mobile Phones Ltd Correction of D.C offset in received and demodulated radio signals
FR2714548B1 (fr) * 1993-12-23 1996-03-15 Sgs Thomson Microelectronics Amplificateur à correction de tension de décalage.
US5394109A (en) * 1994-02-17 1995-02-28 Northern Telecom Limited Digital FSK demodulator with offset cancellation
JPH09224059A (ja) * 1996-02-15 1997-08-26 General Res Of Electron Inc 直接変換fsk受信機
US5699011A (en) * 1996-08-02 1997-12-16 Zenith Electronics Corporation DC offset compensation method and apparatus
JP3729366B2 (ja) * 1996-11-29 2005-12-21 株式会社ゼネラル リサーチ オブ エレクトロニックス パケットfsk受信機用クロック再生回路
EP0863606B1 (en) * 1997-03-05 2003-09-24 Nec Corporation Direct conversion receiver capable of cancelling DC offset voltages
EP0895385A1 (en) * 1997-07-29 1999-02-03 Alcatel DC offset reduction for burst mode reception
US6058150A (en) * 1997-09-30 2000-05-02 Wireless Access, Inc. Method and apparatus for combined timing recovery, frame synchronization and frequency offset correction in a receiver
JP3095067B2 (ja) * 1997-12-04 2000-10-03 日本電気株式会社 Dcオフセットキャンセラーおよびこれを備えた受信機と通信システムとdcオフセットキャンセル方法
TW405314B (en) * 1998-08-28 2000-09-11 Ind Tech Res Inst Device for eliminating DC offset utilizing noise regulation technique and its method

Also Published As

Publication number Publication date
US6633752B1 (en) 2003-10-14
CN1277510A (zh) 2000-12-20
JP2000349840A (ja) 2000-12-15

Similar Documents

Publication Publication Date Title
CN1127834C (zh) 基带信号偏移校正电路和方法及其频移键控接收设备
CN1082757C (zh) 用于数字通信接收机的相干检测器和相干检测方法
CN1097922C (zh) 直接变换接收机及其移频键控解调器
EP0722235B1 (en) Method of transmitting orthogonal frequency division multiplexed (OFDM) signals and receiver thereof
CN1249923C (zh) 用于提供基准频率信号的方法及电路
CN1228895A (zh) 用于补偿抽样信号中的变化直流偏差的方法和设备
US7522893B2 (en) Radio receiver and radio transmitter
CN1107378C (zh) 用于确定接收信号的完整性的方法和系统
US20110206160A1 (en) Receiving data compensation method to improve data receiving rate and receiving modem circuit thereof
CN1314039A (zh) 提供无线收发信机的加强的同步的方法和装置
CN1140143C (zh) 无线接收装置的解调电路及解调方法
CN1770634A (zh) 时钟锁相环装置
CN1118995C (zh) 四相频移键控接收机和判断其中信号的方法
US6577167B1 (en) Clock signal producing circuit immediately producing clock signal synchronized with input signal
CN1144433C (zh) 载波再生电路
CN1233111A (zh) 用多数决定法的过采样型时钟恢复电路
CN1171423C (zh) 数字卫星广播接收机及其中心调整方法
CN1110933C (zh) 数字解调器
CN103780251A (zh) 用于选择频段的控制方法及相关的时钟数据恢复装置
US6933775B2 (en) Circuit for detecting and correcting central level of FSK demodulation signal
CN1314211C (zh) 对基带信号解调和调制的方法,跳频相位解调器和调制器
CN1490962A (zh) 一种自动频率控制装置及其方法
CN1108709C (zh) 无线电寻呼机
JP3037186B2 (ja) 周波数変調信号復調判別装置
KR100407916B1 (ko) 큐피에스케이 복조장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C56 Change in the name or address of the patentee

Owner name: MATSUHIKO HASHIGAYA

Free format text: FORMER NAME OR ADDRESS: QIAO GU CHONGYAN

CP03 Change of name, title or address

Inventor after: Hasigaya Atuhiko

Inventor before: Hashigaya Mitsuhiko

C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee