CN112634955A - Dram存储器 - Google Patents

Dram存储器 Download PDF

Info

Publication number
CN112634955A
CN112634955A CN201910904496.8A CN201910904496A CN112634955A CN 112634955 A CN112634955 A CN 112634955A CN 201910904496 A CN201910904496 A CN 201910904496A CN 112634955 A CN112634955 A CN 112634955A
Authority
CN
China
Prior art keywords
memory
memory block
block
row
dram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910904496.8A
Other languages
English (en)
Inventor
冀康灵
尚为兵
李红文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN201910904496.8A priority Critical patent/CN112634955A/zh
Priority to EP19946694.7A priority patent/EP3937175B1/en
Priority to US17/281,206 priority patent/US11538515B2/en
Priority to PCT/CN2019/127862 priority patent/WO2021056887A1/zh
Publication of CN112634955A publication Critical patent/CN112634955A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/025Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/403Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • G11C5/063Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • G11C11/4087Address decoders, e.g. bit - or word line decoders; Multiple line decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4097Bit-line organisation, e.g. bit-line layout, folded bit lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/18Bit line organisation; Bit line lay-out
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/14Word line organisation; Word line lay-out

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • Semiconductor Memories (AREA)

Abstract

一种DRAM存储器,包括:衬底;位于所述衬底上呈行列排布的若干存储库,每一个存储库在列方向上被分为三个存储块,所述每一个存储块中均具有呈行列排布的若干存储单元。通过将每一个存储库列方向上分为三个存储块,一方面,在每一个存储库容量一定的情况下,在列方向上将每一个存储库分为三个存储块,每一个存储块在行方向上的长度会变短,使得控制线路和数据传输线路到每一个存储块中的存储阵列中相应的存储单元的距离会变短,因而可以不需要很大的驱动,并且使得数据传输线路产生的寄生电阻和寄生电容减小,使得数据传输速率和数据传输准确性提升,降低功耗。

Description

DRAM存储器
技术领域
本发明涉及存储器领域,尤其涉及一种DRAM存储器。
背景技术
动态随机存取存储器(Dynamic Random Access Memory,DRAM)是计算机中常用的半导体存储器件,其存储阵列区由许多重复的存储单元组成。每个存储单元通常包括电容器和晶体管,晶体管的栅极与字线相连、漏极与位线相连、源极与电容器相连,字线上的电压信号能够控制晶体管的打开或关闭,进而通过位线读取存储在电容器中的数据信息,或者通过位线将数据信息写入到电容器中进行存储。
现有DRAM存储器组织架构包括若干存储库(BANK),每一个存储库(BANK)均是分成左右两个大小相同的存储块。但是现有的组织架构DRAM存储器在工作时存在功耗较大以及数据传输速率和数据传输准确性仍有待提升的问题。
发明内容
本发明所要解决的技术问题是怎样减小DRAM存储器功耗以及怎样提高数据传输速率和数据传输准确性。
为此,本发明提供了一种DRAM存储器,包括:
衬底;
位于所述衬底上呈行列排布的若干存储库,每一个存储库在列方向上被分为三个存储块,所述每一个存储块中均具有呈行列排布的若干存储单元。
可选的,所述三个存储块包括在列方向上依次排布的第一存储块、第二存储块和第三存储块。
可选的,所述每一个存储块中的所述第一存储块、第二存储块和第三存储块分别与第一列解码电路、第二列解码电路和第三列解码电路连接。
可选的,所述每一个存储块中的所述第一存储块、第二存储块和第三存储块还与第一行解码电路和第二行解码电路连接。
可选的,所述第一行解码电路与所述第一存储块中所有的存储单元以及第二存储块中部分存储单元连接,用于对第一存储块在所有的存储单元以及第二存储块中部分存储单元进行行寻址,所述第二行解码电路与所述第三存储块在所有的存储单元以及第二存储块中部分存储单元连接,用于对第三存储块在所有的存储单元以及第二存储块中部分存储单元进行行寻址。
可选的,所述第一存储块、第二存储块和第三存储块的存储容量相等。
可选的,两相邻列的存储库之间具有线路区,所述线路区中具有控制线路和数据传输线路,所述控制线路用于向对应的存储库发送控制指令和/或地址,所述数据传输线路用于向对应存储库中对应的存储单元传送数据或者从该存储单元中读取数据。
可选的,所述衬底上还具有焊盘区,所述焊盘区中具有若干第一焊盘和第二焊盘,所述第一焊盘与控制线路连接,所述第二焊盘与数据传输线路连接。
与现有技术相比,本发明技术方案具有以下优点:
本发明的DRAM存储器,包括:衬底;位于所述衬底上呈行列排布的若干存储库,每一个存储库在列方向上被分为三个存储块,所述每一个存储块中均具有呈行列排布的若干存储单元。通过将每一个存储库列方向上分为三个存储块,一方面,在每一个存储库容量一定的情况下,在列方向上将每一个存储库分为三个存储块,每一个存储块在行方向上的长度会变短(相对于在行方向上将每一个存储库分成两个存储块的方案),使得控制线路本身长度会变短并且控制线路到每一个存储块中的存储阵列中相应的存储单元的距离会变短,因而不需要很大的驱动,降低功耗,并且使得数据传输线路本身长度会变短并且数据传输线路到每一个存储块中的存储阵列中相应的存储单元的距离也会变短,使得数据传输线路产生的寄生电阻和寄生电容减小,使得数据传输速率和数据传输准确性提升,降低功耗;另一方面,存储库中存储块的长度变短,能优化DRAM存储器中存储库的布局,使得DRAM存储器长宽比较为优化,有利于封装的进行。
进一步,所述每一个存储块中的所述第一存储块、第二存储块和第三存储块分别与第一列解码电路、第二列解码电路和第三列解码电路连接,所述每一个存储块中的所述第一存储块、第二存储块和第三存储块还与第一行解码电路和第二行解码电路连接。所述第一列解码电路、第二列解码电路和第三列解码电路分别用于对第一存储块、第二存储块和第三存储块中对应的存储单元进行列寻址,所述第一行解码电路和第二行解码电路第一存储块、第二存储块和第三存储块中对饮的存储单元进行行寻址,因而可以同时对一个存储库中三个存储块中对应的存储单元同时进行访问(包括读取、写入或刷新),提高了DRAM存储器的运行效率。
在一实施例中,所述第一行解码电路与所述第一存储块中所有的存储单元以及第二存储块中部分存储单元连接,用于对第一存储块在所有的存储单元以及第二存储块中部分存储单元进行行寻址,所述第二行解码电路与所述第三存储块在所有的存储单元以及第二存储块中部分存储单元连接,用于对第三存储块在所有的存储单元以及第二存储块中部分存储单元进行行寻址。因而使得一个存储库中三个存储块中存储单元的行解码(译码)可以共享控制,节省了芯片的面积。
附图说明
图1为本发明一实施例中DRAM存储器的结构示意图;
图2为本发明另一实施例中DRAM存储器的结构示意图。
具体实施方式
如背景技术所言,现有的组织架构DRAM存储器在工作时时存在功耗较大以及数据传输速率和数据传输准确性仍有待提升的问题。
参考图1,图1为本发明一实施例中DRAM存储器的结构示意图,所述DRAM存储器包括:若干行列(行方向为图1中X轴方向,列方向为图1中Y轴方向)排布的存储库BANK,图1中以8个存储库BANK作为示例进行说明,所述每个存储库BANK均分成左右两个大小相同的存储块,包括第一存储块21和第二存储块22,第一存储块21和第二存储块22中包括存储阵列或行列排布的若干存储单元,第一存储块21和第二存储块22分别与对应的行解码电路YDEC和列解码电路XDEC连接,相邻行之间的存储库之间设置有控制线路和数据传输线路,所述控制线路用于向对应的存储库BANK传输控制信号,所述数据传输线路用于向对应的存储单元中传输数据。前述组织架构DRAM存储器其沿行方向(X轴方向)的长度较长,相应的控制线路和数据传输线路的长度也要较长,且控制线路和数据传输线路到每一个存储单元的距离也较长,因而增加了功耗,并且使得控制线路和数据传输线路产生的寄生电阻和寄生电容增大,使得数据传输速率和数据传输准确性下降。此外,行方向(X轴方向)长度过长,使得长宽比例不够优化,会直接影响封装,可能无法满足封装要求。
为此,本发明提供了一种DRAM存储器,包括:衬底;位于所述衬底上呈行列排布的若干存储库,每一个存储库在列方向上被分为三个存储块,所述每一个存储块中均具有呈行列排布的若干存储单元。通过将每一个存储库列方向上分为三个存储块,一方面,在每一个存储库容量一定的情况下,在列方向上将每一个存储库分为三个存储块,每一个存储块在行方向上的长度会变短(相对于在行方向上将每一个存储库分成两个存储块的方案),使得控制线路本身长度会变短并且控制线路到每一个存储块中的存储阵列中相应的存储单元的距离会变短,因而不需要很大的驱动,降低功耗,并且使得数据传输线路本身长度会变短并且数据传输线路到每一个存储块中的存储阵列中相应的存储单元的距离也会变短,使得数据传输线路产生的寄生电阻和寄生电容减小,使得数据传输速率和数据传输准确性提升,降低功耗;另一方面,存储库中存储块的长度变短,能优化DRAM存储器中存储库的布局,使得DRAM存储器长宽比较为优化,有利于封装的进行。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。在详述本发明实施例时,为便于说明,示意图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本发明的保护范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
图2为本发明另一实施例中DRAM存储器的结构示意图。
参考图2,所述DRAM存储器,包括:
衬底(图中未示出);
位于所述衬底上呈行列排布的若干存储库BANK,每一个存储库BANK在列方向上被分为三个存储块(31/32/33),所述每一个存储块(31/32/33)中均具有呈行列排布的若干存储单元。
DRAM存储器一般分为若干存储库BANK,一个DRAM存储器中存储库BANK的数量可以为4个、8个、16个或其他数量,每一个存储库BANK的存储容量相同,比如DRAM存储器容量为8Gb,相应的存在8个存储库BANK时,每一个存储库BANK的容量为1Gb,DRAM存储器中每一个存储库BANK具有各自的库地址,在对DRAM存储器进行访问(比如读取、写入或刷新)时,先找到对应的存储库BANK,然后找到所述存储库BANK中对应的存储单元。本实施例中,参考图2,以DRAM存储器具有16个BANK作为示例进行说明。
每一个存储库BANK在列方向上被分为三个存储块,每一个存储块中具有存储阵列,所述存储阵列包括呈行列排布的若干存储单元,本实施例中,所述三个存储块包括在列方向上依次排布的第一存储块31、第二存储块32和第三存储块33,第一存储块31、第二存储块32和第三存储块33分别与对应的行解码电路XDEC和列解码电路YDEC连接(需要说明的是,本实施例中,所述列方向指Y轴方向,行方向指X轴方向)。通过将每一个存储库BANK列方向上分为三个存储块(第一存储块31、第二存储块32和第三存储块33),一方面,在每一个存储库BANK容量一定的情况下,在列方向上将每一个存储库BANK分为三个存储块,每一个存储块在行方向上的长度会变短(相对于在行方向上将每一个存储库分成两个存储块的方案),使得控制线路本身长度会变短并且控制线路到每一个存储块中的存储阵列中相应的存储单元的距离会变短,因而不需要很大的驱动,降低功耗,并且使得数据传输线路本身长度会变短并且数据传输线路到每一个存储块中的存储阵列中相应的存储单元的距离也会变短,使得数据传输线路产生的寄生电阻和寄生电容减小,使得数据传输速率和数据传输准确性提升,降低功耗;另一方面,存储库BANK中存储块的长度变短,能优化DRAM存储器中存储库BANK的布局,使得DRAM存储器长宽比较为优化,有利于封装的进行。
在一实施例中,所述第一存储块31、第二存储块32和第三存储块33的存储容量相等。
在一实施例中,所述每一个存储块BANK中的所述第一存储块31、第二存储块32和第三存储块33分别与第一列解码电路(YDEC)51、第二列解码电路(YDEC)52和第三列解码电路(YDEC)53连接,所述每一个存储块BANK中的所述第一存储块31、第二存储块32和第三存储块33还与第一行解码电路(XDEC)41和第二行解码电路(XDEC)42连接。所述第一列解码电路(YDEC)51、第二列解码电路(YDEC)52和第三列解码电路(YDEC)53分别用于对第一存储块31、第二存储块32和第三存储块33中对应的存储单元进行列寻址,所述第一行解码电路(XDEC)41和第二行解码电路(XDEC)42第一存储块31、第二存储块32和第三存储块33中对饮的存储单元进行行寻址,因而可以同时对一个存储库BANK中三个存储块中对应的存储单元同时进行访问(包括读取、写入或刷新),提高了DRAM存储器的运行效率。
在一实施例中,所述第一行解码电路41与所述第一存储块31中所有的存储单元以及第二存储块32中部分存储单元连接,用于对第一存储块31在所有的存储单元以及第二存储块32中部分存储单元进行行寻址,所述第二行解码电路42与所述第三存储块33在所有的存储单元以及第二存储块32中部分存储单元连接,用于对第三存储块33在所有的存储单元以及第二存储块32中部分存储单元进行行寻址。因而使得一个存储库BANK中三个存储块中存储单元的行解码(译码)可以共享控制,节省了芯片的面积。
所述两相邻列的存储库BANK之间具有线路区61,所述线路区61中具有控制线路和数据传输线路,所述控制线路用于向对应的存储库发送控制指令和/或地址,所述控制指令包括写入指令、读取指令和刷新等指令,所述地址包括每个存储库BANK的库地址以及存储库BANK中对应的存储块中相应存储单元的行地址和列地址,所述数据传输线路用于向对应存储库BANK中对应的存储单元传送数据或者从该存储单元中读取数据。
所述衬底上还具有焊盘区71,焊盘区71一般位于存储库BANK阵列周围,所述焊盘区71中具有若干第一焊盘区和若干第二焊盘区,所述若干第一焊盘区与控制线路连接,所述若干第二焊盘区与数据传输线路连接。
在一实施例中,所述DRAM存储进行寻址的流程一般是先指定存储库BANK的库地址,再指定行地址,然后指列地址。
需要说明的是,本实施例中关于存储结构其他限定或描述在本实施例中不再赘述,具体请参考前述存储结构形成过程实施例中的相应限定或描述。
本发明虽然已以较佳实施例公开如上,但其并不是用来限定本发明,任何本领域技术人员在不脱离本发明的精神和范围内,都可以利用上述揭示的方法和技术内容对本发明技术方案做出可能的变动和修改,因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化及修饰,均属于本发明技术方案的保护范围。

Claims (8)

1.一种DRAM存储器,其特征在于,包括:
衬底;
位于所述衬底上呈行列排布的若干存储库,每一个存储库在列方向上被分为三个存储块,所述每一个存储块中均具有呈行列排布的若干存储单元。
2.如权利要求1所述的DRAM存储器,其特征在于,所述三个存储块包括在列方向上依次排布的第一存储块、第二存储块和第三存储块。
3.如权利要求2所述的DRAM存储器,其特征在于,所述每一个存储块中的所述第一存储块、第二存储块和第三存储块分别与第一列解码电路、第二列解码电路和第三列解码电路连接。
4.如权利要求3所述的DRAM存储器,其特征在于,所述每一个存储块中的所述第一存储块、第二存储块和第三存储块还与第一行解码电路和第二行解码电路连接。
5.如权利要求3所述的DRAM存储器,其特征在于,所述第一行解码电路与所述第一存储块中所有的存储单元以及第二存储块中部分存储单元连接,用于对第一存储块在所有的存储单元以及第二存储块中部分存储单元进行行寻址,所述第二行解码电路与所述第三存储块在所有的存储单元以及第二存储块中部分存储单元连接,用于对第三存储块在所有的存储单元以及第二存储块中部分存储单元进行行寻址。
6.如权利要求2所述的DRAM存储器,其特征在于,所述第一存储块、第二存储块和第三存储块的存储容量相等。
7.如权利要求1所述的DRAM存储器,其特征在于,两相邻列的存储库之间具有线路区,所述线路区中具有控制线路和数据传输线路,所述控制线路用于向对应的存储库发送控制指令和/或地址,所述数据传输线路用于向对应存储库中对应的存储单元传送数据或者从该存储单元中读取数据。
8.如权利要求7所述的DRAM存储器,其特征在于,还具有焊盘区,所述焊盘区中具有若干第一焊盘和第二焊盘,所述第一焊盘与控制线路连接,所述第二焊盘与数据传输线路连接。
CN201910904496.8A 2019-09-24 2019-09-24 Dram存储器 Pending CN112634955A (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201910904496.8A CN112634955A (zh) 2019-09-24 2019-09-24 Dram存储器
EP19946694.7A EP3937175B1 (en) 2019-09-24 2019-12-24 Dram memory
US17/281,206 US11538515B2 (en) 2019-09-24 2019-12-24 DRAM memory
PCT/CN2019/127862 WO2021056887A1 (zh) 2019-09-24 2019-12-24 Dram存储器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910904496.8A CN112634955A (zh) 2019-09-24 2019-09-24 Dram存储器

Publications (1)

Publication Number Publication Date
CN112634955A true CN112634955A (zh) 2021-04-09

Family

ID=75166593

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910904496.8A Pending CN112634955A (zh) 2019-09-24 2019-09-24 Dram存储器

Country Status (4)

Country Link
US (1) US11538515B2 (zh)
EP (1) EP3937175B1 (zh)
CN (1) CN112634955A (zh)
WO (1) WO2021056887A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112992258A (zh) * 2021-04-14 2021-06-18 长鑫存储技术有限公司 含片上ecc的信号处理电路和存储器

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112634955A (zh) 2019-09-24 2021-04-09 长鑫存储技术有限公司 Dram存储器
EP4012709B1 (en) 2020-09-14 2024-01-03 Changxin Memory Technologies, Inc. Semiconductor memory

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3434397B2 (ja) 1995-09-06 2003-08-04 三菱電機株式会社 半導体記憶装置
JPH1050958A (ja) * 1996-08-05 1998-02-20 Toshiba Corp 半導体記憶装置、半導体記憶装置のレイアウト方法、半導体記憶装置の動作方法および半導体記憶装置の回路配置パターン
JPH10144086A (ja) * 1996-11-14 1998-05-29 Sharp Corp 不揮発性半導体記憶装置
KR100311035B1 (ko) 1997-11-21 2002-02-28 윤종용 효율적으로 배치된 패드들을 갖는 반도체 메모리 장치
KR100283030B1 (ko) * 1997-12-31 2001-03-02 윤종용 반도체 장치의 레이 아웃 구조
JPH11219598A (ja) 1998-02-03 1999-08-10 Mitsubishi Electric Corp 半導体記憶装置
KR100302597B1 (ko) 1998-12-04 2001-09-22 김영환 반도체메모리구조
DE10392539T5 (de) * 2002-04-10 2005-06-02 Hynix Semiconductor Inc., Ichon Speicherchiparchitektur mit nichtrechteckigen Speicherbänken und Verfahren zum Anordnen von Speicherbänken
US7990798B2 (en) * 2007-10-15 2011-08-02 Qimonda Ag Integrated circuit including a memory module having a plurality of memory banks
JP5624715B2 (ja) * 2008-10-30 2014-11-12 ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. 半導体記憶装置
CN112634955A (zh) 2019-09-24 2021-04-09 长鑫存储技术有限公司 Dram存储器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112992258A (zh) * 2021-04-14 2021-06-18 长鑫存储技术有限公司 含片上ecc的信号处理电路和存储器
CN112992258B (zh) * 2021-04-14 2022-05-31 长鑫存储技术有限公司 含片上ecc的信号处理电路和存储器

Also Published As

Publication number Publication date
WO2021056887A1 (zh) 2021-04-01
US20220093159A1 (en) 2022-03-24
EP3937175B1 (en) 2024-02-07
EP3937175A4 (en) 2022-05-18
US11538515B2 (en) 2022-12-27
EP3937175A1 (en) 2022-01-12

Similar Documents

Publication Publication Date Title
CN210837190U (zh) Dram存储器
US6771531B2 (en) Memory device and memory system using same
US10573356B2 (en) Semiconductor memory devices, memory systems and methods of operating semiconductor memory devices
CN112634955A (zh) Dram存储器
KR102548599B1 (ko) 버퍼메모리를 포함하는 메모리 장치 및 이를 포함하는 메모리 모듈
US11183231B2 (en) Apparatus for enhancing prefetch access in memory module
JP3913451B2 (ja) 半導体記憶装置
KR20190125836A (ko) 반도체 장치
US6925543B2 (en) Burst transfer memory
US6426913B1 (en) Semiconductor memory device and layout method thereof
KR100719277B1 (ko) 반도체 메모리
US20090303825A1 (en) Semiconductor memory device
US20090185439A1 (en) Architecture of highly integrated semiconductor memory device
US11881256B2 (en) Semiconductor memory device and method of controlling load of global input-output lines of the same
JP2007095266A (ja) 半導体メモリ装置
US20240161810A1 (en) Memory device
US20230186974A1 (en) Memory
US6529402B1 (en) Low power static memory
US20230186978A1 (en) Memory
US20230410884A1 (en) Memory device having merged banks on substrate, and method for operating memory device
US20230143132A1 (en) Volatile memory device
CN112837717A (zh) 用来在存储器模块中增加数据预取数量的装置
KR20240022375A (ko) 패키지 크기에 적응적으로 뱅크 용량을 확장할 수 있는 반도체 메모리 장치 및 이의 설계 방법
KR100331276B1 (ko) 디램의 회로배치
KR20080048855A (ko) 반도체 메모리 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination