CN112311329B - 一种低功耗快速起振晶振电路 - Google Patents

一种低功耗快速起振晶振电路 Download PDF

Info

Publication number
CN112311329B
CN112311329B CN201911331162.2A CN201911331162A CN112311329B CN 112311329 B CN112311329 B CN 112311329B CN 201911331162 A CN201911331162 A CN 201911331162A CN 112311329 B CN112311329 B CN 112311329B
Authority
CN
China
Prior art keywords
electrode
circuit
nmos
tube
pmos
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911331162.2A
Other languages
English (en)
Other versions
CN112311329A (zh
Inventor
马淑彬
湛伟
丛伟林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Hua Microelectronics Technology Co ltd
Original Assignee
Chengdu Hua Microelectronics Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Hua Microelectronics Technology Co ltd filed Critical Chengdu Hua Microelectronics Technology Co ltd
Priority to CN201911331162.2A priority Critical patent/CN112311329B/zh
Publication of CN112311329A publication Critical patent/CN112311329A/zh
Application granted granted Critical
Publication of CN112311329B publication Critical patent/CN112311329B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/02Details
    • H03B5/04Modifications of generator to compensate for variations in physical values, e.g. power supply, load, temperature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/30Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator
    • H03B5/32Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator
    • H03B5/36Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator active element in amplifier being semiconductor device
    • H03B5/364Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator active element in amplifier being semiconductor device the amplifier comprising field effect transistors
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Abstract

本发明属于集成电路设计领域,特别涉及一种低功耗快速起振晶振电路。本发明的低功耗快速起振晶振电路包括跨导倍增电路、振荡器、启动电路、滤波电路、波形转换电路、占空比检测电路,跨导倍增电路连接振荡器,启动电路连接振荡器,外部石英晶振输入至振荡器,振荡器输出端分别连接滤波电路和波形转换电路,滤波电路连接波形转换电路,波形转换电路输出时钟输出信号,同时该时钟输出信号通过占空比检测电路后输出使能控制信号至跨导倍增电路。使用跨导倍增电路在晶振开始启动时增大跨导值实现快速启动,输出频率较为稳定之后降低跨导值以降低功耗,并限制输出振幅,实现了晶振电路快速启动和低功耗的有益效果。

Description

一种低功耗快速起振晶振电路
技术领域
本发明属于集成电路设计领域,特别涉及一种低功耗快速起振晶振电路。
背景技术
石英晶体振荡器是利用石英晶体的压电效应制成的一种谐振器件,由于石英晶体具有非常高的品质因数,因此石英晶体振荡器能够产生频率准确而稳定的振荡波形,而广泛用于对振荡频率要求较高的钟表、军工、通信等领域。
晶振电路有很多种,例如皮尔斯(Pierce)结构、科尔皮兹(Colpitts)结构、桑托斯(Santos)结构。图1和图2是两种典型的皮尔斯结构,如图1所示,该晶振电路使用反相器作为跨导发生器,通过调节反相器的宽长比获得所需的跨导,这种电路启动速度快但是功耗很大;如图2所示,该晶振电路采用电流源供电的NMOS管,通过调节电流的大小和NMOS管的宽长比获得所需跨导,这种电路功耗低但是启动速度极慢。
发明内容
有鉴于此,本发明的主要目的是提供一种低功耗快速起振晶振电路,实现了晶振电路的快速启动和低功耗。
本发明提供了一种低功耗快速起振晶振电路,如图3所示,其包括:跨导倍增电路、振荡器、启动电路、滤波电路、波形转换电路和占空比检测电路;其中,跨导倍增电路与振荡器的第一输入端连接,启动电路与振荡器的第二输入端连接,外部石英晶振输入与振荡器的第三输入端连接,振荡器的输出端分别与滤波电路和波形转换电路连接,滤波电路的输出端与波形转换电路连接,波形转换电路用于将振荡器输出的正弦波输出信号与滤波电路的输出信号相比较,并把输入的正弦波输出信号转化为方波信号,作为时钟输出信号输出,同时,该时钟输出信号通过占空比检测电路后输出使能控制信号至跨导倍增电路,以判断时钟输出信号是否稳定。
本发明的有益效果:使用跨导倍增电路在晶振开始启动时增大跨导值实现快速启动,输出频率较为稳定之后降低跨导值以降低功耗,并限制输出振幅,实现了快速启动和低功耗的结合,同时也降低了输出的非线性;同时通过跨导倍增电路和滤波电路能够获得不随电源电压变化的跨导;通过波形转换电路,使得晶振输入的幅度不用达到电源电压即可输出稳定的时钟,进一步加快了起振速度,并降低了最终的功耗;通过占空比检测电路实现监控输出时钟是否稳定的作用。
附图说明
图1和图2是典型的皮尔斯晶振电路结构图;
图3是本发明的低功耗快速起振晶振电路结构示意图;
图4是本发明的低功耗快速起振晶振电路原理图;
图5是本发明的占空比检测电路原理图。
具体实施方式
下面结合附图对本发明的一种低功耗快速起振晶振电路进行详细的说明。
图4是本发明的低功耗快速起振晶振电路原理图,如图4所示,其包括:跨导倍增电路、振荡器、启动电路、滤波电路、波形转换电路和占空比检测电路;其中,跨导倍增电路与振荡器的第一输入端连接,启动电路与振荡器的第二输入端连接,外部石英晶振输入与振荡器的第三输入端连接,振荡器的输出端分别与滤波电路和波形转换电路连接,滤波电路的输出端与波形转换电路连接,波形转换电路用于将振荡器输出的正弦波输出信号与滤波电路的输出信号相比较,并把输入的正弦波输出信号转化为方波信号,作为时钟输出信号输出,同时,该时钟输出信号通过占空比检测电路后输出使能控制信号至跨导倍增电路,以判断时钟输出信号是否稳定。
所述跨导倍增电路包括PMOS管mp3、mp12和NMOS管mn3、mn4、mn5、mn12,其中,PMOS管mp12的源极连接mp3的源极,PMOS管mp12的漏极连接mp3的漏极,PMOS管mp12的栅极输入使能控制信号en,PMOS管mp3的栅极连接至振荡器器,NMOS管mn3的漏极分别连接PMOS管mp12的漏极和NMOS管mn4的漏极,NMOS管mn3的源极连接NMOS管mn12的源极,NMOS管mn3的栅极连接NMOS管mn5的源极,NMOS管mn12的漏极连接NMOS管mn5的源极,NMOS管mn12的栅极输入使能控制信号xen,NMOS管mn5的漏极连接至振荡器,NMOS管mn5的栅极连接NMOS管mn4的栅极,NMOS管mn4的源极连接至振荡器,NMOS管mn4的栅极输入使能控制信号en。
所述振荡器包括PMOS管mp1、mp2和NMOS管mn1、mn2以及电阻R1、电阻R2,其中,PMOS管mp1的栅极连接mp2的栅极,PMOS管mp1的源极分别连接跨导倍增电路中PMOSmp3的源极和PMOS管mp2的源极,PMOS管mp1的漏极分别连接跨导倍增电路中mn4的源极、mn1的漏极和电阻R2的一端,NMOS管mn1的栅极分别连接电阻R2的另一端和跨导倍增电路中NMOS管mn5的漏极,NMOS管mn1的源极分别连接至跨导倍增电路中NMOS管mn12的源极和电阻R1的一端,电阻R1的另一端连接NMOS管mn2的源极,NMOS管mn2的栅极输入电压Q1,NMOS管mn2的漏极连接PMOS管mp2的漏极,PMOS管mp2的栅极连接启动电路中NMOS管mn14的漏极,PMOS管mp2的源极连接启动电路中的电容C1;随着晶振输入振幅的逐渐增加,NMOS管mn1的跨导也逐渐降低,直到达到晶振稳定振荡所需的值,输入幅度不再增加。
所述启动电路包括NMOS管mn13、mn14和电容c1,其中,NMOS管mn13的栅极连接振荡器中NMOS管mn1的栅极,NMOS管mn13的源极分别连接NMOS管mn14的源极和振荡器中NMOS管mn1的源极,NMOS管mn13的漏极分别连接NMOS管mn14的栅极和电容C1的一端,电容C1的另一端连接振荡器中PMOS管mp2的源极,mn14的漏极连接振荡器中PMOS管mp2的栅极。当电源电压升高之后,若振荡器没有工作,电容的电压为0,NMOS管mn14导通,将PMOS管mp1的栅极拉底,此时振荡器开始工作,NMOS管mn13导通,电容c1充电,NMOS管mn14关闭,从而防止振荡器不工作。
所述滤波电路包括PMOS管mp4、mp6、mp7和NMOS管mn6、mn7以及电容c2,其中,PMOS管mp4的栅极连接波形转换电路,PMOS管mp4的源极连接振荡器中PMOS管mp2的源极,PMOS管mp4的漏极分别连接PMOS管mp6的源极和PMOS管mp7的源极,PMOS管mp6的栅极连接振荡器中NMOS管mn1的栅极,mp6的漏极连接NMOS管mn6的漏极,NMOS管mn6的源极分别连接振荡器中NMOS管mn1的源极和NMOS管mn7的源极,NMOS管mn6的栅极连接NMOS管mn7的栅极,NMOS管mn7的漏极连接PMOS管mp7的漏极,PMOS管mp7的栅极连接电容C2的一端,电容C2的另一端连接NMOS管mn7的源极。所述滤波电路通过降低PMOS管mp4的电流获得极小的环路带宽,以实现低通滤波,将晶振输入1的直流信号滤出来,使得晶振输入的振荡信号不会影响振荡器环路的正常工作。
所述波形转换电路包括PMOS管mp5、mp8、mp9、mp10、mp11和NMOS管mn8、mn9、mn10、mn11及反向器1、反相器2,其中,PMOS管mp5的栅极分别连接振荡器中mp2的栅极和滤波电路中PMOS管mp4的栅极,mp5的源极分别连接滤波电路中mp4的源极和PMOS管mp11的源极,mp5的漏极分别连接PMOS管mp8、PMOS管mp9的源极,PMOS管mp10的栅极连接PMOS管mp11的栅极,PMOS管mp10的源极连接PMOS管mp5的源极PMOS管mp10的漏极连接NMOS管mn10的漏极,NMOS管mn10的源极分别连接滤波电路中NMOS管mn7的源极以及NMOS管mn8、mn9、mn11的源极,NMOS管mn10的栅极连接NMOS管mn8的栅极,NMOS管mn8的漏极连接PMOS管mp8的漏极,PMOS管mp8的栅极输入电压Q1,PMOS管mp9的栅极连接滤波电路中PMOS管mp7的栅极,PMOS管mp9的漏极连接NMOS管mn9的漏极,NMOS管mn9的栅极连接NMOS管mn11的栅极,NMOS管mn11的漏极分别连接PMOS管mp11的漏极和反相器1,反相器2与反相器1串联后,连接至占空比检测电路。所述波形转换电路将晶振输入1和滤波电路的输出相比较,把晶振输入1的正弦波信号转化为方波信号,作为时钟输出信号。
图5是本发明的占空比检测电路原理图,所述占空比检测电路包括电阻R1、R2、R3、R4、R5、电容C1、比较器C1、比较器C2、反相器和与门;其中,电阻R1的一端输入时钟输出信号,电阻R1的另一端分别接连电容C1的一端、比较器1和比较器2的正向输入端,电阻R2的一端连接电阻R4的一端,电阻R2的另一端分别连接电阻R3的一端和比较器2的负向输入端,电阻R3的另一端分别连接电容C1的另一端和电阻R5的一端,电阻R5的另一端分别连接电阻R4的另一端和比较器1的负向输入端,比较器1的输出端连接反相器后,与比较器2的输出端分别连接至与门,输出使能控制信号。如图5所述,当时钟输出信号CLK_DC处于电源电压的(45%,55%)之间的时候,证明时钟输出信号CLK的占空比处于45%和55%之间,此时认为时钟输出信号较为稳定,将使能控制信号en置低,使能控制信号xen信号为en的取反信号,此时使能控制信号xen为高,跨导倍增电路断开,晶振只由振荡器驱动。
以上仅为发明的优选实施例而已,并不用以限制本发明,凡在本发明的思想原则内所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (4)

1.一种低功耗快速起振晶振电路,其特征在于,包括:跨导倍增电路、振荡器、启动电路、滤波电路、波形转换电路和占空比检测电路;其中,跨导倍增电路与振荡器的第一输入端连接,启动电路与振荡器的第二输入端连接,外部石英晶振输入与振荡器的第三输入端连接,振荡器的输出端分别与滤波电路和波形转换电路连接,滤波电路的输出端与波形转换电路连接,波形转换电路用于将振荡器输出的正弦波输出信号与滤波电路的输出信号相比较,并把输入的正弦波输出信号转化为方波信号,作为时钟输出信号输出,同时,该时钟输出信号通过占空比检测电路后输出使能控制信号至跨导倍增电路,以判断时钟输出信号是否稳定;
所述跨导倍增电路包括PMOS管mp3、mp12和NMOS管mn3、mn4、mn5、mn12,PMOS管mp12的源极连接PMOS管mp3的源极,PMOS管mp12的漏极连接PMOS管mp3的漏极,PMOS管mp12的栅极输入使能控制信号en,PMOS管mp3的栅极连接至振荡器器,NMOS管mn3的漏极分别连接PMOS管mp12的漏极和NMOS管mn4的漏极,NMOS管mn3的源极连接NMOS管mn12的源极,NMOS管mn3的栅极连接NMOS管mn5的源极,NMOS管mn12的漏极连接NMOS管mn5的源极,NMOS管mn12的栅极输入使能控制信号xen,NMOS管mn5的漏极连接至振荡器,NMOS管mn5的栅极连接NMOS管mn4的栅极,NMOS管mn4的源极连接至振荡器,NMOS管mn4的栅极输入使能控制信号en;
所述振荡器包括PMOS管mp1、mp2和NMOS管mn1、mn2以及电阻R1、电阻R2,其中,PMOS管mp1的栅极连接mp2的栅极,PMOS管mp1的源极分别连接跨导倍增电路中PMOS管mp3的源极和PMOS管mp2的源极,PMOS管mp1的漏极分别连接跨导倍增电路中mn4的源极、NMOS管mn1的漏极和电阻R2的一端,NMOS管mn1的栅极分别连接电阻R2的另一端和跨导倍增电路中NMOS管mn5的漏极,NMOS管mn1的源极分别连接至跨导倍增电路中NMOS管mn12的源极和电阻R1的一端,电阻R1的另一端连接NMOS管mn2的源极,NMOS管mn2的栅极输入电压Q1,NMOS管mn2的漏极连接PMOS管mp2的漏极,PMOS管mp2的栅极连接启动电路中NMOS管mn14的漏极,PMOS管mp2的源极连接启动电路中的电容C1;
所述启动电路包括NMOS管mn13、mn14和电容c1,其中,NMOS管mn13的栅极连接振荡器中NMOS管mn1的栅极,NMOS管mn13的源极分别连接NMOS管mn14的源极和振荡器中NMOS管mn1的源极,NMOS管mn13的漏极分别连接NMOS管mn14的栅极和电容C1的一端,电容C1的另一端连接振荡器中PMOS管mp2的源极,mn14的漏极连接振荡器中PMOS管mp2的栅极。
2.如权利要求1所述的低功耗快速起振晶振电路,其特征在于:所述滤波电路包括PMOS管mp4、mp6、mp7和NMOS管mn6、mn7以及电容c2,其中,PMOS管mp4的栅极连接波形转换电路,PMOS管mp4的源极连接振荡器中PMOS管mp2的源极,PMOS管mp4的漏极分别连接PMOS管mp6的源极和PMOS管mp7的源极,PMOS管mp6的栅极连接振荡器中NMOS管mn1的栅极,PMOS管mp6的漏极连接NMOS管mn6的漏极,NMOS管mn6的源极分别连接振荡器中NMOS管mn1的源极和NMOS管mn7的源极,NMOS管mn6的栅极连接NMOS管mn7的栅极,NMOS管mn7的漏极连接PMOS管mp7的漏极,PMOS管mp7的栅极连接电容C2的一端,电容C2的另一端连接NMOS管mn7的源极。
3.如权利要求2所述的低功耗快速起振晶振电路,其特征在于:所述波形转换电路包括PMOS管mp5、mp8、mp9、mp10、mp11和NMOS管mn8、mn9、mn10、mn11及反向器1、反相器2,其中,PMOS管mp5的栅极分别连接振荡器中mp2的栅极和滤波电路中PMOS管mp4的栅极,mp5的源极分别连接滤波电路中mp4的源极和PMOS管mp11的源极,mp5的漏极分别连接PMOS管mp8、PMOS管mp9的源极,PMOS管mp10的栅极连接PMOS管mp11的栅极,PMOS管mp10的源极连接PMOS管mp5的源极,PMOS管mp10的漏极连接NMOS管mn10的漏极,NMOS管mn10的源极分别连接滤波电路中NMOS管mn7的源极以及NMOS管mn8、mn9、mn11的源极,NMOS管mn10的栅极连接NMOS管mn8的栅极,NMOS管mn8的漏极连接PMOS管mp8的漏极,PMOS管mp8的栅极输入电压Q1,PMOS管mp9的栅极连接滤波电路中PMOS管mp7的栅极,PMOS管mp9的漏极连接NMOS管mn9的漏极,NMOS管mn9的栅极连接NMOS管mn11的栅极,NMOS管mn11的漏极分别连接PMOS管mp11的漏极和反相器1,反相器2与反相器1串联后,连接至占空比检测电路。
4.如权利要求1所述的低功耗快速起振晶振电路,其特征在于:所述占空比检测电路包括电阻R1、R2、R3、R4、R5、电容C1、比较器C1、比较器C2、反相器和与门,其中,电阻R1的一端输入时钟输出信号,电阻R1的另一端分别接连电容C1的一端、比较器1和比较器2的正向输入端,电阻R2的一端连接电阻R4的一端,电阻R2的另一端分别连接电阻R3的一端和比较器2的负向输入端,电阻R3的另一端分别连接电容C1的另一端和电阻R5的一端,电阻R5的另一端分别连接电阻R4的另一端和比较器1的负向输入端,比较器1的输出端连接反相器后,与比较器2的输出端分别连接至与门,输出使能控制信号。
CN201911331162.2A 2019-12-21 2019-12-21 一种低功耗快速起振晶振电路 Active CN112311329B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911331162.2A CN112311329B (zh) 2019-12-21 2019-12-21 一种低功耗快速起振晶振电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911331162.2A CN112311329B (zh) 2019-12-21 2019-12-21 一种低功耗快速起振晶振电路

Publications (2)

Publication Number Publication Date
CN112311329A CN112311329A (zh) 2021-02-02
CN112311329B true CN112311329B (zh) 2023-08-25

Family

ID=74336324

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911331162.2A Active CN112311329B (zh) 2019-12-21 2019-12-21 一种低功耗快速起振晶振电路

Country Status (1)

Country Link
CN (1) CN112311329B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114336875B (zh) * 2022-01-04 2023-10-27 上海南芯半导体科技股份有限公司 一种用于无线充电的电流解调电路
CN115208320B (zh) * 2022-09-16 2023-02-14 中国电子科技集团公司第十四研究所 一种具有占空比校准和快速起振的晶体振荡器电路
CN116526978A (zh) * 2023-04-06 2023-08-01 北京兆讯恒达技术有限公司 一种抗干扰快速起振的单端晶振电路及电子设备

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102006057A (zh) * 2009-09-01 2011-04-06 杭州中科微电子有限公司 可编程调整起振条件的低功耗、快速起振晶体振荡器模块
CN103066942A (zh) * 2012-12-20 2013-04-24 无锡中科微电子工业技术研究院有限责任公司 一种超低功耗快速启动晶体振荡器电路
CN104539241A (zh) * 2015-01-27 2015-04-22 东南大学 一种低电压高线性度上变频器及上变频信号输出方法
CN105974194A (zh) * 2016-07-01 2016-09-28 河北箱变电器有限公司 一种对局部放电及温度监测装置监测的二次设备
CN106301227A (zh) * 2016-08-03 2017-01-04 东南大学 一种负载自偏置电流倍增型无源混频器
CN109756191A (zh) * 2018-11-22 2019-05-14 合肥市芯海电子科技有限公司 一种带伪差分结构的低功耗晶体振荡器电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102006057A (zh) * 2009-09-01 2011-04-06 杭州中科微电子有限公司 可编程调整起振条件的低功耗、快速起振晶体振荡器模块
CN103066942A (zh) * 2012-12-20 2013-04-24 无锡中科微电子工业技术研究院有限责任公司 一种超低功耗快速启动晶体振荡器电路
CN104539241A (zh) * 2015-01-27 2015-04-22 东南大学 一种低电压高线性度上变频器及上变频信号输出方法
CN105974194A (zh) * 2016-07-01 2016-09-28 河北箱变电器有限公司 一种对局部放电及温度监测装置监测的二次设备
CN106301227A (zh) * 2016-08-03 2017-01-04 东南大学 一种负载自偏置电流倍增型无源混频器
CN109756191A (zh) * 2018-11-22 2019-05-14 合肥市芯海电子科技有限公司 一种带伪差分结构的低功耗晶体振荡器电路

Also Published As

Publication number Publication date
CN112311329A (zh) 2021-02-02

Similar Documents

Publication Publication Date Title
CN112311329B (zh) 一种低功耗快速起振晶振电路
CN107276587B (zh) 一种具有外部同步功能的振荡器电路
CN101394166B (zh) 一种三角波产生电路、脉宽调制电路及音频功率放大电路
CN211321307U (zh) 晶体振荡器电路
CN110492849A (zh) 一种rc振荡电路
CN218335982U (zh) 一种时钟产生电路及dc-dc转换器
CN109818577A (zh) 一种soc晶振启动电路
CN108390550B (zh) 一种控制导通时间的调整电路
US7768358B2 (en) Oscillatory signal output circuit for capacitive coupling an oscillating signal with bias voltage applied
CN115864834A (zh) 一种适用于dc-dc转换器的张弛振荡器
CN212677134U (zh) 一种低相位噪声的晶体振荡器及电子计时器
CN109245723B (zh) 一种片上rc振荡器电路
CN103107772B (zh) 具有良好相位噪声性能的压控振荡器及电路
CN108599745B (zh) 单电容占空比可控振荡器
CN107800387B (zh) 一种振幅控制电路及电感电容压控振荡器电路
CN202748694U (zh) 一种实时时钟电路
CN103066921A (zh) 带有反馈的压控振荡器及电路
CN104270113B (zh) 一种快速低功耗晶振起振电路
CN107666314B (zh) 晶振驱动电路
US11876486B1 (en) Low power crystal oscillator
TWI418137B (zh) 電壓控制振盪器
CN110365293A (zh) 振荡装置
CN216526087U (zh) 一种抑制电源噪声的晶体振荡器失效检测电路
CN112241190B (zh) 一种中高频晶体驱动电路
CN209448709U (zh) 一种soc晶振启动电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: No. 2201 and 2301, floor 22-23, building 1, No. 1800, middle section of Yizhou Avenue, high tech Zone, China (Sichuan) pilot Free Trade Zone, Chengdu, Sichuan 610041

Applicant after: Chengdu Hua Microelectronics Technology Co.,Ltd.

Address before: 22nd floor, G1 building, Tianfu Software Park, No. 1800, middle Yizhou Avenue, high tech Zone, Chengdu, Sichuan 610041

Applicant before: CHENGDU SINO MICROELECTRONICS TECHNOLOGY Co.,Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant