CN112150960A - 一种双输出gip电路 - Google Patents
一种双输出gip电路 Download PDFInfo
- Publication number
- CN112150960A CN112150960A CN202010978125.7A CN202010978125A CN112150960A CN 112150960 A CN112150960 A CN 112150960A CN 202010978125 A CN202010978125 A CN 202010978125A CN 112150960 A CN112150960 A CN 112150960A
- Authority
- CN
- China
- Prior art keywords
- module
- pull
- fet
- output
- electrically connected
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000087 stabilizing effect Effects 0.000 claims abstract description 30
- 230000005669 field effect Effects 0.000 claims description 57
- 239000003990 capacitor Substances 0.000 claims description 35
- 230000009977 dual effect Effects 0.000 claims description 12
- 101001077374 Oryza sativa subsp. japonica UMP-CMP kinase 3 Proteins 0.000 claims description 4
- 230000005611 electricity Effects 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 18
- 238000005516 engineering process Methods 0.000 description 10
- 239000004973 liquid crystal related substance Substances 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 230000009286 beneficial effect Effects 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 238000004088 simulation Methods 0.000 description 3
- 239000010408 film Substances 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 201000005569 Gout Diseases 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 230000033228 biological regulation Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 230000001808 coupling effect Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012536 packaging technology Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明涉及GIP电路技术领域,特别涉及一种双输出GIP电路,包括预充模块、第一输出模块、第二输出模块、稳压模块、第一下拉模块、第二下拉模块和第三下拉模块,第一输出模块分别与预充模块、稳压模块和第三下拉模块电连接,第三下拉模块分别与预充模块、第一下拉模块和第二下拉模块电连接,稳压模块分别与第一输出模块、第二输出模块和第一下拉模块电连接,第二下拉模块分别与第二输出模块和第一下拉模块电连接,通过预充模块、第一输出模块、第二输出模块、稳压模块、第一下拉模块、第二下拉模块和第三下拉模块之间的配合,利用一级GIP电路驱动两排像素,在保障每排像素充电率相同的情况下,缩减了屏幕左右边框的大小,提高了屏幕的屏占比。
Description
技术领域
本发明涉及GIP电路技术领域,特别涉及一种双输出GIP电路。
背景技术
全面屏显示器不仅提升了产品的颜值,让产品的看上去更有科技感,并且让产品正面的面积可以容纳更大的屏幕,提升用户的视觉体验,所以说全面屏技术已经成为目前显示装置的一种流行趋势;而目前对于全面屏的定义就是指具有超高屏占比设计,追求接近100%的屏占比的一种显示装置;但是,由于目前的技术限制,业内所谓的全面屏类的产品并没有做到屏占比为100%的产品,而是具有高屏占比的超窄边框产品,高屏占比设计已然形成一种趋势,尤其在中高端机型的普及率非常高。
为了提高屏幕的屏占比,缩减屏幕的边框已经成为当前技术发展的必然趋势;在主动式矩阵液晶显示器(英文全称为Active Matrix Liquid Crystal Display)中每个像素具有一个TFT(英文全称为Thin Film Transistor,薄膜场效应晶体管),其栅极(Gate)连接至水平方向扫描线(也称扫描信号线),源极(Drain)连接至垂直方向的资料线(也称源极走线),而源极(Source)则连接至像素电极;若在水平方向的某一条扫描线上施加足够的正电压,会使得该条线上所有的TFT打开,此时该条线上的像素电极会与垂直方向的资料线连接,而将资料线上的视讯信号电压写入像素中,控制不同液晶的透光度进而达到控制色彩的效果;在对面板的扫描驱动进行设计时,传统技术采用的而是的COF(英文全称为:ChipOn Film,即是将集成电路固定在柔性线路板上的晶粒软膜构装技术)和COG(英文全称为:Chip On Glass,即芯片被直接绑定在玻璃上)工艺,这种技术得到的产品不仅左右边框大,而且成本也高;而另一种新的GIP(Gate In Panel)技术,基本概念是将LCD Panel(即液晶显示屏面板的意思,LCD的英文全称为Liquid Crystal Display)的栅极驱动器集成在玻璃基板上,来代替由外接硅晶片的一种技术,不仅节省成本降低边框,同时也可以省去栅极方向绑定的工艺,对提升产能极为有利,并提高TFT-LCD面板的集成度。
GIP技术减少了栅极驱动IC的使用量,降低了功耗和成本,同时能够使减小显示面板的边框,实现窄边框的设计,是一种值得重视技术;但是,目前的GIP电路技术主流驱动方式是一级GIP驱动一排像素的Gate方式,其屏幕的屏占比并不高。
发明内容
本发明所要解决的技术问题是:提供一种双输出GIP电路,在保障每排像素充电率相同的情况下,提高屏幕的屏占比。
为了解决上述技术问题,本发明采用的技术方案为:
一种双输出GIP电路,包括预充模块、第一输出模块、第二输出模块、稳压模块、第一下拉模块、第二下拉模块和第三下拉模块,所述第一输出模块分别与预充模块、稳压模块和第三下拉模块电连接,所述第三下拉模块分别与预充模块、第一下拉模块和第二下拉模块电连接,所述稳压模块分别与第一输出模块、第二输出模块和第一下拉模块电连接,所述第二下拉模块分别与第二输出模块和第一下拉模块电连接,所述第一输出模块的输出端与扫描信号线Gn连接,所述第二输出模块的输出端与扫描信号线Gn+2电连接,所述扫描信号线Gn和扫描信号线Gn+2中的参数n均为大于或者等于2的正整数。
本发明的有益效果在于:
通过设置预充模块起到预充作用;通过设置第一输出模块和第二输出模块起到输出信号的作用;通过设置第一下拉模块、第二下拉模块和第三下拉模块起到输出电信号拉低的作用;通过设置稳压模块用以控制第一输出模块和第二输出模块的输出波形,保证第一输出模块和第二输出模块的输出波形的一致,从而保证其对应行像素的充电率相同;第一下拉模块为第一输出模块的下拉模块,第二下拉模块为第二输出模块的下拉模块,本方案通过预充模块、第一输出模块、第二输出模块、稳压模块、第一下拉模块、第二下拉模块和第三下拉模块之间的配合,利用一级GIP电路驱动两排像素,在保障每排像素充电率相同的情况下,不仅使得GIP的数目减少,同时也缩减屏幕左右边框的大小,提高了屏幕的屏占比。
附图说明
图1为根据本发明的一种双输出GIP电路的模块连接框图;
图2为根据本发明的一种双输出GIP电路的具体电路原理图;
图3为根据本发明的一种双输出GIP电路的时序图;
图4为根据本发明的一种双输出GIP电路的预充期间的电路图;
图5为根据本发明的一种双输出GIP电路的输出期间的电路图;
图6为根据本发明的一种双输出GIP电路的下拉期间的电路图;
图7为根据本发明的一种双输出GIP电路的下拉维持期间的电路图;
图8为根据本发明的一种双输出GIP电路的仿真模拟结果图;
图9为根据本发明的一种双输出GIP电路的仿真模拟结果图;
标号说明:
1、预充模块;2、第一输出模块;3、稳压模块;4、第二输出模块;5、第三下拉模块;6、第一下拉模块;7、第二下拉模块。
具体实施方式
为详细说明本发明的技术内容、所实现目的及效果,以下结合实施方式并配合附图予以说明。
请参照图1,本发明提供的技术方案:
一种双输出GIP电路,包括预充模块、第一输出模块、第二输出模块、稳压模块、第一下拉模块、第二下拉模块和第三下拉模块,所述第一输出模块分别与预充模块、稳压模块和第三下拉模块电连接,所述第三下拉模块分别与预充模块、第一下拉模块和第二下拉模块电连接,所述稳压模块分别与第一输出模块、第二输出模块和第一下拉模块电连接,所述第二下拉模块分别与第二输出模块和第一下拉模块电连接,所述第一输出模块的输出端与扫描信号线Gn连接,所述第二输出模块的输出端与扫描信号线Gn+2电连接,所述扫描信号线Gn和扫描信号线Gn+2中的参数n均为大于或者等于2的正整数。
从上述描述可知,本发明的有益效果在于:
通过设置预充模块起到预充作用;通过设置第一输出模块和第二输出模块起到输出信号的作用;通过设置第一下拉模块、第二下拉模块和第三下拉模块起到输出电信号拉低的作用;通过设置稳压模块用以控制第一输出模块和第二输出模块的输出波形,保证第一输出模块和第二输出模块的输出波形的一致,从而保证其对应行像素的充电率相同;第一下拉模块为第一输出模块的下拉模块,第二下拉模块为第二输出模块的下拉模块,本方案通过预充模块、第一输出模块、第二输出模块、稳压模块、第一下拉模块、第二下拉模块和第三下拉模块之间的配合,利用一级GIP电路驱动两排像素,在保障每排像素充电率相同的情况下,不仅使得GIP的数目减少,同时也缩减屏幕左右边框的大小,提高了屏幕的屏占比。
进一步的,所述第一输出模块包括场效应管T4和电容C2,所述场效应管T4的栅极分别与电容C2的一端、预充模块、第三下拉模块和稳压模块电连接,所述场效应管T4的源极分别与电容C2的另一端、第一下拉模块和扫描信号线Gn电连接,所述场效应管T4的漏极接时钟信号CK1。
进一步的,所述第二输出模块包括场效应管T8和电容C3,所述场效应管T8的栅极分别与电容C3的一端和稳压模块电连接,所述场效应管T8的源极分别与电容C3的另一端、第二下拉模块和扫描信号线Gn+2电连接,所述场效应管T8的漏极接时钟信号CK3。
进一步的,所述预充模块包括场效应管T1和场效应管T7,所述场效应管T1的栅极与扫描信号线Gn-2电连接,所述场效应管T1的漏极分别与场效应管T7的源极、第三下拉模块和第一输出模块电连接,所述场效应管T7的栅极与扫描信号线Gn+6电连接,所述扫描信号线Gn-2和扫描信号线Gn+6中的参数n均为大于或者等于2的正整数。
进一步的,所述稳压模块包括场效应管T9,所述场效应管T9的源极与第二输出模块电连接,所述场效应管T9的漏极与第一输出模块电连接。
由上述描述可知,由场效应管T9改成稳压模块,用以控制第一输出模块和第二输出模块的输出波形,保证第一输出模块和第二输出模块的输出波形的一致,从而保证其对应行像素的充电率相同。
进一步的,所述第一下拉模块包括场效应管T5和场效应管T6,所述场效应管T5的栅极接时钟信号CK5,所述场效应管T5的漏极分别与场效应管T6的漏极和第一输出模块电连接,所述场效应管T5的源极分别与场效应管T6的源极、第二下拉模块和第三下拉模块电连接,所述场效应管T6的栅极与第三下拉模块电连接。
进一步的,所述第二下拉模块包括场效应管T10和场效应管T11,所述场效应管T10的栅极分别与第一下拉模块和第三下拉模块电连接,所述场效应管T10的源极分别与场效应管T11的源极、第一下拉模块和第三下拉模块电连接,所述场效应管T11的栅极接时钟信号CK2,所述场效应管T11的漏极分别与第二输出模块和场效应管T10的漏极电连接。
进一步的,所述第三下拉模块包括场效应管T2、场效应管T3和电容C1,所述场效应管T2的栅极分别与预充模块和第一输出模块电连接,所述场效应管T2的漏极分别与场效应管T3的栅极、电容C1的一端和第一下拉模块电连接,所述电容C1的另一端接时钟信号CK1,所述场效应管T2的源极分别与场效应管T3的源极、第一下拉模块和第二下拉模块电连接。
请参照图1至图9,本发明的实施例一为:
请参照图1,一种双输出GIP电路,其特征在于,包括预充模块1、第一输出模块2、第二输出模块4、稳压模块3、第一下拉模块6、第二下拉模块7和第三下拉模块5,所述第一输出模块2分别与预充模块1、稳压模块3和第三下拉模块5电连接,所述第三下拉模块5分别与预充模块1、第一下拉模块6和第二下拉模块7电连接,所述稳压模块3分别与第一输出模块2、第二输出模块4和第一下拉模块6电连接,所述第二下拉模块7分别与第二输出模块4和第一下拉模块6电连接,所述第一输出模块2的输出端与扫描信号线Gn连接,所述第二输出模块4的输出端与扫描信号线Gn+2电连接,所述扫描信号线Gn和扫描信号线Gn+2中的参数n均为大于或者等于2的正整数。
请参照图2,所述第一输出模块2包括场效应管T4和电容C2,所述场效应管T4的栅极分别与电容C2的一端、预充模块1、第三下拉模块5和稳压模块3电连接,所述场效应管T4的源极分别与电容C2的另一端、第一下拉模块6和扫描信号线Gn电连接,所述场效应管T4的漏极接时钟信号CK1。
请参照图2,所述第二输出模块4包括场效应管T8和电容C3,所述场效应管T8的栅极分别与电容C3的一端和稳压模块3电连接,所述场效应管T8的源极分别与电容C3的另一端、第二下拉模块7和扫描信号线Gn+2电连接,所述场效应管T8的漏极接时钟信号CK3。
请参照图2,所述预充模块1包括场效应管T1和场效应管T7,所述场效应管T1的栅极与扫描信号线Gn-2电连接,所述场效应管T1的漏极分别与场效应管T7的源极、第三下拉模块5和第一输出模块2电连接,所述场效应管T7的栅极与扫描信号线Gn+6电连接,所述扫描信号线Gn-2和扫描信号线Gn+6中的参数n均为大于或者等于2的正整数。
请参照图2,所述稳压模块3包括场效应管T9,所述场效应管T9的源极与第二输出模块4电连接,所述场效应管T9的漏极与第一输出模块2电连接。
请参照图2,所述第一下拉模块6包括场效应管T5和场效应管T6,所述场效应管T5的栅极接时钟信号CK5,所述场效应管T5的漏极分别与场效应管T6的漏极和第一输出模块2电连接,所述场效应管T5的源极分别与场效应管T6的源极、第二下拉模块7和第三下拉模块5电连接,所述场效应管T6的栅极与第三下拉模块5电连接。
请参照图2,所述第二下拉模块7包括场效应管T10和场效应管T11,所述场效应管T10的栅极分别与第一下拉模块6和第三下拉模块5电连接,所述场效应管T10的源极分别与场效应管T11的源极、第一下拉模块6和第三下拉模块5电连接,所述场效应管T11的栅极接时钟信号CK2,所述场效应管T11的漏极分别与第二输出模块4和场效应管T10的漏极电连接。
请参照图2,所述第三下拉模块5包括场效应管T2、场效应管T3和电容C1,所述场效应管T2的栅极分别与预充模块1和第一输出模块2电连接,所述场效应管T2的漏极分别与场效应管T3的栅极、电容C1的一端和第一下拉模块6电连接,所述电容C1的另一端接时钟信号CK1,所述场效应管T2的源极分别与场效应管T3的源极、第一下拉模块6和第二下拉模块7电连接。
上述的场效应管T1至场效应管T13均为N型TFT,所述电容C1、电容C2和电容C3的电容值均为1000fF。
上述的双输出GIP电路的工作原理为:
请参照图3,在该时序图中,将其分割为四个时间段,即预充期间、输出期间、下拉期间和下拉维持期间,每个阶段对应的TFT(英文全称为Thin Film Transistor,薄膜场效应晶体管)工作状态不一,具体如下:
请参照图4,为预充期间示意图,该示意图对应图3的t1时刻,此时扫描信号线Gn-2、电位信号线FW和电位信号线VGH均为高电位,对应的场效应管T1、场效应管T2、场效应管T4、场效应管T8和场效应管T9均打开;扫描信号线Gn+6、电位信号线BW、时钟信号CK1、时钟信号CK3、时钟信号CK5和时钟信号CK7为低电位,对应的场效应管T3、场效应管T5、场效应管T6、场效应管T7、场效应管T10和场效应管T11均关闭;在此阶段由于场效应管T1和场效应管T9均打开,FW为高电位,给电容C2和电容C3充电,Q1节点和Q2节点的电位上升至H,此时场效应管T4和场效应管T8均打开,由于时钟信号CK1和时钟信号CK3均为低电位,所以扫描信号线Gn与扫描信号线Gn+2的输出为低电位,P节点由于场效应管T2的打开,被VGL拉至低电位。
请参照图5,为输出期间示意图,该示意图对应图3的t2时刻,此时时钟信号CK1、时钟信号CK3、电位信号线FW、电位信号线VGH和Q节点均为高电位,对应的场效应管T2、场效应管T4、场效应管T8和场效应管T9均打开;扫描信号线Gn-2、扫描信号线Gn+6、电位信号线BW、时钟信号CK5、时钟信号CK7和P节点均为低电位,对应的场效应管T1、场效应管T3、场效应管T5、场效应管T6、场效应管T7、场效应管T10和场效应管T11均关闭;在此阶段由于场效应管T4和场效应管T8均打开,时钟信号CK1和时钟信号CK3均为高电位,此时输出GIP信号,即扫描信号线Gn与扫描信号线Gn+2输出均为高电位,且由于电容C2和电容C3的耦合效应,Q1节点和Q2节点分别被耦合到2H的电位,稳定了扫描信号线Gn和扫描信号线Gn+2的输出,同时也稳定了场效应管T2的打开,将P节点继续由VGL拉至低电位。
请参照图6,为下拉期间示意图,该示意图对应图3的t3时刻,此时Gn+6、时钟信号CK5、时钟信号CK7、电位信号线FW和电位信号线VGH均为高电位,对应的场效应管T5、场效应管T7、场效应管T9和场效应管T11均打开;扫描信号线Gn-2、电位信号线BW、时钟信号CK1和时钟信号CK3均为低电位,对应的场效应管T1、场效应管T2、场效应管T3、场效应管T4、场效应管T6、场效应管T8和场效应管T10均关闭;在此阶段由于场效应管T7打开,电位信号线BW为低电位,Q1节点和Q2节点被拉低至低电位;场效应管T5和场效应管T11由于受时钟信号CK1/时钟信号CK3的高电位影响,则场效应管T5打开,将扫描信号线Gn和扫描信号线Gn+2拉低至低电位;P节点受电容C1的影响,耦合时钟信号CK1的低电位,所以P节点为低电位。
请参照图7,为下拉维持期间示意图,该示意图对应图3的t4时刻,此时电位信号线FW和电位信号线VGH均为高电位,对应的场效应管T9打开;扫描信号线Gn-2、扫描信号线Gn+6和电位信号线BW均为低电位,对应的场效应管T1和场效应管T7均关闭,时钟信号CK1、时钟信号CK3、时钟信号CK5和时钟信号CK7为时序的高低电位,这就稳定了Q节点、扫描信号线Gn和扫描信号线Gn+2的低电位,使其在输出后的一帧的时间内稳定为低电位。
图8和图9是本方案设计的双输出GIP电路的仿真模拟结果图:在该仿真模拟结果图中,可以看到每一级的GIP的输出信号Gn和Gn+2结果正常,Q1节点和Q2节点的电位正常,耦合值也相近,P节点电位正常,同一GIP输出的两个Gout信号的上下两级的像素充电率也相同(本专利以6.8寸的a-Si HD产品为例进行仿真,相邻输出信号的像素的充电率都为92%)。
图8中的波形图从上至下依次为扫描信号线Gn-2、时钟信号CK1、时钟信号CK3、时钟信号CK5、时钟信号CK7和Q节点(Q1节点和Q2节点的输出波形相同,图中用Q节点表示)的输出波形图;
图9中的波形图从上至下依次为Q1节点、CL[1](场效应管T4的栅极输出信号)、CL[3](场效应管T8的栅极输出信号)和P节点的输出波形图。
综上所述,本发明提供的一种双输出GIP电路,通过设置预充模块起到预充作用;通过设置第一输出模块和第二输出模块起到输出信号的作用;通过设置第一下拉模块、第二下拉模块和第三下拉模块起到输出电信号拉低的作用;通过设置稳压模块用以控制第一输出模块和第二输出模块的输出波形,保证第一输出模块和第二输出模块的输出波形的一致,从而保证其对应行像素的充电率相同;第一下拉模块为第一输出模块的下拉模块,第二下拉模块为第二输出模块的下拉模块,本方案通过预充模块、第一输出模块、第二输出模块、稳压模块、第一下拉模块、第二下拉模块和第三下拉模块之间的配合,利用一级GIP电路驱动两排像素,在保障每排像素充电率相同的情况下,不仅使得GIP的数目减少,同时也缩减屏幕左右边框的大小,提高了屏幕的屏占比。
以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等同变换,或直接或间接运用在相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (8)
1.一种双输出GIP电路,其特征在于,包括预充模块、第一输出模块、第二输出模块、稳压模块、第一下拉模块、第二下拉模块和第三下拉模块,所述第一输出模块分别与预充模块、稳压模块和第三下拉模块电连接,所述第三下拉模块分别与预充模块、第一下拉模块和第二下拉模块电连接,所述稳压模块分别与第一输出模块、第二输出模块和第一下拉模块电连接,所述第二下拉模块分别与第二输出模块和第一下拉模块电连接,所述第一输出模块的输出端与扫描信号线Gn连接,所述第二输出模块的输出端与扫描信号线Gn+2电连接,所述扫描信号线Gn和扫描信号线Gn+2中的参数n均为大于或者等于2的正整数。
2.根据权利要求1所述的双输出GIP电路,其特征在于,所述第一输出模块包括场效应管T4和电容C2,所述场效应管T4的栅极分别与电容C2的一端、预充模块、第三下拉模块和稳压模块电连接,所述场效应管T4的源极分别与电容C2的另一端、第一下拉模块和扫描信号线Gn电连接,所述场效应管T4的漏极接时钟信号CK1。
3.根据权利要求1所述的双输出GIP电路,其特征在于,所述第二输出模块包括场效应管T8和电容C3,所述场效应管T8的栅极分别与电容C3的一端和稳压模块电连接,所述场效应管T8的源极分别与电容C3的另一端、第二下拉模块和扫描信号线Gn+2电连接,所述场效应管T8的漏极接时钟信号CK3。
4.根据权利要求1所述的双输出GIP电路,其特征在于,所述预充模块包括场效应管T1和场效应管T7,所述场效应管T1的栅极与扫描信号线Gn-2电连接,所述场效应管T1的漏极分别与场效应管T7的源极、第三下拉模块和第一输出模块电连接,所述场效应管T7的栅极与扫描信号线Gn+6电连接,所述扫描信号线Gn-2和扫描信号线Gn+6中的参数n均为大于或者等于2的正整数。
5.根据权利要求1所述的双输出GIP电路,其特征在于,所述稳压模块包括场效应管T9,所述场效应管T9的源极与第二输出模块电连接,所述场效应管T9的漏极与第一输出模块电连接。
6.根据权利要求1所述的双输出GIP电路,其特征在于,所述第一下拉模块包括场效应管T5和场效应管T6,所述场效应管T5的栅极接时钟信号CK5,所述场效应管T5的漏极分别与场效应管T6的漏极和第一输出模块电连接,所述场效应管T5的源极分别与场效应管T6的源极、第二下拉模块和第三下拉模块电连接,所述场效应管T6的栅极与第三下拉模块电连接。
7.根据权利要求1所述的双输出GIP电路,其特征在于,所述第二下拉模块包括场效应管T10和场效应管T11,所述场效应管T10的栅极分别与第一下拉模块和第三下拉模块电连接,所述场效应管T10的源极分别与场效应管T11的源极、第一下拉模块和第三下拉模块电连接,所述场效应管T11的栅极接时钟信号CK2,所述场效应管T11的漏极分别与第二输出模块和场效应管T10的漏极电连接。
8.根据权利要求1所述的双输出GIP电路,其特征在于,所述第三下拉模块包括场效应管T2、场效应管T3和电容C1,所述场效应管T2的栅极分别与预充模块和第一输出模块电连接,所述场效应管T2的漏极分别与场效应管T3的栅极、电容C1的一端和第一下拉模块电连接,所述电容C1的另一端接时钟信号CK1,所述场效应管T2的源极分别与场效应管T3的源极、第一下拉模块和第二下拉模块电连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010978125.7A CN112150960A (zh) | 2020-09-17 | 2020-09-17 | 一种双输出gip电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010978125.7A CN112150960A (zh) | 2020-09-17 | 2020-09-17 | 一种双输出gip电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112150960A true CN112150960A (zh) | 2020-12-29 |
Family
ID=73893900
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010978125.7A Pending CN112150960A (zh) | 2020-09-17 | 2020-09-17 | 一种双输出gip电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112150960A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113763902A (zh) * | 2021-10-14 | 2021-12-07 | 福建华佳彩有限公司 | 一种16t1c多输出gip电路及其驱动方法 |
CN113763865A (zh) * | 2021-10-25 | 2021-12-07 | 福建华佳彩有限公司 | 一种新型闸极驱动电路及其使用方法 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20170032731A1 (en) * | 2015-07-31 | 2017-02-02 | Lg Display Co., Ltd. | Gate drive circuit and display device using the same |
US20170169784A1 (en) * | 2015-09-23 | 2017-06-15 | Shenzhen China Star Optoelectronics Technology Co. Ltd. | Goa circuits, display devices and the driving methods of the goa circuits |
KR20170136089A (ko) * | 2016-05-31 | 2017-12-11 | 엘지디스플레이 주식회사 | 게이트 구동 회로 및 이를 이용한 표시 장치 |
US20180108316A1 (en) * | 2016-05-18 | 2018-04-19 | Yafeng Li | Gate driver on array circuit based on low temperature poly-silicon semiconductor thin film transistor |
KR20180049377A (ko) * | 2016-10-31 | 2018-05-11 | 엘지디스플레이 주식회사 | 게이트 구동 회로와 이를 이용한 표시장치 |
US20190103067A1 (en) * | 2017-10-03 | 2019-04-04 | Lg Display Co., Ltd. | Gate driving circuit and display device using the same |
CN109961745A (zh) * | 2019-04-29 | 2019-07-02 | 武汉华星光电半导体显示技术有限公司 | 一种goa电路 |
CN110335572A (zh) * | 2019-06-27 | 2019-10-15 | 重庆惠科金渝光电科技有限公司 | 阵列基板行驱动电路单元与其驱动电路及液晶显示面板 |
CN111540319A (zh) * | 2020-04-23 | 2020-08-14 | 福建华佳彩有限公司 | 一种面板驱动电路、控制方法及面板 |
CN213400499U (zh) * | 2020-09-17 | 2021-06-08 | 福建华佳彩有限公司 | 一种双输出gip电路 |
-
2020
- 2020-09-17 CN CN202010978125.7A patent/CN112150960A/zh active Pending
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20170032731A1 (en) * | 2015-07-31 | 2017-02-02 | Lg Display Co., Ltd. | Gate drive circuit and display device using the same |
US20170169784A1 (en) * | 2015-09-23 | 2017-06-15 | Shenzhen China Star Optoelectronics Technology Co. Ltd. | Goa circuits, display devices and the driving methods of the goa circuits |
US20180108316A1 (en) * | 2016-05-18 | 2018-04-19 | Yafeng Li | Gate driver on array circuit based on low temperature poly-silicon semiconductor thin film transistor |
KR20170136089A (ko) * | 2016-05-31 | 2017-12-11 | 엘지디스플레이 주식회사 | 게이트 구동 회로 및 이를 이용한 표시 장치 |
KR20180049377A (ko) * | 2016-10-31 | 2018-05-11 | 엘지디스플레이 주식회사 | 게이트 구동 회로와 이를 이용한 표시장치 |
US20190103067A1 (en) * | 2017-10-03 | 2019-04-04 | Lg Display Co., Ltd. | Gate driving circuit and display device using the same |
CN109961745A (zh) * | 2019-04-29 | 2019-07-02 | 武汉华星光电半导体显示技术有限公司 | 一种goa电路 |
CN110335572A (zh) * | 2019-06-27 | 2019-10-15 | 重庆惠科金渝光电科技有限公司 | 阵列基板行驱动电路单元与其驱动电路及液晶显示面板 |
CN111540319A (zh) * | 2020-04-23 | 2020-08-14 | 福建华佳彩有限公司 | 一种面板驱动电路、控制方法及面板 |
CN213400499U (zh) * | 2020-09-17 | 2021-06-08 | 福建华佳彩有限公司 | 一种双输出gip电路 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113763902A (zh) * | 2021-10-14 | 2021-12-07 | 福建华佳彩有限公司 | 一种16t1c多输出gip电路及其驱动方法 |
CN113763865A (zh) * | 2021-10-25 | 2021-12-07 | 福建华佳彩有限公司 | 一种新型闸极驱动电路及其使用方法 |
CN113763865B (zh) * | 2021-10-25 | 2023-10-13 | 福建华佳彩有限公司 | 一种新型闸极驱动电路及其使用方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108932933B (zh) | 移位寄存器、栅极驱动电路、显示装置 | |
WO2019134221A1 (zh) | Goa电路 | |
CN109509459B (zh) | Goa电路及显示装置 | |
CN106448590B (zh) | 一种液晶显示面板的goa电路及显示装置 | |
US8564523B2 (en) | Shift register and liquid crystal display having the same | |
CN209045139U (zh) | 一种像素驱动电路及液晶显示装置 | |
US6690347B2 (en) | Shift register and liquid crystal display using the same | |
WO2017113447A1 (zh) | 栅极驱动电路及显示装置 | |
KR20100042474A (ko) | 표시 장치 및 이의 구동 방법 | |
CN107808650B (zh) | Goa电路 | |
WO2020019433A1 (zh) | 包括goa电路的液晶面板及其驱动方法 | |
KR20080045498A (ko) | 액정 표시 장치 및 그 구동 방법 | |
JP2015516591A (ja) | ゲート駆動回路、ゲート駆動方法及び液晶ディスプレイ | |
WO2016161694A1 (zh) | 基于p型薄膜晶体管的goa电路 | |
US10665194B1 (en) | Liquid crystal display device and driving method thereof | |
US11482184B2 (en) | Row drive circuit of array substrate and display device | |
CN213545875U (zh) | 一种单级多输出gip驱动电路 | |
CN107331418A (zh) | 移位寄存器及其驱动方法、栅极驱动电路及显示装置 | |
CN112447151A (zh) | 一种单级多输出gip驱动电路及驱动方法 | |
KR20060134758A (ko) | 쉬프트 레지스터와 이를 이용한 액정표시장치 | |
CN213519205U (zh) | 一种新型双输出gip电路 | |
CN112233628B (zh) | Goa电路及液晶显示器 | |
US10386663B2 (en) | GOA circuit and liquid crystal display device | |
CN112150960A (zh) | 一种双输出gip电路 | |
CN213400499U (zh) | 一种双输出gip电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |