CN112087230A - 宽带线性调频信号发生装置及方法 - Google Patents

宽带线性调频信号发生装置及方法 Download PDF

Info

Publication number
CN112087230A
CN112087230A CN202010978549.3A CN202010978549A CN112087230A CN 112087230 A CN112087230 A CN 112087230A CN 202010978549 A CN202010978549 A CN 202010978549A CN 112087230 A CN112087230 A CN 112087230A
Authority
CN
China
Prior art keywords
frequency
phase
signal
control
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010978549.3A
Other languages
English (en)
Inventor
丁满来
王雪梅
唐跞
曲佳萌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Aerospace Information Research Institute of CAS
Original Assignee
Aerospace Information Research Institute of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Aerospace Information Research Institute of CAS filed Critical Aerospace Information Research Institute of CAS
Priority to CN202010978549.3A priority Critical patent/CN112087230A/zh
Publication of CN112087230A publication Critical patent/CN112087230A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop

Abstract

本公开提供了一种宽带线性调频信号发生装置,包括:时钟单元,用于为控制芯片和直接式数字频率合成器提供工作时钟;至少一个控制单元,用于根据接收到的控制指令,输出控制信号给直接式数字频率合成器、锁相环以及开关;直接式数字频率合成器,用于根据控制信号配置自身的参数,生成并输出参考信号给两个锁相环;两个锁相环,均用于根据控制信号配置自身的参数,并通过锁相跟踪技术和直接式数字频率合成器输出的参考信号产生调频信号;混频器,用于对两个锁相环输出的调频信号进行混频,得到混频信号;开关,用于根据控制信号配置自身的参数,对混频信号进行调制,得到宽带线性调频信号。

Description

宽带线性调频信号发生装置及方法
技术领域
本申请涉及电子雷达技术领域,尤其涉及一种宽带线性调频信号发生装置、方法及芯片。
背景技术
高分辨率雷达具有较好的目标检测和识别能力,在雷达成像、目标探测、目标识别等军用领域已取得了广泛的应用,高分辨率雷达是未来雷达系统发展的重要方向。宽带线性调频信号产生方法作为高分辨率雷达的关键技术,已成为研究热点。然而,目前电子器件水平及设计方法等因素已对宽带信号的产生造成了影响,信号带宽、频率线性度等方面仍存在不足,宽带线性调频信号的产生对高分辨率雷达的制约已逐渐显现。
目前产生宽带线性调频信号的方法具有以下缺陷:首先,采用压控振荡器可以产生带宽较宽的线性调频信号,但因模拟控制电压精度受限所产生的线性调频信号频率线性度较差;其次,使用DAC与混频器(或倍频器)可产生频率线性度较高的线性调频信号,但考虑到杂散恶化以及新调制信号的产生,这种方法所产生的线性调频信号其频率带宽是有限的。
发明内容
本申请的主要目的在于提供一种宽带线性调频信号发生装置、方法及芯片,利用VCO的宽带特性与锁相环的精密反馈特性,实现了宽带、高线性度、低杂散的线性调频信号的产生。
为实现上述目的,本申请实施例第一方面提供一种宽带线性调频信号发生装置,包括:
时钟单元、至少一个控制单元、直接式数字频率合成器、两个锁相环、混频器以及开关;
所述时钟单元,用于为所述控制芯片和所述直接式数字频率合成器提供工作时钟;
至少一个所述控制单元,用于根据接收到的控制指令,输出控制信号给所述直接式数字频率合成器、所述锁相环以及所述开关;
所述直接式数字频率合成器,用于根据所述控制信号配置自身的参数,生成并输出参考信号给两个所述锁相环;
两个所述锁相环,均用于根据所述控制信号配置自身的参数,并通过锁相跟踪技术和所述直接式数字频率合成器输出的参考信号产生调频信号;
所述混频器,用于对两个所述锁相环输出的调频信号进行混频,得到混频信号;
所述开关,用于根据所述控制信号配置自身的参数,对所述混频信号进行调制,得到宽带线性调频信号。
可选的,所述锁相环包括:
鉴频鉴相器、环路滤波器、压控振荡器与分频器;
所述直接式数字频率合成器的输出端连接所述鉴频鉴相器的第一输入端,所述鉴频鉴相器的输出端连接所述环路滤波器的输入端,所述环路滤波器的输出端连接所述压控振荡器的输入端,所述压控振荡器的第一输出端连接所述混频器,所述压控振荡器的第二输出端连接所述分频器的输入端,所述分频器的输出端连接所述鉴频鉴相器的第二输入端;
所述鉴频鉴相器,用于对比所述鉴频鉴相器的第一输入端输入的参考信号与第二输入端输入的反馈信号的频率和相位,得到所述参考信号与所述反馈信号之间的频率差和相位差,并将所述频率差和相位差转换为电压差,输出给所述环路滤波器;
所述环路滤波器,用于对所述电压差进行滤波,输出控制电压给所述压控振荡器;
所述压控振荡器,用于在所述控制电压下,通过所述压控振荡器的第一输出端输出调频信号给所述混频器,第二输出端输出反馈信号给所述分频器;
所述分频器,用于根据所述控制信号,控制所述分频比,并根据所述分频比对所述反馈信号进行分频,并将分频后的反馈信号输入给所述鉴频鉴相器。
可选的,所述直接式数字频率合成器具体用于根据所述控制信号中包含的波形参数配置自身的波形参数,利用相位合成与查表法生成并输出所述参考信号。
可选的,所述时钟单元具体用于输出两路时钟信号,一路所述时钟信号输出给所述控制芯片的参考时钟输入端,另一路所述时钟信号输出给所述直接式数字频率合成器的参考时钟输入端。
可选的,当所述控制单元的数量为两个时,两个所述控制单元分别控制一个所述锁相环,两个所述控制单元共同控制所述所述直接式数字频率合成器和所述开关。
本申请实施例第二方面提供一种宽带线性调频信号发生方法,包括:
利用时钟单元为控制芯片和直接式数字频率合成器提供工作时钟;
利用至少一个控制单元根据接收到的控制指令,输出控制信号给所述直接式数字频率合成器、锁相环以及开关;
利用所述直接式数字频率合成器根据所述控制信号配置自身的参数,生成并输出参考信号给两个所述锁相环;
利用两个所述锁相环根据所述控制信号配置自身的参数,并通过锁相跟踪技术和所述直接式数字频率合成器输出的参考信号产生调频信号;
利用所述混频器对两个所述锁相环输出的调频信号进行混频,得到混频信号;
利用所述开关根据所述控制信号配置自身的参数,对所述混频信号进行调制,得到宽带线性调频信号。
可选的,所述锁相环包括:鉴频鉴相器、环路滤波器、压控振荡器与分频器;
利用所述鉴频鉴相器对比所述鉴频鉴相器的第一输入端输入的参考信号与第二输入端输入的反馈信号的频率和相位,得到所述参考信号与所述反馈信号之间的频率差和相位差,并将所述频率差和相位差转换为电压差,输出给所述环路滤波器;
利用所述环路滤波器对所述电压差进行滤波,输出控制电压给所述压控振荡器;
利用所述压控振荡器在所述控制电压下,通过所述压控振荡器的第一输出端输出调频信号给所述混频器,第二输出端输出反馈信号给所述分频器;
利用所述分频器根据所述控制信号,控制所述分频比,并根据所述分频比对所述反馈信号进行分频,并将分频后的反馈信号输入给所述鉴频鉴相器。
可选的,所述直接式数字频率合成器具体用于根据所述控制信号中包含的波形参数配置自身的波形参数,利用相位合成与查表法生成并输出参考信号。
可选的,利用所述时钟单元输出两路时钟信号,一路所述时钟信号输出给所述控制芯片的参考时钟输入端,另一路所述时钟信号输出给所述直接式数字频率合成器的参考时钟输入端。
本申请实施例第三方面提供了一种芯片,包括本申请实施例第一方面提供的宽带线性调频信号发生装置。
本公开可以实现以下有益效果:
1、该宽带线性调频信号发生装置同时具有优越的宽带性能和良好的频率线性度指标,解决了现有线性调频信号产生装置带宽有限和线性度指标差的技术瓶颈,满足了高分辨率雷达系统对宽带线性调频信号发生装置的需求。
2、该宽带线性调频信号发生装置具有体积小、功耗低等特点,有利于宽带线性调频信号发生装置在单个芯片内集成。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请一实施例提供的宽带线性调频信号发生装置的结构示意图;
图2为本申请一实施例提供的宽带线性调频信号发生方法的流程示意图。
具体实施方式
为使得本申请的申请目的、特征、优点能够更加的明显和易懂,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而非全部实施例。基于本申请中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
请参阅图1,图1为本申请一实施例提供的宽带线性调频信号发生装置的结构示意图,该宽带线性调频信号发生装置包括:
时钟单元10、至少一个控制单元20、直接式数字频率合成器30、两个锁相环40、混频器50以及开关60;
所述时钟单元10,用于为所述控制芯片和所述直接式数字频率合成器30提供工作时钟;
至少一个所述控制单元20,用于根据接收到的控制指令,输出控制信号给所述直接式数字频率合成器30、所述锁相环40以及所述开关60;
所述直接式数字频率合成器30,用于根据所述控制信号配置自身的参数,生成并输出参考信号给两个所述锁相环40;
两个所述锁相环40,均用于根据所述控制信号配置自身的参数,并通过锁相跟踪技术和所述直接式数字频率合成器30输出的参考信号产生调频信号;
所述混频器50,用于对两个所述锁相环40输出的调频信号进行混频,得到混频信号;
所述开关60,用于根据所述控制信号配置自身的参数,对所述混频信号进行调制,得到宽带线性调频信号。
其中,控制芯片可以采用现场可编程逻辑门阵列、单片机或数字信号处理电路等中的任意一种。
在本公开中,直接式数字频率合成器30的产生的参考信号带宽窄,可产生带宽100MHz的参考信号,频率线性度优于10-6,为最终产生宽带、高线性度的宽带线性调频信号提供了保障。同时,锁相环40自动完成精密的反馈控制,实现输出的调频信号对参考信号的跟踪锁定,锁相环40产生的调频信号中心频率为5.4GHz,带宽2.5GHz,频率线性度优于8.8×10-4,信号时宽与脉冲重复周期可调。该宽带线性调频信号发生装置同时具有优越的宽带性能和良好的频率线性度指标,解决了现有信号发生装置带宽有限和线性度指标差的技术瓶颈,满足了高分辨率雷达系统对宽带线性调频信号发生装置的需求。同时,该宽带线性调频信号发生装置具有体积小、功耗低等特点,有利于在单个芯片内集成。
在本公开其中一个实施例中,所述锁相环40包括:
鉴频鉴相器401、环路滤波器402、压控振荡器403与分频器404;
所述直接式数字频率合成器30的输出端连接所述鉴频鉴相器401的第一输入端,所述鉴频鉴相器401的输出端连接所述环路滤波器402的输入端,所述环路滤波器402的输出端连接所述压控振荡器403的输入端,所述压控振荡器403的第一输出端连接所述混频器50,所述压控振荡器403的第二输出端连接所述分频器404的输入端,所述分频器404的输出端连接所述鉴频鉴相器401的第二输入端;
所述鉴频鉴相器401,用于对比所述鉴频鉴相器401的第一输入端输入的参考信号与第二输入端输入的反馈信号的频率和相位,得到所述参考信号与所述反馈信号之间的频率差和相位差,并将所述频率差和相位差转换为电压差,输出给所述环路滤波器402;
所述环路滤波器402,用于对所述电压差进行滤波,输出控制电压给所述压控振荡器403;
所述压控振荡器403,用于在所述控制电压下,通过所述压控振荡器403的第一输出端输出调频信号给所述混频器50,第二输出端输出反馈信号给所述分频器404;
所述分频器404,用于根据所述控制信号,控制所述分频比,并根据所述分频比对所述反馈信号进行分频,并将分频后的反馈信号输入给所述鉴频鉴相器401。
在本公开其中一个实施例中,所述直接式数字频率合成器30具体用于根据所述控制信号中包含的波形参数配置自身的波形参数,利用相位合成与查表法生成并输出所述参考信号。
在本公开其中一个实施例中,所述时钟单元10具体用于输出两路时钟信号,一路所述时钟信号输出给所述控制芯片的参考时钟输入端,另一路所述时钟信号输出给所述直接式数字频率合成器30的参考时钟输入端。
在本公开其中一个实施例中,当所述控制单元20的数量为两个时,两个所述控制单元20分别控制一个所述锁相环40,两个所述控制单元20共同控制所述所述直接式数字频率合成器30和所述开关60。
请参阅图2,图2为本申请一实施例提供的宽带线性调频信号发生方法的流程示意图,该宽带线性调频信号发生方法可利用图1所示的宽带线性调频信号发生装置实现,该宽带线性调频信号发生方法包括:
S201、利用时钟单元为控制芯片和直接式数字频率合成器提供工作时钟;
S202、利用至少一个控制单元根据接收到的控制指令,输出控制信号给所述直接式数字频率合成器、锁相环以及开关;
S203、利用所述直接式数字频率合成器根据所述控制信号配置自身的参数,生成并输出参考信号给两个所述锁相环;
S204、利用两个所述锁相环根据所述控制信号配置自身的参数,并通过锁相跟踪技术和所述直接式数字频率合成器输出的参考信号产生调频信号;
S205、利用所述混频器对两个所述锁相环输出的调频信号进行混频,得到混频信号;
S206、利用所述开关根据所述控制信号配置自身的参数,对所述混频信号进行调制,得到宽带线性调频信号。
在本公开其中一个实施例中,所述锁相环包括:鉴频鉴相器、环路滤波器、压控振荡器与分频器;
利用所述鉴频鉴相器对比所述鉴频鉴相器的第一输入端输入的参考信号与第二输入端输入的反馈信号的频率和相位,得到所述参考信号与所述反馈信号之间的频率差和相位差,并将所述频率差和相位差转换为电压差,输出给所述环路滤波器;
利用所述环路滤波器对所述电压差进行滤波,输出控制电压给所述压控振荡器;
利用所述压控振荡器在所述控制电压下,通过所述压控振荡器的第一输出端输出调频信号给所述混频器,第二输出端输出反馈信号给所述分频器;
利用所述分频器根据所述控制信号,控制所述分频比,并根据所述分频比对所述反馈信号进行分频,并将分频后的反馈信号输入给所述鉴频鉴相器。
在本公开其中一个实施例中,所述直接式数字频率合成器具体用于根据所述控制信号中包含的波形参数配置自身的波形参数,利用相位合成与查表法生成并输出参考信号。
在本公开其中一个实施例中,利用所述时钟单元输出两路时钟信号,一路所述时钟信号输出给所述控制芯片的参考时钟输入端,另一路所述时钟信号输出给所述直接式数字频率合成器的参考时钟输入端。
在本公开其中一个实施例中,当所述控制单元的数量为两个时,两个所述控制单元分别控制一个所述锁相环,两个所述控制单元共同控制所述所述直接式数字频率合成器和所述开关。
本公开还提供了一种芯片,包括如图1所示的宽带线性调频信号发生装置。
需要说明的是,在本公开各个实施例中的各功能模块可以集成在一个处理模块中,也可以是各个模块单独物理存在,也可以两个或两个以上模块集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。
所述集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来。
需要说明的是,对于前述的各方法实施例,为了简便描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某些步骤可以采用其它顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定都是本发明所必须的。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其它实施例的相关描述。
以上为对本发明的具体描述,对于本领域的技术人员,依据本发明实施例的思想,在具体实施方式及应用范围上均会有改变之处,综上,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种宽带线性调频信号发生装置,其特征在于,包括:
时钟单元、至少一个控制单元、直接式数字频率合成器、两个锁相环、混频器以及开关;
所述时钟单元,用于为所述控制芯片和所述直接式数字频率合成器提供工作时钟;
至少一个所述控制单元,用于根据接收到的控制指令,输出控制信号给所述直接式数字频率合成器、所述锁相环以及所述开关;
所述直接式数字频率合成器,用于根据所述控制信号配置自身的参数,生成并输出参考信号给两个所述锁相环;
两个所述锁相环,均用于根据所述控制信号配置自身的参数,并通过锁相跟踪技术和所述直接式数字频率合成器输出的参考信号产生调频信号;
所述混频器,用于对两个所述锁相环输出的调频信号进行混频,得到混频信号;
所述开关,用于根据所述控制信号配置自身的参数,对所述混频信号进行调制,得到宽带线性调频信号。
2.根据权利要求1所述的宽带线性调频信号发生装置,其特征在于,所述锁相环包括:
鉴频鉴相器、环路滤波器、压控振荡器与分频器;
所述直接式数字频率合成器的输出端连接所述鉴频鉴相器的第一输入端,所述鉴频鉴相器的输出端连接所述环路滤波器的输入端,所述环路滤波器的输出端连接所述压控振荡器的输入端,所述压控振荡器的第一输出端连接所述混频器,所述压控振荡器的第二输出端连接所述分频器的输入端,所述分频器的输出端连接所述鉴频鉴相器的第二输入端;
所述鉴频鉴相器,用于对比所述鉴频鉴相器的第一输入端输入的参考信号与第二输入端输入的反馈信号的频率和相位,得到所述参考信号与所述反馈信号之间的频率差和相位差,并将所述频率差和相位差转换为电压差,输出给所述环路滤波器;
所述环路滤波器,用于对所述电压差进行滤波,输出控制电压给所述压控振荡器;
所述压控振荡器,用于在所述控制电压下,通过所述压控振荡器的第一输出端输出调频信号给所述混频器,第二输出端输出反馈信号给所述分频器;
所述分频器,用于根据所述控制信号,控制所述分频比,并根据所述分频比对所述反馈信号进行分频,并将分频后的反馈信号输入给所述鉴频鉴相器。
3.根据权利要求1所述的宽带线性调频信号发生装置,其特征在于,所述直接式数字频率合成器具体用于根据所述控制信号中包含的波形参数配置自身的波形参数,利用相位合成与查表法生成并输出所述参考信号。
4.根据权利要求1所述的宽带线性调频信号发生装置,其特征在于,所述时钟单元具体用于输出两路时钟信号,一路所述时钟信号输出给所述控制芯片的参考时钟输入端,另一路所述时钟信号输出给所述直接式数字频率合成器的参考时钟输入端。
5.根据权利要求1所述的宽带线性调频信号发生装置,其特征在于,当所述控制单元的数量为两个时,两个所述控制单元分别控制一个所述锁相环,两个所述控制单元共同控制所述所述直接式数字频率合成器和所述开关。
6.一种宽带线性调频信号发生方法,其特征在于,包括:
利用时钟单元为控制芯片和直接式数字频率合成器提供工作时钟;
利用至少一个控制单元根据接收到的控制指令,输出控制信号给所述直接式数字频率合成器、锁相环以及开关;
利用所述直接式数字频率合成器根据所述控制信号配置自身的参数,生成并输出参考信号给两个所述锁相环;
利用两个所述锁相环根据所述控制信号配置自身的参数,并通过锁相跟踪技术和所述直接式数字频率合成器输出的参考信号产生调频信号;
利用所述混频器对两个所述锁相环输出的调频信号进行混频,得到混频信号;
利用所述开关根据所述控制信号配置自身的参数,对所述混频信号进行调制,得到宽带线性调频信号。
7.根据权利要求6所述的宽带线性调频信号发生方法,其特征在于,所述锁相环包括:鉴频鉴相器、环路滤波器、压控振荡器与分频器;
利用所述鉴频鉴相器对比所述鉴频鉴相器的第一输入端输入的参考信号与第二输入端输入的反馈信号的频率和相位,得到所述参考信号与所述反馈信号之间的频率差和相位差,并将所述频率差和相位差转换为电压差,输出给所述环路滤波器;
利用所述环路滤波器对所述电压差进行滤波,输出控制电压给所述压控振荡器;
利用所述压控振荡器在所述控制电压下,通过所述压控振荡器的第一输出端输出调频信号给所述混频器,第二输出端输出反馈信号给所述分频器;
利用所述分频器根据所述控制信号,控制所述分频比,并根据所述分频比对所述反馈信号进行分频,并将分频后的反馈信号输入给所述鉴频鉴相器。
8.根据权利要求6所述的宽带线性调频信号发生方法,其特征在于,所述直接式数字频率合成器具体用于根据所述控制信号中包含的波形参数配置自身的波形参数,利用相位合成与查表法生成并输出参考信号。
9.根据权利要求6所述的宽带线性调频信号发生方法,其特征在于,利用所述时钟单元输出两路时钟信号,一路所述时钟信号输出给所述控制芯片的参考时钟输入端,另一路所述时钟信号输出给所述直接式数字频率合成器的参考时钟输入端。
10.一种芯片,其特征在于,包括入权利要求1至5任意一项所述的宽带线性调频信号发生装置。
CN202010978549.3A 2020-09-17 2020-09-17 宽带线性调频信号发生装置及方法 Pending CN112087230A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010978549.3A CN112087230A (zh) 2020-09-17 2020-09-17 宽带线性调频信号发生装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010978549.3A CN112087230A (zh) 2020-09-17 2020-09-17 宽带线性调频信号发生装置及方法

Publications (1)

Publication Number Publication Date
CN112087230A true CN112087230A (zh) 2020-12-15

Family

ID=73736855

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010978549.3A Pending CN112087230A (zh) 2020-09-17 2020-09-17 宽带线性调频信号发生装置及方法

Country Status (1)

Country Link
CN (1) CN112087230A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114499511A (zh) * 2022-01-14 2022-05-13 中星联华科技(北京)有限公司 适用于码型发生器的抖动信号注入装置、系统及方法

Citations (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5028887A (en) * 1989-08-31 1991-07-02 Qualcomm, Inc. Direct digital synthesizer driven phase lock loop frequency synthesizer with hard limiter
EP0492588A2 (en) * 1990-12-26 1992-07-01 Hughes Aircraft Company Phase-locked loop frequency tracking device including a direct digital synthesizer
KR970055570A (ko) * 1995-12-06 1997-07-31 양승택 혼합형 주파수 합성기
JP2003298417A (ja) * 2002-04-03 2003-10-17 Matsushita Electric Ind Co Ltd 送受信用2系統pll回路
CN101242185A (zh) * 2008-02-22 2008-08-13 华中科技大学 可动态配置自重构宽频带频率合成器
CN101242181A (zh) * 2008-03-20 2008-08-13 北京创毅视讯科技有限公司 一种频率合成器及频率合成方法
JP2009153009A (ja) * 2007-12-21 2009-07-09 Fujitsu Ltd クロック発生回路
CN102780490A (zh) * 2012-08-14 2012-11-14 武汉滨湖电子有限责任公司 一种dds直接形成式的超宽带调频信号产生电路及方法
US20140361811A1 (en) * 2012-07-23 2014-12-11 Associated Universities, Inc. Synthesizer method utilizing variable frequency comb lines and frequency toggling
CN105137401A (zh) * 2015-08-24 2015-12-09 哈尔滨工程大学 一种快速细步进捷变频雷达信号产生装置
CN105223555A (zh) * 2015-09-22 2016-01-06 北京理工雷科电子信息技术有限公司 一种宽带低噪声调频信号源
CN107171682A (zh) * 2017-05-05 2017-09-15 西安邮电大学 一种基于mcu控制核心的uhf频段高动态宽带接收系统
CN108983157A (zh) * 2018-09-14 2018-12-11 中国科学院电子学研究所 产生宽带线性调频信号的系统及方法
US20190260617A1 (en) * 2018-02-20 2019-08-22 Sony Corporation Synthesizer
CN110166048A (zh) * 2019-07-01 2019-08-23 无锡华测电子系统有限公司 一种新型超宽带低相噪频率源
US20200195262A1 (en) * 2018-12-12 2020-06-18 Industrial Technology Research Institute Frequency synthesizer and method thereof

Patent Citations (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5028887A (en) * 1989-08-31 1991-07-02 Qualcomm, Inc. Direct digital synthesizer driven phase lock loop frequency synthesizer with hard limiter
EP0492588A2 (en) * 1990-12-26 1992-07-01 Hughes Aircraft Company Phase-locked loop frequency tracking device including a direct digital synthesizer
KR970055570A (ko) * 1995-12-06 1997-07-31 양승택 혼합형 주파수 합성기
JP2003298417A (ja) * 2002-04-03 2003-10-17 Matsushita Electric Ind Co Ltd 送受信用2系統pll回路
JP2009153009A (ja) * 2007-12-21 2009-07-09 Fujitsu Ltd クロック発生回路
CN101242185A (zh) * 2008-02-22 2008-08-13 华中科技大学 可动态配置自重构宽频带频率合成器
CN101242181A (zh) * 2008-03-20 2008-08-13 北京创毅视讯科技有限公司 一种频率合成器及频率合成方法
US20140361811A1 (en) * 2012-07-23 2014-12-11 Associated Universities, Inc. Synthesizer method utilizing variable frequency comb lines and frequency toggling
CN102780490A (zh) * 2012-08-14 2012-11-14 武汉滨湖电子有限责任公司 一种dds直接形成式的超宽带调频信号产生电路及方法
CN105137401A (zh) * 2015-08-24 2015-12-09 哈尔滨工程大学 一种快速细步进捷变频雷达信号产生装置
CN105223555A (zh) * 2015-09-22 2016-01-06 北京理工雷科电子信息技术有限公司 一种宽带低噪声调频信号源
CN107171682A (zh) * 2017-05-05 2017-09-15 西安邮电大学 一种基于mcu控制核心的uhf频段高动态宽带接收系统
US20190260617A1 (en) * 2018-02-20 2019-08-22 Sony Corporation Synthesizer
CN108983157A (zh) * 2018-09-14 2018-12-11 中国科学院电子学研究所 产生宽带线性调频信号的系统及方法
US20200195262A1 (en) * 2018-12-12 2020-06-18 Industrial Technology Research Institute Frequency synthesizer and method thereof
CN110166048A (zh) * 2019-07-01 2019-08-23 无锡华测电子系统有限公司 一种新型超宽带低相噪频率源

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
丁满来: "S波段宽带捷变频频率源研究", 《中国优秀硕士学位论文全文数据库信息科技辑》 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114499511A (zh) * 2022-01-14 2022-05-13 中星联华科技(北京)有限公司 适用于码型发生器的抖动信号注入装置、系统及方法

Similar Documents

Publication Publication Date Title
CN106341122B (zh) 具有多频段振荡器的锁相环以及校准其的方法
US10324489B2 (en) Signal generator and signal generation method
US20120112806A1 (en) Frequency synthesizer and frequency synthesizing method
CA2879231C (en) Ultra low phase noise signal source
Ergintav et al. A study of phase noise and frequency error of a fractional-N PLL in the course of FMCW chirp generation
CN106067815B (zh) 一种基于dds和小数分频锁相环的频率合成器
CN104467835A (zh) 一种具有捷变频和低相噪的频率源
US8008979B2 (en) Frequency synthesizer and radio transmitting apparatus
CN112087230A (zh) 宽带线性调频信号发生装置及方法
US7579916B1 (en) Low noise frequency synthesizer
CN116449912B (zh) 相位可调多通道信号源
CN117081588A (zh) 一种宽带低相噪捷变频率合成器及其信号合成方法
US9490830B2 (en) Method and apparatus for synthesis of wideband low phase noise radio frequency signals
CN114397635A (zh) 超宽带波形产生电路及方法、雷达信号模拟器
CN117157881A (zh) 一种频率发生器
CN210626645U (zh) 一种基于dds的雷达调频连续波信号源
CN211296711U (zh) 一种基于锁相方式的Ku波段FMCW激励源的链路结构
Chenakin et al. Current state and development trends of microwave frequency synthesizers
Balon et al. An injection-locked-based FMCW transmitter with synthetic bandwidth technique
Chenakin et al. An overview of today’s microwave signal generators market and technologies
Wang et al. Design and implementation of Ku-band frequency synthesizer
Indrawijaya et al. Fractional-N PLL synthesizer for linear FMCW radar signal generator
CN220022782U (zh) 一种锁相环频率综合器和电子设备
Levantino et al. Digitally-assisted frequency synthesizers for fast chirp generation in mm-wave radars
Chenakin Microwave Frequency Synthesizers: A Tutorial

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20201215