CN111552365B - 存储器芯片及其控制方法 - Google Patents

存储器芯片及其控制方法 Download PDF

Info

Publication number
CN111552365B
CN111552365B CN202010253737.XA CN202010253737A CN111552365B CN 111552365 B CN111552365 B CN 111552365B CN 202010253737 A CN202010253737 A CN 202010253737A CN 111552365 B CN111552365 B CN 111552365B
Authority
CN
China
Prior art keywords
power
controller
memory
level
management module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010253737.XA
Other languages
English (en)
Other versions
CN111552365A (zh
Inventor
张皓
崔海亮
马向超
吴瑞仁
王坤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Xin Yi Technology Co ltd
Original Assignee
Beijing Xin Yi Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Xin Yi Technology Co ltd filed Critical Beijing Xin Yi Technology Co ltd
Priority to CN202010253737.XA priority Critical patent/CN111552365B/zh
Publication of CN111552365A publication Critical patent/CN111552365A/zh
Application granted granted Critical
Publication of CN111552365B publication Critical patent/CN111552365B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3275Power saving in memory, e.g. RAM, cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4418Suspend and resume; Hibernate and awake
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本发明提出一种存储器芯片及其控制方法,所述存储器芯片包括功耗管理模块、寄存器、存储器和控制器,其中,功耗管理模块和寄存器由第一电源常供电,存储器和控制器由第二电源选择性地供电,所述方法,包括:存储器芯片上电时,功耗管理模块控制控制器和存储器上电;控制器从存储器中读取配置信息和用户设置;将配置信息和用户设置写入寄存器。本发明的控制方法,能够降低存储器芯片的静态功耗,且从低功耗状态唤醒后无需再次配置芯片,提高用户体验。

Description

存储器芯片及其控制方法
技术领域
本发明涉及存储设备技术领域,尤其涉及一种存储器芯片的控制方法和一种存储器芯片。
背景技术
目前的存储器芯片多采用单一电源设计,使用系统供电,电压偏高,且功耗大,电路面积大,限制了存储器芯片的发展和应用。
发明内容
本发明旨在至少在一定程度上解决相关技术中的技术问题之一。
为此,本发明的第一个目的在于提出一种存储器芯片的控制方法,能够降低存储器芯片的静态功耗,且无需再次配置芯片,提高用户体验。
本发明的第二个目的在于提出一种存储器芯片。
为达上述目的,本发明第一方面实施例提出了一种存储器芯片的控制方法,所述存储器芯片包括功耗管理模块、寄存器、存储器和控制器,其中,所述功耗管理模块和寄存器由第一电源常供电,所述存储器和控制器由第二电源选择性地供电,所述方法,包括:所述存储器芯片上电时,所述功耗管理模块控制所述控制器和存储器上电;所述控制器从所述存储器中读取配置信息和用户设置;将所述配置信息和用户设置写入所述寄存器。
另外,根据本发明上述实施例提出的存储器芯片的控制方法还可以具有如下附加的技术特征:
根据本发明的一个实施例,所述存储芯片还包括:电平转换模块,其中,通过所述电平转换模块转换第一电源域和第二电源域之间通信信号的电平。
根据本发明的一个实施例,通过所述电平转换模块转换第一电源域和第二电源域之间通信信号的电平,包括:在所述功耗管理模块控制第二电源域所使用的电源对所述控制器和所述存储器供电后,所述功耗管理模块产生第一电源域电平的控制信号,通过所述电平转换模块将第一电源域电平的信号转换为第二电源域电平的信号,对所述控制器和所述存储器的上电过程进行控制。
根据本发明的一个实施例,所述通过所述电平转换模块转换第一电源域和第二电源域之间通信信号的电平,包括:在将所述配置信息和用户设置写入所述寄存器之前,通过所述电平转换模块将第二电源域电平的信号转换为第一电源域电平的信号,以适应控制器跨电源区域将所述配置信息和用户设置写入所述寄存器。
根据本发明的一个实施例,所述存储器芯片还包括缓存器,所述控制器接收总线发送的更改信息,在缓存器的辅助下,以根据所述更改信息对写入所述寄存器内的数据进行更新。
根据本发明的一个实施例,上述的存储器芯片的控制方法,还包括:所述控制器接收睡眠指令;所述功耗管理模块执行控制存储器芯片进入低功耗状态的算法,以停止对所述存储器和所述控制器供电。
根据本发明的一个实施例,上述的存储器芯片的控制方法,还包括:所述功耗管理模块负责检测唤醒指令;所述功耗管理模块在检测到唤醒指令后,执行唤醒算法;在执行所述唤醒算法过程中,所述功耗管理模块控制建立第二电源域的供电电源,并在第二电源建立完成后,控制第二电源域的存储器和控制器完成上电;所述寄存器存储的所述配置信息和用户设置对所述控制器进行配置。
为达到上述目的,本发明第二方面实施例提出了一种存储器芯片,所述存储器芯片包括功耗管理模块、寄存器、存储器和控制器,其中,所述功耗管理模块和寄存器由第一电源常供电,所述存储器和控制器由第二电源选择性地供电,所述存储器芯片上电时,所述功耗管理模块控制所述控制器和所述存储器上电,所述控制器从所述存储器中读取配置信息和用户设置,并将所述配置信息和用户设置写入所述寄存器。
另外,根据本发明上述实施例提出的存储器芯片还可以具有如下附加的技术特征:
根据本发明的一个实施例,上述的存储器芯片,还包括:电平转换模块,其中,所述电平转换模块转换第一电源域和第二电源域之间通信信号的电平。
根据本发明的一个实施例,所述电平转换模块转换第一电源域和第二电源域之间通信信号的电平,具体用于:在所述功耗管理模块控制所述第二电源域所使用的电源对所述控制器和所述存储器供电后,所述功耗管理模块产生第一电源域电平的控制信号,通过所述电平转换模块将第一电源电平的信号转换为第二电源电平的信号,对所述控制器和所述存储器的上电过程进行控制。
根据本发明的一个实施例,通过电平转换模块转换第一电源域和第二电源域之间通信信号的电平,具体用于:通过所述电平转换模块将第二电源域电平的信号转换为第一电源域电平的信号,以适应所述控制器将配置信息和用户设置写入所述寄存器。
根据本发明的一个实施例,所述存储器芯片还包括缓存器,所述控制器还用于接收总线发送的更改信息,在缓存器的辅助下,以根据所述更改信息对写入所述寄存器内的数据进行更新。
根据本发明的一个实施例,所述控制器还用于接收睡眠指令,指示所述功耗管理模块执行控制存储器芯片进入低功耗状态的算法,通过所述功耗管理模块停止对所述存储器和所述控制器供电。
根据本发明的一个实施例,所述功耗管理模块还用于,接收唤醒指令,并在接收到所述唤醒指令后,执行唤醒算法,在执行所述唤醒算法过程中,所述功耗管理模块控制建立第二电源域的供电电源,并在电源建立完成后,控制第二电源域的存储器和控制器完成上电;所述寄存器存储的所述配置信息和用户设置对所述控制器进行配置。
本申请实施例中提供的一个或多个技术方案,至少具有如下技术效果或优点:
1、可以降低芯片的静态功耗,提高设备的待机时间,对电池供电设备更为友好。
2、唤醒时能快速恢复到工作状态,用户无需再次配置芯片,提供更好的用户体验。
3、和传统使用单一高压电源的设计相比,该存储器芯片使用双电源设计,通过合理规划各状态的静态电路和待机电流,不仅能达到低功耗待机的要求,实现存储器芯片低功耗待机,还具有更小的动态功耗和电路面积。
本发明附加的方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本发明的实践了解到。
附图说明
本发明上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1是根据本发明实施例的存储器芯片的控制方法的流程图;
图2是根据本发明实施例的存储器芯片的结构示意图;
图3是根据本发明一个实施例的存储器芯片上电过程中的控制示意图;
图4是根据本发明一个实施例的存储器芯片睡眠过程中的控制示意图;以及
图5是根据本发明一个实施例的存储器芯片唤醒过程中的控制示意图;
图6是根据本发明一个实施例的存储器芯片的控制方法的逻辑示意图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
下面参考附图描述本发明实施例的存储器芯片的控制方法和存储器芯片。
图1是根据本发明实施例的存储器芯片的控制方法的流程图。
在本发明的一个实施例中,如图2所示,存储器芯片可包括:功耗管理模块、寄存器、存储器和控制器,其中,功耗管理模块和寄存器由第一电源(VDD系统电源)常供电,存储器和控制器由第二电源LDO选择性地供电。也就是说,采用双电源设计,将重要配置信息和用户设置存储在常供电的区域(常供电是指:正常情况下一直供电),当用户暂不使用存储器芯片时,第二电源可以被关闭,停止对存储器和控制器供电,工作在低电压供电区域的主要电路(存储器和控制器)不再产生功耗。其中,功耗管理模块用于上电复位,时钟控制和功耗管理;寄存器用于保存芯片重要的配置信息,以及用户写入的配置信息;存储器可以为非易失性存储器,用于存储芯片工作的必要信息和用户数据;控制器用于执行用户访问存储器的指令,并完成对存储器的访问。
如图1所示,本发明实施例的存储器芯片的控制方法可包括以下步骤:
S1,存储器芯片上电时,功耗管理模块控制控制器和存储器上电。
S2,控制器从存储器中读取配置信息和用户设置。
S3,将配置信息和用户设置写入寄存器。
根据本发明的一个实施例,存储器芯片还包括:电平转换模块,其中,通过电平转换模块转换第一电源域和第二电源域之间通信信号的电平。也就是说。在下述实施例中,只要涉及跨电源域的控制均需要电平转换模块在信号传输时进行电平转换。
根据本发明的一个实施例,通过电平转换模块转换第一电源域和第二电源域之间通信信号的电平,包括:在功耗管理模块控制第二电源域所使用的电源对控制器和存储器供电后,功耗管理模块产生第一电源域电平的控制信号,通过电平转换模块将第一电源域电平的信号转换为第二电源域电平的信号,对控制器和存储器的上电过程进行控制。也就是说,功耗管理模块控制建立第二电源域的供电电源,并在电源建立完成后,功耗管理模块产生第一电源域电平的控制信号,通过电平转换模块将第一电源域电平的信号转换为第二电源域电平的信号,对控制器和存储器的上电过程进行控制。
进一步地,根据本发明的一个实施例,通过电平转换模块将第二电源电平和第一电源电平互相转换,包括:在将配置信息和用户设置写入寄存器之前,通过电平转换模块将第二电源域电平的信号转换为第一电源域电平的信号,以适应控制器跨电源区域将配置信息和用户设置写入寄存器。
进一步地,根据本发明的一个实施例,存储器芯片还包括缓存器,控制器接收总线发送的更改信息,在缓存器的辅助下,以根据更改信息对写入寄存器内的数据进行更新。
具体而言,如图3所示,功耗管理模块负责控制上电过程,在第一次上电时,第一电源域的电压上升时,触发复位第一电源域的逻辑电路,然后第一电源域的功耗管理模块可以控制建立LDO,为第二电源域供电,然后产生一系列控制信号,控制控制器上电。
由于第一电源域(VDD系统电源供电)和第二电源域(LDO电源供电)的电压值不同,其中,通常情况下,第一电源域的电压高于第二电源域的电压。因此需要通过电平转换模块实现在两个电源域之间进行通信和数据传输,在需要使用第二电源域时,功耗管理模块先控制建立第二电源域所使用的电源(LDO),并在第二电源(LDO)建立稳定后发出的一系列VDD电平的控制信号通过电平转换模块转换成LDO供电电平的信号,控制第二电源域的控制器和存储器进行上电。同时,在存储器芯片上电的过程中,第一电源域内的功耗管理模块和寄存器通过第一电源电平进行供电,其中,第一电源域为系统电源,在正常情况下持续供电。在控制器上电复位后,控制器从存储器中读取必要的配置信息和用户设置信息,将其保存在寄存器中。由于寄存器工作在VDD系统电源(第一电源域)下,控制器和存储器工作在LDO电源下,需要通过电平转换模块将LDO供电电平的信号转换成VDD电平的信号,以适应控制器跨电源区域将配置信息和用户设置写入寄存器。当所有配置信息都读取完成后,存储器芯片进入等待执行指令的状态。用户也可以通过总线来更改部分寄存器存储的信息,缓存器是为了用户更改部分寄存器设计的缓存器。
根据本发明的一个实施例,上述的存储器芯片的控制方法,还包括:控制器接收睡眠指令;功耗管理模块执行控制存储器芯片进入低功耗状态的算法,以停止对存储器和控制器供电。
具体而言,如图4所示,当用户暂时不使用存储器芯片时,可以通过软件控制存储器芯片进入睡眠模式。当控制器检测到用户的睡眠指令时,指示功耗管理模块执行进入低功耗状态的算法。在功耗管理模块执行进入低功耗状态的算法过程中,功耗管理模块控制隔离寄存器的输入,然后控制LDO供电电源停止向存储器和控制器供电,最后功耗管理模块控制降低本模块自身的功耗。通过合理规划静态电流,整个存储器芯片进入低功耗状态。并且,隔离寄存器的输入可以防止因为存储器和控制断电导致寄存器输入被浮空,有效防止寄存器存储的信息丢失。
本申请的方案,相比较单一高压电源的设计,主要电路位于低电压电源域,由阈值电压较低的CMOS晶体管构建而成,这些晶体管具有更小的动态功耗和面积,因此能够大幅度降低存储器芯片的动态功耗,当处于低功耗状态时可以降低存储器芯片的静态功耗,提高设备的待机时间,并在一定程度上降低存储器芯片的电路面积。另外,现有的一种采用高低压电源的设计方案,在主要电路没有供电需求时,仍然对主要电路进行供电,在特殊工况下(如高温条件下),低电压电源域的CMOS晶体管可能存在严重漏电,导致待机功耗较高,缩短了使用电池供电设备的待机时间。相比较本申请通过断开对第二电源域的供电,并关闭第二电源,可以显著降低漏电功耗,以及完全消除第二电源本身的待机功耗,因此能够大幅度降低存储器芯片的待机功耗,对电池供电设备更友好。现有的另一种采用高低压电源的设计方案,主要电路位于低电压电源域,在主要电路没有供电需求时,断开低压电源域虽然可以显著降低漏电功耗,但导致配置和状态丢失,在唤醒重新恢复工作状态时消耗时间较长。相比较本申请通过将第二电源域的状态和配置保持在第一电源域,唤醒重新恢复到工作状态时,不需要重新配置,能显著缩短恢复到工作状态需要的时间。
根据本发明的另一个实施例,上述的存储器芯片的控制方法,还包括:功耗管理模块负责检测唤醒指令;功耗管理模块在检测到唤醒指令后,执行唤醒算法;在执行唤醒算法过程中,功耗管理模块唤醒自身的功能并控制建立第二电源域的供电电源,并在第二电源建立完成后,控制第二电源域的存储器和控制器完成上电,控制解除对寄存器输入的隔离;寄存器存储的配置信息和用户设置对控制器进行配置。
具体而言,如图5所示,当用户希望再次访问存储器芯片时,可以发送唤醒指令。在控制器下电后,功耗管理模块负责检测唤醒指令,并执行恢复的算法。在唤醒算法过程中,功耗管理模块唤醒自身的功能并使用第一电源域电平(VDD电平)的电路控制开启并建立第二电源域使用的电源(LDO);在第二电源(LDO)稳定后,功耗管理模块控制第二电源域的存储器和控制器重新上电,即功耗管理模块产生VDD电平的控制信号通过电平转换模块转换成LDO电平的控制信号,控制存储器和控制器完成上电复位。因为寄存器位于第一电源域(VDD电平),寄存器保存的信息没有丢失,控制器无需再从存储器中读取必要的配置信息和用户配置,用户也无需再设置一些之前设置的状态或配置,存储器芯片可以直接进入等待指令执行的状态。相比较现有的双电源供电,在唤醒恢复工作前无需硬件或软件控制完成重新配置,也无需用户通过总线重新设置,在唤醒时能快速恢复到工作状态。所以,显著减少了唤醒恢复到工作状态所需的时间,并简化了用户的操作方式,提高了用户体验。
综上,本发明的控制方法,如图6所示,在接收到上电指令后,执行上电过程中的控制:存储器芯片接受系统电源供电,功耗管理模块控制第二电源域使用的电源(LDO)建立,并为控制器和存储器供电;在LDO建立完成后,功耗管理模块产生一系列第一电源域电平(VDD电平)的控制信号,并通过电平转换模块转换为第二电源域电平(LDO供电电平)的控制信号,以对控制器和存储器的上电过程进行控制;上电完成后,控制器从存储器中读取必要的配置信息,并产生第二电源域电平(LDO供电电平)写控制信号和数据信号,通过电平转换模块转换为第一电源电平(VDD电平)的信号,将配置信息存储至寄存器中,随后进入等待执行指令状态。在接收到指令后,控制器执行对应的操作,例如存储器的读写访问;在执行指令完,如果暂时不使用存储器芯片,则用户可使用睡眠指令控制存储器芯片进入低功耗状态。控制器接收到睡眠指令后,指示功耗管理模块执行进入低功耗状态的算法,在此过程中寄存器的输入会被隔离防止寄存器中存储的信息丢失,第二供电电源(LDO)关闭以停止对存储器和控制器供电。在存储器芯片处于低功耗状态时,如果用户想再次访问存储器,则可发送唤醒指令,使存储器芯片进入唤醒过程的控制。功耗管理模块识别唤醒指令后,控制第二电源域的供电电源(LDO)建立为存储器和控制器供电,在LDO建立完成后,功耗管理模块产生一系列第一电源域电平(VDD电平)的控制信号,并通过电平转换模块转换为第二电源域电平(LDO供电电平)的控制信号,以对控制器和存储器的上电过程进行控制,在上电完成时,解除对寄存器输入的隔离;上电完成后,寄存器中的配置信息和用户设置对控制器进行配置,存储器芯片直接恢复至可以执行指令的状态,唤醒过程完成。当关闭对存储器芯片的供电(VDD系统电源),结束工作流程。当用户想再次使用时,则循环执行图6中的逻辑示意图。
综上所述,根据本发明实施例的存储器芯片的控制方法,存储器芯片上电时,功耗管理模块控制控制器和存储器上电;控制器从存储器中读取配置信息和用户设置;将配置信息和用户设置写入寄存器。由此,该方法能够降低存储器芯片的静态功耗,且无需再次配置芯片,提高用户体验。
图2是根据本发明实施例的存储器芯片的结构示意图。
如图2所示,本发明实施例的存储芯片可包括:功耗管理模块10、寄存器20、存储器30和控制器40,其中,功耗管理模块10和寄存器20由第一电源常供电,存储器30和控制器40由第二电源选择性地供电,存储器芯片上电时,功耗管理模块10控制控制器40和存储器30上电,控制器40从存储器30中读取配置信息和用户设置,并将配置信息和用户设置写入寄存器20。
根据本发明的一个实施例,存储器芯片还包括:电平转换模块50,其中,通过电平转换模块50转换第一电源域和第二电源域之间通信信号的电平。
根据本发明的一个实施例,存储器芯片通过电平转换模块50转换第一电源域和第二电源域之间通信信号的电平,具体用于:在功耗管理模块10控制第二电源域所使用的电源对控制器40和存储器30供电后,功耗管理模块10产生第一电源域电平(VDD电平)的控制信号,通过电平转换模块50将第一电源域电平(VDD电平)的信号转换为第二电源域电平(LDO供电电平)的信号,对控制器40和存储器30的上电过程进行控制。
根据本发明的一个实施例,存储器芯片通过电平转换模块50转换第一电源域和第二电源域之间通信信号的电平,具体用于:在将配置信息和用户设置写入寄存器20之前,通过电平转换模块50将第二电源域电平(LDO供电电平)的信号转换成第一电源域电平(VDD电平)的信号,以适应控制器40跨电源区域将配置信息和用户设置写入寄存器20。
根据本发明的一个实施例,存储器芯片还包括缓存器60,控制器40还用于接收总线发送的更改信息,在缓存器60辅助下,以根据更改信息对写入寄存器20内的数据进行更新。
根据本发明的一个实施例,控制器40还用于接收睡眠指令,控制器40指示功耗管理模块10执行控制存储器芯片进入低功耗状态的算法,以停止对存储器30和控制器40供电。
根据本发明的一个实施例,功耗管理模块10还用于检测唤醒指令,并在检测到唤醒指令后,执行唤醒算法;在执行唤醒算法过程中,控制建立第二电源域的供电电源,并在电源建立完成后,控制第二电源域的存储器30和控制器40完成上电;寄存器20存储的配置信息和用户设置对控制器40进行配置。
需要说明的是,本发明实施例的存储器芯片中未披露的细节,请参照本发明实施例的存储器芯片的控制方法中所披露的细节,具体这里不再赘述。
根据本发明实施例的存储器芯片,存储器芯片包括功耗管理模块、寄存器、存储器和控制器,其中,功耗管理模块和寄存器由第一电源常供电,存储器和控制器由第二电源选择性地供电,存储器芯片上电时,功耗管理模块控制控制器和存储器上电,控制器从存储器中读取配置信息和用户设置,并将配置信息和用户设置写入寄存器。由此,该存储器芯片使用双电源设计,通过合理规划各状态的静态电路和待机电流,不仅能达到低功耗待机的要求,实现存储器芯片低功耗待机,而且可以保存重要状态和配置信息,实现快速唤醒,恢复至工作状态。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现定制逻辑功能或过程的步骤的可执行指令的代码的模块、片段或部分,并且本发明的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本发明的实施例所属技术领域的技术人员所理解。
在流程图中表示或在此以其他方式描述的逻辑和/或步骤,例如,可以被认为是用于实现逻辑功能的可执行指令的定序列表,可以具体实现在任何计算机可读介质中,以供指令执行系统、装置或设备(如基于计算机的系统、包括处理器的系统或其他可以从指令执行系统、装置或设备取指令并执行指令的系统)使用,或结合这些指令执行系统、装置或设备而使用。就本说明书而言,"计算机可读介质"可以是任何可以包含、存储、通信、传播或传输程序以供指令执行系统、装置或设备或结合这些指令执行系统、装置或设备而使用的装置。计算机可读介质的更具体的示例(非穷尽性列表)包括以下:具有一个或多个布线的电连接部(电子装置),便携式计算机盘盒(磁装置),随机存取存储器(RAM),只读存储器(ROM),可擦除可编辑只读存储器(EPROM或闪速存储器),光纤装置,以及便携式光盘只读存储器(CDROM)。另外,计算机可读介质甚至可以是可在其上打印所述程序的纸或其他合适的介质,因为可以例如通过对纸或其他介质进行光学扫描,接着进行编辑、解译或必要时以其他合适方式进行处理来以电子方式获得所述程序,然后将其存储在计算机存储器中。
应当理解,本发明的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式中,多个步骤或方法可以用存储在存储器中且由合适的指令执行系统执行的软件或固件来实现。如,如果用硬件来实现和在另一实施方式中一样,可用本领域公知的下列技术中的任一项或他们的组合来实现:具有用于对数据信号实现逻辑功能的逻辑门电路的离散逻辑电路,具有合适的组合逻辑门电路的专用集成电路,可编程门阵列(PGA),现场可编程门阵列(FPGA)等。
本技术领域的普通技术人员可以理解实现上述实施例方法携带的全部或部分步骤是可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,该程序在执行时,包括方法实施例的步骤之一或其组合。
此外,在本发明各个实施例中的各功能单元可以集成在一个处理模块中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。所述集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。
上述提到的存储介质可以是只读存储器,磁盘或光盘等。尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (8)

1.一种存储器芯片的控制方法,其特征在于,所述存储器芯片包括功耗管理模块、寄存器、存储器和控制器,其中,所述存储器用于存储配置信息和用户设置,所述功耗管理模块和寄存器由第一电源常供电,所述存储器和控制器由第二电源选择性地供电,所述方法,包括:
所述存储器芯片上电时,所述功耗管理模块控制所述控制器和所述存储器上电;
在所述控制器上电复位后,所述控制器从所述存储器中读取配置信息和用户设置,并将所述配置信息和用户设置写入所述寄存器;
在所述控制器接收到睡眠指令时,指示所述功耗管理模块执行控制所述存储器芯片进入低功耗状态算法,在功能管理模块执行进入所述低功耗状态算法的过程中,所述功耗管理模块控制隔离所述寄存器的输入,控制所述第二电源停止向所述存储器和所述控制器供电;
在所述功耗管理模块检测到唤醒指令后,执行唤醒算法,在执行所述唤醒算法过程中,所述功耗管理模块控制建立第二电源域的供电电源,在所述第二电源域的供电电源建立完成后,控制所述第二电源域的存储器和控制器完成上电,控制解除对所述寄存器输入的隔离,并根据所述寄存器存储的所述配置信息和所述用户设置对所述控制器进行配置;
所述存储器芯片还包括缓存器,所述控制器接收总线发送的更改信息,在所述缓存器的辅助下,以根据所述更改信息对写入所述寄存器内的数据进行更新。
2.根据权利要求1所述的存储器芯片的控制方法,其特征在于,所述存储器芯片还包括:电平转换模块,其中,通过所述电平转换模块转换第一电源域和第二电源域之间通信信号的电平。
3.根据权利要求2所述的存储器芯片的控制方法,其特征在于,通过所述电平转换模块转换第一电源域和第二电源域之间通信信号的电平,包括:在所述功耗管理模块控制所述第二电源域所使用的电源对所述控制器和所述存储器供电后,所述功耗管理模块产生第一电源域电平的控制信号,通过所述电平转换模块将所述第一电源域电平的信号转换为所述第二电源域电平的信号,对所述控制器和所述存储器的上电过程进行控制。
4.根据权利要求2所述的存储器芯片的控制方法,其特征在于,所述通过所述电平转换模块转换第一电源域和第二电源域之间通信信号的电平,包括:在将所述配置信息和用户设置写入所述寄存器之前,通过所述电平转换模块将第二电源域电平的信号转换为第一电源域电平的信号,以适应控制器跨电源区域将所述配置信息和用户设置写入所述寄存器。
5.一种存储器芯片,其特征在于,所述存储器芯片包括功耗管理模块、寄存器、存储器和控制器,其中,所述存储器用于存储配置信息和用户设置,所述功耗管理模块和寄存器由第一电源常供电,所述存储器和控制器由第二电源选择性地供电,
所述存储器芯片上电时,所述功耗管理模块控制所述控制器和所述存储器上电;
在所述控制器上电复位后,所述控制器从所述存储器中读取配置信息和用户设置,并将所述配置信息和用户设置写入所述寄存器;
所述控制器还用于,在所述控制器接收到睡眠指令时,指示所述功耗管理模块执行控制所述存储器芯片进入低功耗状态算法,在功能管理模块执行进入所述低功耗状态算法的过程中,所述功耗管理模块控制隔离所述寄存器的输入,控制所述第二电源停止向所述存储器和所述控制器供电;
所述功耗管理模块还用于,在所述功耗管理模块检测到唤醒指令后,执行唤醒算法,在执行所述唤醒算法过程中,所述功耗管理模块控制建立第二电源域的供电电源,在所述第二电源域的供电电源建立完成后,控制所述第二电源域的存储器和控制器完成上电,控制解除对所述寄存器输入的隔离,并根据所述寄存器存储的所述配置信息和所述用户设置对所述控制器进行配置;
所述存储器芯片还包括缓存器,所述控制器还用于接收总线发送的更改信息,在所述缓存器的辅助下,以根据所述更改信息对写入所述寄存器内的数据进行更新。
6.根据权利要求5所述的存储器芯片,其特征在于,还包括:电平转换模块,其中,所述电平转换模块转换第一电源域和第二电源域之间通信信号的电平。
7.根据权利要求6所述的存储器芯片,其特征在于,所述电平转换模块转换第一电源域和第二电源域之间通信信号的电平,具体用于:在所述功耗管理模块控制所述第二电源域所使用的电源对所述控制器和所述存储器供电后,所述功耗管理模块产生第一电源域电平的控制信号,通过所述电平转换模块将所述第一电源域电平的信号转换为所述第二电源域电平的信号,对所述控制器和所述存储器的上电过程进行控制。
8.根据权利要求6所述的存储器芯片,其特征在于,通过电平转换模块转换第一电源域和第二电源域之间通信信号的电平,具体用于:通过所述电平转换模块将第二电源域电平的信号转换为第一电源域电平的信号,以适应所述控制器将配置信息和用户设置写入所述寄存器。
CN202010253737.XA 2020-04-02 2020-04-02 存储器芯片及其控制方法 Active CN111552365B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010253737.XA CN111552365B (zh) 2020-04-02 2020-04-02 存储器芯片及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010253737.XA CN111552365B (zh) 2020-04-02 2020-04-02 存储器芯片及其控制方法

Publications (2)

Publication Number Publication Date
CN111552365A CN111552365A (zh) 2020-08-18
CN111552365B true CN111552365B (zh) 2022-07-12

Family

ID=72002331

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010253737.XA Active CN111552365B (zh) 2020-04-02 2020-04-02 存储器芯片及其控制方法

Country Status (1)

Country Link
CN (1) CN111552365B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111949108B (zh) * 2020-08-31 2022-07-15 哲库科技(北京)有限公司 一种电源管理装置、方法和设备
CN111951866B (zh) * 2020-10-19 2021-01-15 深圳市芯天下技术有限公司 非易失型闪存深睡眠低静态功耗的电路
CN112307431B (zh) * 2020-11-09 2023-10-27 哲库科技(上海)有限公司 一种vdsp、数据处理方法及通讯设备
WO2023130443A1 (zh) * 2022-01-10 2023-07-13 华为技术有限公司 一种数据处理方法及电子设备
CN114442788A (zh) * 2022-04-08 2022-05-06 北京智芯半导体科技有限公司 芯片的低功耗系统、低功耗管理方法、控制装置及存储介质

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101620539A (zh) * 2008-07-01 2010-01-06 联想(北京)有限公司 开关机方法和计算机
CN102037428A (zh) * 2008-05-22 2011-04-27 Ati技术无限责任公司 具有用于提供降低电源消耗的睡眠状态的次要存储器控制器的集成电路及方法
CN103377155A (zh) * 2012-04-26 2013-10-30 群联电子股份有限公司 存储器储存装置及其存储器控制器与电源控制方法
US8929169B1 (en) * 2014-05-13 2015-01-06 Sandisk Technologies Inc. Power management for nonvolatile memory array
CN104516684A (zh) * 2013-09-30 2015-04-15 瑞萨电子株式会社 数据处理装置、微型控制器、以及半导体装置
CN109074296A (zh) * 2016-04-15 2018-12-21 株式会社半导体能源研究所 半导体装置、电子构件及电子设备
CN109983423A (zh) * 2016-12-28 2019-07-05 英特尔公司 能够从休眠状态执行调度存储器维护的存储器控制器
CN110069214A (zh) * 2018-01-22 2019-07-30 三星电子株式会社 存储设备、存储系统和操作存储设备的方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4531020B2 (ja) * 2006-08-01 2010-08-25 ルネサスエレクトロニクス株式会社 半導体集積回路
US7583104B2 (en) * 2006-12-12 2009-09-01 Microchip Technology Incorporated Maintaining input and/or output configuration and data state during and when coming out of a low power mode
US8819461B2 (en) * 2011-12-22 2014-08-26 Intel Corporation Method, apparatus, and system for energy efficiency and energy conservation including improved processor core deep power down exit latency by using register secondary uninterrupted power supply
CN102541247A (zh) * 2012-02-02 2012-07-04 钜泉光电科技(上海)股份有限公司 片上系统及其休眠和唤醒方法
CN105630128A (zh) * 2015-04-24 2016-06-01 上海磁宇信息科技有限公司 Mram芯片及其功耗控制方法
US10331203B2 (en) * 2015-12-29 2019-06-25 Texas Instruments Incorporated Compute through power loss hardware approach for processing device having nonvolatile logic memory
CN110007739B (zh) * 2017-12-29 2023-09-12 华为技术有限公司 一种噪声屏蔽电路及芯片

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102037428A (zh) * 2008-05-22 2011-04-27 Ati技术无限责任公司 具有用于提供降低电源消耗的睡眠状态的次要存储器控制器的集成电路及方法
CN101620539A (zh) * 2008-07-01 2010-01-06 联想(北京)有限公司 开关机方法和计算机
CN103377155A (zh) * 2012-04-26 2013-10-30 群联电子股份有限公司 存储器储存装置及其存储器控制器与电源控制方法
CN104516684A (zh) * 2013-09-30 2015-04-15 瑞萨电子株式会社 数据处理装置、微型控制器、以及半导体装置
US8929169B1 (en) * 2014-05-13 2015-01-06 Sandisk Technologies Inc. Power management for nonvolatile memory array
CN109074296A (zh) * 2016-04-15 2018-12-21 株式会社半导体能源研究所 半导体装置、电子构件及电子设备
CN109983423A (zh) * 2016-12-28 2019-07-05 英特尔公司 能够从休眠状态执行调度存储器维护的存储器控制器
CN110069214A (zh) * 2018-01-22 2019-07-30 三星电子株式会社 存储设备、存储系统和操作存储设备的方法

Also Published As

Publication number Publication date
CN111552365A (zh) 2020-08-18

Similar Documents

Publication Publication Date Title
CN111552365B (zh) 存储器芯片及其控制方法
US20230185355A1 (en) Discrete power control of components within a computer system
US9471140B2 (en) Valid context status retention in processor power mode management
US7412613B2 (en) Integrated circuit devices that support dynamic voltage scaling of power supply voltages
JP3974510B2 (ja) コンピュータ装置、電力管理方法、およびプログラム
US8347132B2 (en) System and method for reducing processor power consumption
CN107924223B (zh) 用于集成电路电网效率的功率多路复用器
US20080010478A1 (en) Card device
KR20060087826A (ko) 절전모드가 아닌 동작상태저장과 전원차단으로 구현하는시스템의 소비전력 감소 방법 및 장치
JP2009147918A (ja) 複数の電力領域を有する集積回路内の出力i/o信号の維持
US7203104B2 (en) Voltage detection circuit control device, memory control device with the same, and memory card with the same
US6917555B2 (en) Integrated circuit power management for reducing leakage current in circuit arrays and method therefor
CN111741518A (zh) 一种WiFi芯片电路及WiFi装置
US20130138990A1 (en) Digital component power savings in a host device and method
KR101929044B1 (ko) Pwm 제어 ic를 통한 시스템 에너지 절감 방법
KR20190073273A (ko) 집적회로에 있어서 전력 도메인을 관리하는 기술
JP2912349B1 (ja) ディスクアレイの制御方法及びディスクアレイ装置
CN113805826B (zh) 基于国产平台的集显与独显切换的国产化方法
CN116069147A (zh) 车载控制器的休眠方法、装置及车辆
CN116700804A (zh) 芯片休眠唤醒方法和装置、电子设备及存储介质
CN112650384A (zh) 一种低功耗休眠唤醒控制电路和多电源域的控制电路
CN116414210A (zh) 一种低功耗的存储器件的应用系统及方法
KR100471080B1 (ko) 컴퓨터시스템의 전원제어회로
KR100577800B1 (ko) 컴퓨터 시스템의 자동 백업 장치 및 방법
CN116366052A (zh) 一种隔离数据保持系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant