CN116700804A - 芯片休眠唤醒方法和装置、电子设备及存储介质 - Google Patents

芯片休眠唤醒方法和装置、电子设备及存储介质 Download PDF

Info

Publication number
CN116700804A
CN116700804A CN202310516263.7A CN202310516263A CN116700804A CN 116700804 A CN116700804 A CN 116700804A CN 202310516263 A CN202310516263 A CN 202310516263A CN 116700804 A CN116700804 A CN 116700804A
Authority
CN
China
Prior art keywords
wake
random access
power management
access memory
dynamic random
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310516263.7A
Other languages
English (en)
Inventor
谢修鑫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rockchip Electronics Co Ltd
Original Assignee
Rockchip Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rockchip Electronics Co Ltd filed Critical Rockchip Electronics Co Ltd
Priority to CN202310516263.7A priority Critical patent/CN116700804A/zh
Publication of CN116700804A publication Critical patent/CN116700804A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4418Suspend and resume; Hibernate and awake
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Power Sources (AREA)

Abstract

本发明公开了芯片休眠唤醒方法和装置、电子设备及存储介质。所述芯片休眠唤醒方法包括:响应于唤醒过程的启动,从非易失性存储器中读出第一唤醒代码;执行第一唤醒代码以控制动态随机存取存储器退出低功耗模式;以及执行动态随机存取存储器中的第二唤醒代码以完成唤醒过程。本发明的技术方案不依赖于电源管理单元的静态随机存取存储器,能够节省芯片的硬件资源面积。

Description

芯片休眠唤醒方法和装置、电子设备及存储介质
技术领域
本发明涉及芯片休眠技术领域,特别涉及芯片休眠唤醒方法和装置、电子设备及计算机可读存储介质。
背景技术
现有的芯片休眠技术在休眠时候将动态随机存取存储器设置为低功耗模式,等待外设断电,然后芯片将表示退出低功耗模式等内容的代码保存到电源管理单元内部的静态随机存取存储器中并等待唤醒。一旦被唤醒,芯片就会执行电源管理单元中的静态随机存取存储器内的代码,恢复动态随机存取存储器,其后继续执行保存在动态随机存取存储器中的系统软件,实现系统正常唤醒。这意味着需要在电源管理单元内部设计一个静态随机存取存储器,多占用了芯片的硬件资源面积。
发明内容
本发明提供芯片休眠唤醒方法和装置、电子设备及计算机可读存储介质,其能够节省芯片的硬件资源面积。
在本发明的一个方面,提供一种芯片休眠唤醒方法。该方法包括:响应于唤醒过程的启动,从非易失性存储器中读出第一唤醒代码;执行所述第一唤醒代码以控制动态随机存取存储器退出低功耗模式;以及执行所述动态随机存取存储器中的第二唤醒代码以完成所述唤醒过程。
在本发明的另一方面,提供一种芯片休眠唤醒装置。该装置包括:非易失性存储器,被配置为存储第一唤醒代码;以及中央处理单元,被电耦合到在所述装置外部的动态随机存取存储器,并且被配置为:响应于唤醒过程的启动,从所述非易失性存储器中读出所述第一唤醒代码;执行所述第一唤醒代码以控制所述动态随机存取存储器退出低功耗模式;从所述动态随机存取存储器中读出第二唤醒代码;以及执行所述第二唤醒代码以完成所述唤醒过程。
在本发明的又一方面,提供一种电子设备。该电子设备包括存储器,被配置为存储处理器可执行程序;以及处理器,被配置为执行所述程序以执行上述的芯片休眠唤醒方法。
在本发明的又一方面,提供一种计算机可读存储介质,该介质上存储有计算机程序,所述计算机程序被执行以实现上述的芯片休眠唤醒方法。
根据本发明的实施例,响应于唤醒过程的启动,从非易失性存储器中读出第一唤醒代码,执行第一唤醒代码以控制动态随机存取存储器退出低功耗模式,以及执行动态随机存取存储器中的第二唤醒代码以完成唤醒过程。因此将芯片控制动态随机存取存储器退出低功耗模式的第一唤醒代码放置在非易失性存储器中,并在唤醒时读取并执行该部分唤醒代码,不依赖于电源管理单元的静态随机存取存储器,能够节省芯片的硬件资源面积。
附图说明
图1为根据本发明实施例的一种芯片休眠唤醒方法的流程图;
图2是示出根据本发明实施例的一种芯片休眠唤醒装置的框图;
图3为根据本发明实施例的一种芯片休眠唤醒方法的芯片休眠的流程图;
图4为根据本发明实施例的一种芯片休眠唤醒方法的芯片唤醒的流程图;
图5为本发明实施例的一种芯片休眠唤醒设备的结构示意图。
具体实施方式
为详细说明本发明的技术内容、所实现目的及效果,以下结合实施方式并配合附图予以说明。
在已有技术中,芯片将表示动态随机存取存储器退出低功耗模式等内容的代码保存到电源管理单元的静态随机存取存储器中,大量占用了芯片中电源管理单元的硬件资源面积。
为了解决至少上述技术问题,本公开提供了芯片休眠唤醒方法。在启动唤醒过程时,从非易失性存储器中读出第一唤醒代码;执行第一唤醒代码以控制动态随机存取存储器退出低功耗模式;然后执行动态随机存取存储器中的第二唤醒代码以完成唤醒过程。以此方式,根据本公开的实施例能够不依赖于电源管理单元的静态随机存取存储器,节省芯片的硬件资源面积。
下文中,将参考具体实施例并且结合附图描述根据本公开的技术方案。
图1是示出根据本公开的实施例的一种芯片休眠唤醒方法100的流程图。参照图1,该方法100包括以下步骤102至步骤106。
在步骤102,响应于唤醒过程的启动,从非易失性存储器中读出第一唤醒代码。在一些实施例中,非易失性存储器可以包括只读存储器。以此方式,将原本用于恢复动态随机存取存储器的第一唤醒代码完美融入芯片上电执行的代码之中,从而节省芯片的硬件资源面积。
在一些实施例中,芯片即将休眠时,通过电源管理单元预先配置用于电源管理集成电路的休眠模式和唤醒模式,启动休眠过程,以及通过电源管理单元控制电源管理集成电路进入休眠模式。以此方式,通过电源管理单元来配置电源管理集成电路的休眠模式和唤醒模式,以完成对电源管理集成电路在不同模式下的供电预设。
在一些实施例中,响应于休眠过程的启动,将动态随机存取存储器的记忆参数存储至系统存储器中,以及控制动态随机存取存储器进入低功耗模式。
在一些实施例中,配置电源管理单元上的与电源管理集成电路相连的输入检测口,作为休眠模式和唤醒模式的切换控制口。在其他实施例中,通过电源管理单元向切换控制口输出休眠模式切换信号,控制电源管理集成电路的各路输出按照对应的预设休眠电压进行输出,使得电源管理集成电路进入休眠模式。
在一些实施例中,响应于唤醒源,通过电源管理单元控制电源管理集成电路进入唤醒模式,以及启动唤醒过程。在其他实施例中,具体通过电源管理单元向切换控制口输出唤醒模式切换信号,控制电源管理集成电路的各路输出按照对应的预设唤醒电压进行输出,使得电源管理集成电路进入唤醒模式。以此方式,可通过电源管理单元来对电源管理集成电路,实现多供电线路的集中管理控制。
在一些实施例中,休眠模式切换信号为低电平信号,唤醒模式切换信号为高电平信号。以此方式,利用高低电平的不同区分休眠模式切换信号和唤醒模式切换信号,易于检测。
在步骤104,执行第一唤醒代码以控制动态随机存取存储器退出低功耗模式。在一些实施例中,根据非易失性存储器中的第一唤醒代码检测动态随机存取存储器是否处于低功耗模式。若动态随机存取存储器处于低功耗模式,则根据第一唤醒代码控制动态随机存取存储器退出低功耗模式。
在一些实施例中,根据第一唤醒代码从系统存储器中读出恢复代码段,恢复代码段与动态随机存取存储器进入低功耗模式之前保存的记忆参数相关联。随后,根据恢复代码段恢复动态随机存取存储器的记忆参数,使得动态随机存取存储器从休眠状态开始进入工作状态。在一些实施例中,读取系统存储器中的记忆参数,以及使用记忆参数恢复动态随机存取存储器,使得动态随机存取存储器退出低功耗模式。以此方式,依靠非易失性存储器中的代码便能够实现恢复动态随机存取存储器,而无需在电源管理单元设立静态随机存取存储器。
在一些实施例中,在步骤104还可以包括:若动态随机存取存储器未处于低功耗模式,则初始化动态随机存取存储器。在一些实施例中,从系统存储器中读出初始化代码,根据初始化代码对动态随机存取存储器进行初始化,使得动态随机存取存储器从关机状态进入工作状态。以此方式,在芯片为断电状态时,通过正常的冷启动方式启动芯片,实现正常唤醒。
在步骤106,执行动态随机存取存储器中的第二唤醒代码以完成唤醒过程。
根据本公开的实施例,将控制动态随机存取存储器退出低功耗模式的第一唤醒代码放置在非易失性存储器中,在唤醒时先读取并执行该部分唤醒代码,随后读取并执行动态随机存取存储器中的第二唤醒代码以完成唤醒过程。以此方式,不依赖于电源管理单元的静态随机存取存储器,能够节省芯片的硬件资源面积。
图2是示出根据本发明实施例的芯片休眠唤醒装置200的框图。为了便于表示芯片休眠唤醒装置200与电源管理单元等的连接关系,对图2中所涉及的技术名词进行如下解释。PMU表示电源管理单元,flash表示系统存储器,ROM表示非易失性存储器,CPU表示中央处理单元,DRAM表示动态随机存取存储器,PMIC表示电源管理集成电路,sleep IO表示切换控制口,PAI/sleep表示I/O口,TXD和RXD表示为串行通信接口。
参照图2,芯片休眠唤醒装置200包括非易失性存储器202和中央处理单元204。非易失性存储器202被配置为存储第一唤醒代码。中央处理单元204被电耦合到在装置外部的动态随机存取存储器。中央处理单元204被配置为响应于唤醒过程的启动,从非易失性存储器202中读出第一唤醒代码,以及执行第一唤醒代码以控制动态随机存取存储器退出低功耗模式。中央处理单元204被配置为从动态随机存取存储器中读出第二唤醒代码,以及执行第二唤醒代码以完成唤醒过程。
在一些实施例中,芯片休眠唤醒装置200还包括电源管理单元206。电源管理单元206被电耦合到在装置外部的电源管理集成电路。电源管理单元206被配置为针对电源管理集成电路配置休眠模式和唤醒模式,控制电源管理集成电路进入休眠模式或唤醒模式,以及启动休眠过程或唤醒过程。
根据本公开的实施例,将控制动态随机存取存储器退出低功耗模式的第一唤醒代码设置在非易失性存储器中,而在芯片唤醒时,转而执行非易失性存储器中的第一唤醒代码,实现控制动态随机存取存储器退出低功耗模式,再执行动态随机存取存储器内的第二唤醒代码,完成唤醒,解决了需要在电源管理单元内部设计一个静态随机存取存储器来存储唤醒代码的问题。
下文中,将通过示例描述根据本发明实施例的一种芯片休眠唤醒方法及设备的应用场景。
图3是示出根据本发明实施例的芯片休眠唤醒方法中的芯片休眠方法的流程图。如图3所示,该方法包括以下步骤302至步骤306。
在步骤302,在休眠时,通过电源管理单元预先配置电源管理集成电路的休眠模式和唤醒模式。在一些实施例中,配置电源管理集成电路上与电源管理单元相连的输入检测口,作为切换控制口。
在一些实施例中,控制电源管理单元向切换控制口输出休眠模式切换信号或唤醒模式切换信号,对应将电源管理集成电路切换为休眠模式或唤醒模式。休眠模式切换信号和唤醒模式切换信号可采用高低电平进行区分,具体可依据实际设计需求选择其中一个为高电平,另一个为低电平。休眠模式和唤醒模式会分别对输出的各路电压做出对应的调整。具体的调整策略需要由电源管理单元对电源管理集成电路进行预先配置,配置通道为一般性串行通信总线,具体在休眠时控制电源管理集成电路的各路输出按照对应的预设休眠电压进行输出。在唤醒时控制电源管理集成电路的各路输出按照对应的预设唤醒电压进行输出。
在步骤304,将动态随机存取存储器的记忆参数存储至系统存储器中,控制动态随机存取存储器进入低功耗模式。
在步骤306,控制电源管理集成电路进入休眠模式。
具体地,电源管理单元拉低(拉高)电源管理集成电路的切换控制口,然后电源管理集成电路进入预设的休眠模式,按照预设休眠电压对各路输出进行调整或者断电处理。
图4是示出根据本发明实施例的芯片休眠唤醒方法中的芯片唤醒方法的流程图。如图4所示,该方法包括以下步骤402至步骤406。
在步骤402,控制电源管理集成电路进入唤醒模式。
具体地,当唤醒源触发电源管理单元后,电源管理单元首先自动拉高(拉低)切换控制口,让电源管理集成电路进入预设的唤醒模式,按照预设唤醒电压进行各路电压的调整。
在步骤404,电源管理单元让中央处理器调整到非易失性存储器中的代码段的执行地址,先检测动态随机存取存储器控制器是否处于低功耗模式。
若是,则表明此前处于休眠状态,此时读完系统存储器里面的代码段,该部分恢复上述休眠流程中保存的记忆参数,使得动态随机存取存储器退出低功耗模式,然后执行步骤406。
若不是,则说明此前处于则表明是冷启动状态,按照冷启动方式进行系统存储器的初始化,读取系统存储器中的动态随机存取存储器初始化代码,对动态随机存取存储器进行重新初始化。
在步骤406,让中央处理器执行动态随机存取存储器内的其余唤醒代码,按正常流程唤醒芯片。
根据本发明的另一方面,图5是示出根据本发明实施例的一种芯片休眠唤醒设备500的示意图。参照图5,该电子设备500包括存储器502和处理器504。所述存储器502被配置为存储可在处理器上运行的程序。所述处理器504执行所述程序时实现如上面描述的芯片休眠唤醒方法的各个步骤。
根据本发明的又一方面,提供了一种计算机可读介质。该计算机可读介质上存储有计算机程序,该计算机程序被处理器执行以实现如上面描述的芯片休眠唤醒方法。
综上所述,本发明提供的一种芯片休眠唤醒方法、设备及计算机可读介质,在芯片休眠时,通过电源管理单元预先配置电源管理集成电路的休眠模式和唤醒模式,在电源管理集成电路上配置输入检测口,从而能够通过电源管理单元的单向信号输出控制电源管理单元的工作模式,利用通信通道配置电源管理集成电路在不同的工作模式下的各路输出电压;在芯片唤醒时,通过执行非易失性存储器内的上电执行代码中的代码段,使得动态随机存取存储器控制器退出低功耗模式,同时利用非易失性存储器来进行休眠模式和冷启动模式的识别,无需在电池管理单元上设立静态随机存取存储器就能够完成芯片休眠唤醒,节省芯片的硬件资源面积。
以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等同变换,或直接或间接运用在相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (17)

1.一种芯片休眠唤醒方法,其特征在于,包括:
响应于唤醒过程的启动,从非易失性存储器中读出第一唤醒代码;
执行所述第一唤醒代码以控制动态随机存取存储器退出低功耗模式;以及
执行所述动态随机存取存储器中的第二唤醒代码以完成所述唤醒过程。
2.根据权利要求1所述的方法,其特征在于,执行所述第一唤醒代码以控制动态随机存取存储器退出低功耗模式包括:
根据所述非易失性存储器中的所述第一唤醒代码检测所述动态随机存取存储器是否处于低功耗模式;
若所述动态随机存取存储器处于低功耗模式,则根据所述第一唤醒代码控制所述动态随机存取存储器退出所述低功耗模式。
3.根据权利要求2所述的方法,其特征在于,根据所述第一唤醒代码控制所述动态随机存取存储器退出所述低功耗模式包括:
根据所述第一唤醒代码从系统存储器中读出恢复代码段,所述恢复代码段与所述动态随机存取存储器进入所述低功耗模式之前保存的记忆参数相关联;
根据所述恢复代码段恢复所述动态随机存取存储器的所述记忆参数,使得所述动态随机存取存储器从休眠状态开始进入工作状态。
4.根据权利要求1所述的方法,其特征在于,执行所述动态随机存取存储器中的第二唤醒代码以完成唤醒过程包括:
执行所述第二唤醒代码使得所述动态随机存取存储器进入工作状态。
5.根据权利要求2所述的方法,其特征在于,还包括:
若所述动态随机存取存储器未处于低功耗模式,则初始化所述动态随机存取存储器。
6.根据权利要求5所述的方法,其特征在于,初始化所述动态随机存取存储器包括:
从系统存储器中读出初始化代码;以及
根据所述初始化代码对所述动态随机存取存储器进行初始化,使得所述动态随机存取存储器从关机状态进入工作状态。
7.根据权利要求1所述的方法,其特征在于,还包括:
通过电源管理单元预先配置用于电源管理集成电路的休眠模式和唤醒模式;
启动休眠过程;以及
通过所述电源管理单元控制所述电源管理集成电路进入所述休眠模式。
8.根据权利要求7所述的方法,其特征在于,还包括:
响应于所述休眠过程的启动,将所述动态随机存取存储器的记忆参数存储至系统存储器中;以及
控制所述动态随机存取存储器进入低功耗模式。
9.根据权利要求8所述的方法,其特征在于,执行所述第一唤醒代码以控制所述动态随机存取存储器退出低功耗模式包括:
读取所述系统存储器中的所述记忆参数;以及
使用所述记忆参数恢复所述动态随机存取存储器,使得所述动态随机存取存储器退出低功耗模式。
10.根据权利要求7所述的方法,其特征在于,还包括:
响应于唤醒源,通过所述电源管理单元控制所述电源管理集成电路进入所述唤醒模式;以及
启动所述唤醒过程。
11.根据权利要求10所述的方法,其特征在于,通过电源管理单元预先配置用于电源管理集成电路的休眠模式和唤醒模式包括:
配置所述电源管理单元上的与所述电源管理集成电路相连的输入检测口,作为所述休眠模式和所述唤醒模式的切换控制口。
12.根据权利要求11所述的方法,其特征在于,通过所述电源管理单元控制所述电源管理集成电路进入所述休眠模式包括:通过所述电源管理单元向所述切换控制口输出休眠模式切换信号;
通过所述电源管理单元控制所述电源管理集成电路进入所述唤醒模式包括:通过所述电源管理单元向所述切换控制口输出唤醒模式切换信号。
13.根据权利要求11所述的方法,其特征在于,通过所述电源管理单元控制所述电源管理集成电路进入所述休眠模式包括:控制所述电源管理集成电路的各路输出按照对应的预设休眠电压进行输出,
通过所述电源管理单元控制所述电源管理集成电路进入所述唤醒模式包括:控制所述电源管理集成电路的各路输出按照对应的预设唤醒电压进行输出。
14.一种芯片休眠唤醒装置,其特征在于,包括:
非易失性存储器,被配置为存储第一唤醒代码;以及
中央处理单元,被电耦合到在所述装置外部的动态随机存取存储器,并且被配置为:
响应于唤醒过程的启动,从所述非易失性存储器中读出所述第一唤醒代码;
执行所述第一唤醒代码以控制所述动态随机存取存储器退出低功耗模式;
从所述动态随机存取存储器中读出第二唤醒代码;以及
执行所述第二唤醒代码以完成所述唤醒过程。
15.根据权利要求14所述的装置,其特征在于,还包括:
电源管理单元,被电耦合到在所述装置外部的电源管理集成电路,并且被配置为:
针对所述电源管理集成电路配置休眠模式和唤醒模式;
控制所述电源管理集成电路进入所述休眠模式或所述唤醒模式;以及
启动休眠过程或唤醒过程。
16.一种电子设备,其特征在于,包括:
存储器,被配置为存储处理器可执行程序;以及
处理器,被配置为执行所述程序以执行根据权利要求1至13中任意一项所述的方法。
17.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被执行以实现根据权利要求1至13中任意一项所述的方法。
CN202310516263.7A 2023-05-09 2023-05-09 芯片休眠唤醒方法和装置、电子设备及存储介质 Pending CN116700804A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310516263.7A CN116700804A (zh) 2023-05-09 2023-05-09 芯片休眠唤醒方法和装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310516263.7A CN116700804A (zh) 2023-05-09 2023-05-09 芯片休眠唤醒方法和装置、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN116700804A true CN116700804A (zh) 2023-09-05

Family

ID=87842391

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310516263.7A Pending CN116700804A (zh) 2023-05-09 2023-05-09 芯片休眠唤醒方法和装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN116700804A (zh)

Similar Documents

Publication Publication Date Title
JP3706508B2 (ja) コンピュータシステムの電源制御方法及びその装置
US8407495B2 (en) Information processor and power supply method for an information processor
KR101429674B1 (ko) 시스템 온 칩에서 전력 소모를 감소시키기 위한 장치 및방법
US8656150B2 (en) Computer system with overclocking function involves setting time parameter of memory controller
US8108704B2 (en) Method for automatically switching power states
CN111552365B (zh) 存储器芯片及其控制方法
WO2022121475A1 (zh) 运行状态切换方法、装置、电子设备及存储介质
CN110360721B (zh) 一种空调的功耗控制方法、装置、存储介质及空调
US10394307B2 (en) Information processing apparatus, information processing method, and program
US6993670B2 (en) Method of configuring a computer system capable of being woken up on LAN
US20120278542A1 (en) Computer system and sleep control method thereof
JP5598945B2 (ja) 情報処理システムおよびその制御方法
CN116700804A (zh) 芯片休眠唤醒方法和装置、电子设备及存储介质
US10042650B2 (en) Computer startup method, startup apparatus, state transition method and state transition apparatus
CN115718626A (zh) 一种快速唤醒的soc系统及快速唤醒方法
CN113791738A (zh) 基于固态硬盘的归一化低功耗处理方法、装置及计算机设备
KR102244643B1 (ko) 전원공급장치 내장형 컴퓨터 시스템의 절전장치 및 방법
TWI451239B (zh) 電腦系統於混合睡眠模式時的控制方法
US20050193243A1 (en) Method for managing a circuit system during mode-switching
CN112944565A (zh) 室外机唤醒方法、装置以及多联机空调系统
TW541453B (en) Power saving device for computer and method thereof
CN112306559A (zh) 一种存储启动系统及方法
CN106325461B (zh) 一种信息处理方法及电子设备
TWI567650B (zh) 電子裝置及防止電子裝置進入休眠狀態的方法
US20130179714A1 (en) Backup power supply circuit and method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination