CN111447052B - 一种基于三角波控制的多涡卷混沌电路 - Google Patents

一种基于三角波控制的多涡卷混沌电路 Download PDF

Info

Publication number
CN111447052B
CN111447052B CN202010218180.6A CN202010218180A CN111447052B CN 111447052 B CN111447052 B CN 111447052B CN 202010218180 A CN202010218180 A CN 202010218180A CN 111447052 B CN111447052 B CN 111447052B
Authority
CN
China
Prior art keywords
resistance
resistor
operational amplifier
right end
left end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010218180.6A
Other languages
English (en)
Other versions
CN111447052A (zh
Inventor
刘扬
张朝霞
林壮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Foshan University
Original Assignee
Foshan University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Foshan University filed Critical Foshan University
Priority to CN202010218180.6A priority Critical patent/CN111447052B/zh
Publication of CN111447052A publication Critical patent/CN111447052A/zh
Application granted granted Critical
Publication of CN111447052B publication Critical patent/CN111447052B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/001Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols using chaotic signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

本发明公开了一种基于三角波控制的多涡卷混沌电路,包括:基本混沌信号产生电路N1和函数信号产生电路N2,所述基本混沌信号产生电路N1,设有:x信号输出端、y信号输出端、z信号输出端和f(x)信号输入端;所述函数信号产生电路N2的输入端与x信号输出端连接,所述函数信号产生电路N2的输出端与f(x)信号输入端连接。通过产生三角波的函数信号产生电路N2和基本混沌信号产生电路N1,从而使得硬件更简单、更容易实现,产生多个网格多涡卷信号,加密强度高、抗破译能力强。本发明主要用于通讯加密。

Description

一种基于三角波控制的多涡卷混沌电路
技术领域
本发明涉及混沌通信技术领域,特别涉及一种基于三角波控制的多涡卷混沌电路。
背景技术
自20世纪60年代Lorenz发现第一个混沌系统以来,混沌系统因其具有对初始条件和参数具有强烈的敏感性和依赖性、不可预测性等特性,在图像加密、信息安全等领域取得了广泛的关注。混沌作为非线性动力系统中一种确定性的类随机过程,具有遍历性、混合性、指数发散性。低维混沌系统由于其系统维数低,存在密钥空间不足,混沌序列的复杂度不高,系统抗破译能力差,安全性低等问题。
现有的多涡卷混沌信号发生器硬件构成复杂,而且,加密强度不高,密钥空间不足,涡卷数量少、抗破译能力低等问题。
发明内容
本发明的目的是提供一种基于三角波控制的多涡卷混沌电路,以解决现有技术中所存在的一个或多个技术问题,至少提供一种有益的选择或创造条件。
本发明解决其技术问题的解决方案是:一种基于三角波控制的多涡卷混沌电路,包括:
基本混沌信号产生电路N1,设有:x信号输出端和f(x)信号输入端;
函数信号产生电路N2,其的输入端与x信号输出端连接,其的输出端与f(x)信号输入端连接;
所述函数信号产生电路N2用于产生三角波函数f(x),其中:
Figure BDA0002425129860000021
n为自然数。
进一步,所述函数信号产生电路N2包括:运算放大器OP10至OP20、电阻R20至R68
运算放大器OP20的输出端分别与电阻R68的左端、f(x)信号输入端连接,运算放大器OP20的负输入端分别与电阻R67的右端、电阻R68的左端连接,运算放大器OP19的输出端分别与电阻R67的右端、电阻R66的左端连接,运算放大器OP19的负输入端分别与电阻R66的右端、电阻R20的左端、电阻R25的左端、电阻R30的左端、电阻R35的左端、电阻R40的左端、电阻R45的左端、电阻R50的左端、电阻R55的左端、电阻R60的左端、电阻R65的左端连接;
运算放大器OP10的输出端分别与电阻R22的右端、电阻R23的左端连接,运算放大器OP10的负输入端分别与电阻R23的右端、电阻R24的左端连接,电阻R22的左端分别与电阻R21的上端、电阻R20的右端连接;
运算放大器OP11的输出端分别与电阻R27的右端、电阻R28的左端连接,运算放大器OP11的负输入端分别与电阻R28的右端、电阻R29的左端连接,电阻R27的左端分别与电阻R26的上端、电阻R25的右端连接;
运算放大器OP12的输出端分别与电阻R27的右端、电阻R28的左端连接,运算放大器OP12的负输入端分别与电阻R28的右端、电阻R29的左端连接,电阻R32的左端分别与电阻R31的上端、电阻R30的右端连接;
运算放大器OP13的输出端分别与电阻R37的右端、电阻R38的左端连接,运算放大器OP13的负输入端分别与电阻R38的右端、电阻R39的左端连接,电阻R37的左端分别与电阻R36的上端、电阻R38的右端连接;
运算放大器OP14的输出端分别与电阻R42的右端、电阻R43的左端连接,运算放大器OP14的负输入端分别与电阻R43的右端、电阻R44的左端连接,电阻R42的左端分别与电阻R41的上端、电阻R40的右端连接;
运算放大器OP15的输出端分别与电阻R47的右端、电阻R48的左端连接,运算放大器OP15的负输入端分别与电阻R48的右端、电阻R49的左端连接,电阻R47的左端分别与电阻R46的上端、电阻R45的右端连接;
运算放大器OP16的输出端分别与电阻R52的右端、电阻R53的左端连接,运算放大器OP16的负输入端分别与电阻R53的右端、电阻R54的左端连接,电阻R53的左端分别与电阻R51的上端、电阻R50的右端连接;
运算放大器OP17的输出端分别与电阻R57的右端、电阻R58的左端连接,运算放大器OP17的负输入端分别与电阻R58的右端、电阻R59的左端连接,电阻R57的左端分别与电阻R56的上端、电阻R55的右端连接;
运算放大器OP18的输出端分别与电阻R62的右端、电阻R63的左端连接,运算放大器OP18的负输入端分别与电阻R63的右端、电阻R64的左端连接,电阻R62的左端分别与电阻R61的上端、电阻R60的右端连接;
电阻R24的右端、运算放大器OP11的正输入端、电阻R34的右端、运算放大器OP13的正输入端、电阻R44的右端、运算放大器OP15的正输入端、电阻R54的右端、运算放大器OP17的正输入端、电阻R65的右端均与x输出端连接;
运算放大器OP10的正输入端、运算放大器OP12的正输入端、运算放大器OP14的正输入端、运算放大器OP16的正输入端、运算放大器OP18的正输入端、运算放大器OP19的正输入端、运算放大器OP20的正输入端、电阻R21的下端、电阻R26的下端、电阻R31的下端、电阻R36的下端、电阻R41的下端、电阻R46的下端、电阻R51的下端、电阻R56的下端、电阻R61的下端、电阻R29的右端、电阻R39的右端、电阻R49的右端、电阻R59的右端、电阻R64的右端均对地连接。
进一步,所述基本混沌信号产生电路N1还设有y信号输出端和z信号输出端,所述基本混沌信号产生电路N1包括:运算放大器OP1至OP9、电阻R1至R19、电容C1至C3、乘法器MUL1,所述乘法器MUL1的比例系数为0.1;
运算放大器OP1的负输入端分别与电阻R2的右端、电阻R1的右端、电阻R3的左端连接,运算放大器OP1的输出端分别与电阻R3的右端、电阻R4的左端连接;
运算放大器OP2的负输入端分别与电容C1的左端、电阻R4的右端连接,运算放大器OP2的输出端分别与电容C1的右端、电阻R5的左端连接;
运算放大器OP3的负输入端分别与电阻R5的右端、电阻R6的左端连接,运算放大器OP3的输出端分别与电阻R6的右端、x信号输出端连接;
运算放大器OP4的负输入端分别与电阻R7的右端、电阻R8的右端、电阻R9的左端连接,运算放大器OP4的输出端分别与电阻R9的右端、电阻R10的左端连接;
运算放大器OP5的负输入端分别与电容C2的左端、电阻R10的右端连接,运算放大器OP5的输出端分别与电容C2的右端、电阻R11的左端、电阻R1的左端、乘法器MUL1的第一输入端连接;
运算放大器OP6的负输入端分别与电阻R11的右端、电阻R12的左端连接,运算放大器OP6的输出端分别与电阻R12的右端、y信号输出端连接;
运算放大器OP7的负输入端分别与电阻R14的右端、电阻R15的右端、电阻R16的左端连接,电阻R14的左端与乘法器MUL1输出端连接,电阻R15的左端与f(x)输入端连接;运算放大器OP7的输出端分别与电阻R17的右端、电阻R16的左端连接;
运算放大器OP8的负输入端分别与电容C3的左端、电阻R17的右端连接;运算放大器OP8的输出端分别与电容C3的右端、电阻R18的左端、电阻R2的左端、电阻R7的左端连接;
运算放大器OP9的负输入端分别与电阻R18的右端、电阻R19的左端连接,运算放大器OP9的输出端分别与电阻R19的右端、z信号输出端连接;
电阻R8的左端、电阻R13的左端均与y信号输出端连接;
乘法器MUL1的第二输入端与z信号输出端连接;
运算放大器OP1至OP9的正输入端均对地连接。
进一步,所述基本混沌信号产生电路N1所采用的电阻为精密可调电阻或者为精密可调电位器
进一步,所述函数信号产生电路N2所采用的电阻为精密可调电阻或者为精密可调电位器。
本发明的有益效果是:通过产生三角波的函数信号产生电路N2和基本混沌信号产生电路N1,从而使得硬件更简单、更容易实现,产生多个网格多涡卷信号,加密强度高、抗破译能力强。本发明主要用于通讯加密。
附图说明
为了更清楚地说明本发明创造实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单说明。显然,所描述的附图只是本发明创造的一部分实施例,而不是全部实施例,本领域的技术人员在不付出创造性劳动的前提下,还可以根据这些附图获得其他设计方案和附图。
图1是函数信号产生电路N2的电路连接结构示意图;
图2是基本混沌信号产生电路N1电路连接结构示意图。
具体实施方式
本部分将详细描述本发明创造的具体实施例,本发明创造之较佳实施例在附图中示出,附图的作用在于用图形补充说明书文字部分的描述,使人能够直观地、形象地理解本发明创造的每个技术特征和整体技术方案,但其不能理解为对本发明创造保护范围的限制。
在本发明创造的描述中,需要理解的是,涉及到方位描述,例如上、下、前、后、左、右等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明创造和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明创造的限制。
在本发明创造的描述中,如果具有“若干”之类的词汇描述,其含义是一个或者多个,多个的含义是两个以上,大于、小于、超过等理解为不包括本数,以上、以下、以内等理解为包括本数。
本发明创造的描述中,除非另有明确的限定,设置、安装、连接等词语应做广义理解,所属技术领域技术人员可以结合技术方案的具体内容合理确定上述词语在本发明创造中的具体含义。
实施例1,参考图1和图2,一种基于三角波控制的多涡卷混沌电路,包括:基本混沌信号产生电路N1和函数信号产生电路N2,所述基本混沌信号产生电路N1,设有:x信号输出端、y信号输出端、z信号输出端和f(x)信号输入端;所述函数信号产生电路N2的输入端与x信号输出端连接,所述函数信号产生电路N2的输出端与f(x)信号输入端连接。
所述函数信号产生电路N2包括:运算放大器OP10至OP20、电阻R20至R68
运算放大器OP20的输出端分别与电阻R68的左端、f(x)信号输入端连接,运算放大器OP20的负输入端分别与电阻R67的右端、电阻R68的左端连接,运算放大器OP19的输出端分别与电阻R67的右端、电阻R66的左端连接,运算放大器OP19的负输入端分别与电阻R66的右端、电阻R20的左端、电阻R25的左端、电阻R30的左端、电阻R35的左端、电阻R40的左端、电阻R45的左端、电阻R50的左端、电阻R55的左端、电阻R60的左端、电阻R65的左端连接;
运算放大器OP10的输出端分别与电阻R22的右端、电阻R23的左端连接,运算放大器OP10的负输入端分别与电阻R23的右端、电阻R24的左端连接,电阻R22的左端分别与电阻R21的上端、电阻R20的右端连接;
运算放大器OP11的输出端分别与电阻R27的右端、电阻R28的左端连接,运算放大器OP11的负输入端分别与电阻R28的右端、电阻R29的左端连接,电阻R27的左端分别与电阻R26的上端、电阻R25的右端连接;
运算放大器OP12的输出端分别与电阻R27的右端、电阻R28的左端连接,运算放大器OP12的负输入端分别与电阻R28的右端、电阻R29的左端连接,电阻R32的左端分别与电阻R31的上端、电阻R30的右端连接;
运算放大器OP13的输出端分别与电阻R37的右端、电阻R38的左端连接,运算放大器OP13的负输入端分别与电阻R38的右端、电阻R39的左端连接,电阻R37的左端分别与电阻R36的上端、电阻R38的右端连接;
运算放大器OP14的输出端分别与电阻R42的右端、电阻R43的左端连接,运算放大器OP14的负输入端分别与电阻R43的右端、电阻R44的左端连接,电阻R42的左端分别与电阻R41的上端、电阻R40的右端连接;
运算放大器OP15的输出端分别与电阻R47的右端、电阻R48的左端连接,运算放大器OP15的负输入端分别与电阻R48的右端、电阻R49的左端连接,电阻R47的左端分别与电阻R46的上端、电阻R45的右端连接;
运算放大器OP16的输出端分别与电阻R52的右端、电阻R53的左端连接,运算放大器OP16的负输入端分别与电阻R53的右端、电阻R54的左端连接,电阻R53的左端分别与电阻R51的上端、电阻R50的右端连接;
运算放大器OP17的输出端分别与电阻R57的右端、电阻R58的左端连接,运算放大器OP17的负输入端分别与电阻R58的右端、电阻R59的左端连接,电阻R57的左端分别与电阻R56的上端、电阻R55的右端连接;
运算放大器OP18的输出端分别与电阻R62的右端、电阻R63的左端连接,运算放大器OP18的负输入端分别与电阻R63的右端、电阻R64的左端连接,电阻R62的左端分别与电阻R61的上端、电阻R60的右端连接;
电阻R24的右端、运算放大器OP11的正输入端、电阻R34的右端、运算放大器OP13的正输入端、电阻R44的右端、运算放大器OP15的正输入端、电阻R54的右端、运算放大器OP17的正输入端、电阻R65的右端均与x输出端连接;
运算放大器OP10的正输入端、运算放大器OP12的正输入端、运算放大器OP14的正输入端、运算放大器OP16的正输入端、运算放大器OP18的正输入端、运算放大器OP19的正输入端、运算放大器OP20的正输入端、电阻R21的下端、电阻R26的下端、电阻R31的下端、电阻R36的下端、电阻R41的下端、电阻R46的下端、电阻R51的下端、电阻R56的下端、电阻R61的下端、电阻R29的右端、电阻R39的右端、电阻R49的右端、电阻R59的右端、电阻R64的右端均对地连接。
所述基本混沌信号产生电路N1包括:运算放大器OP1至OP9、电阻R1至R19、电容C1至C3、乘法器MUL1,所述乘法器MUL1的比例系数为0.1;
运算放大器OP1的负输入端分别与电阻R2的右端、电阻R1的右端、电阻R3的左端连接,运算放大器OP1的输出端分别与电阻R3的右端、电阻R4的左端连接;
运算放大器OP2的负输入端分别与电容C1的左端、电阻R4的右端连接,运算放大器OP2的输出端分别与电容C1的右端、电阻R5的左端连接;
运算放大器OP3的负输入端分别与电阻R5的右端、电阻R6的左端连接,运算放大器OP3的输出端分别与电阻R6的右端、x信号输出端连接;
运算放大器OP4的负输入端分别与电阻R7的右端、电阻R8的右端、电阻R9的左端连接,运算放大器OP4的输出端分别与电阻R9的右端、电阻R10的左端连接;
运算放大器OP5的负输入端分别与电容C2的左端、电阻R10的右端连接,运算放大器OP5的输出端分别与电容C2的右端、电阻R11的左端、电阻R1的左端、乘法器MUL1的第一输入端连接;
运算放大器OP6的负输入端分别与电阻R11的右端、电阻R12的左端连接,运算放大器OP6的输出端分别与电阻R12的右端、y信号输出端连接;
运算放大器OP7的负输入端分别与电阻R14的右端、电阻R15的右端、电阻R16的左端连接,电阻R14的左端与乘法器MUL1输出端连接,电阻R15的左端与f(x)输入端连接;运算放大器OP7的输出端分别与电阻R17的右端、电阻R16的左端连接;
运算放大器OP8的负输入端分别与电容C3的左端、电阻R17的右端连接;运算放大器OP8的输出端分别与电容C3的右端、电阻R18的左端、电阻R2的左端、电阻R7的左端连接;
运算放大器OP9的负输入端分别与电阻R18的右端、电阻R19的左端连接,运算放大器OP9的输出端分别与电阻R19的右端、z信号输出端连接;
电阻R8的左端、电阻R13的左端均与y信号输出端连接;
乘法器MUL1的第二输入端与z信号输出端连接;
运算放大器OP1至OP9的正输入端均对地连接。
所述函数信号产生电路N2用于产生三角波函数f(x),其中:
Figure BDA0002425129860000111
n为自然数。
本发明电路元件和电源电压的选择:图1至图2中所有的运算放大器,型号为TL082,电源电压为±E=±15V,各运算放大器输出电压的饱和值为Vsat=±13.5V。图1中的乘法器,型号为AD633,电源电压为±E=±15V。为了保证电阻值的准确性,基本混沌信号产生电路N1和函数信号产生电路N2中所有电阻均为精密可调电阻或者精密可调电位器。
本发明元器件参数表如下:
表1(单位:kΩ)
Figure BDA0002425129860000112
Figure BDA0002425129860000121
表1为各个电阻的阻值表,其中,各个电阻的单位为kΩ。
表2(单位:nF)
<![CDATA[C<sub>1</sub>]]> 50 <![CDATA[C<sub>2</sub>]]> 50 <![CDATA[C<sub>3</sub>]]> 50
表2为各个电容的容值,单位为nF。
按照图1至图2连接电路,根据表1和表2、表3给出的数据,可确定各图中各个元器件的参数。电路产生一种基于三角波控制的多涡卷混沌信号。
可得基于三角波控制的多涡卷混沌信号的状态方程为下式:
Figure BDA0002425129860000131
Figure BDA0002425129860000132
Figure BDA0002425129860000133
本发明中得到涡卷数为14。
以上对本发明创造的较佳实施方式进行了具体说明,但本发明创造并不限于所述实施例,熟悉本领域的技术人员在不违背本发明创造精神的前提下还可做出种种的等同变型或替换,这些等同的变型或替换均包含在本申请权利要求所限定的范围内。

Claims (3)

1.一种基于三角波控制的多涡卷混沌电路,其特征在于,包括:
基本混沌信号产生电路N1,设有:x信号输出端和f(x)信号输入端;
函数信号产生电路N2,其的输入端与x信号输出端连接,其的输出端与f(x)信号输入端连接;
所述函数信号产生电路N2用于产生三角波函数f(x),其中:
Figure FDA0004054085320000011
n为自然数;
所述函数信号产生电路N2包括:运算放大器OP10至OP20、电阻R20至R68
运算放大器OP20的输出端分别与电阻R68的左端、f(x)信号输入端连接,运算放大器OP20的负输入端分别与电阻R67的右端、电阻R68的左端连接,运算放大器OP19的输出端分别与电阻R67的右端、电阻R66的左端连接,运算放大器OP19的负输入端分别与电阻R66的右端、电阻R20的左端、电阻R25的左端、电阻R30的左端、电阻R35的左端、电阻R40的左端、电阻R45的左端、电阻R50的左端、电阻R55的左端、电阻R60的左端、电阻R65的左端连接;
运算放大器OP10的输出端分别与电阻R22的右端、电阻R23的左端连接,运算放大器OP10的负输入端分别与电阻R23的右端、电阻R24的左端连接,电阻R22的左端分别与电阻R21的上端、电阻R20的右端连接;
运算放大器OP11的输出端分别与电阻R27的右端、电阻R28的左端连接,运算放大器OP11的负输入端分别与电阻R28的右端、电阻R29的左端连接,电阻R27的左端分别与电阻R26的上端、电阻R25的右端连接;
运算放大器OP12的输出端分别与电阻R27的右端、电阻R28的左端连接,运算放大器OP12的负输入端分别与电阻R28的右端、电阻R29的左端连接,电阻R32的左端分别与电阻R31的上端、电阻R30的右端连接;
运算放大器OP13的输出端分别与电阻R37的右端、电阻R38的左端连接,运算放大器OP13的负输入端分别与电阻R38的右端、电阻R39的左端连接,电阻R37的左端分别与电阻R36的上端、电阻R38的右端连接;
运算放大器OP14的输出端分别与电阻R42的右端、电阻R43的左端连接,运算放大器OP14的负输入端分别与电阻R43的右端、电阻R44的左端连接,电阻R42的左端分别与电阻R41的上端、电阻R40的右端连接;
运算放大器OP15的输出端分别与电阻R47的右端、电阻R48的左端连接,运算放大器OP15的负输入端分别与电阻R48的右端、电阻R49的左端连接,电阻R47的左端分别与电阻R46的上端、电阻R45的右端连接;
运算放大器OP16的输出端分别与电阻R52的右端、电阻R53的左端连接,运算放大器OP16的负输入端分别与电阻R53的右端、电阻R54的左端连接,电阻R53的左端分别与电阻R51的上端、电阻R50的右端连接;
运算放大器OP17的输出端分别与电阻R57的右端、电阻R58的左端连接,运算放大器OP17的负输入端分别与电阻R58的右端、电阻R59的左端连接,电阻R57的左端分别与电阻R56的上端、电阻R55的右端连接;运算放大器OP18的输出端分别与电阻R62的右端、电阻R63的左端连接,运算放大器OP18的负输入端分别与电阻R63的右端、电阻R64的左端连接,电阻R62的左端分别与电阻R61的上端、电阻R60的右端连接;
电阻R24的右端、运算放大器OP11的正输入端、电阻R34的右端、运算放大器OP13的正输入端、电阻R44的右端、运算放大器OP15的正输入端、电阻R54的右端、运算放大器OP17的正输入端、电阻R65的右端均与x输出端连接;
运算放大器OP10的正输入端、运算放大器OP12的正输入端、运算放大器OP14的正输入端、运算放大器OP16的正输入端、运算放大器OP18的正输入端、运算放大器OP19的正输入端、运算放大器OP20的正输入端、电阻R21的下端、电阻R26的下端、电阻R31的下端、电阻R36的下端、电阻R41的下端、电阻R46的下端、电阻R51的下端、电阻R56的下端、电阻R61的下端、电阻R29的右端、电阻R39的右端、电阻R49的右端、电阻R59的右端、电阻R64的右端均对地连接;
所述基本混沌信号产生电路N1还设有y信号输出端和z信号输出端,所述基本混沌信号产生电路N1包括:运算放大器OP1至OP9、电阻R1至R19、电容C1至C3、乘法器MUL1,所述乘法器MUL1的比例系数为0.1;
运算放大器OP1的负输入端分别与电阻R2的右端、电阻R1的右端、电阻R3的左端连接,运算放大器OP1的输出端分别与电阻R3的右端、电阻R4的左端连接;
运算放大器OP2的负输入端分别与电容C1的左端、电阻R4的右端连接,运算放大器OP2的输出端分别与电容C1的右端、电阻R5的左端连接;
运算放大器OP3的负输入端分别与电阻R5的右端、电阻R6的左端连接,运算放大器OP3的输出端分别与电阻R6的右端、x信号输出端连接;
运算放大器OP4的负输入端分别与电阻R7的右端、电阻R8的右端、电阻R9的左端连接,运算放大器OP4的输出端分别与电阻R9的右端、电阻R10的左端连接;
运算放大器OP5的负输入端分别与电容C2的左端、电阻R10的右端连接,运算放大器OP5的输出端分别与电容C2的右端、电阻R11的左端、电阻R1的左端、乘法器MUL1的第一输入端连接;
运算放大器OP6的负输入端分别与电阻R11的右端、电阻R12的左端连接,运算放大器OP6的输出端分别与电阻R12的右端、y信号输出端连接;
运算放大器OP7的负输入端分别与电阻R14的右端、电阻R15的右端、电阻R16的左端连接,电阻R14的左端与乘法器MUL1输出端连接,电阻R15的左端与f(x)输入端连接;运算放大器OP7的输出端分别与电阻R17的右端、电阻R16的左端连接;
运算放大器OP8的负输入端分别与电容C3的左端、电阻R17的右端连接;运算放大器OP8的输出端分别与电容C3的右端、电阻R18的左端、电阻R2的左端、电阻R7的左端连接;
运算放大器OP9的负输入端分别与电阻R18的右端、电阻R19的左端连接,运算放大器OP9的输出端分别与电阻R19的右端、z信号输出端连接;
电阻R8的左端、电阻R13的左端均与y信号输出端连接;
乘法器MUL1的第二输入端与z信号输出端连接;
运算放大器OP1至OP9的正输入端均对地连接。
2.根据权利要求1所述的一种基于三角波控制的多涡卷混沌电路,其特征在于:所述基本混沌信号产生电路N1所采用的电阻为精密可调电阻或者为精密可调电位器
3.根据权利要求1所述的一种基于三角波控制的多涡卷混沌电路,其特征在于:所述函数信号产生电路N2所采用的电阻为精密可调电阻或者为精密可调电位器。
CN202010218180.6A 2020-03-25 2020-03-25 一种基于三角波控制的多涡卷混沌电路 Active CN111447052B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010218180.6A CN111447052B (zh) 2020-03-25 2020-03-25 一种基于三角波控制的多涡卷混沌电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010218180.6A CN111447052B (zh) 2020-03-25 2020-03-25 一种基于三角波控制的多涡卷混沌电路

Publications (2)

Publication Number Publication Date
CN111447052A CN111447052A (zh) 2020-07-24
CN111447052B true CN111447052B (zh) 2023-04-07

Family

ID=71629622

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010218180.6A Active CN111447052B (zh) 2020-03-25 2020-03-25 一种基于三角波控制的多涡卷混沌电路

Country Status (1)

Country Link
CN (1) CN111447052B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101873210A (zh) * 2010-05-24 2010-10-27 重庆邮电大学 网状形多涡卷混沌电路及产生多涡卷的方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101873210A (zh) * 2010-05-24 2010-10-27 重庆邮电大学 网状形多涡卷混沌电路及产生多涡卷的方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
几类多涡卷与多翅膀混沌系统建模、控制及应用研究;张朝霞;《中国博士学位论文全文数据库(基础科学辑)》;20111031;第二章 *
用三角波序列产生三维多涡卷混沌吸引子的电路实验;禹思敏;《物理学报》;20050412(第04期);全文 *

Also Published As

Publication number Publication date
CN111447052A (zh) 2020-07-24

Similar Documents

Publication Publication Date Title
Wang et al. The weight distributions of cyclic codes and elliptic curves
CN106130713A (zh) 一种具有双忆阻器的最简四维自治混沌系统及实现电路
CN111431694B (zh) 一种基于锯齿波控制的多涡卷混沌电路
CN110943822B (zh) 一种基于正弦控制的多涡卷混沌信号发生器
CN105530083A (zh) 一种基于文氏桥振荡器的压控型忆阻混沌电路
CN111447052B (zh) 一种基于三角波控制的多涡卷混沌电路
Mulukutla et al. Implementation of the Chua’s circuit and its applications
CN105207771A (zh) 一种基于单片电流反馈运算放大器的双涡卷隐藏蔡氏混沌吸引子产生电路
CN111162895B (zh) 一种基于余弦控制的多涡卷混沌信号发生器
CN109361503A (zh) 一种基于锯齿波混沌反控制的多涡卷电路
CN111835498B (zh) 一种多翅膀混沌信号发生器和加密系统
CN104301090B (zh) 含有时滞项的四维混沌系统电路
Singh et al. Voltage mode and trans-admittance mode first-order universal filters employing DV-EXCCCII
Pandey et al. Voltage mode pulse width modulator using single operational transresistance amplifier
CN110958105B (zh) 一种基于时滞函数切换控制的多涡卷混沌电路
Wang et al. The design and implementation of a multi‐wing chaotic attractor based on a five‐term three‐dimension system
CN112332972B (zh) 一种三阶二次双翅膀混沌信号发生器和加密系统
CN112532372B (zh) 一种新型网格多涡卷混沌信号发生器和加密系统
Chien Design and implementation of relaxation generators: New application circuits of the DVCC
CN111464283B (zh) 一种基于时滞函数序列的多涡卷混沌信号发生器
CN111277402B (zh) 一种立体网格多涡卷混沌信号发生器
CN103888239B (zh) Rc振荡器和lc谐振回路构成的混沌电路
CN111865554A (zh) 一种多涡卷混沌信号发生器和加密系统
CN108737063A (zh) 一种三维自治忆阻混沌电路
Pandey et al. Voltage mode astable multivibrator using single CDBA

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant