CN111277402B - 一种立体网格多涡卷混沌信号发生器 - Google Patents

一种立体网格多涡卷混沌信号发生器 Download PDF

Info

Publication number
CN111277402B
CN111277402B CN202010218203.3A CN202010218203A CN111277402B CN 111277402 B CN111277402 B CN 111277402B CN 202010218203 A CN202010218203 A CN 202010218203A CN 111277402 B CN111277402 B CN 111277402B
Authority
CN
China
Prior art keywords
operational amplifier
resistor
resistance
voltage source
right end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010218203.3A
Other languages
English (en)
Other versions
CN111277402A (zh
Inventor
林壮
张朝霞
刘扬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Foshan University
Original Assignee
Foshan University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Foshan University filed Critical Foshan University
Priority to CN202010218203.3A priority Critical patent/CN111277402B/zh
Publication of CN111277402A publication Critical patent/CN111277402A/zh
Application granted granted Critical
Publication of CN111277402B publication Critical patent/CN111277402B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/001Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols using chaotic signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

本发明公开了一种立体网格多涡卷混沌信号发生器,包括:基本混沌信号产生电路N1和序列发生器N2,所述基本混沌信号产生电路N1设有x信号输出端、y信号输出端、z信号输出端、‑f(x)信号输入端、‑f(y)信号输入端、f(y)信号输入端和f(z)信号输入端;所述序列发生器N2用于产生时滞函数序列f(x)、f(y)和f(z),所述序列发生器N2的输入端分别与x信号输出端、y信号输出端和z信号输出端连接,所述序列发生器N2的输出端分别与‑f(x)信号输入端、‑f(y)信号输入端、f(y)信号输入端和f(z)信号输入端连接。本发明主要用于通讯加密。

Description

一种立体网格多涡卷混沌信号发生器
技术领域
本发明涉及混沌通信技术领域,特别涉及一种立体网格多涡卷混沌信号发生器。
背景技术
随着对混沌现象研究的深入,人们发现混沌系统的对具有对初始条件和参数具有高度的敏感性和依赖性、不可预测性等特性,这些特征使得混沌在通信各个领域如语音通讯、图像加密、安全等方面有广泛的用途,因而混沌信号的产生和控制也越来越成为研究混沌现象中的重要方向。
现有的多涡卷混沌信号发生器硬件构成复杂,而且,产生的密钥空间小,涡卷数量少、加密强度不高,抗破译能力低。
发明内容
本发明的目的是提供一种立体网格多涡卷混沌信号发生器,以解决现有技术中所存在的一个或多个技术问题,至少提供一种有益的选择或创造条件。
本发明解决其技术问题的解决方案是:一种立体网格多涡卷混沌信号发生器,包括:
基本混沌信号产生电路N1,设有x信号输出端、y信号输出端、z信号输出端、-f(x)信号输入端、-f(y)信号输入端、f(y)信号输入端和f(z)信号输入端;
序列发生器N2,用于产生时滞函数序列f(x)、f(y)和f(z),其的输入端分别与x信号输出端、y信号输出端和z信号输出端连接,其的输出端分别与-f(x)信号输入端、-f(y)信号输入端、f(y)信号输入端和f(z)信号输入端连接;
时滞函数序列为:
Figure BDA0002425127720000021
Figure BDA0002425127720000022
Figure BDA0002425127720000023
n为自然数。
进一步,所述序列发生器N2包括:运算放大器OP10至OP30、电阻Rx1至Rx9、电阻Ry1至电阻Ry9、电阻Rz1至电阻Rz5
运算放大器OP10的输出端分别与电阻Rx9的左端、-f(x)信号输入端连接,运算放大器OP10的负输入端分别电阻Rx9的右端、电阻Rx8的左端连接,运算放大器OP11的输出端分别与电阻Rx8的右端、电阻Rx7的左端连接,运算放大器OP11的负输入端分别与电阻Rx7的右端、电阻Rx6的左端、电阻Rx5的左端、电阻Rx4的左端、电阻Rx3的左端、电阻Rx2的左端、电阻Rx1的左端连接;
运算放大器OP12的输出端与电阻Rx1的右端,运算放大器OP12的正输入端与电压源Ex1的正极连接,运算放大器OP13的正输入端与电压源-Ex1的负极连接,运算放大器OP13的输出端与电阻Rx2的右端连接;
运算放大器OP14的输出端与电阻Rx3的右端,运算放大器OP15的正输入端与电压源Ex2的正极连接,运算放大器OP15的正输入端与电压源-Ex2的负极连接,运算放大器OP15的输出端与电阻Rx4的右端连接;
运算放大器OP16的输出端与电阻Rx5的右端,运算放大器OP16的正输入端与电压源Ex3的正极连接,运算放大器OP16的正输入端与电压源-Ex3的负极连接,运算放大器OP16的输出端与电阻Rx6的右端连接;
所述运算放大器OP12的负输入端、运算放大器OP13的负输入端、运算放大器OP14的负输入端、运算放大器OP15的负输入端、运算放大器OP16的负输入端、运算放大器OP17的负输入端均与x信号输出端连接;
所述电压源Ex1的负极、电压源-Ex1的正极、电压源Ex2的负极、电压源-Ex2的正极、电压源Ex3的负极、电压源-Ex3的正极均对地连接;
运算放大器OP26的输出端分别与f(z)信号输入端、电阻Rz5的左端连接,运算放大器OP26的负输入端分别与电阻Rz5的右端、电阻Rz1的右端、电阻Rz2的右端、电阻Rz3的右端、电阻Rz4的右端连接;
运算放大器OP27的输出端与电阻Rz1的右端,运算放大器OP27的正输入端与电压源Ez1的正极连接,运算放大器OP28的正输入端与电压源-Ez1的负极连接,运算放大器OP28的输出端与电阻Rz2的右端连接;
运算放大器OP29的输出端与电阻Rz3的右端,运算放大器OP29的正输入端与电压源Ez2的正极连接,运算放大器OP30的正输入端与电压源-Ez2的负极连接,运算放大器OP30的输出端与电阻Rz4的右端连接;
运算放大器OP27的负输入端、运算放大器OP28的负输入端、运算放大器OP29的负输入端、运算放大器OP30的负输入端均与z信号输出端连接;
所述电压源Ez1的负极、电压源-Ez1的正极、电压源Ez2的负极、电压源-Ez2的正极均对地连接;
运算放大器OP18的输出端分别与电阻Ry9的左端、-f(y)信号输入端连接,运算放大器OP18的负输入端分别与电阻Ry9的右端、电阻Ry8的左端连接,运算放大器OP19的输出端分别与电阻Ry8的右端、电阻Ry7的左端、f(y)信号输入端连接,运算放大器OP19的负输入端分别与阻Ry7的右端、电阻Ry1的左端、电阻Ry2的左端、电阻Ry3的左端、电阻Ry4的左端、电阻Ry5的左端、电阻Ry6的左端连接;
运算放大器OP20的输出端与电阻Ry1的右端连接,运算放大器OP20的正输入端与电压源Ey1的正极连接,运算放大器OP21的输出端与电阻Ry2的右端连接,运算放大器OP21的正输入端与电压源-Ey1的负输入端连接;
运算放大器OP22的输出端与电阻Ry3的右端连接,运算放大器OP22的正输入端与电压源Ey2的正极连接,运算放大器OP23的输出端与电阻Ry4的右端连接,运算放大器OP23的正输入端与电压源-Ey2的负输入端连接;
运算放大器OP24的输出端与电阻Ry5的右端连接,运算放大器OP24的正输入端与电压源Ey3的正极连接,运算放大器OP25的输出端与电阻Ry6的右端连接,运算放大器OP25的正输入端与电压源-Ey3的负输入端连接;
运算放大器OP20的负输入端、运算放大器OP21的负输入端、运算放大器OP22的负输入端、运算放大器OP23的负输入端、运算放大器OP24的负输入端、运算放大器OP25的负输入端均与y信号输出端连接;
所述电压源Ey1的负极、电压源-Ey1的正极、电压源Ey2的负极、电压源-Ey2的正极、电压源Ey3的负极、电压源-Ey3的正极均对地连接。
进一步,电压源Ex1的电压为0.1V,电压源Ex2的电压为0.3V,电压源Ex3的电压为0.5V,电压源-Ex1的电压为-0.1V,电压源-Ex2的电压为-0.3V,电压源-Ex3的电压为-0.5V;
电压源Ey1的电压为0.1V,电压源Ey2的电压为0.3V,电压源Ey3的电压为0.5V,电压源-Ey1的电压为-0.1V,电压源-Ey2的电压为-0.3V,电压源-Ey3的电压为-0.5V;
电压源Ez1的电压为1V,电压源Ez2的电压为5V,电压源-Ez1的电压为-1V,电压源-Ez2的电压为-5V。
进一步,基本混沌信号产生电路N1包括:运算放大器OP1至OP9、电阻R1至R22、电容C1至C3
运算放大器OP1的负输入端分别与电阻R1的右端、电阻R2的右端、电阻R3的左端连接,电阻R2的左端与f(y)信号输入端连接,运算放大器OP1的输出端分别与电阻R3的右端、电阻R4的左端连接;
运算放大器OP2的负输入端分别与电容C1的左端、电阻R5的右端、连接,运算放大器OP2的输出端分别与电容C1的右端、电阻R5的左端连接;
运算放大器OP3的负输入端分别与电阻R5的右端、电阻R6的左端连接,运算放大器OP3的输出端分别与电阻R6的右端、x信号输出端连接;
运算放大器OP4的负输入端分别与电阻R7的右端、电阻R8的右端、电阻R9的右端、电阻R10的右端、电阻R11的左端连接,电阻R7的左端与x信号输出端连接,电阻R8的左端与y信号输出端连接,电阻R10的左端与f(z)信号输入端连接,运算放大器OP4的输出端分别与电阻R11的右端、电阻R12的左端连接,
运算放大器OP5的负输入端分别与电容C2的左端、电阻R12的右端连接,运算放大器OP5的输出端分别与电容C2的右端、电阻R1的左端、电阻R13的左端连接;
运算放大器OP6的负输入端分别与电阻R13的右端、电阻R14的左端连接,运算放大器OP6的输出端分别与电阻R14的右端、y信号输出端连接;
运算放大器OP7的负输入端分别与电阻R15的右端、电阻R16的右端、电阻R17的右端、电阻R18的右端、电阻R19的左端连接,电阻R15的左端与y信号输出端连接,电阻R16的左端与x信号输出端连接,电阻R17的左端与-f(x)信号输入端连接,电阻R18的左端与-f(y)信号输入端连接;
运算放大器OP7的输出端分别与电阻R19的右端、电阻R20的左端连接;运算放大器OP8的负输入端分别与电容C3的左端、电阻R20的右端连接,运算放大器OP8的输出端分别与电容C3的右端、电阻R21的左端、电阻R9的左端连接;
运算放大器OP9的负输入端分别与电阻R21的右端、电阻R22的左端连接,运算放大器OP9的输出端分别与电阻R22的右端、z信号输出端连接;
运算放大器OP1至OP9的正输入端均对地连接。
进一步,所述基本混沌信号产生电路N1和序列发生器N2所采用的电阻均为精密可调电阻或者为精密可调电位器。
本发明的有益效果是:通过产生时滞函数序列的序列发生器N2和基本混沌信号产生电路N1,从而使得硬件更简单、更容易实现,涡卷数量多,从而使得加密强度高和抗破译能力强。本发明主要用于通讯加密。
附图说明
为了更清楚地说明本发明创造实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单说明。显然,所描述的附图只是本发明创造的一部分实施例,而不是全部实施例,本领域的技术人员在不付出创造性劳动的前提下,还可以根据这些附图获得其他设计方案和附图。
图1是序列发生器N2的电路连接结构示意图;
图2是基本混沌信号产生电路N1电路连接结构示意图;
图3是多涡卷混沌信号在x-y方向的信号仿真示意图;
图4是多涡卷混沌信号在y-z方向的信号仿真示意图;
图5是多涡卷混沌信号在x-z方向的信号仿真示意图。
具体实施方式
本部分将详细描述本发明创造的具体实施例,本发明创造之较佳实施例在附图中示出,附图的作用在于用图形补充说明书文字部分的描述,使人能够直观地、形象地理解本发明创造的每个技术特征和整体技术方案,但其不能理解为对本发明创造保护范围的限制。
在本发明创造的描述中,需要理解的是,涉及到方位描述,例如上、下、前、后、左、右等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明创造和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明创造的限制。
在本发明创造的描述中,如果具有“若干”之类的词汇描述,其含义是一个或者多个,多个的含义是两个以上,大于、小于、超过等理解为不包括本数,以上、以下、以内等理解为包括本数。
本发明创造的描述中,除非另有明确的限定,设置、安装、连接等词语应做广义理解,所属技术领域技术人员可以结合技术方案的具体内容合理确定上述词语在本发明创造中的具体含义。
实施例1,参考图1和图2,一种立体网格多涡卷混沌信号发生器,包括:基本混沌信号产生电路N1和序列发生器N2,所述基本混沌信号产生电路N1设有x信号输出端、y信号输出端、z信号输出端、-f(x)信号输入端、-f(y)信号输入端、f(y)信号输入端和f(z)信号输入端;所述序列发生器N2用于产生时滞函数序列f(x)、f(y)和f(z),所述序列发生器N2的输入端分别与x信号输出端、y信号输出端和z信号输出端连接,所述序列发生器N2的输出端分别与-f(x)信号输入端、-f(y)信号输入端、f(y)信号输入端和f(z)信号输入端连接。
其中,所述序列发生器N2包括:运算放大器OP10至OP30、电阻Rx1至Rx9、电阻Ry1至电阻Ry9、电阻Rz1至电阻Rz5
运算放大器OP10的输出端分别与电阻Rx9的左端、-f(x)信号输入端连接,运算放大器OP10的负输入端分别电阻Rx9的右端、电阻Rx8的左端连接,运算放大器OP11的输出端分别与电阻Rx8的右端、电阻Rx7的左端连接,运算放大器OP11的负输入端分别与电阻Rx7的右端、电阻Rx6的左端、电阻Rx5的左端、电阻Rx4的左端、电阻Rx3的左端、电阻Rx2的左端、电阻Rx1的左端连接。
运算放大器OP12的输出端与电阻Rx1的右端,运算放大器OP12的正输入端与电压源Ex1的正极连接,运算放大器OP13的正输入端与电压源-Ex1的负极连接,运算放大器OP13的输出端与电阻Rx2的右端连接;
运算放大器OP14的输出端与电阻Rx3的右端,运算放大器OP15的正输入端与电压源Ex2的正极连接,运算放大器OP15的正输入端与电压源-Ex2的负极连接,运算放大器OP15的输出端与电阻Rx4的右端连接。
运算放大器OP16的输出端与电阻Rx5的右端,运算放大器OP16的正输入端与电压源Ex3的正极连接,运算放大器OP16的正输入端与电压源-Ex3的负极连接,运算放大器OP16的输出端与电阻Rx6的右端连接。
所述运算放大器OP12的负输入端、运算放大器OP13的负输入端、运算放大器OP14的负输入端、运算放大器OP15的负输入端、运算放大器OP16的负输入端、运算放大器OP17的负输入端均与x信号输出端连接。
所述电压源Ex1的负极、电压源-Ex1的正极、电压源Ex2的负极、电压源-Ex2的正极、电压源Ex3的负极、电压源-Ex3的正极均对地连接。
运算放大器OP26的输出端分别与f(z)信号输入端、电阻Rz5的左端连接,运算放大器OP26的负输入端分别与电阻Rz5的右端、电阻Rz1的右端、电阻Rz2的右端、电阻Rz3的右端、电阻Rz4的右端连接。
运算放大器OP27的输出端与电阻Rz1的右端,运算放大器OP27的正输入端与电压源Ez1的正极连接,运算放大器OP28的正输入端与电压源-Ez1的负极连接,运算放大器OP28的输出端与电阻Rz2的右端连接。
运算放大器OP29的输出端与电阻Rz3的右端,运算放大器OP29的正输入端与电压源Ez2的正极连接,运算放大器OP30的正输入端与电压源-Ez2的负极连接,运算放大器OP30的输出端与电阻Rz4的右端连接。
运算放大器OP27的负输入端、运算放大器OP28的负输入端、运算放大器OP29的负输入端、运算放大器OP30的负输入端均与z信号输出端连接。
所述电压源Ez1的负极、电压源-Ez1的正极、电压源Ez2的负极、电压源-Ez2的正极均对地连接。
运算放大器OP18的输出端分别与电阻Ry9的左端、-f(y)信号输入端连接,运算放大器OP18的负输入端分别与电阻Ry9的右端、电阻Ry8的左端连接,运算放大器OP19的输出端分别与电阻Ry8的右端、电阻Ry7的左端、f(y)信号输入端连接,运算放大器OP19的负输入端分别与阻Ry7的右端、电阻Ry1的左端、电阻Ry2的左端、电阻Ry3的左端、电阻Ry4的左端、电阻Ry5的左端、电阻Ry6的左端连接。
运算放大器OP20的输出端与电阻Ry1的右端连接,运算放大器OP20的正输入端与电压源Ey1的正极连接,运算放大器OP21的输出端与电阻Ry2的右端连接,运算放大器OP21的正输入端与电压源-Ey1的负输入端连接。
运算放大器OP22的输出端与电阻Ry3的右端连接,运算放大器OP22的正输入端与电压源Ey2的正极连接,运算放大器OP23的输出端与电阻Ry4的右端连接,运算放大器OP23的正输入端与电压源-Ey2的负输入端连接。
运算放大器OP24的输出端与电阻Ry5的右端连接,运算放大器OP24的正输入端与电压源Ey3的正极连接,运算放大器OP25的输出端与电阻Ry6的右端连接,运算放大器OP25的正输入端与电压源-Ey3的负输入端连接。
运算放大器OP20的负输入端、运算放大器OP21的负输入端、运算放大器OP22的负输入端、运算放大器OP23的负输入端、运算放大器OP24的负输入端、运算放大器OP25的负输入端均与y信号输出端连接。
所述电压源Ey1的负极、电压源-Ey1的正极、电压源Ey2的负极、电压源-Ey2的正极、电压源Ey3的负极、电压源-Ey3的正极均对地连接。
所述基本混沌信号产生电路N1包括:运算放大器OP1至OP9、电阻R1至R22、电容C1至C3
运算放大器OP1的负输入端分别与电阻R1的右端、电阻R2的右端、电阻R3的左端连接,电阻R2的左端与f(y)信号输入端连接,运算放大器OP1的输出端分别与电阻R3的右端、电阻R4的左端连接。
运算放大器OP2的负输入端分别与电容C1的左端、电阻R5的右端、连接,运算放大器OP2的输出端分别与电容C1的右端、电阻R5的左端连接。
运算放大器OP3的负输入端分别与电阻R5的右端、电阻R6的左端连接,运算放大器OP3的输出端分别与电阻R6的右端、x信号输出端连接。
运算放大器OP4的负输入端分别与电阻R7的右端、电阻R8的右端、电阻R9的右端、电阻R10的右端、电阻R11的左端连接,电阻R7的左端与x信号输出端连接,电阻R8的左端与y信号输出端连接,电阻R10的左端与f(z)信号输入端连接,运算放大器OP4的输出端分别与电阻R11的右端、电阻R12的左端连接。
运算放大器OP5的负输入端分别与电容C2的左端、电阻R12的右端连接,运算放大器OP5的输出端分别与电容C2的右端、电阻R1的左端、电阻R13的左端连接。
运算放大器OP6的负输入端分别与电阻R13的右端、电阻R14的左端连接,运算放大器OP6的输出端分别与电阻R14的右端、y信号输出端连接。
运算放大器OP7的负输入端分别与电阻R15的右端、电阻R16的右端、电阻R17的右端、电阻R18的右端、电阻R19的左端连接,电阻R15的左端与y信号输出端连接,电阻R16的左端与x信号输出端连接,电阻R17的左端与-f(x)信号输入端连接,电阻R18的左端与-f(y)信号输入端连接。
运算放大器OP7的输出端分别与电阻R19的右端、电阻R20的左端连接;运算放大器OP8的负输入端分别与电容C3的左端、电阻R20的右端连接,运算放大器OP8的输出端分别与电容C3的右端、电阻R21的左端、电阻R9的左端连接。
运算放大器OP9的负输入端分别与电阻R21的右端、电阻R22的左端连接,运算放大器OP9的输出端分别与电阻R22的右端、z信号输出端连接。
运算放大器OP1至OP9的正输入端均对地连接。
所述序列发生器N2产生的时滞函数序列为:
Figure BDA0002425127720000131
Figure BDA0002425127720000132
Figure BDA0002425127720000133
n为自然数。
本发明电路元件和电源电压的选择:图1至图2中所有的运算放大器,型号为TL082CD,电源电压为±E=±15V,各运算放大器输出电压的饱和值为Vsat=±13.5V。图1至图2中所有电阻均为精密可调电阻或精密可调电位器。
本发明元器件参数表如下:
表1(单位:kΩ)
R<sub>1</sub> 100 R<sub>2</sub> 100 R<sub>3</sub> 100
R<sub>4</sub> 500 R<sub>5</sub> 10 R<sub>6</sub> 10
R<sub>7</sub> 100 R<sub>8</sub> 100 R<sub>9</sub> 166.39
R<sub>10</sub> 100 R<sub>11</sub> 100 R<sub>12</sub> 500
R<sub>13</sub> 10 R<sub>14</sub> 10 R<sub>15</sub> 28.57
R<sub>16</sub> 13.69 R<sub>17</sub> 13.69 R<sub>18</sub> 28.57
R<sub>19</sub> 100 R<sub>20</sub> 500 R<sub>21</sub> 10
R<sub>22</sub> 10 R<sub>x1</sub> 135 R<sub>x2</sub> 135
R<sub>x3</sub> 135 R<sub>x4</sub> 135 R<sub>x5</sub> 135
R<sub>x6</sub> 135 R<sub>x7</sub> 1 R<sub>x8</sub> 10
R<sub>x9</sub> 10 R<sub>y1</sub> 135 R<sub>y2</sub> 135
R<sub>y3</sub> 135 R<sub>y4</sub> 135 R<sub>y5</sub> 135
R<sub>y6</sub> 135 R<sub>y7</sub> 1 R<sub>y8</sub> 10
R<sub>y9</sub> 10 R<sub>z1</sub> 13.5 R<sub>z2</sub> 13.5
R<sub>z3</sub> 13.5 R<sub>z4</sub> 13.5 R<sub>z5</sub> 1
表1为各个电阻的阻值表,其中,各个电阻的单位为kΩ。
表2(单位:V)
Ex<sub>1</sub> Ex<sub>2</sub> Ex<sub>3</sub> -Ex<sub>1</sub> -Ex<sub>2</sub> -Ex<sub>3</sub> Ey<sub>1</sub> Ey<sub>2</sub>
0.1 0.3 0.5 -0.1 -0.3 -0.5 0.1 0.3
Ey<sub>3</sub> -Ey<sub>1</sub> -Ey<sub>2</sub> -Ey<sub>3</sub> Ez<sub>1</sub> Ez<sub>2</sub> -Ez<sub>1</sub> -Ez<sub>2</sub>
0.5 -1 -5 -0.5 1 5 -1 -5
表2为各个电压源的电压值,单位为V。
表3(单位:nF)
C<sub>1</sub> C<sub>2</sub> C<sub>3</sub>
500 500 500
表3为各个电容的容值,单位为nF。
按照图1至图2连接电路,根据表1、表2、表3给出的数据,可确定各图中各个元器件的参数。电路产生一种立体网格多涡卷混沌信号的状态方程为下式:
Figure BDA0002425127720000151
上式中,a=0.6,b=2.9,c=7.3,产生的涡卷数量为7×7×4个,具体仿真图见图3至图5。
以上对本发明创造的较佳实施方式进行了具体说明,但本发明创造并不限于所述实施例,熟悉本领域的技术人员在不违背本发明创造精神的前提下还可做出种种的等同变型或替换,这些等同的变型或替换均包含在本申请权利要求所限定的范围内。

Claims (2)

1.一种立体网格多涡卷混沌信号发生器,其特征在于,包括:
基本混沌信号产生电路N1,设有x信号输出端、y信号输出端、z信号输出端、-f(x)信号输入端、-f(y)信号输入端、f(y)信号输入端和f(z)信号输入端;
序列发生器N2,用于产生时滞函数序列f(x)、f(y)和f(z),其的输入端分别与x信号输出端、y信号输出端和z信号输出端连接,其的输出端分别与-f(x)信号输入端、-f(y)信号输入端、f(y)信号输入端和f(z)信号输入端连接;
时滞函数序列为:
Figure 769401DEST_PATH_IMAGE001
n为自然数;
所述序列发生器N2包括:运算放大器OP10至OP30、电阻Rx1至Rx9、电阻Ry1至电阻Ry9、电阻Rz1至电阻Rz5
运算放大器OP10的输出端分别与电阻Rx9的左端、-f(x)信号输入端连接,运算放大器OP10的负输入端分别电阻Rx9的右端、电阻Rx8的左端连接,运算放大器OP11的输出端分别与电阻Rx8的右端、电阻Rx7的左端连接,运算放大器OP11的负输入端分别与电阻Rx7的右端、电阻Rx6的左端、电阻Rx5的左端、电阻Rx4的左端、电阻Rx3的左端、电阻Rx2的左端、电阻Rx1的左端连接;
运算放大器OP12的输出端与电阻Rx1的右端,运算放大器OP12的正输入端与电压源Ex1的正极连接,运算放大器OP13的正输入端与电压源-Ex1的负极连接,运算放大器OP13的输出端与电阻Rx2的右端连接;
运算放大器OP14的输出端与电阻Rx3的右端,运算放大器OP15的正输入端与电压源Ex2的正极连接,运算放大器OP15的正输入端与电压源-Ex2的负极连接,运算放大器OP15的输出端与电阻Rx4的右端连接;
运算放大器OP16的输出端与电阻Rx5的右端,运算放大器OP16的正输入端与电压源Ex3的正极连接,运算放大器OP16的正输入端与电压源-Ex3的负极连接,运算放大器OP16的输出端与电阻Rx6的右端连接;
所述运算放大器OP12的负输入端、运算放大器OP13的负输入端、运算放大器OP14的负输入端、运算放大器OP15的负输入端、运算放大器OP16的负输入端、运算放大器OP17的负输入端均与x信号输出端连接;
所述电压源Ex1的负极、电压源-Ex1的正极、电压源Ex2的负极、电压源-Ex2的正极、电压源Ex3的负极、电压源-Ex3的正极均对地连接;
运算放大器OP26的输出端分别与f(z)信号输入端、电阻Rz5的左端连接,运算放大器OP26的负输入端分别与电阻Rz5的右端、电阻Rz1的右端、电阻Rz2的右端、电阻Rz3的右端、电阻Rz4的右端连接;
运算放大器OP27的输出端与电阻Rz1的右端,运算放大器OP27的正输入端与电压源Ez1的正极连接,运算放大器OP28的正输入端与电压源-Ez1的负极连接,运算放大器OP28的输出端与电阻Rz2的右端连接;
运算放大器OP29的输出端与电阻Rz3的右端,运算放大器OP29的正输入端与电压源Ez2的正极连接,运算放大器OP30的正输入端与电压源-Ez2的负极连接,运算放大器OP30的输出端与电阻Rz4的右端连接;
运算放大器OP27的负输入端、运算放大器OP28的负输入端、运算放大器OP29的负输入端、运算放大器OP30的负输入端均与z信号输出端连接;
所述电压源Ez1的负极、电压源-Ez1的正极、电压源Ez2的负极、电压源-Ez2的正极均对地连接;
运算放大器OP18的输出端分别与电阻Ry9的左端、-f(y)信号输入端连接,运算放大器OP18的负输入端分别与电阻Ry9的右端、电阻Ry8的左端连接,运算放大器OP19的输出端分别与电阻Ry8的右端、电阻Ry7的左端、f(y)信号输入端连接,运算放大器OP19的负输入端分别与阻Ry7的右端、电阻Ry1的左端、电阻Ry2的左端、电阻Ry3的左端、电阻Ry4的左端、电阻Ry5的左端、电阻Ry6的左端连接;
运算放大器OP20的输出端与电阻Ry1的右端连接,运算放大器OP20的正输入端与电压源Ey1的正极连接,运算放大器OP21的输出端与电阻Ry2的右端连接,运算放大器OP21的正输入端与电压源-Ey1的负输入端连接;
运算放大器OP22的输出端与电阻Ry3的右端连接,运算放大器OP22的正输入端与电压源Ey2的正极连接,运算放大器OP23的输出端与电阻Ry4的右端连接,运算放大器OP23的正输入端与电压源-Ey2的负输入端连接;
运算放大器OP24的输出端与电阻Ry5的右端连接,运算放大器OP24的正输入端与电压源Ey3的正极连接,运算放大器OP25的输出端与电阻Ry6的右端连接,运算放大器OP25的正输入端与电压源-Ey3的负输入端连接;
运算放大器OP20的负输入端、运算放大器OP21的负输入端、运算放大器OP22的负输入端、运算放大器OP23的负输入端、运算放大器OP24的负输入端、运算放大器OP25的负输入端均与y信号输出端连接;
所述电压源Ey1的负极、电压源-Ey1的正极、电压源Ey2的负极、电压源-Ey2的正极、电压源Ey3的负极、电压源-Ey3的正极均对地连接;
电压源Ex1的电压为0.1V,电压源Ex2的电压为0.3V,电压源Ex3的电压为0.5V,电压源-Ex1的电压为-0.1V,电压源-Ex2的电压为-0.3V,电压源-Ex3的电压为-0.5V;
电压源Ey1的电压为0.1V,电压源Ey2的电压为0.3V,电压源Ey3的电压为0.5V,电压源-Ey1的电压为-0.1V,电压源-Ey2的电压为-0.3V,电压源-Ey3的电压为-0.5V;
电压源Ez1的电压为1V,电压源Ez2的电压为5V,电压源-Ez1的电压为-1V,电压源-Ez2的电压为-5V;
基本混沌信号产生电路N1包括:运算放大器OP1至OP9、电阻R1至R22、电容C1至C3
运算放大器OP1的负输入端分别与电阻R1的右端、电阻R2的右端、电阻R3的左端连接,电阻R2的左端与f(y)信号输入端连接,运算放大器OP1的输出端分别与电阻R3的右端、电阻R4的左端连接;
运算放大器OP2的负输入端分别与电容C1的左端、电阻R5的右端、连接,运算放大器OP2的输出端分别与电容C1的右端、电阻R5的左端连接;
运算放大器OP3的负输入端分别与电阻R5的右端、电阻R6的左端连接,运算放大器OP3的输出端分别与电阻R6的右端、x信号输出端连接;
运算放大器OP4的负输入端分别与电阻R7的右端、电阻R8的右端、电阻R9的右端、电阻R10的右端、电阻R11的左端连接,电阻R7的左端与x信号输出端连接,电阻R8的左端与y信号输出端连接,电阻R10的左端与f(z)信号输入端连接,运算放大器OP4的输出端分别与电阻R11的右端、电阻R12的左端连接,运算放大器OP5的负输入端分别与电容C2的左端、电阻R12的右端连接,运算放大器OP5的输出端分别与电容C2的右端、电阻R1的左端、电阻R13的左端连接;
运算放大器OP6的负输入端分别与电阻R13的右端、电阻R14的左端连接,运算放大器OP6的输出端分别与电阻R14的右端、y信号输出端连接;
运算放大器OP7的负输入端分别与电阻R15的右端、电阻R16的右端、电阻R17的右端、电阻R18的右端、电阻R19的左端连接,电阻R15的左端与y信号输出端连接,电阻R16的左端与x信号输出端连接,电阻R17的左端与-f(x)信号输入端连接,电阻R18的左端与-f(y)信号输入端连接;
运算放大器OP7的输出端分别与电阻R19的右端、电阻R20的左端连接;运算放大器OP8的负输入端分别与电容C3的左端、电阻R20的右端连接,运算放大器OP8的输出端分别与电容C3的右端、电阻R21的左端、电阻R9的左端连接;
运算放大器OP9的负输入端分别与电阻R21的右端、电阻R22的左端连接,运算放大器OP9的输出端分别与电阻R22的右端、z信号输出端连接;
运算放大器OP1至OP9的正输入端均对地连接。
2.根据权利要求1所述的一种立体网格多涡卷混沌信号发生器,其特征在于:所述基本混沌信号产生电路N1和序列发生器N2所采用的电阻均为精密可调电阻或者为精密可调电位器。
CN202010218203.3A 2020-03-25 2020-03-25 一种立体网格多涡卷混沌信号发生器 Active CN111277402B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010218203.3A CN111277402B (zh) 2020-03-25 2020-03-25 一种立体网格多涡卷混沌信号发生器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010218203.3A CN111277402B (zh) 2020-03-25 2020-03-25 一种立体网格多涡卷混沌信号发生器

Publications (2)

Publication Number Publication Date
CN111277402A CN111277402A (zh) 2020-06-12
CN111277402B true CN111277402B (zh) 2023-01-24

Family

ID=71004014

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010218203.3A Active CN111277402B (zh) 2020-03-25 2020-03-25 一种立体网格多涡卷混沌信号发生器

Country Status (1)

Country Link
CN (1) CN111277402B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108599921A (zh) * 2018-06-27 2018-09-28 佛山科学技术学院 一种网格多涡卷混沌信号发生器

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108599921A (zh) * 2018-06-27 2018-09-28 佛山科学技术学院 一种网格多涡卷混沌信号发生器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
用时滞和阶跃序列组合生成网格多涡卷蔡氏混沌吸引子;张朝霞等;《物理学报》;20090115(第01期);全文 *

Also Published As

Publication number Publication date
CN111277402A (zh) 2020-06-12

Similar Documents

Publication Publication Date Title
Pham et al. A simple three-dimensional fractional-order chaotic system without equilibrium: Dynamics, circuitry implementation, chaos control and synchronization
Chen et al. Generation of a family of fractional order hyper-chaotic multi-scroll attractors
Srivastava et al. New very low frequency oscillator using only a single CFOA
CN111277402B (zh) 一种立体网格多涡卷混沌信号发生器
CN110958105B (zh) 一种基于时滞函数切换控制的多涡卷混沌电路
CN110943822B (zh) 一种基于正弦控制的多涡卷混沌信号发生器
CN111431694B (zh) 一种基于锯齿波控制的多涡卷混沌电路
Gopakumar et al. Implementation of Chua's circuit using simulated inductance
CN206042010U (zh) 网格多翼混沌电路
Filaretov et al. Generalized parameter extraction method in case of multiple excitation
Wang et al. The design and implementation of a multi‐wing chaotic attractor based on a five‐term three‐dimension system
CN111162895B (zh) 一种基于余弦控制的多涡卷混沌信号发生器
CN111431693B (zh) 一种基于阶梯波函数序列的多涡卷混沌信号发生器
CN111447052B (zh) 一种基于三角波控制的多涡卷混沌电路
US20210326113A1 (en) Power efficient sum-of-products calculation device
CN111464283B (zh) 一种基于时滞函数序列的多涡卷混沌信号发生器
CN112532372B (zh) 一种新型网格多涡卷混沌信号发生器和加密系统
Tripathi et al. Design of an amplifier through second generation current conveyor
CN110912675B (zh) 一种分数阶双翅膀混沌隐藏吸引子产生电路
Roy et al. 14 Mathematical modelling of semiconductor devices and circuits
Calderón Operational amplifier performance practices in linear applications
CN220858121U (zh) 一种多忆阻混沌同步电路及系统
CN105959096B (zh) 一种三维网格多翅膀混沌电路
CN205407839U (zh) 一种网格多翅膀超混沌信号发生器
Hernández-Pastora On the calculation and interpretation of MSA coordinates

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant