CN111261218A - 多颗Norflash样品同时测试的方法 - Google Patents

多颗Norflash样品同时测试的方法 Download PDF

Info

Publication number
CN111261218A
CN111261218A CN202010345037.3A CN202010345037A CN111261218A CN 111261218 A CN111261218 A CN 111261218A CN 202010345037 A CN202010345037 A CN 202010345037A CN 111261218 A CN111261218 A CN 111261218A
Authority
CN
China
Prior art keywords
sample
samples
erasing
cycle
group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010345037.3A
Other languages
English (en)
Other versions
CN111261218B (zh
Inventor
张鲜芳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xtx Technology Inc
Original Assignee
XTX Technology Shenzhen Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by XTX Technology Shenzhen Ltd filed Critical XTX Technology Shenzhen Ltd
Priority to CN202010345037.3A priority Critical patent/CN111261218B/zh
Publication of CN111261218A publication Critical patent/CN111261218A/zh
Application granted granted Critical
Publication of CN111261218B publication Critical patent/CN111261218B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开了一种多颗Norflash样品同时测试的方法,基于测试平台实现,所述方法包括:将多颗样品连接到测试平台,进行布线分配正确性测试;在布线分配正确性测试通过后,基于测试平台的内部语言代码对同时进行擦除的所述多颗样品进行循环判断获取擦除信息;在所述多颗样品进行擦除完毕后,基于嵌入测试平台的外部语言代码获取每颗样品的擦除时间和失效的存储单元的地址以及执行错误样品的停测,本发明可以对多颗样品同时测试,提高芯片的验证效率,能及早根据多个样品的测试结果得出正确的结论,效率是现有程序的多倍,能及早发现问题解决问题。

Description

多颗Norflash样品同时测试的方法
技术领域
本发明涉及Norflash样品测试领域,尤其涉及一种多颗Norflash样品同时测试的方法。
背景技术
现有Norflash测试程序一次只能验证一个样品,对于新研发的产品,验证效率太低,花费时间太长,不能尽早、及时发现问题。
发明内容
本发明要解决的技术问题在于,针对现有技术的上述单颗样品测试效率低的缺陷,提供一种多颗Norflash样品同时测试的方法。
本发明解决其技术问题所采用的技术方案是:构造一种多颗Norflash样品同时测试的方法,基于测试平台实现,所述方法包括:
将多颗样品连接到测试平台,进行布线分配正确性测试;
在布线分配正确性测试通过后,基于测试平台的内部语言代码对同时进行擦除的所述多颗样品进行循环判断获取擦除信息;
在所述多颗样品进行擦除完毕后,基于嵌入测试平台的外部语言代码获取每颗样品的擦除时间和失效的存储单元的地址以及执行错误样品的停测。
在本发明所述的方法中,所述的对同时进行擦除的所述多颗样品进行循环判断获取擦除信息,包括:
在对所述多颗样品进行擦除的同时,启动循环计数器以及擦除循环;
在擦除循环的每一个循环周期内,顺次判断所述多颗样品的擦除结果,其中:如果判断出某颗样品擦除成功,则按照顺序判断下一颗样品的擦除结果;如果判断出某颗样品擦除失败,则跳转到所述某颗样品对应的子程序标签处,把所述某颗样品对应的擦除计数器进行一次计数后的值存储到用户存储器中,再返回来,按照顺序判断下一颗样品的擦除结果;
在擦除循环的每一个循环周期结束后,如果未发现擦除失败的样品或者循环计数器耗尽,则调用存储器驱动指令退出擦除循环,否则将循环计数器进行一次计数后进入擦除循环的下一个循环周期。
在本发明所述的方法中,每颗样品的擦除时间的获取,包括:从用户存储器中调出各颗样品对应的擦除计数器的值,根据各个擦除计数器的值确定各颗样品的擦除次数,根据一个循环周期的时长以及各颗样品的擦除次数计算各颗样品的擦除时间。
在本发明所述的方法中,失效的存储单元的地址的获取,包括:
利用行列扫描函数扫描每颗样品的失效单元,把每一行失效的存储单元地址合并在同一个列,确定每一行失效的存储单元的数量和X地址,存储所有失效的存储单元X地址,再将所有失效行的存储单元的数量求和计算出每颗样品总共失效的存储单元数量;
利用主要扫描函数扫描每颗样品的失效单元,记录每颗样品的每个失效单元的X地址和Y地址对应的信息。
在本发明所述的方法中,所述的执行错误样品的停测,包括:在扫描每颗样品的失效单元时,当某颗样品出现错误时利用样品激活函数停止对所述某颗样品的扫描。
在本发明所述的方法中,所述多颗样品具体为M颗样品,M为大于0且小于等于8的偶数,测试平台包括两组通道,每一组通道包括1至64号引脚,所述的多颗样品连接到测试平台,包括:
将M颗样品分为两组,第一组样品连接测试平台的第一组通道,第二组样品连接测试平台的第二组通道,第一组样品在第一组通道中的引脚分配与第二组样品在第二组通道中的引脚分配完全一致,且每一颗样品的引脚分配为1至32号引脚中的几个或者是33-64号引脚中的几个。
本发明的多颗Norflash样品同时测试的方法,具有以下有益效果:本发明可以对多颗样品同时测试,提高芯片的验证效率,能及早根据多个样品的测试结果得出正确的结论,效率是现有程序的多倍,能及早发现问题解决问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图:
图1是本发明多颗Norflash样品同时测试的方法的流程图;
图2是引脚分配的表格的示意图;
图3是触发错误跳转需要的周期的表格示意图。
具体实施方式
为了便于理解本发明,下面将参照相关附图对本发明进行更全面的描述。附图中给出了本发明的典型实施例。但是,本发明可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本发明的公开内容更加透彻全面。应当理解本发明实施例以及实施例中的具体特征是对本申请技术方案的详细的说明,而不是对本申请技术方案的限定,在不冲突的情况下,本发明实施例以及实施例中的技术特征可以相互组合。
需要说明的是,当元件被称为“固定于”另一个元件,它可以直接在另一个元件上或者也可以存在居中的元件。当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。本文所使用的术语“垂直的”、“水平的”、“左”、“右”以及类似的表述只是为了说明的目的。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。
本说明书中使用的“第一”、“第二”等包含序数的术语可用于说明各种构成要素,但是这些构成要素不受这些术语的限定。使用这些术语的目的仅在于将一个构成要素区别于其他构成要素。例如,在不脱离本发明的权利范围的前提下,第一构成要素可被命名为第二构成要素,类似地,第二构成要素也可以被命名为第一构成要素。
本发明的多颗Norflash样品同时测试的方法,基于测试平台(具体为M2平台)实现,M2平台是泰瑞达的Magnum 2测试平台。
参考图1,本发明的方法包括:
S101:将多颗样品连接到M2平台,进行布线分配正确性测试;
其中,所述多颗样品具体为M颗样品,M为大于0且小于等于8的偶数,要实现样品与M2进行信息交换,必须保证每个测试样品的引脚与M2布线正确地连接,M2的一块电路板对应128个引脚,这128个引脚又被分为A组(A1~A64)和B组(B1~B64) ,各占64个引脚。
所述的多颗样品连接到M2平台,包括:将M颗样品分为两组(A组和B组),A组样品连接M2平台的A组通道,B组样品连接M2平台的B组通道,而且需按照以下两方面分配引脚:
一方面,A组样品在A组通道中的引脚分配与B组样品在B组通道中的引脚分配完全一致。因为M2 的A/B组引脚共享相同的数据和时钟,为了实现多颗样品同侧,A/B组的通道在分配时也必须完全一致,以8颗样品dut1 ~dut8为例,在程序中做通道分配时,dut1分配的A组通道的引脚资源,dut2就必须分配B组通道对应的引脚资源,如分配dut1 分配A1,那么dut2的就一定是B1,也即B1必须分配给dut2,不能是dut3或者dut4;
另一方面,每一颗样品的引脚分配为1至32号引脚中的几个或者是33-64号引脚中的几个。因为 M2有两个错误捕捉存储器(ECR),第一个错误捕捉存储器对应A组的1~32号引脚和B组的1~32号引脚,第二个错误捕捉存储器对应A组的33~64号引脚和B组的33~64号引脚。在通道分配时,不可以把一个样品的IO(数据输入/输出)引脚跨两个错误捕捉存储器,即一个样品的引脚分配必须是在1~32或者33~64中一个,不能同时分配两个区域内的通道。一个样品有多根引脚,一个样品的引脚要不全部分配在1~32中,要不分配在33~64,不可跨越。比如,对于8颗样品,可以按照如图2的表格进行引脚分配:
S102:在布线分配正确性测试通过后,基于pattern代码(其是M2的内部语言代码)对同时进行擦除的所述多颗样品进行循环判断获取擦除信息;
布线分配正确性测试采用M2的既有测试方法即可。M2 上的 APG(算法模型产生器)是一个并行的处理器,8个DUT可以同时运行进行擦除。
所述的对同时进行擦除的所述多颗样品进行循环判断获取擦除信息,包括:在对所述多颗样品进行擦除的同时,主程序启动循环计数器以及擦除循环,在擦除循环的每一个循环周期内,顺次判断所述多颗样品的擦除结果。其中,在每一次判断时,如果判断出某颗样品擦除成功,则擦除计数器的计数维持不变,按照顺序判断下一颗样品的擦除结果;如果判断出某颗样品擦除失败(擦除未完成),则跳转到所述某颗样品对应的子程序标签处,子程序把所述某颗样品对应的擦除计数器进行一次计数后的值存储到用户存储器UserRAM中,再调用返回指令Return返回来,按照顺序判断下一颗样品的擦除结果。其中,在擦除循环的每一个循环周期结束后,如果未发现擦除失败的样品或者循环计数器耗尽,则调用存储器驱动指令cjmpNE(无错误发生时的pattern跳转指令)退出擦除循环,否则将循环计数器进行一次计数(计数器减一)后进入擦除循环的下一个循环周期。此处,循环计数器耗尽是为了避免在8颗样品没有全部擦除成功时进入死循环,循环计数器耗尽则强制退出循环。
本发明为每个样品设立自己的擦除计数器。擦除计数器的起始值可以是从0开始,擦除计数器每加一就是进行一次计数。擦除计数器也可以是从某个数倒计时开始,擦除计数器每减一就是进行一次计数。
需要说明的是,8个DUT同时运行时存储器驱动指令主要有下面6种,可自行选择合适的跳转类型:
(1) CSUBNE_ERR1、…、CSUBNE_ERR8 (在对应的IO引脚没有错误被捕捉到时,则子程序就会被调用);
(2)CJMPNE_ERR1、…、CJMPNE_ERR8 (在对应的IO引脚没有错误被捕捉到时,则主程序发生跳转);
(3)CRETNE_ERR1、…、CRETNE_ERR8 (在对应的IO引脚没有错误被捕捉到时,则子程序返回到被调用处);
(4)CSUBE_ERR1、…、CSUBE_ERR8(在对应的IO引脚有错误被捕捉到时,则子程序就会被调用);
(5)CJMPE_ERR1、…、CJMPE_ERR8(在对应的IO引脚有错误被捕捉到时,则主程序发生跳转);
(6)CRETE_ERR、…、CRETE_ERR8(在对应的IO引脚有错误被捕捉到时,则子程序返回到被调用处)。
举个例子,假定选择第一种存储器驱动指令,则如果 DUT2 的擦除结果是擦除失败, 则可以使用存储器驱动指令CSUBE_ERR 2跳转至设定的标签label_subrDut2处。然后在 label_subrDut2 那里可以把DUT2 的擦除计数器的值存在用户存储器里面,然后存储器驱动指令return(返回指令)返回到主程序对所述某颗样品进行一次擦除后按照顺序判断下一颗样品的擦除结果。
另外,8颗样品同测时需要注意,Branch-on-error Pipeline Requirements(触发错误跳转需要的周期,如果少于这个周期数不能成功触发错误跳转)如图3的表格,表格的第一行为周期的时长,单位ns,第二行需要的周期数量。
S103:在所述多颗样品进行擦除完毕后,基于嵌入测试平台的外部语言代码获取每颗样品的擦除时间和失效的存储单元的地址以及执行错误样品的停测。
其中,每颗样品的擦除时间的获取,包括:从用户存储器中调出各颗样品对应的擦除计数器的值,根据各个擦除计数器的值确定各颗样品的擦除次数,根据一个循环周期的时长以及各颗样品的擦除次数计算各颗样品的擦除时间。比如说,假如擦除计数器是递减方式计数,假定pattern中的开始值是1000,对于dut1,本步骤中从用户存储器中调取出来的值是600,则dut1擦除次数是1000-600=400。每颗样品的擦除时间等于该颗样品的擦除次数乘以一个循环周期的时长。比如说继续假定8颗样品的擦除次数之和3500,一个循环周期的时长是500us,则dut1的擦除时间是400*500us=200ms。
其中,失效的存储单元的地址的获取,包括:
1)利用行列扫描函数函数ecr_rcm_ram_scan()扫描每颗样品的失效单元,把每一行失效的存储单元地址合并在同一个列,确定每一行失效的存储单元的数量和X地址,存储所有失效的存储单元X地址,再将所有失效行的存储单元的数量求和计算出每颗样品总共失效的存储单元数量;
2)利用主要扫描函数ecr_main_ram_scan()扫描每颗样品的失效单元,记录每颗样品的每个失效单元的X地址和Y地址对应的信息。
前面M2 有两个错误捕捉存储器(ECR),在ecr_rcm_ram_scan()、ecr_main_ram_scan()扫描时,一旦发现错误,错误捕捉存储器就会保存失效的存储单元X地址和Y地址。
其中,所述的执行错误样品的停测,包括:在扫描每颗样品的失效单元时,当某颗样品出现错误时利用样品激活函数active_duts_enable()停止对所述某颗样品的扫描。
综上所述,本发明的多颗Norflash样品同时测试的方法,具有以下有益效果:本发明可以对多颗样品同时测试,提高芯片的验证效率,能及早根据多个样品的测试结果得出正确的结论,效率是现有程序的多倍,能及早发现问题解决问题。
上面结合附图对本发明的实施例进行了描述,但是本发明并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本发明的启示下,在不脱离本发明宗旨和权利要求所保护的范围情况下,还可做出很多形式,这些均属于本发明的保护之内。

Claims (6)

1.一种多颗Norflash样品同时测试的方法,基于测试平台实现,其特征在于,所述方法包括:
将多颗样品连接到测试平台,进行布线分配正确性测试;
在布线分配正确性测试通过后,基于测试平台的内部语言代码对同时进行擦除的所述多颗样品进行循环判断获取擦除信息;
在所述多颗样品进行擦除完毕后,基于嵌入测试平台的外部语言代码获取每颗样品的擦除时间和失效的存储单元的地址以及执行错误样品的停测。
2.根据权利要求1所述的方法,其特征在于,所述的对同时进行擦除的所述多颗样品进行循环判断获取擦除信息,包括:
在对所述多颗样品进行擦除的同时,启动循环计数器以及擦除循环;
在擦除循环的每一个循环周期内,顺次判断所述多颗样品的擦除结果,其中:如果判断出某颗样品擦除成功,则按照顺序判断下一颗样品的擦除结果;如果判断出某颗样品擦除失败,则跳转到所述某颗样品对应的子程序标签处,把所述某颗样品对应的擦除计数器进行一次计数后的值存储到用户存储器中,再返回来,按照顺序判断下一颗样品的擦除结果;
在擦除循环的每一个循环周期结束后,如果未发现擦除失败的样品或者循环计数器耗尽,则调用存储器驱动指令退出擦除循环,否则将循环计数器进行一次计数后进入擦除循环的下一个循环周期。
3.根据权利要求2所述的方法,其特征在于,每颗样品的擦除时间的获取,包括:从用户存储器中调出各颗样品对应的擦除计数器的值,根据各个擦除计数器的值确定各颗样品的擦除次数,根据一个循环周期的时长以及各颗样品的擦除次数计算各颗样品的擦除时间。
4.根据权利要求1所述的方法,其特征在于,失效的存储单元的地址的获取,包括:
利用行列扫描函数扫描每颗样品的失效单元,把每一行失效的存储单元地址合并在同一个列,确定每一行失效的存储单元的数量和X地址,存储所有失效的存储单元X地址,再将所有失效行的存储单元的数量求和计算出每颗样品总共失效的存储单元数量;
利用主要扫描函数扫描每颗样品的失效单元,记录每颗样品的每个失效单元的X地址和Y地址对应的信息。
5.根据权利要求4所述的方法,其特征在于,所述的执行错误样品的停测,包括:在扫描每颗样品的失效单元时,当某颗样品出现错误时利用样品激活函数停止对所述某颗样品的扫描。
6.根据权利要求1所述的方法,其特征在于,所述多颗样品具体为M颗样品,M为大于0且小于等于8的偶数,测试平台包括两组通道,每一组通道包括1至64号引脚,所述的多颗样品连接到测试平台,包括:
将M颗样品分为两组,第一组样品连接测试平台的第一组通道,第二组样品连接测试平台的第二组通道,第一组样品在第一组通道中的引脚分配与第二组样品在第二组通道中的引脚分配完全一致,且每一颗样品的引脚分配为1至32号引脚中的几个或者是33-64号引脚中的几个。
CN202010345037.3A 2020-04-27 2020-04-27 多颗Norflash样品同时测试的方法 Active CN111261218B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010345037.3A CN111261218B (zh) 2020-04-27 2020-04-27 多颗Norflash样品同时测试的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010345037.3A CN111261218B (zh) 2020-04-27 2020-04-27 多颗Norflash样品同时测试的方法

Publications (2)

Publication Number Publication Date
CN111261218A true CN111261218A (zh) 2020-06-09
CN111261218B CN111261218B (zh) 2020-08-21

Family

ID=70953537

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010345037.3A Active CN111261218B (zh) 2020-04-27 2020-04-27 多颗Norflash样品同时测试的方法

Country Status (1)

Country Link
CN (1) CN111261218B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112233718A (zh) * 2020-12-15 2021-01-15 深圳市芯天下技术有限公司 存储单元的故障定位分析方法、装置、存储介质和终端
CN112530511A (zh) * 2020-12-29 2021-03-19 深圳市芯天下技术有限公司 非易失型芯片内部单步测试方法、装置、存储介质、终端
CN113436671A (zh) * 2021-06-30 2021-09-24 芯天下技术股份有限公司 Spi nor flash测试平台、测试方法、测试装置和电子设备

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1267890A (zh) * 1999-03-18 2000-09-27 株式会社东芝 非易失半导体存储器
CN1701390A (zh) * 2002-10-28 2005-11-23 桑迪士克股份有限公司 跟踪非易失性存储器系统中最频繁擦除区块
US20070165454A1 (en) * 2005-12-09 2007-07-19 Hidetoshi Saito Nonvolatile semiconductor memory device and method of self-testing the same
CN102446557A (zh) * 2010-09-30 2012-05-09 北京兆易创新科技有限公司 一种芯片和一种芯片并行测试的方法
CN103345944A (zh) * 2013-06-26 2013-10-09 上海宏力半导体制造有限公司 存储器及通过测试机台对存储器进行测试的方法
CN103531249A (zh) * 2013-10-12 2014-01-22 辉芒微电子(深圳)有限公司 用于非易失性存储器测试的装置及方法
CN109541430A (zh) * 2018-09-13 2019-03-29 深圳市卓精微智能机器人设备有限公司 一种nor flash类芯片测试系统
CN110619915A (zh) * 2018-06-20 2019-12-27 深圳市芯天下技术有限公司 一种新型非易失性存储器的过擦除处理方法和装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1267890A (zh) * 1999-03-18 2000-09-27 株式会社东芝 非易失半导体存储器
CN1701390A (zh) * 2002-10-28 2005-11-23 桑迪士克股份有限公司 跟踪非易失性存储器系统中最频繁擦除区块
US20070165454A1 (en) * 2005-12-09 2007-07-19 Hidetoshi Saito Nonvolatile semiconductor memory device and method of self-testing the same
CN102446557A (zh) * 2010-09-30 2012-05-09 北京兆易创新科技有限公司 一种芯片和一种芯片并行测试的方法
CN103345944A (zh) * 2013-06-26 2013-10-09 上海宏力半导体制造有限公司 存储器及通过测试机台对存储器进行测试的方法
CN103531249A (zh) * 2013-10-12 2014-01-22 辉芒微电子(深圳)有限公司 用于非易失性存储器测试的装置及方法
CN110619915A (zh) * 2018-06-20 2019-12-27 深圳市芯天下技术有限公司 一种新型非易失性存储器的过擦除处理方法和装置
CN109541430A (zh) * 2018-09-13 2019-03-29 深圳市卓精微智能机器人设备有限公司 一种nor flash类芯片测试系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
王征宇,赵桦: ""NOR型FLASH存储器测试技术"", 《电子与封装》 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112233718A (zh) * 2020-12-15 2021-01-15 深圳市芯天下技术有限公司 存储单元的故障定位分析方法、装置、存储介质和终端
CN112233718B (zh) * 2020-12-15 2021-03-23 深圳市芯天下技术有限公司 存储单元的故障定位分析方法、装置、存储介质和终端
CN112530511A (zh) * 2020-12-29 2021-03-19 深圳市芯天下技术有限公司 非易失型芯片内部单步测试方法、装置、存储介质、终端
CN112530511B (zh) * 2020-12-29 2023-06-23 芯天下技术股份有限公司 非易失型芯片内部单步测试方法、装置、存储介质、终端
CN113436671A (zh) * 2021-06-30 2021-09-24 芯天下技术股份有限公司 Spi nor flash测试平台、测试方法、测试装置和电子设备
CN113436671B (zh) * 2021-06-30 2023-09-08 芯天下技术股份有限公司 Spi nor flash测试平台、测试方法、测试装置和电子设备

Also Published As

Publication number Publication date
CN111261218B (zh) 2020-08-21

Similar Documents

Publication Publication Date Title
CN111261218B (zh) 多颗Norflash样品同时测试的方法
JP6488244B2 (ja) 半導体デバイスの同時試験の方法、製造方法、コンピュータ記憶媒体
US6477672B1 (en) Memory testing apparatus
KR100279767B1 (ko) 플래시메모리시험장치
US5818848A (en) Automatic test circuitry with non-volatile status write
US20060026482A1 (en) Test apparatus
CN103187102B (zh) 半导体存储器测试方法和半导体存储器
CN102592679B (zh) 一种闪存芯片的测试方法和闪存芯片
US20030037295A1 (en) Non-volatile memory device with self test
CN103245871B (zh) 一种线束测试仪及基于该线束测试仪的线束测试方法
CN111428431A (zh) 一种支持eda软件的自动化测试并记录的方法及系统
US6707313B1 (en) Systems and methods for testing integrated circuits
CN112363883A (zh) 一种cpu压力测试方法及装置
CN107832176A (zh) 一种Windows下硬盘压力自动测试方法及系统
CN114283868A (zh) 闪存芯片的可靠性测试方法、装置、电子设备及存储介质
CN102740332A (zh) 移动终端测试方法及测试装置
CN110377470A (zh) 基于固态硬盘的io性能测试方法、装置和计算机设备
JP2001311762A (ja) 半導体テストシステム及びフェイルデータの格納方法
CN112542209A (zh) 非易失性芯片错误注入验证方法、装置、存储介质和终端
CN110473585B (zh) 一种擦失效存储单元的替换方法、装置、设备及存储介质
US9612272B2 (en) Testing memory devices with parallel processing operations
CN111651309B (zh) 计算机系统的可靠性测试方法及其系统
CN113409863A (zh) 一种减少擦除时间的方法、装置、电子设备及存储介质
JP3406652B2 (ja) フラッシュメモリ試験装置
EP0721645B1 (en) Automatic test circuitry with non-volatile status write

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address

Address after: 518000 Room 101, building 10, Dayun software Town, 8288 Longgang Avenue, he'ao community, Yuanshan street, Longgang District, Shenzhen City, Guangdong Province

Patentee after: XTX Technology Inc.

Address before: Floor 1, building 10, Dayun software Town, No. 8288, Henggang street, Longgang District, Shenzhen City, Guangdong Province

Patentee before: Paragon Technology (Shenzhen) Ltd.

CP03 Change of name, title or address