CN111223449A - 一种显示面板、其驱动方法及显示装置 - Google Patents

一种显示面板、其驱动方法及显示装置 Download PDF

Info

Publication number
CN111223449A
CN111223449A CN202010209963.8A CN202010209963A CN111223449A CN 111223449 A CN111223449 A CN 111223449A CN 202010209963 A CN202010209963 A CN 202010209963A CN 111223449 A CN111223449 A CN 111223449A
Authority
CN
China
Prior art keywords
electrically connected
clock signal
display panel
switching transistor
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010209963.8A
Other languages
English (en)
Other versions
CN111223449B (zh
Inventor
吴旺娣
陈沫
陈凯
刘冬
韩飞
李方庆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010209963.8A priority Critical patent/CN111223449B/zh
Publication of CN111223449A publication Critical patent/CN111223449A/zh
Application granted granted Critical
Publication of CN111223449B publication Critical patent/CN111223449B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开了一种显示面板、其驱动方法及显示装置,本发明通过在显示区增加补偿电路,该补偿电路包括至少一个移位单元,至少一个移位单元对应电连接一条栅线,且移位单元电连接于对应栅线的两端之间,这样至少一条栅线采用电连接的两个移位寄存器和一个移位单元同时驱动。这样对于大尺寸显示面板,不仅同时采用位于显示区两侧的两个移位寄存器给一条栅线输入栅极信号,并且同时采用位于显示区的移位单元直接向该栅线的两端之间输入补偿信号,可以降低显示区如中间区域栅极信号的上升时间和下降时间,从而提高充电率,减少栅极信号因RC Delay引起的显示面板显示不均一,从而本发明可以达到显示均一化的目的。

Description

一种显示面板、其驱动方法及显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板、其驱动方法及显示装置。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED)是当前发展最快的显示技术,具有自发光、反应快、亮度高、视角广、色彩鲜艳及轻薄的优点。目前为了实现窄边框,OLED的栅极扫描信号输出主要采用GOA(Gate Driver on Array,显示面板行驱动)技术将TFT(Thin Film Transistor,薄膜晶体管)栅极开关电路集成在显示面板的显示面板上以形成对显示面板的扫描驱动。
发明内容
有鉴于此,本发明实施例提供一种显示面板、其驱动方法及显示装置,用以解决大尺寸显示面板由于栅线的RC Delay导致中间位置信号延迟,从而影响显示画面均一性的问题。
因此,本发明实施例提供了一种显示面板,包括:显示区,以及包围所述显示区的非显示区;所述显示区包括多条栅线,所述非显示区包括多个移位寄存器;至少一条所述栅线对应电连接两个移位寄存器,且所述两个移位寄存器位于对应的所述栅线的两端;
还包括:位于所述显示区的补偿电路,所述补偿电路包括至少一个移位单元;至少一个所述移位单元对应电连接一条所述栅线,且所述移位单元电连接于对应所述栅线的两端之间。
在一种可能的实施方式中,在本发明实施例提供的上述显示面板中,每一条所述栅线均对应电连接两个移位寄存器;所述补偿电路包括与所述栅线一一对应电连接的多个移位单元。
在一种可能的实施方式中,在本发明实施例提供的上述显示面板中,所述移位单元电连接于对应栅线的中间位置处。
在一种可能的实施方式中,在本发明实施例提供的上述显示面板中,所述移位单元包括:输入模块、输出模块和降噪模块;其中,
所述输入模块用于在第一时钟信号端的第一时钟信号的控制下将输入信号端的信号提供给第一节点;
所述输出模块用于在所述第一节点的控制下将第二时钟信号端的第二时钟信号提供给所述补偿信号输出端;
所述降噪模块用于在第三时钟信号端的第三时钟信号的控制下将参考信号端的信号提供给所述补偿信号输出端。
在一种可能的实施方式中,在本发明实施例提供的上述显示面板中,所述输入模块包括:第一开关晶体管;所述第一开关晶体管的栅极与所述第一时钟信号端电连接,所述第一开关晶体管的第一极与所述输入信号端电连接,所述第一开关晶体管的第二极与所述第一节点电连接;
所述输出模块包括:第二开关晶体管和电容;所述第二开关晶体管的栅极与所述第一节点电连接,所述第二开关晶体管的第一极与所述第二时钟信号端电连接,所述第二开关晶体管的第二极与所述补偿信号输出端电连接;所述电容的第一端与所述第一节点电连接,所述电容的第二端与所述补偿信号输出端电连接;
所述降噪模块包括:第三开关晶体管;所述第三开关晶体管的栅极与所述第三时钟信号端电连接,所述第三开关晶体管的第一极与所述参考信号端电连接,所述第三开关晶体管的第二极与所述补偿信号输出端电连接。
在一种可能的实施方式中,在本发明实施例提供的上述显示面板中,还包括第一时钟信号线,第二时钟信号线,第三时钟信号线和第四时钟信号线;
第奇数行栅线电连接的移位单元中,所述第一时钟信号端与所述第一时钟信号线电连接,所述第二时钟信号端与所述第四时钟信号线电连接,所述第三时钟信号端与所述第二时钟信号线电连接;
第偶数行栅线电连接的移位单元中,所述第一时钟信号端与所述第三时钟信号线电连接,所述第二时钟信号端与所述第二时钟信号线电连接,所述第三时钟信号端与所述第四时钟信号线电连接。
在一种可能的实施方式中,在本发明实施例提供的上述显示面板中,所述第一时钟信号线与所述第三时钟信号线上的信号周期相同、电位相反,所述第二时钟信号线与所述第四时钟信号线上的信号周期相同、电位相反。
在一种可能的实施方式中,在本发明实施例提供的上述显示面板中,各所述移位单元相互级联,除第一级移位单元之外,每一级移位单元的输入信号端与其相邻的上一级移位单元的补偿信号输出端电连接。
相应地,本发明实施例还提供了一种显示面板,包括本发明实施例提供的显示面板。
相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的显示面板。
相应地,本发明实施例还提供了一种显示面板的驱动方法,至少一条所述栅线采用电连接的所述移位寄存器和所述移位单元同时驱动。
本发明有益效果如下:
本发明实施例提供的一种显示面板、其驱动方法、显示面板及显示装置,本发明通过在显示区增加补偿电路,该补偿电路包括至少一个移位单元,至少一个移位单元对应电连接一条栅线,且移位单元电连接于对应栅线的两端之间,这样至少一条栅线采用电连接的两个移位寄存器和一个移位单元同时驱动。这样对于大尺寸显示面板,不仅同时采用位于显示区两侧的两个移位寄存器给一条栅线输入栅极信号,并且同时采用位于显示区的移位单元直接向该栅线的两端之间输入补偿信号,可以降低显示区如中间区域栅极信号的上升时间和下降时间,从而提高充电率,减少栅极信号因RC Delay引起的显示面板显示不均一,从而本发明可以达到显示均一化的目的。
附图说明
图1为本发明实施例提供的显示面板的结构示意图;
图2为本发明实施例提供的移位单元的结构示意图;
图3为本发明实施例提供的所有晶体管均为N型晶体管的移位单元的具体结构示意图之一;
图4为图3所示的显示面板在工作时对应的输入输出时序图;
图5为本发明实施例提供的所有晶体管均为N型晶体管的移位单元的具体结构示意图之二。
具体实施方式
为了使本发明的目的,技术方案和优点更加清楚,下面结合附图,对本发明实施例提供的显示面板、其驱动方法、显示面板及显示装置的具体实施方式进行详细地说明。应当理解,下面所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。并且在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
对于大尺寸显示面板,GOA驱动电路一般设置在显示面板显示区两侧,栅极扫描信号从两侧向中间传输,本案的发明人发现,由于显示面板显示区中间区域的栅极扫描信号容易受栅线的电阻/电容(Resistor/Capacitor,RC)影响产生较大的延迟(RC Delay),导致显示面板显示区中间位置的信号上升时间和下降时间较显示面板两侧要长,即导致在显示区中间位置的信号延迟严重,充电率下降,最终导致显示区与显示区两侧的显示亮度出现明显差异,显示画面不均一,大大降低产品的显示品质。
有鉴于此,本发明实施例提供的一种显示面板,如图1所示,包括:显示区AA,以及包围显示区AA的非显示区BB;显示区AA包括多条栅线(……G(N-1)、G(N)、G(N+1)、G(N+2)……),非显示区BB包括多个移位寄存器(……GOA(N-1)、GOA(N)、GOA(N+1)、GOA(N+2)……);至少一条栅线对应电连接两个移位寄存器,且两个移位寄存器位于对应的栅线的两端,如栅线G(N-1)对应电连接两个移位寄存器GOA(N-1),且两个移位寄存器GOA(N-1)位于栅线G(N-1)的两端;如栅线G(N)对应电连接两个移位寄存器GOA(N),且两个移位寄存器GOA(N)位于栅线G(N)的两端;以此类推。
显示面板还包括:位于显示区AA的补偿电路,补偿电路包括至少一个移位单元(……S(N-1)、S(N)、S(N+1)、S(N+2)……);至少一个移位单元对应电连接一条栅线,且移位单元电连接于对应栅线的两端之间,如移位单元S(N-1)对应电连接栅线G(N-1),且移位单元S(N-1)电连接于栅线G(N-1)的两端之间;如移位单元S(N)对应电连接栅线G(N),且移位单元S(N)电连接于栅线G(N)的两端之间;以此类推。
显示面板上的各栅线采用电连接的移位寄存器和移位单元同时驱动,如栅线G(N-1)采用电连接的两个移位寄存器GOA(N-1)和移位单元S(N-1)同时驱动,即电连接的两个移位寄存器GOA(N-1)向栅线G(N-1)的两端输入栅极信号,同时移位单元S(N-1)向栅线G(N-1)的两端之间输入补偿信号;如栅线G(N)采用电连接的两个移位寄存器GOA(N)和移位单元S(N)同时驱动,即电连接的两个移位寄存器GOA(N)向栅线G(N)的两端输入栅极信号,同时移位单元S(N)向栅线G(N)的两端之间输入补偿信号;以此类推。
本发明实施例提供的上述显示面板,通过在显示区增加补偿电路,该补偿电路包括至少一个移位单元,至少一个移位单元对应电连接一条栅线,且移位单元电连接于对应栅线的两端之间,这样至少一条栅线采用电连接的两个移位寄存器和一个移位单元同时驱动。这样对于大尺寸显示面板,不仅同时采用位于显示区两侧的两个移位寄存器给一条栅线输入栅极信号,并且同时采用位于显示区的移位单元直接向该栅线的两端之间输入补偿信号,可以降低显示区如中间区域栅极信号的上升时间和下降时间,从而提高充电率,减少栅极信号因RC Delay引起的显示面板显示不均一,从而本发明可以达到显示均一化的目的。
在具体实施时,在本发明实施例提供的上述显示面板中,如图1所示,每一条栅线均对应电连接两个移位寄存器,如栅线G(N-1)对应电连接两个移位寄存器GOA(N-1),且两个移位寄存器GOA(N-1)位于栅线G(N-1)的两端;如栅线G(N)对应电连接两个移位寄存器GOA(N),且两个移位寄存器GOA(N)位于栅线G(N)的两端,依次类推;补偿电路包括与栅线一一对应电连接的多个移位单元,如栅线G(N-1)与移位单元S(N-1)电连接,栅线G(N)与移位单元S(N)电连接,栅线G(N+1)与移位单元S(N+1)电连接,依次类推。这样每一条栅线均采用电连接的两个移位寄存器和一个移位单元同时驱动,可以降低显示区如中间区域每一条栅线上栅极信号的上升时间和下降时间,从而提高每一条栅线上栅极信号的充电率,减少栅极信号因RC Delay引起的显示面板显示不均一,从而本发明可以达到显示均一化的目的。
在具体实施时,由于栅线两端电连接的两个移位寄存器分别从栅线两端向栅线传输栅极信号,由于大尺寸显示面板导致信号向显示区中间位置传输时出现严重的信号延迟现象,因此在本发明实施例提供的上述显示面板中,移位单元优选电连接于对应栅线的中间位置处,这样可以降低显示区中间区域栅极信号的上升时间和下降时间,从而进一步提高充电率,进一步减少栅极信号因RC Delay引起的显示面板中间区域的显示不均一的问题。具体地,如图1所示,如移位单元S(N-1)电连接于栅线G(N-1)的中间位置处,移位单元S(N)电连接于栅线G(N)的中间位置处,移位单元S(N+1)电连接于栅线G(N+1)的中间位置处;以此类推。
需要说明的是,移位单元电连接于对应栅线的中间位置处,该中间位置理想情况下是栅线的中心位置,但是本发明不限于移位单元电连接于对应栅线的中心位置处,实际制作时难免会有偏差,只要位于中心位置的附近均可以。
在具体实施时,在本发明实施例提供的上述显示面板中,如图2所示,移位单元包括:输入模块1、输出模块2和降噪模块3;其中,
输入模块1用于在第一时钟信号端CLK1的第一时钟信号的控制下将输入信号端Input的信号提供给第一节点Q;
输出模块2用于在第一节点Q的控制下将第二时钟信号端CLK2的第二时钟信号提供给补偿信号输出端G_out;
降噪模块3用于在第三时钟信号端CLK3的第三时钟信号的控制下将参考信号端VGL的信号提供给补偿信号输出端G_out。
在具体实施时,在本发明实施例提供的上述显示面板中,在输入信号端的有效脉冲信号为高电位时,参考信号端的电位为低电位;或者,在输入信号端的有效脉冲信号为低电位时,参考信号端的电位为高电位。
本发明是以输入信号端的有效脉冲信号为高电位,参考信号端的电位为低电位为例进行说明的。
下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例是为了更好的解释本发明,但不限制本发明。
在具体实施时,在本发明实施例提供的上述显示面板中,如图3所示,以第N级移位单元S(N)为例,输入模块1具体可以包括:第一开关晶体管T1;第一开关晶体管T1的栅极与第一时钟信号端CLK1电连接,第一开关晶体管T1的第一极与输入信号端Input电连接,第一开关晶体管T1的第二极与第一节点Q(N)电连接;
输出模块2具体可以包括:第二开关晶体管T2和电容C;第二开关晶体管T2的栅极与第一节点Q(N)电连接,第二开关晶体管T2的第一极与第二时钟信号端CLK2电连接,第二开关晶体管T2的第二极与补偿信号输出端G_out(N)电连接;电容C的第一端与第一节点Q(N)电连接,电容C的第二端与补偿信号输出端G_out(N)电连接;
降噪模块3具体可以包括:第三开关晶体管T3;第三开关晶体管T3的栅极与第三时钟信号端CLK3电连接,第三开关晶体管T3的第一极与参考信号端VGL电连接,第三开关晶体管T3的第二极与补偿信号输出端G_out(N)电连接。
具体地,在具体实施时,为了简化制备工艺,如图3所示,第一开关晶体管T1、第二开关晶体管T2和第三开关晶体管T3可以均为N型晶体管;当然,第一开关晶体管T1、第二开关晶体管T2和第三开关晶体管T3也可以均为P型晶体管,在此不作限定。
本发明实施例是以第一开关晶体管T1、第二开关晶体管T2和第三开关晶体管T3可以均为N型晶体管为例进行说明的。
以上仅是举例说明显示面板中输入模块、输出模块和降噪模块的具体结构,在具体实施时,输入模块、输出模块和降噪模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
需要说明的是,上述补偿信号输出端G_out(N)和移位寄存器的栅极信号输出端G(N)是物理性连接,即G_out(N)和G(N)都是用于向同一条栅线输入信号。
在具体实施时,本发明实施例提供的上述显示面板中的移位单元是位于显示区中间区域,中间区域由于移位单元大量的输入走线会会占用许多空间,如果采用底发射结构的OLED显示器件,那么中间区域的像素开口会远小于两侧区域,而对于顶发射结构的OLED显示器件,光从器件的顶部出射,它的开口率与底部的电路走线无关,从而使发光层下方的驱动电路可以不必考虑开口率的影响,拥有足够的空间排布TFT器件和电路走线;如果是非自发光的液晶显示面板,同样存在中间区域开口率减小的问题,而自发光的顶发射结构的OLED显示器件不存在该问题。因此本发明特别适用于大尺寸的顶发射结构的OLED显示器件。
在具体实施时,移位单元中的TFT结构与显示区像素驱动电路主要都是由一系列的TFT组合形成,其主要工艺与像素驱动电路的TFT工艺相同,即在制作像素驱动电路的TFT时同时制作移位单元的各TFT;时钟信号线ck1-ck4、参考信号线vgl等PLG信号线采用和显示区的数据线Data同步工艺完成,移位单元对应上方像素可以根据设计需要,可以使用多个像素对中间区域的移位单元进行覆盖,对显示区中间区域进行信号增强,以减少两端输入栅极信号传输至中间区域时发生信号延迟而影响显示效果。
在具体实施时,在本发明实施例提供的上述显示面板中,如图1所示,还包括第一时钟信号线ck1,第二时钟信号线ck2,第三时钟信号线ck3和第四时钟信号线ck4;
第奇数行栅线电连接的移位单元中(如GOA(N)、GOA(N+2)),第一时钟信号端CLK1与第一时钟信号线ck1电连接,第二时钟信号端CLK2与第四时钟信号线ck4电连接,第三时钟信号端CLK3与第二时钟信号线ck2电连接;
第偶数行栅线电连接的移位单元中(如GOA(N-1)、GOA(N+1)),第一时钟信号端CLK1与第三时钟信号线ck3电连接,第二时钟信号端CLK2与第二时钟信号线ck2电连接,第三时钟信号端CLK3与第四时钟信号线ck4电连接。
在具体实施时,在本发明实施例提供的上述显示面板中,如图4所示,第一时钟信号线ck1与第三时钟信号线ck3上的信号周期相同、电位相反,第二时钟信号线ck2与第四时钟信号线ck4上的信号周期相同、电位相反。这样可以保证移位单元向栅线逐行输入补偿信号。
在具体实施时,在本发明实施例提供的上述显示面板中,如图1所示,各移位单元相互级联,除第一级移位单元之外,每一级移位单元的输入信号端与其相邻的上一级移位单元的补偿信号输出端电连接,如移位单元S(N)的输入信号端Input与移位单元S(N-1)的补偿信号输出端G_out(N-1)电连接,移位单元S(N+1)的输入信号端Input与移位单元S(N)的补偿信号输出端G_out(N)电连接,以此类推。
进一步的,在具体实施时,N型开关晶体管在高电位作用下导通,在低电位作用下关闭;P型开关晶体管在高电位作用下关闭,在低电位作用下导通。
需要说明的是本发明上述实施例中提到的开关晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal OxideScmiconductor),在此不做限定。在具体实施中,这些开关晶体管的第一极和第二极根据晶体管类型以及输入信号的不同,其功能可以互换,在此不做具体区分。
下面以图3所示的所有开关晶体管均为N型的显示面板为例,对其工作过程作以详细的描述。下述描述中以1表示高电位信号,0表示低电位信号。
在图3所示的显示面板中,所有晶体管均为N型晶体管,各N型晶体管在高电位作用下导通,在低电位作用下关闭;参考信号端的信号为低电位信号,以第N级移位单元S(N)为例说明本发明移位单元的工作原理,对应的输入输出时序图如图4所示。具体地,选取如图4所示的输入输出时序图中的t1、t2、t3、t4和t5五个阶段。
在t1阶段,由于上一级移位单元S(N-1)的补偿信号输出端G_out(N-1)输出高电平,因此Input=1;另外,ck1=1,ck2=1,ck4=0,vgl=0。由于ck1=1,因此第一时钟信号端CLK1的电位为高电位,则第一开关晶体管T1导通,由于ck2=1,因此第三时钟信号端CLK3的电位为高电位,则第三开关晶体管T3导通,输入信号端Input的高电位信号传输至第一节点Q(N),第一节点Q(N)的电位为高电位,电容C开始充电,第二开关晶体管T2导通,但此时ck4=0,因此第二时钟信号端CLK2的电位为低电位,该低电位信号通过第二开关晶体管T2输出给补偿信号输出端G_out(N),因此,补偿信号输出端G_out(N)输出低电位信号。
在t2阶段,Input=1,ck1=0,ck2=1,ck4=0,vgl=0。由于ck1=0,因此第一时钟信号端CLK1的电位为低电位,则第一开关晶体管T1关闭,由于电容C的自举作用,第一节点Q(N)的电位仍为高电位,第二开关晶体管T2导通,由于ck2=1,因此第三时钟信号端CLK3的电位为高电位,则第三开关晶体管T3导通,但此时ck4=0,因此第二时钟信号端CLK2的电位为低电位,因此,补偿信号输出端G_out(N)仍输出低电位信号。
在t3阶段,Input=0,ck1=0,ck2=0,ck4=1,vgl=0。由于ck1=0,因此第一时钟信号端CLK1的电位为低电位,则第一开关晶体管T1关闭,由于电容C的自举作用,第一节点Q(N)的电位仍为高电位,第二开关晶体管T2导通,由于ck2=0,因此第三时钟信号端CLK3的电位为低电位,则第三开关晶体管T3关闭,但此时ck4=1,因此第二时钟信号端CLK2的电位为高电位,该高电位信号通过第二开关晶体管T2输出给补偿信号输出端G_out(N),因此,补偿信号输出端G_out(N)输出高电位信号。由于使G_out(N)电压迅速拉升,同时电容C的自举作用使Q(N)拉高,则第二开关晶体管T2打开更充分,有利于G_out(N)的输出,从而达到减少信号上升时间的目的。
在t4阶段,Input=0,ck1=1,ck2=0,ck4=1,vgl=0。由于ck1=1,因此第一时钟信号端CLK1的电位为高电位,则第一开关晶体管T1导通,此时第一节点Q(N)的电位由Gout(N-1)拉低,使第二开关晶体管T2关闭;由于ck2=0,因此第三时钟信号端CLK3的电位为低电位,则第三开关晶体管T3关闭;由于ck4=1,且G_out(N)与移位寄存器的栅极信号输出端G(N)物理性结构连接,因此G_out(N)继续维持高电平。
在t5阶段,Input=0,ck1=1,ck2=1,ck4=0,vgl=0。由于ck1=1,因此第一时钟信号端CLK1的电位为高电位,则第一开关晶体管T1导通,此时第一节点Q(N)的电位由Gout(N-1)拉低,使第二开关晶体管T2关闭;由于ck2=1,因此第三时钟信号端CLK3的电位为高电位,则第三开关晶体管T3导通,此时低电位的参考信号端VGL快速拉低Gout(N),起到提高栅极信号下降时间的效果;同时在一帧的其他时间内,ck2为高电平时,起到对Gout(N)进行降噪,即ck2上的信号对Gout(N)起到复位的作用。
一直保持t5阶段到下一帧到来,第一节点Q(N)的电位一直为低电位,直至下一帧输入信号端Input的信号变为高电位为止。
需要说明的是,上述是以第N级移位单元S(N)为例进行说明移位单元的工作原理的,第N+1级移位单元S(N+1)的工作原理与第N级移位单元S(N)工作原理相同,第N+1级移位单元S(N+1)各时钟信号端与时钟信号线的连接关系如图5所示,与图3的区别仅在于各时钟信号端与时钟信号线的连接关系要交替改变,图3中第N级移位单元的第一开关晶体管的栅极是与ck1电连接,图5中第N+1级移位单元的第一开关晶体管的栅极是与ck3电连接,图3中第N级移位单元的第二开关晶体管的第一极是与ck4电连接,图5中第N+1级移位单元的第二开关晶体管的第一极是与ck2电连接,图3中第N级移位单元的第三开关晶体管的栅极是与ck2电连接,图5中第N+1级移位单元的第三开关晶体管的栅极是与ck4电连接;依次各级移位单元与时钟信号线的连接关系按图3和图5的结构交替设置。
需要说明的是,本发明仅对增加的移位单元的工作原理进行说明,在具体实施时,非显示区的移位寄存器的栅极信号输出端G(N)输出的栅极信号时序与本发明提供的上述移位单元的补偿信号输出端G_out(N)输出的补偿信号的时序完全相同。
需要说明的是,本发明实施例中的移位寄存器可以是能够实现移位寄存功能的任何一种结构,在此不做举例。
综上,本发明实施例提供的上述显示面板通过在显示区增加级联的多个移位单元,移位单元的数量与栅线的数量相同,且移位单元与栅线的中间区域相连,这样在显示区两侧的移位寄存器向栅线输入栅极信号时,移位单元同时向该栅线的中间区域输入补偿信号,从而可以降低显示区中间区域栅极信号的上升时间和下降时间,从而提高充电率,减少栅极信号因RC Delay引起的显示面板显示不均一,从而本发明可以达到显示均一化的目的。
基于同一发明构思,本发明实施例还提供了一种上述显示面板的驱动方法,至少一条栅线采用电连接的移位寄存器和移位单元同时驱动。如栅线G(N-1)采用电连接的两个移位寄存器GOA(N-1)和移位单元S(N-1)同时驱动,即电连接的两个移位寄存器GOA(N-1)向栅线G(N-1)的两端输入栅极信号,同时移位单元S(N-1)向栅线G(N-1)的两端之间输入补偿信号。
本发明实施例提供的上述显示面板的驱动方法,在进行显示时,采用位于显示区两侧的两个移位寄存器给一条栅线输入栅极信号,并且同时采用位于显示区的移位单元直接向该栅线的两端之间输入补偿信号,可以降低显示区如中间区域栅极信号的上升时间和下降时间,从而提高充电率,减少栅极信号因RC Delay引起的显示面板显示不均一,从而本发明可以达到显示均一化的目的。
具体地,上述显示面板可以为大尺寸的OLED显示面板。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括上述的显示面板。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品的显示面板。该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
本发明实施例提供的一种显示面板、其驱动方法及显示装置,本发明通过在显示区增加补偿电路,该补偿电路包括至少一个移位单元,至少一个移位单元对应电连接一条栅线,且移位单元电连接于对应栅线的两端之间,这样至少一条栅线采用电连接的两个移位寄存器和一个移位单元同时驱动。这样对于大尺寸显示面板,不仅同时采用位于显示区两侧的两个移位寄存器给一条栅线输入栅极信号,并且同时采用位于显示区的移位单元直接向该栅线的两端之间输入补偿信号,可以降低显示区如中间区域栅极信号的上升时间和下降时间,从而提高充电率,减少栅极信号因RC Delay引起的显示面板显示不均一,从而本发明可以达到显示均一化的目的。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种显示面板,其特征在于,包括:显示区,以及包围所述显示区的非显示区;所述显示区包括多条栅线,所述非显示区包括多个移位寄存器;至少一条所述栅线对应电连接两个移位寄存器,且所述两个移位寄存器位于对应的所述栅线的两端;
还包括:位于所述显示区的补偿电路,所述补偿电路包括至少一个移位单元;至少一个所述移位单元对应电连接一条所述栅线,且所述移位单元电连接于对应所述栅线的两端之间。
2.如权利要求1所述的显示面板,其特征在于,每一条所述栅线均对应电连接两个移位寄存器,所述补偿电路包括与所述栅线一一对应电连接的多个移位单元。
3.如权利要求2所述的显示面板,其特征在于,所述移位单元电连接于对应栅线的中间位置处。
4.如权利要求1所述的显示面板,其特征在于,所述移位单元包括:输入模块、输出模块和降噪模块;其中,
所述输入模块用于在第一时钟信号端的第一时钟信号的控制下将输入信号端的信号提供给第一节点;
所述输出模块用于在所述第一节点的控制下将第二时钟信号端的第二时钟信号提供给所述补偿信号输出端;
所述降噪模块用于在第三时钟信号端的第三时钟信号的控制下将参考信号端的信号提供给所述补偿信号输出端。
5.如权利要求4所述的显示面板,其特征在于,所述输入模块包括:第一开关晶体管;所述第一开关晶体管的栅极与所述第一时钟信号端电连接,所述第一开关晶体管的第一极与所述输入信号端电连接,所述第一开关晶体管的第二极与所述第一节点电连接;
所述输出模块包括:第二开关晶体管和电容;所述第二开关晶体管的栅极与所述第一节点电连接,所述第二开关晶体管的第一极与所述第二时钟信号端电连接,所述第二开关晶体管的第二极与所述补偿信号输出端电连接;所述电容的第一端与所述第一节点电连接,所述电容的第二端与所述补偿信号输出端电连接;
所述降噪模块包括:第三开关晶体管;所述第三开关晶体管的栅极与所述第三时钟信号端电连接,所述第三开关晶体管的第一极与所述参考信号端电连接,所述第三开关晶体管的第二极与所述补偿信号输出端电连接。
6.如权利要求4所述的显示面板,其特征在于,还包括第一时钟信号线,第二时钟信号线,第三时钟信号线和第四时钟信号线;
第奇数行栅线电连接的移位单元中,所述第一时钟信号端与所述第一时钟信号线电连接,所述第二时钟信号端与所述第四时钟信号线电连接,所述第三时钟信号端与所述第二时钟信号线电连接;
第偶数行栅线电连接的移位单元中,所述第一时钟信号端与所述第三时钟信号线电连接,所述第二时钟信号端与所述第二时钟信号线电连接,所述第三时钟信号端与所述第四时钟信号线电连接。
7.如权利要求6所述的显示面板,其特征在于,所述第一时钟信号线与所述第三时钟信号线上的信号周期相同、电位相反,所述第二时钟信号线与所述第四时钟信号线上的信号周期相同、电位相反。
8.如权利要求4所述的显示面板,其特征在于,各所述移位单元相互级联,除第一级移位单元之外,每一级移位单元的输入信号端与其相邻的上一级移位单元的补偿信号输出端电连接。
9.一种显示装置,其特征在于,包括如权利要求1-7任一项所述的显示面板。
10.一种如权利要求1-7任一项所述的显示面板的驱动方法,其特征在于,
至少一条所述栅线采用电连接的所述移位寄存器和所述移位单元同时驱动。
CN202010209963.8A 2020-03-23 2020-03-23 一种显示面板、其驱动方法及显示装置 Active CN111223449B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010209963.8A CN111223449B (zh) 2020-03-23 2020-03-23 一种显示面板、其驱动方法及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010209963.8A CN111223449B (zh) 2020-03-23 2020-03-23 一种显示面板、其驱动方法及显示装置

Publications (2)

Publication Number Publication Date
CN111223449A true CN111223449A (zh) 2020-06-02
CN111223449B CN111223449B (zh) 2021-04-27

Family

ID=70831664

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010209963.8A Active CN111223449B (zh) 2020-03-23 2020-03-23 一种显示面板、其驱动方法及显示装置

Country Status (1)

Country Link
CN (1) CN111223449B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112216249A (zh) * 2020-10-20 2021-01-12 京东方科技集团股份有限公司 栅极驱动电路及显示装置
CN112906340A (zh) * 2021-02-24 2021-06-04 北京华大九天科技股份有限公司 电容补偿布线方法、装置、服务器和存储介质
WO2022134113A1 (zh) * 2020-12-26 2022-06-30 京东方科技集团股份有限公司 阵列基板及其制作方法、显示面板和显示装置
CN114974119A (zh) * 2022-06-29 2022-08-30 上海天马微电子有限公司 显示面板及显示装置
CN116486756A (zh) * 2023-04-19 2023-07-25 惠科股份有限公司 显示装置及其驱动方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105206210A (zh) * 2014-06-23 2015-12-30 乐金显示有限公司 扫描驱动器及使用扫描驱动器的显示装置
CN108230981A (zh) * 2018-01-19 2018-06-29 厦门天马微电子有限公司 一种显示面板和显示装置
CN109192121A (zh) * 2018-09-28 2019-01-11 武汉天马微电子有限公司 显示面板和显示装置
CN109801565A (zh) * 2019-03-27 2019-05-24 京东方科技集团股份有限公司 一种显示面板、其驱动方法及显示装置
CN110634436A (zh) * 2019-09-26 2019-12-31 合肥京东方卓印科技有限公司 栅极驱动电路及显示面板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105206210A (zh) * 2014-06-23 2015-12-30 乐金显示有限公司 扫描驱动器及使用扫描驱动器的显示装置
CN108230981A (zh) * 2018-01-19 2018-06-29 厦门天马微电子有限公司 一种显示面板和显示装置
CN109192121A (zh) * 2018-09-28 2019-01-11 武汉天马微电子有限公司 显示面板和显示装置
CN109801565A (zh) * 2019-03-27 2019-05-24 京东方科技集团股份有限公司 一种显示面板、其驱动方法及显示装置
CN110634436A (zh) * 2019-09-26 2019-12-31 合肥京东方卓印科技有限公司 栅极驱动电路及显示面板

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112216249A (zh) * 2020-10-20 2021-01-12 京东方科技集团股份有限公司 栅极驱动电路及显示装置
CN112216249B (zh) * 2020-10-20 2022-05-20 京东方科技集团股份有限公司 栅极驱动电路及显示装置
WO2022134113A1 (zh) * 2020-12-26 2022-06-30 京东方科技集团股份有限公司 阵列基板及其制作方法、显示面板和显示装置
CN115104145A (zh) * 2020-12-26 2022-09-23 京东方科技集团股份有限公司 阵列基板及其制作方法、显示面板和显示装置
CN115104145B (zh) * 2020-12-26 2023-11-28 京东方科技集团股份有限公司 阵列基板及其制作方法、显示面板和显示装置
US11875750B2 (en) 2020-12-26 2024-01-16 Hefei Boe Joint Technology Co., Ltd. Array substrate and manufacturing method thereof, display panel and display device
CN112906340A (zh) * 2021-02-24 2021-06-04 北京华大九天科技股份有限公司 电容补偿布线方法、装置、服务器和存储介质
CN112906340B (zh) * 2021-02-24 2022-07-26 北京华大九天科技股份有限公司 电容补偿布线方法、装置、服务器和存储介质
CN114974119A (zh) * 2022-06-29 2022-08-30 上海天马微电子有限公司 显示面板及显示装置
CN116486756A (zh) * 2023-04-19 2023-07-25 惠科股份有限公司 显示装置及其驱动方法

Also Published As

Publication number Publication date
CN111223449B (zh) 2021-04-27

Similar Documents

Publication Publication Date Title
CN111223449B (zh) 一种显示面板、其驱动方法及显示装置
CN108399895B (zh) 显示面板及其驱动方法、显示装置
US11315471B2 (en) Shift register unit, driving device, display device and driving method
US9747854B2 (en) Shift register, gate driving circuit, method for driving display panel and display device
US11328639B2 (en) Shift register circuit and drive method thereof, gate drive circuit, and display panel
CN105632444B (zh) 一种移位寄存器、栅极驱动电路及显示面板
WO2020007054A1 (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
US10650716B2 (en) Shift register unit, shift register, driving method, display panel and display apparatus
CN110060645B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置
US11282470B2 (en) Shift register element, method for driving the same, gate driver circuit, and display device
US11837147B2 (en) Display substrate, display panel, display apparatus and display driving method
WO2021143824A1 (zh) 显示基板、其检测方法及显示装置
CN110288942B (zh) 一种显示面板及显示装置
CN113192551B (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN109859674A (zh) 阵列基板、其驱动方法、显示面板及显示装置
US11062654B2 (en) Shift register unit, gate driving circuit, display device and driving method
WO2021164424A1 (zh) 移位寄存器、其驱动方法、驱动电路及显示装置
US11094389B2 (en) Shift register unit and driving method, gate driving circuit, and display device
CN110010096B (zh) 显示面板、其驱动方法及显示装置
WO2019184323A1 (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN113178221A (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
US11423823B2 (en) Shift register and driving method thereof, gate driving circuit and display device capabling reset the output terminal
CN110114817B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN104778937B (zh) 栅极驱动电路、阵列基板及显示装置
CN112037718B (zh) 移位寄存器、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant