CN112906340B - 电容补偿布线方法、装置、服务器和存储介质 - Google Patents

电容补偿布线方法、装置、服务器和存储介质 Download PDF

Info

Publication number
CN112906340B
CN112906340B CN202110208046.2A CN202110208046A CN112906340B CN 112906340 B CN112906340 B CN 112906340B CN 202110208046 A CN202110208046 A CN 202110208046A CN 112906340 B CN112906340 B CN 112906340B
Authority
CN
China
Prior art keywords
port
area
capacitance compensation
line segment
compensation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110208046.2A
Other languages
English (en)
Other versions
CN112906340A (zh
Inventor
姚蓝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Empyrean Technology Co Ltd
Original Assignee
Beijing Empyrean Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Empyrean Technology Co Ltd filed Critical Beijing Empyrean Technology Co Ltd
Priority to CN202110208046.2A priority Critical patent/CN112906340B/zh
Publication of CN112906340A publication Critical patent/CN112906340A/zh
Application granted granted Critical
Publication of CN112906340B publication Critical patent/CN112906340B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/394Routing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本公开涉及显示技术领域,提供了一种应用于异形刘海屏的电容补偿布线方法、装置、服务器和存储介质,通过确定位于显示区临近刘海区边缘的第一像素单元中第一端口的位置,并依次标记排序;以及确定该刘海区中对应临近每个第一像素单元的GOA单元中第二端口的位置,并顺次标记排序;而后基于前述第一端口与前述第二端口的顺序映射关系,布置对应的前述第一端口与前述第二端口之间的电容补偿连线,且任意相邻的两条电容补偿连线之间互不交叠且满足预设的间距要求。由此可快速实现异形面板刘海区域栅源电容补偿,消除Mura效应,同时避免了手动去逐行进行GOA单元与TFT栅极(位于每个第一像素单元中的)的连接设计,节省了人力,提高了版图设计的工作效率。

Description

电容补偿布线方法、装置、服务器和存储介质
技术领域
本公开涉及显示技术领域,具体涉及一种应用于异形刘海屏的电容补偿布线方法、装置、服务器和存储介质。
背景技术
显示屏是用于显示图像及色彩的器件,广泛应用于手机及电脑上,且随着现代科技的不断发展,显示屏已经不再满足于原有的平面屏,曲面屏以及全面屏等越来越受到研究工作者的关注。其中,中小尺寸全面屏主要为异形屏,例如“刘海”屏。异形刘海屏,具有时尚新颖的外观,超高的屏占比,自推出以来就迅速获得了广大消费者的喜爱。目前,各大主流手机厂商,比如Apple、华为、OPPO的最新款手机都搭载了异形刘海屏。而刘海屏的显示区包括AA区(active area,显示区)和notch区(刘海显示区),如图2a所示。
我们知道,屏幕是由基本的像素即发光点构成的,为了控制各个像素点的发光,每个像素点都有栅极(GATE)控制信号,和源极(DATA)控制信号。在两种信号的交叠区域,就会有栅源电容产生,并且交叠的面积越大,电容也越大。在FPD领域,异形面板设计已经成为当前的热点。
在异形刘海屏中,因为notch区比AA区每列的像素单元少,所以刘海区域的栅源信号交叠面积小于正常像素区域,进而notch区的栅源电容小于正常的像素区域栅源电容,在实际生产中,如果不对notch区的栅源电容进行补偿的话,那么就会导致在正常驱动显示时,notch显示区会由于与正常显示区的负载不同而引起像素电压的差异,进而导致显示亮度差异,最后出来的屏幕的亮度会不均匀,俗称Mura效应。
目前,为了解决刘海屏显示区域亮度不均的问题,现有的方法为:一种是将刘海屏notch显示区中各行的栅极线(Gate线)连接至面板(Panel)上方的AA区外形成补偿区,通过形成寄生电容,以增加notch区单行像素的负载。而补偿区的Gate线为行直线走线,层间介质(Inter Layer Dielectric,ILD)全屏覆盖,源漏极层(SourceDrain,SD)通过大面积金属以完全覆盖补偿区的Gate线走线。该方法中,寄生电容的大小取决于补偿区的Gate走线的长度和线宽,而走线过程中工艺带来的线宽误差会影响寄生电容,进而影响其补偿效果。
另一种改进的方法是将GOA单元紧贴notch区边缘的弧线轮廓摆放,并且每个GOA单元都进行了旋转,并且角度各异,而GOA单元与薄膜晶体管(Thin Film Transistor,简称TFT,位于每个像素单元的电路中)的栅极端口之间的连线可以通过版图设计工具中的各种布线器完成。此种设计节省了面板空间,但是向现有EDA工具提出了挑战,因为目前主流FPD的EDA布线器都只能支持正交端口的选择,然后再进行布线。在没有成熟EDA工具的支持下,版图设计工程师往往要手动去逐行进行GOA单元与TFT栅极的连接设计,工作量较大,费时费力。
发明内容
为了解决上述技术问题,本公开提供了一种应用于异形刘海屏的电容补偿布线方法、装置、服务器和存储介质,可以快速实现异形面板刘海区域栅源电容补偿,消除Mura效应,同时节省人力和提高版图设计的工作效率。
一方面本公开提供了一种应用于异形刘海屏的电容补偿布线方法,该异形刘海屏包括显示区和前述显示区呈半边围绕的刘海区,其中,该电容补偿布线方法包括:
确定位于前述显示区临近前述刘海区边缘的第一像素单元中用于连线的第一端口的位置,并依次标记排序;
确定前述刘海区中对应临近每个第一像素单元的GOA单元中用于连线的第二端口的位置,并顺次标记排序;
基于前述第一端口与前述第二端口的顺序映射关系,布置对应的前述第一端口与前述第二端口之间的电容补偿连线,
且任意相邻的两条电容补偿连线之间互不交叠且满足预设的间距要求。
优选地,前述刘海区包括:
补偿区域,临近前述显示区,用于容置前述电容补偿连线;
元件区域,位于前述补偿区域远离前述显示区的一侧,用于布置前述GOA单元。
优选地,每条前述电容补偿连线包括:
第一端口线段,用于从前述第一像素单元的第一端口处连线引出至前述补偿区域;
第二端口线段,用于从前述GOA单元的第二端口处连线引出至前述补偿区域;
过渡连接线段,连接于前述第一端口线段与前述第二端口线段之间。
优选地,前述GOA单元贴附前述补偿区域的边缘进行非正交旋转布置,且每个前述GOA单元的第二端口引出的前述第二端口线段与该GOA单元在前述补偿区域边缘的法向量重合。
优选地,前述过渡连接线段可以为:多段折线、多段曲线、混合有折线与曲线的连接线中的任意一种。
优选地,前述第一像素单元的第一端口的排序顺序与前述GOA单元的第二端口的排序顺序相同或相反,
前述第一端口与前述第二端口的顺序映射关系为首位标记的第一端口和与其相邻近的首位第二端口形成映射关系,或者为首位标记的第一端口和与其相邻近的末位第二端口形成映射关系,
且形成映射关系的端口直线连接不相交。
优选地,前述基于前述第一端口与前述第二端口的顺序映射关系,布置对应的前述第一端口与前述第二端口之间的电容补偿连线的步骤包括:
依序确定每个前述第一端口处的第一端口线段;
根据前述顺序映射关系确定对应前述第一端口的第二端口处的第二端口线段;
基于算法在满足连线条件下,重复迭代计算映射连接前述第一端口线段与前述第二端口线段的过渡连接线段,
直至满足预设定的迭代流程结束,输出最终迭代计算结果作为电容补偿布线的方案。
另一方面本公开提供了一种应用于异形刘海屏的电容补偿布线装置,该异形刘海屏包括显示区和前述显示区呈半边围绕的刘海区,其中,前述电容补偿布线装置包括:
获取模块,用于获取位于前述显示区临近前述刘海区边缘的第一像素单元中用于连线的第一端口的位置,以及前述刘海区中对应临近每个第一像素单元的GOA单元中用于连线的第二端口的位置;
处理模块,与前述获取模块连接,用于对前述第一像素单元中第一端口进行排序,且对前述GOA单元中第二端口进行排序,以及基于二者的排序建立顺序映射关系,并根据前述顺序映射关系布置对应的前述第一端口与前述第二端口之间的电容补偿连线,
其中,任意相邻的两条电容补偿连线之间互不交叠且满足预设的间距要求。
优选地,前述电容补偿布线装置还包括:
显示模块,与前述处理模块连接,用于显示基于算法在满足连线条件下,每次迭代计算的电容补偿布线方案;
存储模块,分别连接前述获取模块和前述处理模块,用于存储对应每种机型的异形刘海屏中前述第一像素单元的第一端口与前述GOA单元中第二端口的顺序映射关系,以及输出的电容补偿布线方案。
另一方面本公开还提供了一种服务器,包括:
处理器;
存储器,用于存储一个或多个程序;
其中,当前述一个或多个程序被前述处理器执行,使得前述处理器实现如前所述的电容补偿布线方法。
又一方面本公开也提供了一种计算机可读存储介质,其上存储有计算机程序,其中,该程序被处理器执行时实现如前所述的电容补偿布线方法。
本发明的有益效果是:本公开提供了一种应用于异形刘海屏的电容补偿布线方法、装置、服务器和存储介质,通过确定位于显示区临近刘海区边缘的第一像素单元中第一端口的位置,并依次标记排序;以及确定该刘海区中对应临近每个第一像素单元的GOA单元中第二端口的位置,并顺次标记排序;而后基于前述第一端口与前述第二端口的顺序映射关系,布置对应的前述第一端口与前述第二端口之间的电容补偿连线,且任意相邻的两条电容补偿连线之间互不交叠且满足预设的间距要求。由此可以快速实现异形刘海屏刘海区对第一像素单元的栅源电容补偿,消除Mura效应,同时避免了手动去逐行进行GOA单元与TFT栅极(位于每个第一像素单元中的)的连接设计,有效节省了人力,提高了版图设计的工作效率。
附图说明
通过以下参照附图对本公开实施例的描述,本公开的上述以及其他目的、特征和优点将更为清楚。
图1示出本公开实施例一提供的一种应用于异形刘海屏的电容补偿布线方法的流程示意图;
图2a示出对应实施例一的异形刘海屏中notch区GOA单元以及AA区像素单元的分布示意图;
图2b和图2c分别示出图2a中GOA单元的连接端口和第一像素单元的连接端口的结构示意图;
图3示出图2a所示异形刘海屏的GOA单元中第二端口和第一像素单元种第一端口之间电容补偿连线的示意图;
图4~图6分别示出图2a所示异形刘海屏应用图1所示电容补偿布线方法的多轮迭代结果的示意图;
图7示出本公开实施例二提供的一种应用于异形刘海屏的电容补偿布线装置的结构示意图;
图8示出本公开实施例三提供的一种服务器的结构示意图。
具体实施方式
为了便于理解本公开,下面将参照相关附图对本公开进行更全面的描述。附图中给出了本公开的较佳实施例。但是,本公开可以通过不同的形式来实现,并不限于本文所描述的实施例。相反的,提供这些实施例的目的是使对本公开内容的理解更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本公开的技术领域的技术人员通常理解的含义相同。在本公开的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本公开。
现有技术中,每行栅极走线驱动该行的所有像素,每个像素里栅极走线连接到像素区形成Cgs、Cgd等寄生电容,电容会增加栅极走线的负载,引起栅极电压的变化。而Notch显示区与正常显示区相比,单行像素个数减小,栅极线相连的电容减少,负载变小使得notch显示区栅极驱动电压与正常显示区有差异,进而产生显示亮度不均的问题。
本公开通过异形版图设计工具(如Empyrean AetherFPD LEXP)基于算法迭代计算出将notch区各行栅极走线引伸至显示区外的补偿区,在补偿区与显示区相连的各行栅极走线上设计补偿电容,使notch区与正常显示区栅极走线连接的电容大小相等,进而负载与栅极电压也无差异,可以解决notch区与正常显示区亮度不均的问题。
下面,参照附图对本公开进行详细说明。
实施例一:
图1示出本公开实施例一提供的一种应用于异形刘海屏的电容补偿布线方法的流程示意图,图2a示出对应实施例一的异形刘海屏中notch区GOA单元以及AA区像素单元的分布示意图,图2b和图2c分别示出图2a中GOA单元的连接端口和像素单元的连接端口的结构示意图。
参考图2a~图2c,该异形刘海屏包括显示区(AA区)和该AA区呈半边围绕的刘海区(notch区)。参考图1,本公开实施例一提供了一种应用于异形刘海屏的电容补偿布线方法,其包括:
步骤S110:确定位于显示区临近刘海区边缘的第一像素单元中第一端口的位置,并依次标记排序。
在步骤S110中,位于AA区的像素单元包括临近notch区边缘的第一像素单元20和远离notch区边缘的第二像素单元(未示出),由于AA区呈半边围绕的notch区,导致整体上连接notch区的每列的像素单元少,所以notch区的栅源信号交叠面积小于正常像素区域,因此需要对临近notch区边缘分布的这些第一像素单元20进行电容补偿。在此步骤中,首先确定位于AA区临近notch区边缘的第一像素单元20中用于连线的第一端口201的位置,并依次标记排序。具体的,例如沿从上到下的逻辑顺序,将位于AA区临近notch区的第一像素单元20依次选定排序为:序号1、序号2、……、序号n,并确定每个第一像素单元20中用于连线的第一端口201的位置并将其标记,这里的第一端口201例如为像素单元电路中的栅极端口,此外,该逻辑排序的顺序可以是从上到下进行,也可以是从下到上进行,在此不作限制,其从下到上进行依次选定的排序也可以为:序号1、序号2、……、序号n。
步骤S120:确定前述刘海区中对应临近每个第一像素单元的GOA单元中第二端口的位置,并顺次标记排序。
进一步地,该notch区包括:
补偿区域2,临近前述AA区,用于容置前述电容补偿连线30;
元件区域1,位于前述补偿区域2远离前述AA区的一侧,用于布置用于传输栅极控制信号的GOA单元10。
进一步地,该GOA单元10贴附前述补偿区域2的边缘进行非正交旋转布置。
在步骤S120中,需要确定notch区中对应临近每个第一像素单元20的GOA单元10中用于连线的第二端口101的位置,并顺次标记排序,且前述第一像素单元20的第一端口201的排序顺序与前述GOA单元10的第二端口101的排序顺序可以相同,也可以相反,在本实施例中,二者的排序均是从上到下的逻辑顺序,则前述第一端口201与前述第二端口101的顺序映射关系可以为首位标记(序号1)的第一端口201和与其相邻近的首位标记(序号1)的第二端口101形成映射关系,在其他可替代的实施例中第一像素单元20的第一端口201的排序顺序是从上到下的逻辑顺序,且前述GOA单元10的第二端口101的排序顺序是从下到上的逻辑顺序,则前述第一端口201与前述第二端口101的顺序映射关系也可以为为首位标记(序号1)的第一端口和与其相邻近的末位标记(序号n)的第二端口101形成映射关系,以此类推,且形成映射关系的端口直线连接不相交。
具体的,在本实施例中,该GOA单元10的标记排序是将布局的位于靠近上方的第一个GOA单元10作为与靠近上方的第一个第一像素单元20建立逻辑映射关系的唯一对象,将其排序为:序号1,与之相临近的第二个GOA单元10作为与靠近上方的第二个第一像素单元20建立逻辑映射关系的唯一对象,将其排序为:序号2,以此类推,当然这里的排序序号仅作为识别映射关系的标记,旨在第一端口201与第二端口101在位置上的就近对应关系,并不作为对本公开实施例的限制,从下到上的顺序进行亦是相类似方法,在此不做赘述。
步骤S130:基于前述第一端口与前述第二端口的顺序映射关系,布置对应的前述第一端口与前述第二端口之间的电容补偿连线。
进一步地,参考图3,每条前述电容补偿连线30包括:
第一端口线段c,用于从前述第一像素单元20的第一端口201处连线引出至前述补偿区域2;
第二端口线段a,用于从前述GOA单元10的第二端口101处连线引出至前述补偿区域2;
过渡连接线段b,连接于前述第一端口线段c与前述第二端口线段a之间。
在步骤S130中,任意相邻的两条电容补偿连线30之间互不交叠且满足预设的间距要求,且相邻两条电容补偿连线30与其对应连接的GOA单元10和第一像素单元20围成近似闭环的结构,如图4~图6所示。具体的,该步骤S130可以包括:
依序确定每个前述第一端口201处的第一端口线段c;
根据前述顺序映射关系确定对应前述第一端口201的第二端口101处的第二端口线段a;
基于算法在满足连线条件下,重复迭代计算映射连接前述第一端口线段c与前述第二端口线段a的过渡连接线段b,
直至满足预设定的迭代流程结束,即计算完成已设定的所有迭代流程(如用户有不同连线形状的需求,可以设置多轮不同的迭代处理,而预设流程中的迭代处理流程例如有:迭代a、迭代b、……、迭代1、迭代2,这种用户期望连线需要将迭代流程迭代a、迭代b、……、迭代1、直至迭代2的这些流程都处理完成后,才认定算法结束,得到最终的布线结果),输出最终迭代计算结果作为电容补偿布线的方案,如图4~图6所示,其分别为多轮迭代结果的布线展示图。
其中,本实施例中的电容补偿连线30是基于版图(PCB)在同一导电结构层中设计布局的。前述的连线条件为:电容补偿连线30的宽度要满足设定的线宽,同时相邻的两条电容补偿连线30之间的距离要满足设定的最小线距要求。
进一步地,前述GOA单元10贴附前述补偿区域2的边缘进行非正交旋转布置,且每个前述GOA单元10的第二端口101引出的前述第二端口线段a与该GOA单元10在前述补偿区域2边缘的法向量重合。
进一步地,前述过渡连接线段b可以为:多段折线、多段曲线、混合有折线与曲线的连接线中的任意一种。
基于此,本公开实施例一提供的应用于异形刘海屏的电容补偿布线方法可以快速实现异形刘海屏notch区对第一像素单元20的栅源电容补偿,消除Mura效应,同时避免了手动去逐行进行GOA单元与TFT栅极(位于每个第一像素单元中的)的连接设计,有效节省了人力,提高了版图设计的工作效率;
同时,该电容补偿连线30是基于同一结构层中的设计,不仅满足前述的连线条件,又能在完成信号传输的同时实现最小面积的连线布局,且不增加纵向尺寸,节省了制造成本,也一定程度上突破了版图设计电容补偿连线对异性屏幕的尺寸限制,增加了该电容补偿布线方法的实用性。
该电容补偿布线方法的技术方案是基于版图设计通过预连线进行的连接匹配,其后通过仿真测试检验最终实现电容补偿后的显示效果,有更高的容错性,此外,在该电容补偿布线方法中,是通过单元名、端口工艺层、标签名和在像素单元/GOA单元里端口方向确定电容补偿布线的位置,可以为后续布线的进行提供了基础条件。
实施例二:
图7示出本公开实施例二提供的一种应用于异形刘海屏的电容补偿布线装置的结构示意图。
本公开实施例二提供的一种基于异形版图设计工具的电容补偿布线装置100,该电容补偿布线装置100用于异形刘海屏的notch区对位于AA区中靠近notch区的像素单元通过连线来实现栅源电容补偿的目的,且该电容补偿布线装置100可以为搭载有异形版图设计工具的移动终端设备、计算机设备等。结合图2a~图2c,该异形刘海屏包括显示区(AA区)和该AA区呈半边围绕的刘海区(notch区),进一步地,该notch区包括临近前述AA区用于容置前述电容补偿连线30的补偿区域2,以及位于补偿区域2远离前述AA区的一侧且用于布置用于传输栅极控制信号的GOA单元10元件区域1。
参考图3、图4和图7,该电容补偿布线装置100至少包括:获取模块110和处理模块120,
其中,该获取模块110用于获取位于前述AA区临近notch区边缘的第一像素单元20中用于连线的第一端口201的位置,以及前述notch区中对应临近每个第一像素单元20的GOA单元10中用于连线的第二端口101的位置;
该处理模块120与前述的获取模块110连接,用于对前述第一像素单元20中的第一端口201进行排序,且对前述GOA单元10中的第二端口101进行排序,以及基于二者的排序建立顺序映射关系,并根据前述顺序映射关系布置对应的前述第一端口201与前述第二端口101之间的电容补偿连线30,其中,任意相邻的两条电容补偿连线30之间互不交叠且满足预设的间距要求。
进一步地,该电容补偿布线装置100还包括存储模块130和显示模块140,
其中,该显示模块140与前述处理模块120连接,用于显示基于算法在满足连线条件下,每次迭代计算的电容补偿布线方案;
该存储模块130分别连接前述获取模块110和前述处理模块120,用于存储对应每种机型的异形刘海屏中前述第一像素单元20的第一端口201与前述GOA单元10中第二端口101的顺序映射关系,以及输出的电容补偿布线方案。
实施例三
图8示出本公开实施例三提供的一种服务器的结构示意图。
参考图8,本公开还提出了一种适于用来实现本公开实施例的示例性服务器的框图。需要明白的是,图8显示的服务器仅仅是一个示例,不应对本公开实施例的功能和使用范围带来任何限制。
如图8所示,服务器200以通用计算设备的形式表现。服务器200的组件可以包括但不限于:一个或者多个处理器或者处理单元210,存储器220,连接不同系统组件(包括存储器220和处理单元210)的总线201。
总线201表示几类总线结构中的一种或多种,包括存储器总线或者存储器控制器,外围总线,图形加速端口,处理器或者使用多种总线结构中的任意总线结构的局域总线。举例来说,这些体系结构包括但不限于工业标准体系结构(ISA)总线,微通道体系结构(MAC)总线,增强型ISA总线、视频电子标准协会(VESA)局域总线以及外围组件互连(PCI)总线。
服务器200典型地包括多种计算机系统可读介质。这些介质可以是任何能够被服务器200访问的可用介质,包括易失性和非易失性介质,可移动的和不可移动的介质。
系统存储器220可以包括易失性存储器形式的计算机系统可读介质,例如随机存取存储器(RAM)221和/或高速缓存存储器222。服务器200可以进一步包括其它可移动/不可移动的、易失性/非易失性计算机系统存储介质。仅作为举例,存储系统223可以用于读写不可移动的、非易失性磁介质(图8未显示,通常称为“硬盘驱动器”)。尽管图8中未示出,可以提供用于对可移动非易失性磁盘(例如“软盘”)读写的磁盘驱动器,以及对可移动非易失性光盘(例如CD-ROM,DVD-ROM或者其它光介质)读写的光盘驱动器。在这些情况下,每个驱动器可以通过一个或者多个数据介质接口与总线201相连。存储器220可以包括至少一个程序产品,该程序产品具有一组(例如至少一个)程序模块,这些程序模块被配置以执行本公开实施例各实施例的功能。
具有一组(至少一个)程序模块2241的程序/实用工具224,可以存储在例如存储器220中,这样的程序模块2241包括但不限于操作系统、一个或者多个应用程序、其它程序模块以及程序数据,这些示例中的每一个或某种组合中可能包括网络环境的实现。程序模块2241通常执行本公开实施例所描述的实施例中的功能和/或方法。
进一步地,服务器200也可以与显示器300通信连接,用于显示第一像素单元的电容补偿布线的结果,该显示器300可以包括但不限于,液晶显示器(LCD)、发光二极管(LED)显示器和等离子体显示器。在一些实施方式中,该显示器300也可以是带输入设备的显示屏或触摸屏。
进一步地,该服务器200还可与一个或者多个使得用户能与该服务器200交互的设备通信,和/或与使得该服务器200能与一个或多个其它计算设备进行通信的任何设备(例如网卡,调制解调器等等)通信。这种通信可以通过输入/输出(I/O)接口230进行。并且,服务器200还可以通过网络适配器240与一个或者多个网络(例如局域网(LAN),广域网(WAN)和/或公共网络,例如因特网)通信。如图所示,网络适配器240通过总线201与服务器200的其它模块通信。应当明白,尽管图中未示出,可以结合服务器200使用其它硬件和/或软件模块,包括但不限于:微代码、设备驱动器、冗余处理单元、外部磁盘驱动阵列、RAID系统、磁带驱动器以及数据备份存储系统等。
处理单元210通过运行存储在系统存储器220中的程序,从而执行各种功能应用以及数据处理,例如实现本公开实施例一所提供的应用于异形刘海屏的电容补偿布线方法。
实施例四
本公开实施例四还提供一种计算机可读存储介质,其上存储有计算机程序(或称为计算机可执行指令),该程序被处理器执行时用于执行本公开实施例一所提供的应用于异形刘海屏的电容补偿布线方法,该方法包括:
确定位于显示区临近刘海区边缘的第一像素单元中第一端口的位置,并依次标记排序;
确定前述刘海区中对应临近每个第一像素单元的GOA单元中第二端口的位置,并顺次标记排序;以及
基于前述第一端口与前述第二端口的顺序映射关系,布置对应的前述第一端口与前述第二端口之间的电容补偿连线。
本公开实施例的计算机存储介质,可以采用一个或多个计算机可读的介质的任意组合。计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质。计算机可读存储介质例如可以是但不限于电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本公开中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
计算机可读的信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读的信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括但不限于无线、电线、光缆、RF等等,或者上述的任意合适的组合。可以以一种或多种程序设计语言或其组合来编写用于执行本公开实施例操作的计算机程序代码,前述程序设计语言包括面向对象的程序设计语言(诸如Java、Smalltalk、C++),还包括常规的过程式程序设计语言诸如”C”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络——包括局域网(LAN)或广域网(WAN)—连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
此外,在本文中,所含术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
最后应说明的是:显然,上述实施例仅仅是为清楚地说明本公开所作的举例,而并非对实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引申出的显而易见的变化或变动仍处于本公开的保护范围之中。

Claims (8)

1.一种应用于异形刘海屏的电容补偿布线方法,所述异形刘海屏包括显示区和所述显示区呈半边围绕的刘海区,其中,所述刘海区包括:
补偿区域,临近所述显示区,用于容置所述电容补偿连线;
元件区域,位于所述补偿区域远离所述显示区的一侧,用于布置GOA单元,
所述电容补偿布线方法包括:
确定位于所述显示区临近所述刘海区边缘的第一像素单元中用于连线的第一端口的位置,并依次标记排序;
确定所述刘海区中对应临近每个第一像素单元的GOA单元中用于连线的第二端口的位置,并顺次标记排序;
基于所述第一端口与所述第二端口的顺序映射关系,布置对应的所述第一端口与所述第二端口之间的电容补偿连线,
且任意相邻的两条电容补偿连线之间互不交叠且满足预设的间距要求,
其中,所述基于所述第一端口与所述第二端口的顺序映射关系,布置对应的所述第一端口与所述第二端口之间的电容补偿连线的步骤包括:
依序确定每个所述第一端口处的第一端口线段,所述第一端口线段用于从所述第一像素单元的第一端口处连线引出至所述补偿区域;
根据所述顺序映射关系确定对应所述第一端口的第二端口处的第二端口线段,所述第二端口线段用于从所述GOA单元的第二端口处连线引出至所述补偿区域;
基于算法在满足连线条件下,重复迭代计算映射连接所述第一端口线段与所述第二端口线段的过渡连接线段,所述过渡连接线段连接于所述第一端口线段与所述第二端口线段之间,
直至满足预设定的迭代流程,输出最终迭代计算结果作为电容补偿布线的方案。
2.根据权利要求1所述的电容补偿布线方法,其中,所述GOA单元贴附所述补偿区域的边缘进行非正交旋转布置,且每个所述GOA单元第二端口引出的所述第二端口线段与所述GOA单元在所述补偿区域边缘的法向量重合。
3.根据权利要求2所述的电容补偿布线方法,其中,所述过渡连接线段可以为:多段折线、多段曲线、混合有折线与曲线的连接线中的任意一种。
4.根据权利要求1所述的电容补偿布线方法,其中,所述第一像素单元的第一端口的排序顺序与所述GOA单元的第二端口的排序顺序相同或相反,
所述第一端口与所述第二端口的顺序映射关系为首位标记的第一端口和与其相邻近的首位第二端口形成映射关系,或者为首位标记的第一端口和与其相邻近的末位第二端口形成映射关系,
且形成映射关系的端口直线连接不相交。
5.一种应用于异形刘海屏的电容补偿布线装置,所述异形刘海屏包括显示区和所述显示区呈半边围绕的刘海区,其中,所述刘海区包括:
补偿区域,临近所述显示区,用于容置所述电容补偿连线;
元件区域,位于所述补偿区域远离所述显示区的一侧,用于布置GOA单元,
所述电容补偿布线装置包括:
获取模块,用于获取位于所述显示区临近所述刘海区边缘的第一像素单元中用于连线的第一端口的位置,以及所述刘海区中对应临近每个第一像素单元的GOA单元中用于连线的第二端口的位置;
处理模块,与所述获取模块连接,用于对所述第一像素单元中第一端口进行排序,且对所述GOA单元中第二端口进行排序,以及基于二者的排序建立顺序映射关系,并根据所述顺序映射关系布置对应的所述第一端口与所述第二端口之间的电容补偿连线,任意相邻的两条电容补偿连线之间互不交叠且满足预设的间距要求,
其中,所述处理模块还用于:
依序确定每个所述第一端口处的第一端口线段,所述第一端口线段用于从所述第一像素单元的第一端口处连线引出至所述补偿区域;
根据所述顺序映射关系确定对应所述第一端口的第二端口处的第二端口线段,所述第二端口线段用于从所述GOA单元的第二端口处连线引出至所述补偿区域;
基于算法在满足连线条件下,重复迭代计算映射连接所述第一端口线段与所述第二端口线段的过渡连接线段,所述过渡连接线段连接于所述第一端口线段与所述第二端口线段之间,
直至满足预设定的迭代流程,输出最终迭代计算结果作为电容补偿布线的方案。
6.根据权利要求5所述的电容补偿布线装置,其中,所述电容补偿布线装置还包括:
显示模块,与所述处理模块连接,用于显示基于算法在满足连线条件下,每次迭代计算的电容补偿布线方案;
存储模块,分别连接所述获取模块和所述处理模块,用于存储对应每种机型的异形刘海屏中所述第一像素单元的第一端口与所述GOA单元中第二端口的顺序映射关系,以及输出的电容补偿布线方案。
7.一种服务器,包括:
处理器;
存储器,用于存储一个或多个程序;
其中,当所述一个或多个程序被所述处理器执行,使得所述处理器实现如权利要求1至4中任一项所述的电容补偿布线方法。
8.一种计算机可读存储介质,其上存储有计算机程序,其中,该程序被处理器执行时实现如权利要求1至4中任一项所述的电容补偿布线方法。
CN202110208046.2A 2021-02-24 2021-02-24 电容补偿布线方法、装置、服务器和存储介质 Active CN112906340B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110208046.2A CN112906340B (zh) 2021-02-24 2021-02-24 电容补偿布线方法、装置、服务器和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110208046.2A CN112906340B (zh) 2021-02-24 2021-02-24 电容补偿布线方法、装置、服务器和存储介质

Publications (2)

Publication Number Publication Date
CN112906340A CN112906340A (zh) 2021-06-04
CN112906340B true CN112906340B (zh) 2022-07-26

Family

ID=76106925

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110208046.2A Active CN112906340B (zh) 2021-02-24 2021-02-24 电容补偿布线方法、装置、服务器和存储介质

Country Status (1)

Country Link
CN (1) CN112906340B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202631914U (zh) * 2012-06-11 2012-12-26 京东方科技集团股份有限公司 一种阵列基板及显示装置
CN107424551A (zh) * 2017-05-25 2017-12-01 上海天马微电子有限公司 阵列基板、异形显示器及显示装置
CN109935620A (zh) * 2019-03-14 2019-06-25 电子科技大学 一种应用于“刘海屏”notch区的电路补偿装置
CN110010052A (zh) * 2019-04-15 2019-07-12 北京华大九天软件有限公司 一种异形刘海屏的像素栅源电容补偿方法
CN110491881A (zh) * 2018-05-14 2019-11-22 上海和辉光电有限公司 一种阵列基板、显示面板及阵列基板的制备方法
CN110515249A (zh) * 2019-08-28 2019-11-29 上海天马有机发光显示技术有限公司 异形显示面板及显示装置
CN111091792A (zh) * 2020-03-22 2020-05-01 深圳市华星光电半导体显示技术有限公司 栅极驱动电路及显示面板
CN111223449A (zh) * 2020-03-23 2020-06-02 合肥京东方显示技术有限公司 一种显示面板、其驱动方法及显示装置
CN112005295A (zh) * 2019-01-25 2020-11-27 京东方科技集团股份有限公司 显示器件的驱动方法及显示器件

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112017590A (zh) * 2019-05-28 2020-12-01 陕西坤同半导体科技有限公司 显示面板的Mura补偿方法、装置、介质及电子设备
CN111445831B (zh) * 2020-04-24 2021-08-03 深圳市华星光电半导体显示技术有限公司 一种显示面板

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202631914U (zh) * 2012-06-11 2012-12-26 京东方科技集团股份有限公司 一种阵列基板及显示装置
CN107424551A (zh) * 2017-05-25 2017-12-01 上海天马微电子有限公司 阵列基板、异形显示器及显示装置
CN110491881A (zh) * 2018-05-14 2019-11-22 上海和辉光电有限公司 一种阵列基板、显示面板及阵列基板的制备方法
CN112005295A (zh) * 2019-01-25 2020-11-27 京东方科技集团股份有限公司 显示器件的驱动方法及显示器件
CN109935620A (zh) * 2019-03-14 2019-06-25 电子科技大学 一种应用于“刘海屏”notch区的电路补偿装置
CN110010052A (zh) * 2019-04-15 2019-07-12 北京华大九天软件有限公司 一种异形刘海屏的像素栅源电容补偿方法
CN110515249A (zh) * 2019-08-28 2019-11-29 上海天马有机发光显示技术有限公司 异形显示面板及显示装置
CN111091792A (zh) * 2020-03-22 2020-05-01 深圳市华星光电半导体显示技术有限公司 栅极驱动电路及显示面板
CN111223449A (zh) * 2020-03-23 2020-06-02 合肥京东方显示技术有限公司 一种显示面板、其驱动方法及显示装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
TFT-LCD制程对低频横纹色差的影响及研究;顾小祥 等;《液晶与显示》;20191231;第34卷(第2期);全文 *
显示面板设计全流程解决方案;刘伟平;《微纳电子与智能制造》;20200630;第2卷(第2期);第26-36页 *

Also Published As

Publication number Publication date
CN112906340A (zh) 2021-06-04

Similar Documents

Publication Publication Date Title
US20200119050A1 (en) Display panel and display
US8743335B2 (en) Display having a plurality of driver integrated circuits
CN111681580A (zh) 显示面板设计方法、装置及电子设备
US8872779B2 (en) Method and software for testing touch panels
WO2021253548A1 (zh) 像素设计方法、像素设计装置及电子设备
CN108508637B (zh) 一种显示面板的检测方法、装置及自动光学检测设备
CN105807518A (zh) 液晶显示面板
KR20140083633A (ko) 터치 스크린 일체형 디스플레이 장치와 터치 패널의 검사 방법
CN112419977B (zh) 显示面板和显示装置
CN103995369A (zh) 阵列基板、显示面板及其测试方法
CN112906340B (zh) 电容补偿布线方法、装置、服务器和存储介质
CN113673191B (zh) 时序修正方法及装置、计算装置和存储介质
CN103745050B (zh) 一种管脚映射方法和系统
CN111883066B (zh) 栅电极驱动设计方法、装置及电子设备
KR20170047446A (ko) 플렉서블 표시 장치
CN111812545B (zh) 线路缺陷检测方法、装置、设备及介质
CN103927037B (zh) 触控显示装置
CN112347719A (zh) 一种设计图处理方法、装置、计算机设备及存储介质
CN115562665A (zh) 页面访问方法、装置、计算机设备及可读存储介质
CN112749525B (zh) 半导体器件的仿真方法及装置、服务器和存储介质
CN110162880B (zh) 光电缆敷设方法、装置、设备和介质
CN111583841A (zh) 显示面板检查方法、装置及电子设备
CN112861467A (zh) 线宽补偿方法及装置、服务器和存储介质
CN112800702B (zh) R角自动化布局布线方法及设备和存储介质
CN1959961A (zh) 薄膜晶体管基板修复方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant