CN110753452A - 一种精密线路的外部蚀刻补偿方法 - Google Patents

一种精密线路的外部蚀刻补偿方法 Download PDF

Info

Publication number
CN110753452A
CN110753452A CN201911044621.9A CN201911044621A CN110753452A CN 110753452 A CN110753452 A CN 110753452A CN 201911044621 A CN201911044621 A CN 201911044621A CN 110753452 A CN110753452 A CN 110753452A
Authority
CN
China
Prior art keywords
circuit
etching
compensation
external
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911044621.9A
Other languages
English (en)
Inventor
方磊
王健
孙彬
沈洪
李晓华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiangsu Shangda Electronics Co Ltd
Original Assignee
Jiangsu Shangda Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangsu Shangda Electronics Co Ltd filed Critical Jiangsu Shangda Electronics Co Ltd
Priority to CN201911044621.9A priority Critical patent/CN110753452A/zh
Publication of CN110753452A publication Critical patent/CN110753452A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process
    • H05K3/068Apparatus for etching printed circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • ing And Chemical Polishing (AREA)
  • Manufacturing Of Printed Circuit Boards (AREA)

Abstract

本发明公开一种精密线路的外部蚀刻补偿方法,在线路周围形成均匀的空白区域,蚀刻后得到均匀的线路。本发明通过在线路周围设计规则的外部补偿图形使线路周围形成相同的密集度,药水交换速度相同,可消除不同区域、不同类型的线路图形尺寸差异,最终达到相同的蚀刻效果,得到均匀的线路。另外,由于采用的外部补偿图形是规则图形,设计工作难度低,补偿规则简单,设计方便,且外部补偿图形设计的宽度较小,在蚀刻过程中被侧蚀蚀刻掉,无需再做其他特殊处理。

Description

一种精密线路的外部蚀刻补偿方法
技术领域
本发明涉及一种精密线路的外部蚀刻补偿方法。
背景技术
受IC芯片引脚排布的影响,线路前端并不是处于一条直线,而是呈长短交错排布。长引脚前端密集度较小,为空旷区;短引脚处密集度较大,为密集区。
蚀刻时,线路板的线路分布疏密情况会导致药水交换速度有差异,在空旷区的位置,药水无阻碍,交换快,蚀刻量多,而在密集区,因线路之间间隙小,药水交换慢,蚀刻量少,因此导致蚀刻不均匀,线路板在不同区域内形成不同的蚀刻效果。常规蚀刻补偿方法难以满足线路精度要求,出现不同区域、不同类型的线路,不同类型图形的成品图形尺寸差异较大,精度能力比较低,不能满足终端需求。
为了满足线路精度要求,减小成品图形尺寸差异,传统方法在对线路整体作常规补偿后,还需要在线路本体上对线路前端做特殊补偿。具体如图1所示,由于空旷区域蚀刻速度较快,蚀刻量比其他地方大,所以在长引脚的空旷区域进行特殊补偿3,将此处线路变宽,当蚀刻后,由于蚀刻过量,把补偿的部分蚀刻掉,得到需要的理想线路1。传统方法中,对线路整体进行常规补偿2后,需要根据长线路前端所处的空旷程度,设计不同尺寸的特殊补偿3。由于不同产品的长线路前端所处的空旷程度不同,或者同一产品的不同区域的长线路前端所处的空旷程度不同,需要根据空旷程度设计多个对应的特殊补偿规则,操作非常复杂。
此外,如果如图1所示进行规则图形的特殊补偿,由于特殊补偿部分受到空旷区域的强烈腐蚀,结果会如图2所示,蚀刻掉特殊补偿区域后的实际线路4与理想线路1间差异明显。除非对线路做形状复杂的异形补偿,然后再根据蚀刻效果来调整补偿的形状及尺寸,此方法更加复杂,难度也大。
发明内容
针对上述现有技术存在的问题,本发明提供一种精密线路的外部蚀刻补偿方法,消除空旷区域对线路的强蚀刻作用,得到蚀刻效果均匀的线路。
为了实现上述目的,本发明采用的一种精密线路的外部蚀刻补偿方法,在线路周围形成均匀的空白区域,蚀刻后得到均匀的线路。
作为优选,当存在交错排布的长短线路时,先对线路整体进行常规补偿,然后在各线路的前端及长线路的侧面一定距离的位置,进行外部补偿一,蚀刻后得到均匀的线路。
作为优选,所述线路整体包括长线路和短线路。
作为优选,当存在整齐的线路时,在各线路的前端一定距离的位置,进行外部补偿二,蚀刻后得到均匀的线路。
作为优选,所述的一定距离是指常规补偿后的一个线距的长度。
作为优选,所述的进行外部补偿是设计线形外部补偿图形。
作为优选,所述的线形外部补偿图形为1-15μm宽。
与现有技术相比,本发明通过在线路周围设计规则的外部补偿图形使线路周围形成相同的密集度,药水交换速度相同,可消除不同区域、不同类型的线路图形尺寸差异,最终达到相同的蚀刻效果,得到均匀的线路。
另外,由于采用的外部补偿图形是规则图形,设计工作难度低,补偿规则简单,设计方便,且外部补偿图形设计的宽度较小,在蚀刻过程中被侧蚀蚀刻掉,无需再做其他特殊处理。
附图说明
图1为现有的理想线路的补偿示意图;
图2为现有的蚀刻掉特殊补偿区域后得到的实际线路;
图3为本发明的补偿示意图一;
图4为本发明的补偿示意图二。
图中:1、理想线路,2、常规补偿,3、特殊补偿,4、实际线路,5、外部补偿一,6、外部补偿二。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明了,下面对本发明进行进一步详细说明。但是应该理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限制本发明的范围。
一种精密线路的外部蚀刻补偿方法,先在线路周围形成均匀的空白区域,在蚀刻时,线路所处区域的密集程度相同,蚀刻效果一致,蚀刻后得到均匀的线路。
具体的,如图3所示,当存在交错排布的长短线路时,先对线路整体进行常规补偿2,然后在各线路的前端及长线路的侧面一定距离的位置,进行外部补偿一5,蚀刻后得到均匀的线路。作为实施例的进一步改进,上述线路整体包括长线路和短线路。
另外,当存在整齐的线路时,如图4所示,在各线路的前端一定距离的位置,进行外部补偿二6,蚀刻后得到均匀的线路。
其中,上述的外部补偿一5和外部补偿二6的处理过程相同,此处仅是为了表述方便才区分为外部补偿一5和外部补偿二6。
作为实施例的改进,所述的一定距离是指常规补偿后的一个线距的长度。
作为实施例的改进,所述的进行外部补偿是设计线形外部补偿图形,所述的线形外部补偿图形为1-15μm宽。如图3、图4中所述,是采用直线形的外部补偿图形,由于采用的外部补偿图形是规则图形,设计工作难度低,补偿规则简单,设计方便,且外部补偿图形设计的宽度较小,在蚀刻过程中易被侧蚀蚀刻掉,无需再做其他特殊处理。
当然,本发明的方法还可用于其他各种图形(如mark点有些是圆形),只需在图案轮廓外一个线距长度的位置处设置外部补偿图案,即可消除空旷区的强蚀刻效果,得到稳定的图形。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换或改进等,均应包含在本发明的保护范围之内。

Claims (7)

1.一种精密线路的外部蚀刻补偿方法,其特征在于,在线路周围形成均匀的空白区域,蚀刻后得到均匀的线路。
2.根据权利要求1所述的一种精密线路的外部蚀刻补偿方法,其特征在于,当存在交错排布的长短线路时,先对线路整体进行常规补偿(2),然后在各线路的前端及长线路的侧面一定距离的位置,进行外部补偿一(5),蚀刻后得到均匀的线路。
3.根据权利要求2所述的一种精密线路的外部蚀刻补偿方法,其特征在于,所述线路整体包括长线路和短线路。
4.根据权利要求1所述的一种精密线路的外部蚀刻补偿方法,其特征在于,当存在整齐的线路时,在各线路的前端一定距离的位置,进行外部补偿二(6),蚀刻后得到均匀的线路。
5.根据权利要求2-4任一项所述的一种精密线路的外部蚀刻补偿方法,其特征在于,所述的一定距离是指常规补偿后的一个线距的长度。
6.根据权利要求2-4任一项所述的一种精密线路的外部蚀刻补偿方法,其特征在于,所述的进行外部补偿是设计线形外部补偿图形。
7.根据权利要求6所述的一种精密线路的外部蚀刻补偿方法,其特征在于,所述的线形外部补偿图形为1-15μm宽。
CN201911044621.9A 2019-10-30 2019-10-30 一种精密线路的外部蚀刻补偿方法 Pending CN110753452A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911044621.9A CN110753452A (zh) 2019-10-30 2019-10-30 一种精密线路的外部蚀刻补偿方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911044621.9A CN110753452A (zh) 2019-10-30 2019-10-30 一种精密线路的外部蚀刻补偿方法

Publications (1)

Publication Number Publication Date
CN110753452A true CN110753452A (zh) 2020-02-04

Family

ID=69281177

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911044621.9A Pending CN110753452A (zh) 2019-10-30 2019-10-30 一种精密线路的外部蚀刻补偿方法

Country Status (1)

Country Link
CN (1) CN110753452A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112739038A (zh) * 2020-11-18 2021-04-30 大连崇达电子有限公司 一种高精度单端阻抗板的制作方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0423338A (ja) * 1990-05-14 1992-01-27 Seiko Instr Inc 補正パターンを有するプリント配線基板
JPH07106327A (ja) * 1993-10-06 1995-04-21 Toshiba Corp 半導体装置及びその製造方法
CN1913749A (zh) * 2005-08-10 2007-02-14 夏普株式会社 印刷电路板制造方法、印刷电路板用光掩模及光掩模生成程序
CN104010445A (zh) * 2014-05-09 2014-08-27 东莞市五株电子科技有限公司 一种精细线路的动态补偿制作方法
CN105072808A (zh) * 2015-07-09 2015-11-18 华进半导体封装先导技术研发中心有限公司 高精度封装基板的蚀刻补偿方法
CN105430908A (zh) * 2015-10-29 2016-03-23 深圳市五株科技股份有限公司 印刷线路板制作的线宽补偿方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0423338A (ja) * 1990-05-14 1992-01-27 Seiko Instr Inc 補正パターンを有するプリント配線基板
JPH07106327A (ja) * 1993-10-06 1995-04-21 Toshiba Corp 半導体装置及びその製造方法
CN1913749A (zh) * 2005-08-10 2007-02-14 夏普株式会社 印刷电路板制造方法、印刷电路板用光掩模及光掩模生成程序
CN104010445A (zh) * 2014-05-09 2014-08-27 东莞市五株电子科技有限公司 一种精细线路的动态补偿制作方法
CN105072808A (zh) * 2015-07-09 2015-11-18 华进半导体封装先导技术研发中心有限公司 高精度封装基板的蚀刻补偿方法
CN105430908A (zh) * 2015-10-29 2016-03-23 深圳市五株科技股份有限公司 印刷线路板制作的线宽补偿方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112739038A (zh) * 2020-11-18 2021-04-30 大连崇达电子有限公司 一种高精度单端阻抗板的制作方法
CN112739038B (zh) * 2020-11-18 2021-11-05 大连崇达电子有限公司 一种高精度单端阻抗板的制作方法

Similar Documents

Publication Publication Date Title
KR100272056B1 (ko) 얼라인먼트 마크의 배치방법
CN102722082B (zh) 一种掩膜版及套刻精度测量方法
CN102573309A (zh) 采用动态蚀刻补偿法提高减成法pcb图形精度的方法
US8878729B2 (en) Electric conductive trace
CN110753452A (zh) 一种精密线路的外部蚀刻补偿方法
US20070034596A1 (en) Printed wiring board fabrication method, printed wiring board photomask, and program for creating a photomask
EP3101727B1 (en) Dielectric waveguide filter and dielectric waveguide duplexer
CN107613657A (zh) 一种印制线路板线路的动态蚀刻补偿方法
US7875826B2 (en) Variable width conductive lines having substantially constant impedance
CN108132580B (zh) 去除斜边凸起的方法
JP6149382B2 (ja) 特性インピーダンス管理用テストクーポンおよびこれを備えたプリント基板
CN105321799B (zh) 用于光刻叠对制作工艺的非对称补偿方法
CN106502040B (zh) 用于化学铣削工艺制作镀金铜带微连接线的光刻掩膜版
US6974650B2 (en) Method of correcting a mask layout
TWI704849B (zh) 高速電路及產生低干擾差分跡線的方法
CN107240561A (zh) 蚀刻喷洒模块及使用该蚀刻喷洒模块之湿式蚀刻装置
US9293408B2 (en) Adding symmetrical filling material in an integrated circuit layout
TWI702890B (zh) 便於鍍金的基板線路結構
CN214427742U (zh) 掩膜版
CN204391103U (zh) 关键尺寸测量标记
US10999929B2 (en) Expansion card interfaces for high-frequency signals and methods of making the same
CN114932738B (zh) 一种高精度丝网的制作方法
CN104636526B (zh) 硅通孔的失配模型方法
JPS6317331B2 (zh)
CN208834286U (zh) 一种多点触摸电阻屏

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 221300 north of Liaohe Road and west of Huashan Road, Pizhou Economic Development Zone, Xuzhou City, Jiangsu Province

Applicant after: Jiangsu SHANGDA Semiconductor Co.,Ltd.

Address before: 221300 north of Liaohe Road and west of Huashan Road, Pizhou Economic Development Zone, Xuzhou City, Jiangsu Province

Applicant before: Jiangsu Shangda Electronics Co.,Ltd.

RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20200204