CN110739237A - 一种新型电镀法制作大锡球方法 - Google Patents

一种新型电镀法制作大锡球方法 Download PDF

Info

Publication number
CN110739237A
CN110739237A CN201910924314.3A CN201910924314A CN110739237A CN 110739237 A CN110739237 A CN 110739237A CN 201910924314 A CN201910924314 A CN 201910924314A CN 110739237 A CN110739237 A CN 110739237A
Authority
CN
China
Prior art keywords
layer
manufacturing
photoresist
photoresist layer
thickness
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910924314.3A
Other languages
English (en)
Inventor
郁发新
冯光建
王志宇
陈华
张兵
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang University ZJU
Original Assignee
Zhejiang University ZJU
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhejiang University ZJU filed Critical Zhejiang University ZJU
Priority to CN201910924314.3A priority Critical patent/CN110739237A/zh
Publication of CN110739237A publication Critical patent/CN110739237A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/02Electroplating of selected surface areas
    • C25D5/022Electroplating of selected surface areas using masking means
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D7/00Electroplating characterised by the article coated
    • C25D7/12Semiconductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/1146Plating
    • H01L2224/11462Electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/119Methods of manufacturing bump connectors involving a specific sequence of method steps

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Electroplating Methods And Accessories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本发明公开了一种新型电镀法制作大锡球方法,具体包括如下步骤:101)辅助层制作步骤、102)曝光步骤、103)电镀步骤、104)大锡球制作步骤;本发明提供双层胶曝光的方式制作的一种新型电镀法制作大锡球方法。

Description

一种新型电镀法制作大锡球方法
技术领域
本发明涉及半导体技术领域,更具体的说,它涉及一种新型电镀法制作大锡球方法。
背景技术
晶圆级封装技术是先进封装领域用的最广的一种技术,尤其是对于消费类产品,晶圆级封装以其尺寸小,重量轻,厚度薄等优点,被广泛应用于移动电子设备,微型功能设备上。
晶圆级封装对外焊接互联一般用焊锡球或者金属凸点,焊锡球的制作工艺包括直接植球,用焊锡膏制作焊球以及电镀工艺制作焊球,凸点则包括种植金属柱和电镀凸点两种。但是在电镀制作焊锡球的工艺中,电镀锡的高度会受到光刻胶层的厚度影响,如果要制作较大的焊球,则需要电镀非常厚的焊锡,现在的光刻涂胶工艺一般很难做到。如果增加电镀面积,则可以增加电镀锡的量,却增加了焊球的底座,焊球仍然不能做的太大。
发明内容
本发明克服了现有技术的不足,提供一种新型电镀法制作大锡球方法。
本发明的技术方案如下:
一种新型电镀法制作大锡球方法,具体包括如下步骤:
101)辅助层制作步骤:载板上表面通过物理溅射,磁控溅射或者蒸镀工艺制作种子层;在种子层上方制作第一光刻胶层,第一光刻胶层厚度范围在1um到100um,其制作方式采用旋涂工艺或喷涂工艺;在第一光刻胶层上面制作第二光刻胶层形成辅助层;其中,第二光刻胶层制作方式、厚度和第一光刻胶层相同;
102)曝光步骤:通过曝光工艺曝光辅助层,然后通过第二次曝光工艺只曝光第二光刻胶层;
103)电镀步骤:通过显影工艺去除曝光的辅助层的部分第一光刻胶层和第二光刻胶层,使得露出互联焊盘的电镀金属位置;电镀金属沉积,金属采用钛、铜、铝、银、钯、金、铊、锡、镍中的一种或多种混合,金属沉积采用一层或多层结构;
104)大锡球制作步骤:通过湿法腐蚀或者干法刻蚀工艺去除辅助层,再通过湿法腐蚀工艺去除种子层;对载板上表面涂布助焊剂,通过回流焊,清洗助焊剂得到大锡球。
进一步的,种子层厚度范围在1nm到100um,其本身结构为一层或多层结构,其材质采用钛、铜、铝、银、钯、金、铊、锡、镍中的一种或多种混合。
本发明相比现有技术优点在于:本发明通过双层胶曝光的方式,在较小的底座上制作大面积的电镀焊锡,然后通过回流得到较大的焊球。
附图说明
图1为本发明的载板设置种子层示意图;
图2为本发明的图1设置第一光刻胶层示意图;
图3为本发明的图2设置第二光刻胶层曝光后的示意图;
图4为本发明的图3镀金属示意图;
图5为本发明的图4去除第一光刻胶层、第二光刻胶层示意图;
图6为本发明的图5去除种子层示意图;
图7为本发明的示意图;
图8为本发明的载板设置种子层、第一光刻胶层示意图;
图9为本发明的图8需要曝光第一曝光区域的示意图;
图10为本发明的图9设置第二光刻胶层并显示需要曝光区域的示意图;
图11为本发明的图10设置光刻胶示意图。
图中标识:载板101、种子层102、第一光刻胶层103、第二光刻胶层104、焊盘105、电镀金属106、大锡球107、第一曝光区域108、第二曝光区域109。
具体实施方式
下面详细描述本发明的实施方式,其中自始至终相同或类似的标号表示相同或类似的元件或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本发明而不能作为对本发明的限制。
本技术领域技术人员可以理解的是,除非另外定义,这里使用的所有术语(包括技术术语和科技术语)具有与本发明所属领域中的普通技术人员的一般理解相同的意义。还应该理解的是,诸如通用字典中定义的那些术语应该被理解为具有与现有技术的上下文中的意义一致的意义,并且除非像这里一样的定义,不会用理想化或过于正式的含义来解释。
各实施方式中提到的有关于步骤的标号,仅仅是为了描述的方便,而没有实质上先后顺序的联系。各具体实施方式中的不同步骤,可以进行不同先后顺序的组合,实现本发明的发明目的。
下面结合附图和具体实施方式对本发明进一步说明。
实施例1:
如图1至图7所示,一种新型电镀法制作大锡球107方法,具体包括如下步骤:
101)辅助层制作步骤:载板101上表面通过物理溅射,磁控溅射或者蒸镀工艺制作种子层102;在种子层102上方制作第一光刻胶层103,第一光刻胶层103厚度范围在1um到100um,其制作方式采用旋涂工艺或喷涂工艺。在第一光刻胶层103上面制作第二光刻胶层104形成辅助层。其中,第二光刻胶层104制作方式、厚度和第一光刻胶层103相同。其中,种子层102厚度范围在1nm到100um,其本身结构为一层或多层结构,其材质采用钛、铜、铝、银、钯、金、铊、锡、镍中的一种或多种混合。光刻胶可以是正胶也可以是负胶。
载板101采用4、6、8、12寸大小中的一种尺寸晶圆,厚度范围为200um到2000um,也可以是其他材质,包括玻璃,石英,碳化硅,氧化铝等无机材料,也可以是环氧树脂,聚氨酯等有机材料,其主要功能是提供支撑作用。
102)曝光步骤:通过曝光工艺曝光辅助层即第一光刻胶层103和第二光刻胶层104,然后通过第二次曝光工艺只曝光第二光刻胶层104;此处曝光工艺包含两次mask使用。
103)电镀步骤:通过显影工艺去除曝光的部分第一光刻胶层103和第二光刻胶层104,使得露出互联焊盘105的电镀金属106位置。电镀金属106沉积bumping,金属可以是焊锡,也可以是其他低熔点合金,如镓合金等;其本身结构可以是一层也可以是多层;此外其金属材质还可以是钛、铜、铝、银、钯、金、铊、锡、镍等中的一种或多种混合。
104)大锡球107制作步骤:通过湿法腐蚀或者干法刻蚀工艺去除辅助层,再通过湿法腐蚀工艺去除种子层102;对载板101上表面涂布助焊剂,通过回流焊,清洗助焊剂得到大锡球107。
实施例2:
如图5至图11所示,一种新型电镀法制作大锡球107方法,具体包括如下步骤:
101)第一曝光步骤:载板101上表面通过物理溅射,磁控溅射或者蒸镀工艺制作种子层102;在种子层102上方制作第一光刻胶层103,第一光刻胶层103厚度范围在1um到100um,其制作方式采用旋涂工艺或喷涂工艺。通过曝光工艺曝光第一光刻胶层103,得到第一曝光区域108。其中,种子层102厚度范围在1nm到100um,其本身结构为一层或多层结构,其材质采用钛、铜、铝、银、钯、金、铊、锡、镍中的一种或多种混合。光刻胶可以是正胶也可以是负胶。
载板101采用4、6、8、12寸大小中的一种尺寸晶圆,厚度范围为200um到2000um,也可以是其他材质,包括玻璃,石英,碳化硅,氧化铝等无机材料,也可以是环氧树脂,聚氨酯等有机材料,其主要功能是提供支撑作用。
102)二次曝光步骤:在第一光刻胶层103上面制作第二光刻胶层104。其中,第二光刻胶层104制作方式、厚度和第一光刻胶层103相同。通过曝光工艺曝光第二光刻胶层104,得到第二曝光区域109。
103)电镀步骤:通过显影工艺去除曝光的部分第一光刻胶层103和第二光刻胶层104,使得露出互联焊盘105的电镀金属106位置。电镀金属106沉积bumping,金属可以是焊锡,也可以是其他低熔点合金,如镓合金等;其本身结构可以是一层也可以是多层;此外其金属材质还可以是钛、铜、铝、银、钯、金、铊、锡、镍等中的一种或多种混合。
104)大锡球107制作步骤:通过湿法腐蚀或者干法刻蚀工艺去除第一光刻胶层103和第二光刻胶层104,再通过湿法腐蚀工艺去除种子层102;对载板101上表面涂布助焊剂,通过回流焊,清洗助焊剂得到大锡球107。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明构思的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明保护范围内。

Claims (2)

1.一种新型电镀法制作大锡球方法,其特征在于:具体包括如下步骤:
101)辅助层制作步骤:载板上表面通过物理溅射,磁控溅射或者蒸镀工艺制作种子层;在种子层上方制作第一光刻胶层,第一光刻胶层厚度范围在1um到100um,其制作方式采用旋涂工艺或喷涂工艺;在第一光刻胶层上面制作第二光刻胶层形成辅助层;其中,第二光刻胶层制作方式、厚度和第一光刻胶层相同;
102)曝光步骤:通过曝光工艺曝光辅助层,然后通过第二次曝光工艺只曝光第二光刻胶层;
103)电镀步骤:通过显影工艺去除曝光的辅助层的部分第一光刻胶层和第二光刻胶层,使得露出互联焊盘的电镀金属位置;电镀金属沉积,金属采用钛、铜、铝、银、钯、金、铊、锡、镍中的一种或多种混合,金属沉积采用一层或多层结构;
104)大锡球制作步骤:通过湿法腐蚀或者干法刻蚀工艺去除辅助层,再通过湿法腐蚀工艺去除种子层;对载板上表面涂布助焊剂,通过回流焊,清洗助焊剂得到大锡球。
2.根据权利要求1所述的一种新型电镀法制作大锡球方法,其特征在于:种子层厚度范围在1nm到100um,其本身结构为一层或多层结构,其材质采用钛、铜、铝、银、钯、金、铊、锡、镍中的一种或多种混合。
CN201910924314.3A 2019-09-27 2019-09-27 一种新型电镀法制作大锡球方法 Pending CN110739237A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910924314.3A CN110739237A (zh) 2019-09-27 2019-09-27 一种新型电镀法制作大锡球方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910924314.3A CN110739237A (zh) 2019-09-27 2019-09-27 一种新型电镀法制作大锡球方法

Publications (1)

Publication Number Publication Date
CN110739237A true CN110739237A (zh) 2020-01-31

Family

ID=69268214

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910924314.3A Pending CN110739237A (zh) 2019-09-27 2019-09-27 一种新型电镀法制作大锡球方法

Country Status (1)

Country Link
CN (1) CN110739237A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111690962A (zh) * 2020-03-02 2020-09-22 浙江铖昌科技有限公司 一种基于电镀工艺制作大焊锡球的方法
CN113862770A (zh) * 2021-09-28 2021-12-31 北京航空航天大学杭州创新研究院 一种采用退镀工艺制备图案化电极的方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6486054B1 (en) * 2002-01-28 2002-11-26 Taiwan Semiconductor Manufacturing Company Method to achieve robust solder bump height
US6602775B1 (en) * 2001-08-16 2003-08-05 Taiwan Semiconductor Manufacturing Company Method to improve reliability for flip-chip device for limiting pad design
US20030162379A1 (en) * 2002-02-27 2003-08-28 Ho-Ming Tong Solder ball fabrication process
US20050020050A1 (en) * 2003-07-25 2005-01-27 Ming-Lung Huang [bumping process]
US20060105560A1 (en) * 2004-11-16 2006-05-18 Taiwan Semiconductor Manufacturing Co., Ltd. Method for forming solder bumps of increased height

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6602775B1 (en) * 2001-08-16 2003-08-05 Taiwan Semiconductor Manufacturing Company Method to improve reliability for flip-chip device for limiting pad design
US6486054B1 (en) * 2002-01-28 2002-11-26 Taiwan Semiconductor Manufacturing Company Method to achieve robust solder bump height
US20030162379A1 (en) * 2002-02-27 2003-08-28 Ho-Ming Tong Solder ball fabrication process
US20050020050A1 (en) * 2003-07-25 2005-01-27 Ming-Lung Huang [bumping process]
US20060105560A1 (en) * 2004-11-16 2006-05-18 Taiwan Semiconductor Manufacturing Co., Ltd. Method for forming solder bumps of increased height

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111690962A (zh) * 2020-03-02 2020-09-22 浙江铖昌科技有限公司 一种基于电镀工艺制作大焊锡球的方法
CN113862770A (zh) * 2021-09-28 2021-12-31 北京航空航天大学杭州创新研究院 一种采用退镀工艺制备图案化电极的方法
CN113862770B (zh) * 2021-09-28 2023-12-26 北京航空航天大学杭州创新研究院 一种采用退镀工艺制备图案化电极的方法

Similar Documents

Publication Publication Date Title
CN100468713C (zh) 半导体晶片焊料凸块结构及其制造方法
US7199036B2 (en) Under-bump metallization layers and electroplated solder bumping technology for flip-chip
US7932169B2 (en) Interconnection for flip-chip using lead-free solders and having improved reaction barrier layers
CN105185718B (zh) 使用重组晶圆的半导体器件制造的方法和设备
CN100428414C (zh) 形成低应力多层金属化结构和无铅焊料端电极的方法
US20070020906A1 (en) Method for forming high reliability bump structure
US20070184579A1 (en) Method of fabrication on high coplanarity of copper pillar for flip chip packaging application
US20130062764A1 (en) Semiconductor package with improved pillar bump process and structure
CN102655136B (zh) 半导体芯片及其制造方法
JP2004048012A (ja) 細かいピッチの、高アスペクト比を有するチップ配線用構造体及び相互接続方法
WO2001067494A3 (en) Precision electroplated solder bumps and method for manufacturing thereof
US8399348B2 (en) Semiconductor device for improving electrical and mechanical connectivity of conductive pillers and method therefor
TW201108335A (en) Semiconductor device and method of forming dam material around periphery of die to reduce warpage
TW201203409A (en) Semiconductor device and method of forming a dual UBM structure for lead free bump connections
CN110707013A (zh) 一种电镀法制作大锡球方法
TWI233188B (en) Quad flat no-lead package structure and manufacturing method thereof
CN108292628A (zh) 全模制周边堆叠封装设备
CN110739237A (zh) 一种新型电镀法制作大锡球方法
CN114937614A (zh) 布线层结构的制备方法
CN109979903A (zh) 具有凸块结构的半导体器件和制造半导体器件的方法
WO2021079209A1 (en) Forming of bump structure
US20060231927A1 (en) Semiconductor chip mounting body and manufacturing method thereof
CN112928194B (zh) 一种倒装Micro LED芯片与基板的键合方法
US20100029074A1 (en) Maskless Process for Solder Bump Production
US20090014897A1 (en) Semiconductor chip package and method of manufacturing the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20200131