CN110708889A - 一种改善印制电路板压合空洞的方法 - Google Patents

一种改善印制电路板压合空洞的方法 Download PDF

Info

Publication number
CN110708889A
CN110708889A CN201910893254.3A CN201910893254A CN110708889A CN 110708889 A CN110708889 A CN 110708889A CN 201910893254 A CN201910893254 A CN 201910893254A CN 110708889 A CN110708889 A CN 110708889A
Authority
CN
China
Prior art keywords
copper
board
circuit
inner layer
pads
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910893254.3A
Other languages
English (en)
Inventor
乐禄安
孙保玉
任玉石
刘海洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Suntak Multilayer PCB Co Ltd
Dalian Chongda Electronics Co Ltd
Original Assignee
Shenzhen Suntak Multilayer PCB Co Ltd
Dalian Chongda Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Suntak Multilayer PCB Co Ltd, Dalian Chongda Electronics Co Ltd filed Critical Shenzhen Suntak Multilayer PCB Co Ltd
Priority to CN201910893254.3A priority Critical patent/CN110708889A/zh
Publication of CN110708889A publication Critical patent/CN110708889A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4602Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4602Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
    • H05K3/4608Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated comprising an electrically conductive base or core

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本发明提供了一种改善印制电路板压合空洞的方法,包括如下步骤:开料得到内层芯板,通过内层图形和蚀刻处理,在内层芯板上制作内层线路,并在内层芯板中内层线路以外的无铜区处均间隔交错设置若干个铜PAD,制得内层板;通过半固化片将内层板和外层铜箔压合为一体,制得多层板;依次对多层板进行后工序处理制得印制电路板。本发明通过在内层芯板上的无铜区处设置铜PAD形成假铜区域,从而提高了内层芯板上的残铜率来达到平衡压力的目的,并保证无铜区处的流胶充分,避免出现层压空洞的问题。

Description

一种改善印制电路板压合空洞的方法
技术领域
本发明涉及电路板制作技术领域,尤其涉及一种改善印制电路板压合空洞的方法。
背景技术
层压空洞是PCB(印制电路板)加工过程中的一种常见的缺陷;这种树脂的空洞会大幅度降低PCB产品的耐电压性能,甚至会导致短路发生,严重影响产品的可靠性;产生层压空洞的原因一般为在内层芯板上制作了内层线路后存在较大的空旷区(即无铜区域),由于压合压力大的原因,PP胶量极容易经过这些空旷区而流失掉,流胶不均导致空旷区处出现层压空洞的问题。为解决印制电路板层压空洞的问题,行业内目前一般是通过压合参数优化和更改RC含量较高的半固化片来改善。
但上述解决方法会存在以下缺陷:压合参数优化均是加大压机的压力,当压力过大时,容易引起层偏导致短路;而更改RC含量较高的半固化片,则会极大的提高生产成本。
发明内容
本发明目的在于为克服现有的技术缺陷,提供一种改善印制电路板压合空洞的方法,通过在内层芯板上的无铜区处设置铜PAD形成假铜区域,从而提高了内层芯板上的残铜率来达到平衡压力的目的,并保证无铜区处的流胶充分,避免出现层压空洞的问题。
为实现上述目的,本发明采用以下技术方案。
本发明提供了一种改善印制电路板压合空洞的方法,包括如下步骤:
S1、开料得到内层芯板,通过内层图形和蚀刻处理,在内层芯板上制作内层线路,并在内层芯板中内层线路以外的无铜区处均间隔交错设置若干个铜PAD,制得内层板;
S2、通过半固化片将内层板和外层铜箔压合为一体,制得多层板;
S3、依次对多层板进行外层钻孔、沉铜、全板电镀、制作外层线路、制作阻焊层、表面处理和成型工序,制得印制电路板。
进一步的,步骤S1中,所述铜PAD的形状大小相同,均为圆形、椭圆形、菱形或方形。
进一步的,所述铜PAD与最近的内层线路或钻孔位之间的距离≥1.5mm。
进一步的,步骤S1中,在内层芯板中内层线路以外且面积大于4mm2的无铜区处均间隔交错设置若干个铜PAD。
进一步的,所述铜PAD呈等距间隔排列设置,且相邻铜PAD的距离为铜PAD的尺寸大小。
进一步的,所述铜PAD呈多排排列设置时,相邻排的铜PAD交错设置,使后排的每一铜PAD与前排中相邻铜PAD之间的间隙对应。
与现有技术相比,本发明的有益效果是:本发明通过在内层芯板上的无铜区处间隔交错设置若干个铜PAD形成假铜区域,铜PAD之间的间隙保证压合时正常通气,铜PAD本身起到有效阻挡填胶流动和减少无铜区的流胶向外流失的作用,使流胶得以在空旷区滞留而适当增加板厚,提高了内层芯板上的残铜率,从而达到平衡压力的目的,并保证无铜区处的流胶充分,避免出现层压空洞的问题;且铜PAD与最近的内层线路或钻孔位的距离控制在≥1.5mm,可有效避免印制电路板受压合和后期工序的影响出现短路、电性能不良等品质问题。
具体实施方式
为了更充分的理解本发明的技术内容,下面结合具体实施例对本发明的技术方案作进一步介绍和说明。
实施例
本实施例提供了一种印制电路板的制作方法,其可以改善压合空洞的问题,依次包括以下处理工序:
(1)、开料:按拼板尺寸320mm×420mm开出芯板和PP片,芯板板厚为0.5mm,芯板的外层铜面厚度为0.5OZ。
(2)、制作内层线路(负片工艺):在芯板上用垂直涂布机涂布感光膜,感光膜的膜厚控制8μm,采用全自动曝光机,以5-6格曝光尺(21格曝光尺)完成内层线路曝光;内层蚀刻,在曝光显影后的芯板上蚀刻出内层线路,内层线宽量测为3mil,并在内层芯板中内层线路以外的无铜区处均间隔交错设置若干个铜PAD,制得内层板;内层AOI,然后检查内层线路的开短路、线路缺口、线路针孔等缺陷,有缺陷报废处理,无缺陷的产品出到下一流程。
上述中,铜PAD的形状大小相同,均可为圆形、椭圆形、菱形或方形,且铜PAD与最近的内层线路或钻孔位(即后期的钻孔处)之间的距离≥1.5mm,确保在制作误差内,铜PAD不会与内层线路和钻孔位连接,可有效避免印制电路板受压合和后期工序的影响出现短路、电性能不良等品质问题。
具体的,铜PAD呈等距间隔排列设置,且相邻铜PAD的距离为铜PAD的尺寸大小,即铜PAD为圆形时,相邻铜PAD的距离为铜PAD的直径;当铜PAD呈多排排列设置时,相邻排的铜PAD交错设置,使后排的每一铜PAD与前排中相邻铜PAD之间的间隙对应,这种设置使得无铜区的铜PAD分布最均匀,在保证压合正常通气的同时,有效阻挡PP填胶流失,使流胶得以在空旷区滞留而适当增加板厚,提高了内层芯板上的残铜率,从而达到平衡压力的目的,并保证无铜区处的流胶充分,避免出现层压空洞的问题。
在一具体的实施例中,只在内层芯板中内层线路以外且面积大于4mm2的无铜区处均间隔交错设置若干个铜PAD,可在避免压合空洞的同时,减少铜PAD的设置数量。
(3)、压合:棕化速度按照底铜铜厚棕化,将外层铜箔、PP片、内层板、PP片和外层铜箔按要求依次叠合后,根据板料的特性选用适当的层压条件进行压合,形成多层板。
(4)、外层钻孔:利用钻孔资料进行钻孔加工,所钻的孔与内层板中最近的铜PAD之间的距离≥1.5mm。
(5)、沉铜:使多层板上的孔金属化,背光测试10级,孔中的沉铜厚度为0.5μm。
(6)、全板电镀:以1.8ASD的电流密度全板电镀20min。
(7)、制作外层线路(正片工艺):外层图形转移,采用全自动曝光机和正片线路菲林,以5-7格曝光尺(21格曝光尺)完成外层线路曝光,经显影,在多层板上形成外层线路图形;外层图形电镀,然后在多层板上分别镀铜和镀锡,镀铜是以1.8ASD的电流密度全板电镀60min,镀锡是以1.2ASD的电流密度电镀10min,锡厚3-5μm,然后再依次退膜、蚀刻和退锡,在多层板上蚀刻出外层线路,外层AOI,然后检查外层线路的开短路、线路缺口、线路针孔等缺陷,有缺陷报废处理,无缺陷的产品出到下一流程。
(8)、阻焊、丝印字符:根据现有技术并按设计要求在多层板上制作阻焊层并丝印字符。
(9)、表面处理(沉镍金):阻焊开窗位的铜面通化学原理,均匀沉积一定要求厚度的镍金。
(10)、成型:根据现有技术并按设计要求锣外形,制得埋铜线路板。
(11)、电气性能测试:检测阶梯板的电气性能,检测合格的线路板进入下一个加工环节;
(12)、终检:分别抽测成品的外观、孔铜厚度、介质层厚度、绿油厚度、内层铜厚等,合格的产品即可出货。
以上所述仅以实施例来进一步说明本发明的技术内容,以便于读者更容易理解,但不代表本发明的实施方式仅限于此,任何依本发明所做的技术延伸或再创造,均受本发明的保护。

Claims (6)

1.一种改善印制电路板压合空洞的方法,其特征在于,包括如下步骤:
S1、开料得到内层芯板,通过内层图形和蚀刻处理,在内层芯板上制作内层线路,并在内层芯板中内层线路以外的无铜区处均间隔交错设置若干个铜PAD,制得内层板;
S2、通过半固化片将内层板和外层铜箔压合为一体,制得多层板;
S3、依次对多层板进行外层钻孔、沉铜、全板电镀、制作外层线路、制作阻焊层、表面处理和成型工序,制得印制电路板。
2.根据权利要求1所述的改善印制电路板压合空洞的方法,其特征在于,步骤S1中,所述铜PAD的形状大小相同,均为圆形、椭圆形、菱形或方形。
3.根据权利要求1所述的改善印制电路板压合空洞的方法,其特征在于,所述铜PAD与最近的内层线路或钻孔位之间的距离≥1.5mm。
4.根据权利要求1所述的改善印制电路板压合空洞的方法,其特征在于,步骤S1中,在内层芯板中内层线路以外且面积大于4mm2的无铜区处均间隔交错设置若干个铜PAD。
5.根据权利要求1所述的改善印制电路板压合空洞的方法,其特征在于,所述铜PAD呈等距间隔排列设置,且相邻铜PAD的距离为铜PAD的尺寸大小。
6.根据权利要求5所述的改善印制电路板压合空洞的方法,其特征在于,所述铜PAD呈多排排列设置时,相邻排的铜PAD交错设置,使后排的每一铜PAD与前排中相邻铜PAD之间的间隙对应。
CN201910893254.3A 2019-09-20 2019-09-20 一种改善印制电路板压合空洞的方法 Pending CN110708889A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910893254.3A CN110708889A (zh) 2019-09-20 2019-09-20 一种改善印制电路板压合空洞的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910893254.3A CN110708889A (zh) 2019-09-20 2019-09-20 一种改善印制电路板压合空洞的方法

Publications (1)

Publication Number Publication Date
CN110708889A true CN110708889A (zh) 2020-01-17

Family

ID=69194500

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910893254.3A Pending CN110708889A (zh) 2019-09-20 2019-09-20 一种改善印制电路板压合空洞的方法

Country Status (1)

Country Link
CN (1) CN110708889A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111405768A (zh) * 2020-04-16 2020-07-10 惠州市科迪盛科技有限公司 一种多层印刷线路板的制作方法
CN114245600A (zh) * 2021-10-25 2022-03-25 深圳崇达多层线路板有限公司 一种服务器、印制电路板及其压合制作方法
CN114531784A (zh) * 2022-04-01 2022-05-24 珠海方正科技多层电路板有限公司 芯板的制备方法和印制电路板的制备方法
CN114867229A (zh) * 2022-05-12 2022-08-05 深圳崇达多层线路板有限公司 一种改善pcb弓曲的设计方法
CN114980514A (zh) * 2022-05-19 2022-08-30 深圳崇达多层线路板有限公司 一种改善电路板板边压合空洞的方法、电路板及电子设备

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203554780U (zh) * 2013-10-16 2014-04-16 北大方正集团有限公司 一种电路板的内层板及电路板
CN204131859U (zh) * 2014-09-09 2015-01-28 广州杰赛科技股份有限公司 一种多层pcb板的阻流块
CN204859745U (zh) * 2015-08-04 2015-12-09 金禄(清远)精密科研投资有限公司 高可靠性的pcb板
CN105430872A (zh) * 2015-12-15 2016-03-23 竞陆电子(昆山)有限公司 Pcb板边流胶口结构
CN105491787A (zh) * 2016-01-01 2016-04-13 广州兴森快捷电路科技有限公司 单层线路板、高层线路板及高层线路板的制作方法
CN206077822U (zh) * 2016-08-26 2017-04-05 奥士康精密电路(惠州)有限公司 一种印制线路板板边阻抗条的阻流结构
CN106686913A (zh) * 2016-12-29 2017-05-17 安徽深泽电子科技有限公司 Pcb多层板内层无铜区域填胶压合方法
CN107529294A (zh) * 2017-09-27 2017-12-29 生益电子股份有限公司 一种pcb的制作方法及pcb
CN207340277U (zh) * 2017-10-18 2018-05-08 通元科技(惠州)有限公司 一种具有板边阻流块的线路板
CN109152218A (zh) * 2018-08-23 2019-01-04 鹤山市中富兴业电路有限公司 一种厚铜pcb的低流胶填胶工艺及采用该工艺制成的pcb

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203554780U (zh) * 2013-10-16 2014-04-16 北大方正集团有限公司 一种电路板的内层板及电路板
CN204131859U (zh) * 2014-09-09 2015-01-28 广州杰赛科技股份有限公司 一种多层pcb板的阻流块
CN204859745U (zh) * 2015-08-04 2015-12-09 金禄(清远)精密科研投资有限公司 高可靠性的pcb板
CN105430872A (zh) * 2015-12-15 2016-03-23 竞陆电子(昆山)有限公司 Pcb板边流胶口结构
CN105491787A (zh) * 2016-01-01 2016-04-13 广州兴森快捷电路科技有限公司 单层线路板、高层线路板及高层线路板的制作方法
CN206077822U (zh) * 2016-08-26 2017-04-05 奥士康精密电路(惠州)有限公司 一种印制线路板板边阻抗条的阻流结构
CN106686913A (zh) * 2016-12-29 2017-05-17 安徽深泽电子科技有限公司 Pcb多层板内层无铜区域填胶压合方法
CN107529294A (zh) * 2017-09-27 2017-12-29 生益电子股份有限公司 一种pcb的制作方法及pcb
CN207340277U (zh) * 2017-10-18 2018-05-08 通元科技(惠州)有限公司 一种具有板边阻流块的线路板
CN109152218A (zh) * 2018-08-23 2019-01-04 鹤山市中富兴业电路有限公司 一种厚铜pcb的低流胶填胶工艺及采用该工艺制成的pcb

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111405768A (zh) * 2020-04-16 2020-07-10 惠州市科迪盛科技有限公司 一种多层印刷线路板的制作方法
CN114245600A (zh) * 2021-10-25 2022-03-25 深圳崇达多层线路板有限公司 一种服务器、印制电路板及其压合制作方法
CN114531784A (zh) * 2022-04-01 2022-05-24 珠海方正科技多层电路板有限公司 芯板的制备方法和印制电路板的制备方法
CN114867229A (zh) * 2022-05-12 2022-08-05 深圳崇达多层线路板有限公司 一种改善pcb弓曲的设计方法
CN114867229B (zh) * 2022-05-12 2024-05-31 深圳崇达多层线路板有限公司 一种改善pcb弓曲的设计方法
CN114980514A (zh) * 2022-05-19 2022-08-30 深圳崇达多层线路板有限公司 一种改善电路板板边压合空洞的方法、电路板及电子设备

Similar Documents

Publication Publication Date Title
CN110708889A (zh) 一种改善印制电路板压合空洞的方法
CN110831336B (zh) 一种大孔径背钻孔的树脂塞孔方法
CN109195344B (zh) 一种增强精细线路印制板干膜附着力的方法
CN111556660B (zh) 一种厚铜线路板的制作方法及厚铜线路板
CN108770238B (zh) 一种改善钻孔扯铜的内层图形设计方法
CN111642071B (zh) 一种线路板爆板、铜皮起泡的改善方法及线路板
CN109348637B (zh) 一种防止负片板线路蚀刻不净的菲林对位方法
CN110802963B (zh) 一种pcb超厚厚铜板的字符加工方法
CN111669905B (zh) 一种芯板、其制作方法以及防止压合板曲板翘的方法
CN111465222A (zh) 一种改善外层阻抗超公差管控的方法及多层线路板
CN110913601B (zh) 一种阻焊平移菲林的制作方法
CN113873762B (zh) 一种具有沉镍金及抗氧化两种表面处理的pcb及其制作方法
CN108401381B (zh) 一种断接金手指类印制电路板的制作方法
CN111405761A (zh) 一种树脂塞孔板的制作方法
CN111148376A (zh) 一种厚介质层pcb的压合方法
CN110545633A (zh) 一种盲孔插件的线路板的制作方法
CN110785013A (zh) 一种改善线路板起泡爆板的制作方法
CN108200736B (zh) 一种可避免压合填充不饱满的pcb的制作方法
CN111315141B (zh) 一种厚板、厚铜板的防爆板制作方法及厚板、厚铜板
CN112040657A (zh) 一种异形阶梯板的制作方法
CN112165769A (zh) 一种提高小pcs板加工效率的方法
CN113301734B (zh) 一种提升高多层线路板背钻能力的方法
CN113784545B (zh) 一种印制板防止树脂塞孔孔破的方法
CN114513898A (zh) 一种提升填孔电镀时通孔深镀能力的方法
CN113286433B (zh) 一种盲埋孔线路板激光靶标防呆的设计方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20200117