CN110634938A - 氧化镓垂直结构半导体电子器件及其制作方法 - Google Patents

氧化镓垂直结构半导体电子器件及其制作方法 Download PDF

Info

Publication number
CN110634938A
CN110634938A CN201810657128.3A CN201810657128A CN110634938A CN 110634938 A CN110634938 A CN 110634938A CN 201810657128 A CN201810657128 A CN 201810657128A CN 110634938 A CN110634938 A CN 110634938A
Authority
CN
China
Prior art keywords
layer
type
current
vertical structure
electronic device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810657128.3A
Other languages
English (en)
Inventor
张晓东
李军帅
张丽
于国浩
范亚明
张宝顺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Institute of Nano Tech and Nano Bionics of CAS
Original Assignee
Suzhou Institute of Nano Tech and Nano Bionics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Institute of Nano Tech and Nano Bionics of CAS filed Critical Suzhou Institute of Nano Tech and Nano Bionics of CAS
Priority to CN201810657128.3A priority Critical patent/CN110634938A/zh
Priority to PCT/CN2018/103270 priority patent/WO2019242101A1/zh
Publication of CN110634938A publication Critical patent/CN110634938A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

本发明公开了一种氧化镓垂直结构半导体电子器件及其制作方法。所述氧化镓垂直结构半导体电子器件包括依次设置的缓冲层、电流阻挡层和沟道层,所述电流阻挡层内还分布有电流通孔,所述沟道层上设置有源极和栅极,所述缓冲层与漏极连接,所述漏极与电流阻挡层相背对设置,所述电流通孔位于栅极下方,所述沟道层与缓冲层经所述电流通孔电连接。本发明提供的氧化镓垂直结构半导体电子器件,能够很好的满足了大功率开关的需求,且拥有大的饱和电流、高击穿电压等一系列优势。

Description

氧化镓垂直结构半导体电子器件及其制作方法
技术领域
本发明特别涉及一种氧化镓垂直结构半导体电子器件及其制作方法,属于半导体器件技术领域。
背景技术
在现代社会中,电力电子技术是实现各种能源与电能转换和利用的核心,也国民经济和国家安全领域的基础和重要支柱,电力电子器件在电力电子技术领域的应用和市场中起着决定性作用,它是弱电控制与强电运行之间的桥梁,是信息技术与先进制造技术,传统和现代产业实现自动化、智能化、节能化、机电一体化的基础支撑。随着高压变频、交流传动机车/动车组、城市轨道交通、电动/混合动力汽车、通讯及新一代数据中心服务器、无线通讯、无人机等无线技术的不断发展,迫切需要更高性能的电力电子器件满足其发展需求。
一般来讲,任何固态能量转换系统都是由电路组成,开关电源作为能量转换的基石,被广泛植入在这些电路中。如果在能量转换领域中把开关器件实现高效节能,能把整个系统的损耗降低,同时还可节省成本。因此,要实现一个零损耗的系统,首先从制作一个零损耗的功率开关开始。而要实现一个零损耗功率开关,关键在于找到一种合适的半导体材料,使得处于开启状态下开关的电阻几乎为零。
当前技术最为成熟的硅(Si)基功率器件已经达到硅材料极限,也更难实现高击穿电压,低导通电阻,大电流,耐高温,小型化的电子器件的需求与发展趋势,新型的超宽带隙半导体(Ga2O3)材料与器件相较于传统的半导体材料有很大的优势,特别适用于高压、大功率和高温应用,是电力电子应用最具潜力的材料之一。
目前,场效应晶体管(Field Effect Transistor,FET)主要有两种结构类型的:一是水平式结构器件,二是垂直结构器件(Vertical Field Effect Transistor,主要包括垂直MOSFET和垂直电流孔径晶体管CAVET,Current Aperture Vertical ElectronTransistor)。然而,水平式器件相对于垂直型器件存在如下劣势:水平式结构电子器件在关断状态下,电子可以从半绝缘缓冲层到达漏端,形成缓冲层漏电现象,缓冲层泄漏现象严重会使得漏极电流在较低电压下就已经到达击穿判定的条件。同时,水平式结构电子器件主要依靠栅极与漏极之间的有源区来承受耐压,要获得大的击穿电压,需设计很大的栅极与漏极间距,从而增大了芯片所需的面积,与小型化的需求不符,也不利于降低制作成本。大功率转换应用需要大电流和高电压,采用水平结构设计的芯片既不经济且制备困难。
此外,在水平式器件中高电场区域位于靠近漏极一侧的栅极边缘,由于高电场将电子注入表面存在的陷阱中,从而造成电流的崩塌,这一严重的可靠性问题进一步限制了横向器件在高压领域的应用。
发明内容
本发明的主要目的在于提供一种氧化镓垂直结构半导体电子器件及其制作方法,以克服现有技术的不足。
为实现前述发明目的,本发明采用的技术方案包括:
本发明实施例提供了一种氧化镓垂直结构半导体电子器件,其包括依次设置的缓冲层、电流阻挡层和沟道层,所述电流阻挡层内还分布有电流通孔,所述沟道层上设置有源极和栅极,所述缓冲层与漏极连接,所述漏极与电流阻挡层相背对设置,所述电流通孔位于栅极下方,所述沟道层与缓冲层经所述电流通孔电连接。
本发明实施例还提供了一种氧化镓垂直结构半导体电子器件的制作方法,其包括:
在缓冲层上形成电流阻挡层,
在所述电流阻挡层中加工出通孔,所述通孔位于栅极下方,
在所述电流阻挡层上生长用以形成沟道层的外延材料,并使部分的所述外延材料填充入所述通孔,从而形成沟道层与电流通孔,且使所述沟道层与缓冲层经所述电流通孔电连接,制作栅极、源极和漏极,所述源极和栅极设置在沟道层上,所述漏极与缓冲层连接并与电流阻挡层相背对设置。
本发明实施例还提供了由所述的氧化镓垂直结构半导体电子器件的制作方法制作的氧化镓垂直结构半导体电子器件。
与现有技术相比,本发明提供的氧化镓垂直结构半导体电子器件,结构简单,能够很好的满足了大功率开关的需求,且拥有大的饱和电流、高击穿电压等一系列优势,极大的发挥Ga2O3材料特性,使氧化镓垂直结构半导体电子器件在功率半导体电子器件领域发挥更大的作用。
附图说明
图1是本发明一典型实施案例中一种氧化镓垂直结构半导体电子器件的结构示意图。
具体实施方式
鉴于现有技术中的不足,本案发明人经长期研究和大量实践,得以提出本发明的技术方案。如下将对该技术方案、其实施过程及原理等作进一步的解释说明。
本发明实施例提供了一种氧化镓垂直结构半导体电子器件,其包括依次设置的缓冲层、电流阻挡层和沟道层,所述电流阻挡层内还分布有电流通孔,所述沟道层上设置有源极和栅极,所述缓冲层与漏极连接,所述漏极与电流阻挡层相背对设置,所述电流通孔位于栅极下方,所述沟道层与缓冲层经所述电流通孔电连接。
进一步的,在所述器件处于开态时,所述源极、沟道层、电流通孔与漏极依次导通,而在所述器件处于关态时,所述栅极能够将栅下的沟道耗尽。
进一步的,所述沟道层与电流通孔一体设置。
更进一步的,所述缓冲层形成在衬底的第一表面上,所述漏极设置于所述衬底的第二表面上,所述第一表面与第二表面相背对设置。
优选的,所述衬底的厚度为1μm-1mm。
优选的,所述衬底的材质包括N型或P型Ga2O3
进一步的,所述沟道层的材质包括N+型或P+型Ga2O3
进一步的,所述缓冲层的材质包括N型或P型Ga2O3
优选的,所述缓冲层的厚度为1nm-100μm。
进一步的,所述电流阻挡层的材质包括P型或N型Ga2O3
进一步的,所述的氧化镓垂直结构半导体电子器件包括两个源极,所述栅极分布于所述两个源极之间。
进一步的,所述栅极与沟道层之间还分布有栅绝缘层。
本发明实施例还提供了一种氧化镓垂直结构半导体电子器件的制作方法,其包括:
在缓冲层上形成电流阻挡层,
在所述电流阻挡层中加工出通孔,所述通孔位于栅极下方,
在所述电流阻挡层上生长用以形成沟道层的外延材料,并使部分的所述外延材料填充入所述通孔,从而形成沟道层与电流通孔,且使所述沟道层与缓冲层经所述电流通孔电连接,制作栅极、源极和漏极,所述源极和栅极设置在沟道层上,所述漏极与缓冲层连接并与电流阻挡层相背对设置。
进一步的,所述的制作方法包括:至少通过光刻、刻蚀或腐蚀方法中的任意一种除掉所述电流阻挡层的部分区域,从而形成所述通孔。
进一步的,所述沟道层的材质包括N+型或P+型Ga2O3
进一步的,所述缓冲层的材质包括N型或P型Ga2O3
进一步的,所述电流阻挡层的材质包括P型或N型Ga2O3
进一步的,所述的制作方法包括制作两个源极,所述栅极分布于所述两个源极之间。
进一步的,所述的制作方法包括:在所述沟道层上设置栅绝缘层,之后在所述栅绝缘层上制作栅极。
进一步的,所述缓冲层形成在衬底的第一表面上,所述漏极设置于所述衬底的第二表面上,所述第一表面与第二表面相背对设置。
进一步的,所述制作方法还包括:使源极与沟道层形成欧姆接触,使漏极与缓冲层或衬底形成欧姆接触。
本发明实施例还提供了由所述的氧化镓垂直结构半导体电子器件的制作方法制作的氧化镓垂直结构半导体电子器件。
对于半导体功率电子器件,巴利加优值(Baliga’s figure ofmerit,其可作为低损耗性指标,FOM=BV2/Ron)是一个用于综合评价功率器件的指标,获得许多业内学者的认可,其中击穿场强(BV)和导通电阻(Ron)是影响器件性能的两个重要参数。
本发明实施例提供的Ga2O3材料的禁带宽带为4.7~5.3eV,击穿场强是8~10MV/cm,因此Ga2O3的临界场强是Si的20~30余倍,也是第三代半导体GaN和SiC的2倍多,而Ga2O3巴利加优值也是GaN和SiC等材料的2~4倍多;在低频器件方面更高,基于上述的优异表现,Ga2O3材料与器件相较于传统的Si以及第三代半导体材料在大功率、高电压器件上的极大优势,拥有影响整个功率转换领域的潜力。
目前Ga2O3场效应晶体管(Field Effect Transistor,FET)主要有两种结构类型的:一是水平式结构器件,二是垂直结构器件(Vertical Field Effect Transistor,主要包括垂直MOSFET和垂直电流孔径晶体管CAVET,Current Aperture Vertical ElectronTransistor)。目前研究对象大多为横向结构Ga2O3器件,其大多应用在中小功率领域,而更大功率的高压大电流领域,主要为垂直结构器件,为此,本发明实施例提供了一种新型Ga2O3垂直结构器件以满足高压/高流应用。
如下将结合附图对该技术方案、其实施过程及原理等作进一步的解释说明。
请参阅图1,在本发明的实施例中,一种氧化镓垂直结构半导体电子器件可以包括:依次设置的N型或P型Ga2O3衬底(1μm-1mm)和N型或P型Ga2O3缓冲层(1nm-100μm),所述N型或P型Ga2O3缓冲层上方设置有P型或N型Ga2O3电流阻挡层(1nm-100μm),在P型或N型Ga2O3电流阻挡层内形成有电流通孔,在所述P型或N型Ga2O3电流阻挡层上方形成有N+型或P+型Ga2O3沟道层(1nm-100μm),以及,在N+型或P+型Ga2O3沟道层上设置有两个源极和栅极,所述栅极位于两个源极之间,漏极设置于所述N型或P型Ga2O3衬底的背面(即下方);在栅极和N+型或P+型Ga2O3沟道层之间还设置有栅绝缘层,绝缘层可以是氮化铝等高K介质材料;其中所述电流通孔位于栅极下方。
具体的,在本发明实施例提供的一种氧化镓垂直结构半导体电子器件中,源极和栅极位于器件的顶部,漏极位于器件的底部,缓冲层(N型或P型Ga2O3)与沟道层(N+型或P+型Ga2O3)附近存在电流阻挡层(P型或N型Ga2O3),使得电子无法通过,从而电子只能由水平沟道层经电流通孔流入缓冲层内。在开态下,电子从源极出发,依次经过水平沟道(N+型或P+型Ga2O3)、栅极下方控制区、电流阻挡层(P型或N型Ga2O3)之间的孔径,N型或P型Ga2O3缓冲层和N型或P型Ga2O3衬底,最终到达漏极;在关态下,栅极将其下方的沟道层(N+型或P+型Ga2O3)完全耗尽,此时器件耐压主要由反偏N型或P型Ga2O3缓冲层/P型或N型Ga2O3形成的P-N结所承受。因此可以通过控制N型或P型Ga2O3缓冲层厚度,提高器件耐压度。由于Ga2O3材料击穿场强大,在相同的耐压情况下,漂移区的厚度可以大大降低,进而得到更小的导通电阻,所以此结构的器件具有高击穿电压,低导通电阻,大电流的特性,在器件制备工艺中,可以减薄Ga2O3衬底的厚度,或者仅留下N型或P型Ga2O3缓冲层。
本实施例可以通过半导体薄膜外延技术在N型或P型Ga2O3衬底上生长一定厚度的N型或P型Ga2O3薄膜(即缓冲层),然后外延一层P型或N型Ga2O3薄膜(即电流阻挡层),然后通过光刻、刻蚀或腐蚀等工艺方法去除掉部分第二层外延生长的P型或N型Ga2O3薄膜,进行形成具有一定宽度和深度的孔(即电流通孔),之后再通过外延技术在第二层外延生长的P型或N型Ga2O3薄膜和加工形成的孔内生长高浓度N+型或P+型Ga2O3薄膜(即沟道层),之后在刻蚀的孔上方沉积绝缘介质和金属电极(gate),使其可以控制电流的开与关,在孔对应区域的器件上方的两侧和衬底背面制备欧姆接触电极使其成为此垂直结构电子器件的源极(source)和漏极(drain)。
由于源极和漏极的欧姆接触影响器件性能,所以对此区域进行离子注入以提高器件性能。其中N型注入离子包括:Si,Sn,Ge等,P型注入离子包括:Mg,B,In等。
应当理解,上述实施例仅为说明本发明的技术构思及特点,其目的在于让熟悉此项技术的人士能够了解本发明的内容并据以实施,并不能以此限制本发明的保护范围。凡根据本发明精神实质所作的等效变化或修饰,都应涵盖在本发明的保护范围之内。

Claims (12)

1.一种氧化镓垂直结构半导体电子器件,其特征在于包括依次设置的缓冲层、电流阻挡层和沟道层,所述电流阻挡层内还分布有电流通孔,所述沟道层上设置有源极和栅极,所述缓冲层与漏极连接,所述漏极与电流阻挡层相背对设置,所述电流通孔位于栅极下方,所述沟道层与缓冲层经所述电流通孔电连接。
2.根据权利要求1所述的氧化镓垂直结构半导体电子器件,其特征在于:在所述器件处于开态时,所述源极、沟道层、电流通孔与漏极依次导通,而在所述器件处于关态时,所述栅极能够将栅下的沟道耗尽。
3.根据权利要求1或2所述的氧化镓垂直结构半导体电子器件,其特征在于:所述沟道层与电流通孔一体设置。
4.根据权利要求3所述的氧化镓垂直结构半导体电子器件,其特征在于:所述缓冲层形成在衬底的第一表面上,所述漏极设置于所述衬底的第二表面上,所述第一表面与第二表面相背对设置;优选的,所述衬底的厚度为1μm-1mm;优选的,所述衬底的材质包括N型或P型Ga2O3;和/或,所述沟道层的材质包括N+型或P+型Ga2O3;和/或,所述缓冲层的材质包括N型或P型Ga2O3;优选的,所述缓冲层的厚度为1nm-100μm;和/或,所述电流阻挡层的材质包括P型或N型Ga2O3
5.根据权利要求1所述的氧化镓垂直结构半导体电子器件,其特征在于包括两个源极,所述栅极分布于所述两个源极之间。
6.根据权利要求1或5所述的氧化镓垂直结构半导体电子器件,其特征在于:所述栅极与沟道层之间还分布有栅绝缘层。
7.一种氧化镓垂直结构半导体电子器件的制作方法,其特征在于包括:
在缓冲层上形成电流阻挡层,
在所述电流阻挡层中加工出通孔,所述通孔位于栅极下方,
在所述电流阻挡层上生长用以形成沟道层的外延材料,并使部分的所述外延材料填充入所述通孔,从而形成沟道层与电流通孔,且使所述沟道层与缓冲层经所述电流通孔电连接,制作栅极、源极和漏极,所述源极和栅极设置在沟道层上,所述漏极与缓冲层连接并与电流阻挡层相背对设置。
8.根据权利要求7所述的制作方法,其特征在于包括:至少通过光刻、刻蚀或腐蚀方法中的任意一种除掉所述电流阻挡层的部分区域,从而形成所述通孔。
9.根据权利要求7或8所述的制作方法,其特征在于:所述沟道层的材质包括N+型或P+型Ga2O3;和/或,所述缓冲层的材质包括N型或P型Ga2O3;和/或,所述电流阻挡层的材质包括P型或N型Ga2O3
10.根据权利要求7所述的制作方法,其特征在于包括制作两个源极,所述栅极分布于所述两个源极之间。
11.根据权利要求7所述的制作方法,其特征在于包括:在所述沟道层上设置栅绝缘层,之后在所述栅绝缘层上制作栅极;
和/或,所述缓冲层形成在衬底的第一表面上,所述漏极设置于所述衬底的第二表面上,所述第一表面与第二表面相背对设置。
和/或,所述制作方法还包括:使源极与沟道层形成欧姆接触,使漏极与缓冲层或衬底形成欧姆接触。
12.由权利要求7-11中任一项所述的氧化镓垂直结构半导体电子器件的制作方法制作的氧化镓垂直结构半导体电子器件。
CN201810657128.3A 2018-06-22 2018-06-22 氧化镓垂直结构半导体电子器件及其制作方法 Pending CN110634938A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810657128.3A CN110634938A (zh) 2018-06-22 2018-06-22 氧化镓垂直结构半导体电子器件及其制作方法
PCT/CN2018/103270 WO2019242101A1 (zh) 2018-06-22 2018-08-30 氧化镓垂直结构半导体电子器件及其制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810657128.3A CN110634938A (zh) 2018-06-22 2018-06-22 氧化镓垂直结构半导体电子器件及其制作方法

Publications (1)

Publication Number Publication Date
CN110634938A true CN110634938A (zh) 2019-12-31

Family

ID=68967409

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810657128.3A Pending CN110634938A (zh) 2018-06-22 2018-06-22 氧化镓垂直结构半导体电子器件及其制作方法

Country Status (2)

Country Link
CN (1) CN110634938A (zh)
WO (1) WO2019242101A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113224169A (zh) * 2021-05-07 2021-08-06 电子科技大学 一种折叠栅氧化镓基场效应晶体管
CN117995882A (zh) * 2024-04-01 2024-05-07 深圳市港祥辉电子有限公司 一种超高耐压的金刚石cavet器件及其制备方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103035706A (zh) * 2013-01-04 2013-04-10 电子科技大学 一种带有极化掺杂电流阻挡层的垂直氮化镓基异质结场效应晶体管
CN103608923A (zh) * 2011-06-20 2014-02-26 加利福尼亚大学董事会 电流孔径垂直电子晶体管
CN103765593A (zh) * 2011-09-08 2014-04-30 株式会社田村制作所 Ga2O3 系半导体元件
CN106935661A (zh) * 2017-01-23 2017-07-07 西安电子科技大学 垂直型肖特基二极管及其制作方法
CN107134491A (zh) * 2017-03-29 2017-09-05 西安电子科技大学 基于弧形源场板的垂直结构电力电子器件
US20180151715A1 (en) * 2016-11-28 2018-05-31 Srabanti Chowdhury Diamond based current aperture vertical transistor and methods of making and using the same

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2765611A3 (en) * 2013-02-12 2014-12-03 Seoul Semiconductor Co., Ltd. Vertical gallium nitride transistors and methods of fabricating the same

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103608923A (zh) * 2011-06-20 2014-02-26 加利福尼亚大学董事会 电流孔径垂直电子晶体管
CN103765593A (zh) * 2011-09-08 2014-04-30 株式会社田村制作所 Ga2O3 系半导体元件
CN103035706A (zh) * 2013-01-04 2013-04-10 电子科技大学 一种带有极化掺杂电流阻挡层的垂直氮化镓基异质结场效应晶体管
US20180151715A1 (en) * 2016-11-28 2018-05-31 Srabanti Chowdhury Diamond based current aperture vertical transistor and methods of making and using the same
CN106935661A (zh) * 2017-01-23 2017-07-07 西安电子科技大学 垂直型肖特基二极管及其制作方法
CN107134491A (zh) * 2017-03-29 2017-09-05 西安电子科技大学 基于弧形源场板的垂直结构电力电子器件

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113224169A (zh) * 2021-05-07 2021-08-06 电子科技大学 一种折叠栅氧化镓基场效应晶体管
CN113224169B (zh) * 2021-05-07 2023-02-07 电子科技大学 一种折叠栅氧化镓基场效应晶体管
CN117995882A (zh) * 2024-04-01 2024-05-07 深圳市港祥辉电子有限公司 一种超高耐压的金刚石cavet器件及其制备方法

Also Published As

Publication number Publication date
WO2019242101A1 (zh) 2019-12-26

Similar Documents

Publication Publication Date Title
TWI520337B (zh) 階梯溝渠式金氧半場效電晶體及其製造方法
US11322606B2 (en) Heterojunction semiconductor device having high blocking capability
CN103258847B (zh) 一种双面场截止带埋层的rb-igbt器件
CN103890923A (zh) 半导体器件
CN110634950A (zh) 氧化镓垂直结构半导体电子器件及其制作方法
CN104051523A (zh) 一种低欧姆接触电阻的半导体器件及其制作方法
CN105932055B (zh) 一种平面栅igbt及其制作方法
CN104701380B (zh) 一种双向mos型器件及其制造方法
CN104952938A (zh) 一种氮化镓异质结mis栅控功率二极管及其制造方法
CN114843267B (zh) 一种增强型N沟道和P沟道GaN器件集成结构
CN105993076A (zh) 一种双向mos型器件及其制造方法
CN117080269A (zh) 一种碳化硅mosfet器件及其制备方法
CN102779839A (zh) 一种具有深能级杂质注入的绝缘栅双极性晶体管
CN110634938A (zh) 氧化镓垂直结构半导体电子器件及其制作方法
CN210897283U (zh) 一种半导体器件
CN109390336B (zh) 一种新型宽禁带功率半导体器件及其制作方法
CN110429137A (zh) 具有部分氮化镓/硅半导体材料异质结的vdmos及其制作方法
CN206672934U (zh) 集成肖特基二极管的SiCJFET器件
CN106601792A (zh) 一种氮化镓高电子迁移率晶体管及其制备方法
CN114843337A (zh) 双栅结构氮化镓高电子迁移率晶体管及其制作方法
CN112420815B (zh) 一种碳化硅门极可关断晶闸管及其制作方法
CN105185841B (zh) 一种场效应二极管及其制作方法
CN102983172A (zh) GaAs基垂直结构MOS器件及其制作方法
CN109065638B (zh) 一种功率二极管器件
CN105870177B (zh) 一种双向igbt器件及其制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20191231

RJ01 Rejection of invention patent application after publication