CN1106077C - 通用输入数据采样电路及其方法 - Google Patents
通用输入数据采样电路及其方法 Download PDFInfo
- Publication number
- CN1106077C CN1106077C CN97122924A CN97122924A CN1106077C CN 1106077 C CN1106077 C CN 1106077C CN 97122924 A CN97122924 A CN 97122924A CN 97122924 A CN97122924 A CN 97122924A CN 1106077 C CN1106077 C CN 1106077C
- Authority
- CN
- China
- Prior art keywords
- signal
- error
- input
- data signal
- edge
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000005070 sampling Methods 0.000 title claims abstract description 66
- 238000000034 method Methods 0.000 title claims description 12
- 230000000630 rising effect Effects 0.000 claims abstract description 33
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims abstract description 7
- 230000014759 maintenance of location Effects 0.000 claims description 15
- 238000009394 selective breeding Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 4
- 238000013461 design Methods 0.000 description 3
- 238000012544 monitoring process Methods 0.000 description 3
- 230000007704 transition Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0991—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/30—Marginal testing, e.g. by varying supply voltage
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/25—Testing of logic operation, e.g. by logic analysers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/091—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector using a sampling device
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0337—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
- H04L7/0338—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals the correction of the phase error being performed by a feed forward loop
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Dc Digital Transmission (AREA)
Abstract
检测定时误差和选择中点数据采样的正确时钟边缘的电路,包括:上升边缘采样装置和下降边缘采样装置,分别在输入时钟的上升和下降边缘采样输入数据信号,并产生第一和第二中间数据信号;误差信号产生装置,设在各采样装置中,在指定的调定时间和保持时间要求未满足时产生误差上升或误差下降信号;指定机构,接收第一、第二中间信号和误差信号,检测到误差下降或上升信号时分别将第一或第二中间数据信号自动输给一逻辑装置。
Description
技术领域
一般说,本发明涉及通用输入数据采样电路,更具体说,涉及一种数据采样电路,它可监视数据信号调定和保持时间,并可自动选择中点采样的正确时钟边缘,以保证数据信号的完整性。
背景技术
在数字电子设备中,在进入逻辑装置之后,用时钟信号对数据信号采样。在时钟过渡边缘前后期间,要求数据信号稳定。这种稳定的期间分别称为调定时间和保持时间。
设计工程师必须保证满足调定和保持时间的要求,以保持数据信号的完整性。然而,该调定/保持时间的要求是根据装置不同而变化的,这种要求还依赖于该装置所在的印刷电路板(PCB)的布局。
目前,由各不同装置的设计工程师以人工方式来检查输入数据采样的定时情况。这种方式不仅浪费时间,而且会发生人为错误。
发明内容
依上所述,需要有一种用于监视输入数据信号完整性并能自动选择采样最佳时钟边缘的通用电路。
本发明目的在于提供一种通用输入数据采样电路,它基本上克服了由于现有技术的局限和缺点而产生的一个或多个问题。
概括地说,本发明的电路用以监视输入数据信号的完整性,并自动选择对于中点采样的最佳时钟边缘。该电路包括很容易用在可编程逻辑装置(PLD)中的少量触发器、现场可编程门阵列(FPGA)、或其它逻辑装置。
为取得这些和其它优点,并根据具体和广义的本发明目的,本发明提供了一种用于检测定时误差和选择数据输入采样的正确时钟边缘的电路,该电路包括:
上升边缘采样装置,在输入时钟的上升边缘采样输入数据信号,并产生第一中间数据信号,该上升边缘采样装置包含:
第一和第二延迟元件,和
第一、第二和第三触发器,
其中,所述输入数据信号通过第一延迟元件,并在第二触发器中由输入时钟采样,以输出第一中间数据信号;
下降边缘采样装置,在输入时钟的下降边缘采样输入数据信号,并产生第二中间数据信号,该下降边缘采样装置包含:
第三和第四延迟元件,和
第四、第五和第六触发器,
其中,所述输入数据信号通过第三延迟元件,并在第五触发器中由输入时钟采样,以输出第二中间数据信号;
误差信号产生装置,配置在每个所述上升边缘采样装置和下降边缘采样装置中,用于在指定的调定时间和保持时间要求未满足时产生误差信号,所述误差信号是一个误差上升或误差下降信号,
其中,所述在上升边缘采样装置中的误差信号产生装置包括第一异门,用于输出误差信号,对第一异门的第一输入是在第一触发器中由输入时钟采样的输入数据信号,而对该异门的第二输入是通过第一和第二延迟元件并且在第三触发器中由输入时钟采样的输入数据信号,
其中,所述在下降边缘采样装置中的误差信号产生装置包括第二异门,用于输出误差信号,对第二异门的第一输入是在第四触发器中由输入时钟采样的输入数据信号,而对该异门的第二输入是通过第三和第四延迟元件并且在第六触发器中由输入时钟采样的输入数据信号;以及
指定机构,用于接收第一、第二中间信号和误差信号,该指定机构具有:
选择装置,用于在检测到误差下降信号时自动将第一中间数据信号输出给一逻辑装置,而在检测到误差上升信号时将第二中间数据信号输出给所述逻辑装置。
另一方面,本发明提供了一种用于检测定时误差和选择数据输入采样的正确时钟边缘的方法,该方法包括以下步骤:在输入时钟的上升边缘采样输入数据信号,并产生第一中间数据信号;在输入时钟的下降边缘采样输入数据信号,并产生第二中间数据信号;如果指定的调定时间和保持时间要求未得到满足,产生误差信号,该误差信号是一误差上升或误差下降信号;以及接收第一、第二中间信号和误差信号,如果检测到误差下降信号,自动将第一中间数据信号输出给一逻辑装置,而如果检测到误差上升信号,则将第二中间数据信号输出给该逻辑装置。
应当了解,上面的概括描述和下面的详细描述是举例和说明性的,目的在于对权利要求所述的本发明提供进一步的说明。
通过下面结合附图对本发明最佳实施例的详细描述,将会更好地了解本发明的上述和其它目的、方面和优点。
附图说明
图1是本发明电路的方框图;
图2是本发明的输入数据采样和误差产生电路的方框图;
图3是输入数据和输入时钟之间关系的定时曲线;
图4是本发明信号序列的模拟波形曲线。
具体实施方式
本发明提供的紧凑电路可监测数据信号调定和保持时间,并可自动选择中点采样的正确时钟边缘。这个特征使人们可利用任意的时钟-输出特征对数据信号采样,或通过任意长的线来监测信号。
首先参看图1,它是本发明的数据采样电路10的方框图。电路10的主要部件包括:上升边缘采样装置20、下降边缘采样装置30、和时钟边缘选择指定机构40。
在操作中,首先通过输入时钟ClkIn的上升边缘和下降边缘在相应的上升边缘采样装置20和下降边缘采样装置30中对输入数据信号DataIn采样。如果特定的调定和保持要求未满足,则产生误差信号Errint。
如果有从采样装置20和30来的采样数据和误差信号,则将其送给时钟边缘选择指定机构40。在指定机构40中,如果有误差信号,则将其从采样数据中筛选出来。然后,将输出数据信号DataOut送到可编程逻辑装置(PLD)、现场可编程门阵列(FPGA)、或其它逻辑装置内的另一逻辑块(未示出)中。
图2是在每个上升边缘和下降边缘采样装置20和30中的输入数据采样电路和误差产生电路的详细电路图。
如图2所示,通过延迟元件TAUadv21和TAUdly22将输入数据信号DataIn(可为任何频率)延迟两次。应选择每一延迟元件21和22的延迟量,使之大于具体装置所要求的调定和保持时间的总和。也就是说,TAUadv≥所要求的调定时间+保持时间,TAUdly≥所要求的调定时间+保持时间。于是,将输入数据信号延迟了具体装置所要求的调定和保持时间的至少两倍。选择TAUadv21和TAUdly22,以便可靠地检测误差信号。
对通过延迟元件21延迟一次的输入数据,在触发器27中由输入的时钟ClkIn采样,并送给指定机构40作为中间数据输出(DataInt,见图1)。从上升边缘采样装置20产生第一中间数据信号,从下降边缘采样装置30产生第二中间数据信号。
在触发器26和28的D中,通过输入时钟ClkIn对输入数据和经过延迟元件21和22延迟两次的输入数据分别进行采样,然后送到“异”门(XOR)24。众所周知,触发电路能保持一定的二进制状态,直到由时钟信号转换该状态。XOR24的输出是输出误差信号Errint。然后,将其送给时钟边缘选择指定机构40。
图3示出输入数据DataIn和输入时钟ClkIn之间定时关系的定时曲线。尽管可将上升边缘或者下降边缘用于采样,但在下面的描述中采用时钟的上升边缘。以下四种情况表示当DataIn和ClkIn信号具有不同的定时关系时本发明的电路是如何反应的。对于每种情况,T[信号边缘]指示特定信号转变边缘出现的时间。例如,在下面的情况中,T[时钟边缘]指的是特定时钟上升边缘出现的时间。还有,“1dly”表示延迟一次的输入数据,而“2dly”表示延迟两次的输入数据。正如前面所示的,第一延迟元件的延迟量“1dly”是TAUadv,而第二元件的延迟量“2dly”是(TAUadv+TAUdly)。DataIn(1dly)用于数据输出,而将DataIn和DataIn(2dly)用于误差监视。
第一种情况,如果T[DataIn(1dly)边缘]-保持时间<T[时钟边缘]<T[DataIn(1dly)边缘]+调定时间,将发生违反定时,于是认定误差信号(逻辑高电平)。
第二种情况,如果T[时钟边缘]<T[DataIn边缘]-保持时间,将不违反定时,于是不认定误差信号(逻辑低电平)。
第三种情况,如果T[时钟边缘]>T[DataIn(2dly)边缘]+调定时间,将没有违反定时,于是不认定误差信号(逻辑低电平)。
第四种情况,如果时钟边缘接近DataIn或DataIn(2dly)边缘,则定时是临界的,于是认定误差信号(逻辑高电平)。
当时钟边缘在定时范围(所谓“保护范围”)内从T[DataIn]到T[DataIn(2dly)]触发触发器的D时,则发生违反定时。当出现这种违反定时时(即第一和第四种情况),则认定误差信号Errint。
现在描述时钟边缘选择指定机构40的工作。通常,在一个时钟边缘从上升边缘或下降边缘采样装置20或30认定误差信号ErrRise或ErrFall时(见图1),该指定机构就自动将来自采样装置20或30中另一个的采样输入数据送给输出端DataOut。
进行这种自动选择过程的该指定机构的代码表示在下面的表1中:
表1:指定机构的代码
1 --名称:EdgeSel.tdf--功能:根据误差状态选择数据输入CONSTANT YES=B“1”CONSTANT NO=B“0”5 CONSTANT USERISEEDGE=B“1”CONSTANT USERFALLEDGE=B“0”SUBDESIGN EdgeSel(10 DataRise,ErrRiseClkIn,/ClrDataFall,ErrFall,ForceRise,ForceFall:输入;DataOut,15 UseRise/Fall :输出;)变量dDataOut,20 dUseRise/Fall,dErrRise,dErrFall :DFF;开始--输入定义25 dErrRise=ErrRisedErrFall=ErrFall |
--输出定义DataOut=dDataOut30 UseRise/Fall=dUseRise/Fall;--时钟和复位方案(dDataOut,dUseRise/Fall).CLK=ClkIn;(dDataOut,dUseRise/Fall).Clrn=/Clr;35 (dErrRise,dErrFall).CLK=ClkIn;(dErrRise,dErrFall).Clrn=/Clr;--为输入数据采样选择时钟边缘,无下降边缘if(ForceRise=YES and ForceFall=NO)then40 dUseRise/Fall=USERISEEDGE;--Rising Edge selectedelsif(ForceFall=YES and ForceRise=NO)thendUseRise/Fall=USEFALLEDGE;--Falling Edge selectedelseif(dErrRise=YES and dErrFall=NO)then45 dUseRise/Fall=USEFALLEDGE;elsif(dErrFall=YES and dErrRise=NO)thendUseRise/Fall=USERISEDEDGE;elsedUseRise/Fall=dUseRise/Fall;--No change50 end if;end f;--选择输出的采样数据,无下降边缘if(dUseRise/Fall=USERISEEDGE)then55 dDataOut=DataRise;--Use data sampled by rising edgeelsedData Out=Data Fall;--Use data sampled by falling edgeend if;结束 |
如果设计者对于数据采样想用一特定的时钟边缘,则可由ForceRise和ForceFall信号(见图1)取代这种自动操作。进行强制时钟边缘选择的这种方法是从表1所示的指定机构代码的第39行开始的。
当比如通过主机用户认定了ForceRise而不认定ForceFall时,就将上升的时钟边缘用作数据输入采样。另一方面,当不认定FoceRise而认定ForceFall时,就将下降时钟边缘用于数据输入采样。如果ForceRise和ForceFall两者都被认定,或都不被认定,则由指定机构40根据在采样装置20和30中检测的误差状态来选择时钟边缘。这个时钟边缘选择的结果被表示在表1中的输出UseRise/Fall处。
图4是本发明的电路工作的波形曲线。图4中。将ClkIn设定为10MHz,而将DataIn定得稍微快些。因此,如图4所示,时钟的边缘从前面逐渐逼近数据信号边缘。在大约2.5μs时,时钟上升边缘进入保护区。错误标志dErrRise被认定,于是指定机构自动转换到使用时钟下降边缘,通过UseRise/Fall=低电位来表示。
在大约5.0μs时发生相反的过程,即,时钟下降边缘进入保护区。认定错误标志dErrFall,于是指定机构自动转换到使用时钟上升边缘,通过UseRise/Fall=高电位来表示。
本发明表示一种能够检测定时误差并能为中点数据采样选择正确时钟边缘的通用方法和电路。此紧凑的电路可以监视数据信号的调定和保持时间,并可自动为中点采样选择正确的时钟边缘。这可使人们能利用任意的时钟-输出特性来采样数据信号,或通过任意长的线来监测信号。这后一特征对于大型设备是很有用的,在这种大型设备中,从一个装置到另一装置的连接线长度可以是变化的。如果需要,设计工程师还可以用想要的时钟边缘来强制电路对输入数据采样。可选任何一个时钟边缘将其用于PLD或FPGA的内部逻辑电路。
Claims (7)
1.一种用于检测定时误差和选择数据输入采样的正确时钟边缘的电路,包括:
上升边缘采样装置,在输入时钟的上升边缘采样输入数据信号,并产生第一中间数据信号,该上升边缘采样装置包含:
第一和第二延迟元件,和
第一、第二和第三触发器,
其中,所述输入数据信号通过第一延迟元件,并在第二触发器中由输入时钟采样,以输出第一中间数据信号;
下降边缘采样装置,在输入时钟的下降边缘采样输入数据信号,并产生第二中间数据信号,该下降边缘采样装置包含:
第三和第四延迟元件,和
第四、第五和第六触发器,
其中,所述输入数据信号通过第三延迟元件,并在第五触发器中由输入时钟采样,以输出第二中间数据信号;
误差信号产生装置,配置在每个所述上升边缘采样装置和下降边缘采样装置中,用于在指定的调定时间和保持时间要求未满足时产生误差信号,所述误差信号是一个误差上升或误差下降信号,
其中,所述在上升边缘采样装置中的误差信号产生装置包括第一异门,用于输出误差信号,对第一异门的第一输入是在第一触发器中由输入时钟采样的输入数据信号,而对该异门的第二输入是通过第一和第二延迟元件并且在第三触发器中由输入时钟采样的输入数据信号,
其中,所述在下降边缘采样装置中的误差信号产生装置包括第二异门,用于输出误差信号,对第二异门的第一输入是在第四触发器中由输入时钟采样的输入数据信号,而对该异门的第二输入是通过第三和第四延迟元件并且在第六触发器中由输入时钟采样的输入数据信号;以及
指定机构,用于接收第一、第二中间信号和误差信号,该指定机构具有:
选择装置,用于在检测到误差下降信号时自动将第一中间数据信号输出给一逻辑装置,而在检测到误差上升信号时将第二中间数据信号输出给所述逻辑装置。
2.根据权利要求1的电路,其特征在于,所述第一、第二、第三和第四延迟元件中每个的延迟时间都大于一具体装置所要求的调定和保持时间的总和。
3.根据权利要求1的电路,其特征在于,还包括对于所述指定机构的一组人工选择输入信号,用于取代第一和第二中间数据信号的自动输出。
4.根据权利要求3的电路,其特征在于,还包括在所述指定机构中的一个输出时钟信号边缘的装置,用以响应所述人工选择,为数据输入采样而输出时钟信号的上升边缘或下降边缘之一。
5.一种用于检测定时误差和选择数据输入采样的正确时钟边缘的方法,该方法包括以下步骤:
在输入时钟的上升边缘采样输入数据信号,并产生第一中间数据信号;
在输入时钟的下降边缘采样输入数据信号,并产生第二中间数据信号;
如果指定的调定时间和保持时间要求未得到满足,产生误差信号,该误差信号是一误差上升或误差下降信号;以及
接收第一、第二中间信号和误差信号,如果检测到误差下降信号,自动将第一中间数据信号输出给一逻辑装置,而如果检测到误差上升信号,则将第二中间数据信号输出给该逻辑装置。
6.根据权利要求5的方法,其特征在于,还包括以下步骤:替代第一和第二中间数据信号的自动输出。
7.根据权利要求6的方法,其特征在于,还包括以下步骤:根据所述替代步骤为数据输入采样而输出时钟信号的上升边缘或下降边缘之一。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/763,123 US5742188A (en) | 1996-12-10 | 1996-12-10 | Universal input data sampling circuit and method thereof |
US763123 | 1996-12-10 | ||
US763,123 | 1996-12-10 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1188346A CN1188346A (zh) | 1998-07-22 |
CN1106077C true CN1106077C (zh) | 2003-04-16 |
Family
ID=25066940
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN97122924A Expired - Fee Related CN1106077C (zh) | 1996-12-10 | 1997-11-20 | 通用输入数据采样电路及其方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5742188A (zh) |
JP (1) | JP3442271B2 (zh) |
KR (1) | KR100251699B1 (zh) |
CN (1) | CN1106077C (zh) |
GB (1) | GB2320378B (zh) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2323187B (en) * | 1997-03-14 | 2001-09-19 | Nokia Mobile Phones Ltd | Data processing circuit using both edges of a clock signal |
SE513507C2 (sv) * | 1998-09-11 | 2000-09-25 | Switchcore Ab | Anordning och metod för att synkronisera data till en lokal klocka |
US6507934B1 (en) * | 2000-04-18 | 2003-01-14 | Sun Microsystems, Inc. | Apparatus and method for source synchronous link testing of an integrated circuit |
JP3622685B2 (ja) * | 2000-10-19 | 2005-02-23 | セイコーエプソン株式会社 | サンプリングクロック生成回路、データ転送制御装置及び電子機器 |
US7113886B2 (en) * | 2002-01-23 | 2006-09-26 | Credence Systems Corporation | Circuit and method for distributing events in an event stream |
CN100352194C (zh) * | 2003-04-23 | 2007-11-28 | 华为技术有限公司 | 调节采样时钟保障同步数据可靠接收的方法及其装置 |
KR100780952B1 (ko) * | 2006-06-27 | 2007-12-03 | 삼성전자주식회사 | 디스큐 장치 및 방법, 그리고 이를 이용한 데이터 수신장치및 방법 |
US7925912B1 (en) | 2006-07-31 | 2011-04-12 | Marvell International Ltd. | Method and apparatus for fine edge control on integrated circuit outputs |
US8295182B2 (en) * | 2007-07-03 | 2012-10-23 | Credence Systems Corporation | Routed event test system and method |
TWI362834B (en) * | 2008-05-26 | 2012-04-21 | Novatek Microelectronics Corp | Differential transmitter and auto-adjustment method of data strobe thereof |
CN101599926B (zh) * | 2008-06-04 | 2012-11-21 | 联咏科技股份有限公司 | 差动传输器及其数据截取自动调整方法 |
CN102163967B (zh) * | 2011-01-17 | 2012-10-03 | 福建鑫诺通讯技术有限公司 | 一种对脉冲数据进行采样的方法 |
CN102347813B (zh) * | 2011-09-26 | 2015-11-25 | 华为技术有限公司 | 一种选取采样时钟信号的方法和设备 |
US11411565B2 (en) | 2020-01-06 | 2022-08-09 | Stmicroelectronics International N.V. | Clock and data recovery circuit |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5083049A (en) * | 1991-05-10 | 1992-01-21 | Ast Research, Inc. | Asynchronous circuit with edge-triggered inputs |
US5087828A (en) * | 1990-02-14 | 1992-02-11 | Daiichi Denshi Kogyo Kabushiki Kaisha | Timing circuit for single line serial data |
US5126587A (en) * | 1990-03-26 | 1992-06-30 | Siemens Aktiengesellschaft | Synchronization circuit configuration |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4355283A (en) * | 1980-11-28 | 1982-10-19 | Rca Corporation | Circuit and method for duty cycle control |
US4821296A (en) * | 1987-08-26 | 1989-04-11 | Bell Communications Research, Inc. | Digital phase aligner with outrigger sampling |
JPH0856274A (ja) * | 1994-06-06 | 1996-02-27 | Ricoh Co Ltd | 画像形成装置の通信回路 |
US5623223A (en) * | 1994-10-12 | 1997-04-22 | National Semiconductor Corporation | Glitchless clock switching circuit |
US5604452A (en) * | 1995-04-03 | 1997-02-18 | Exar Corporation | Clock generator using a state machine to switch between two offset clocks |
US5614845A (en) * | 1995-09-08 | 1997-03-25 | International Business Machines Corporation | Independent clock edge regulation |
US5652536A (en) * | 1995-09-25 | 1997-07-29 | Cirrus Logic, Inc. | Non-glitch clock switching circuit |
-
1996
- 1996-12-10 US US08/763,123 patent/US5742188A/en not_active Expired - Lifetime
-
1997
- 1997-11-18 GB GB9724292A patent/GB2320378B/en not_active Expired - Fee Related
- 1997-11-20 CN CN97122924A patent/CN1106077C/zh not_active Expired - Fee Related
- 1997-12-10 KR KR1019970067487A patent/KR100251699B1/ko not_active IP Right Cessation
- 1997-12-10 JP JP33989897A patent/JP3442271B2/ja not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5087828A (en) * | 1990-02-14 | 1992-02-11 | Daiichi Denshi Kogyo Kabushiki Kaisha | Timing circuit for single line serial data |
US5126587A (en) * | 1990-03-26 | 1992-06-30 | Siemens Aktiengesellschaft | Synchronization circuit configuration |
US5083049A (en) * | 1991-05-10 | 1992-01-21 | Ast Research, Inc. | Asynchronous circuit with edge-triggered inputs |
Also Published As
Publication number | Publication date |
---|---|
KR19980064006A (ko) | 1998-10-07 |
KR100251699B1 (ko) | 2000-04-15 |
US5742188A (en) | 1998-04-21 |
GB2320378A (en) | 1998-06-17 |
JP3442271B2 (ja) | 2003-09-02 |
CN1188346A (zh) | 1998-07-22 |
GB2320378B (en) | 1999-03-31 |
JPH10224334A (ja) | 1998-08-21 |
GB9724292D0 (en) | 1998-01-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1106077C (zh) | 通用输入数据采样电路及其方法 | |
US4775840A (en) | Noise removing circuit | |
CN1214319C (zh) | 利用触发器亚稳性产生随机数的方法和设备 | |
CN1339128A (zh) | 芯片内调试系统 | |
CN1009893B (zh) | 测定数据传输速率的方法和装置 | |
EP1927210A2 (en) | Strobe technique for recovering a clock in a digital signal | |
EP0762283A1 (en) | Flag detection for first-in first-out memories | |
CN1155232C (zh) | 具有级联延时级的时钟再定时装置和方法 | |
CN1662875A (zh) | 利用亚稳态锁存器生成随机数的方法和装置 | |
EP3731106A1 (en) | Data transmission code and interface | |
CN117054728A (zh) | 时钟丢失检测方法及系统 | |
US20040015774A1 (en) | Programmable glitch filter for an asynchronous data communication interface | |
US20200014501A1 (en) | Eye diagram measurement device and eye diagram measurement method | |
CN113590522B (zh) | 一种并行总线抗干扰的数字滤波方法 | |
EP0989484B1 (en) | Method and apparatus for synchronizing a data stream | |
US6473700B1 (en) | Apparatus for use in a logic analyzer for compressing digital data for waveform viewing | |
CN1902617A (zh) | 输入串行调准序列的速率验证 | |
EP3931580B1 (de) | Verfahren und auswerteeinheit zur ermittlung eines zeitpunkts einer flanke in einem signal | |
CN1138195C (zh) | 处理数字信号的方法和电路装置 | |
CN1877997A (zh) | 一种分频方法及分频计数器 | |
US4985901A (en) | Method and device for evaluating the safety margin of a digital video signal | |
CN1762100A (zh) | 减小抖动的过采样技术 | |
CN1021612C (zh) | 一种数据接收器接口电路及其接收正确成帧数据的方法 | |
CN2831617Y (zh) | 一种数字锁相环装置 | |
US20080082855A1 (en) | Data receiving device and receiving method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20030416 Termination date: 20091221 |