CN110518006B - 低寄生电感高可靠级联增强型GaN全桥功率模块 - Google Patents

低寄生电感高可靠级联增强型GaN全桥功率模块 Download PDF

Info

Publication number
CN110518006B
CN110518006B CN201910790227.3A CN201910790227A CN110518006B CN 110518006 B CN110518006 B CN 110518006B CN 201910790227 A CN201910790227 A CN 201910790227A CN 110518006 B CN110518006 B CN 110518006B
Authority
CN
China
Prior art keywords
conductive substrate
binding line
bottom layer
voltage
enhancement type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910790227.3A
Other languages
English (en)
Other versions
CN110518006A (zh
Inventor
陈珍海
许媛
顾晓峰
占林松
鲍婕
宁仁霞
黄伟
吕海江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huangshan University
Original Assignee
Huangshan University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huangshan University filed Critical Huangshan University
Priority to CN201910790227.3A priority Critical patent/CN110518006B/zh
Publication of CN110518006A publication Critical patent/CN110518006A/zh
Application granted granted Critical
Publication of CN110518006B publication Critical patent/CN110518006B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/4952Additional leads the additional leads being a bump or a wire
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/168Modifications for eliminating interference voltages or currents in composite switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/567Circuits characterised by the use of more than one type of semiconductor device, e.g. BIMOS, composite devices such as IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

本发明属于电力电子技术领域,具体为低寄生电感高可靠级联增强型GaN全桥功率模块,包括第一级联增强型GaN HEMT器件351、第二级联增强型GaN HEMT器件352、第三级联增强型GaN HEMT器件353、第四级联增强型GaN HEMT器件354和一个全桥栅驱动电路350。本发明所提供的模块中任一级联增强型GaN HEMT器件都通过将绑定线长度最小化实现寄身电感的优化;另外,还增加了电压调整电路,保证其内部的高压耗尽型GaN器件工作在安全区域状态,进一步提高其可靠性。

Description

低寄生电感高可靠级联增强型GaN全桥功率模块
技术领域
本发明涉及一种低寄生电感高可靠级联增强型GaN全桥功率模块,属于电力电子技术领域。
技术背景
进入21世纪,在智能电网、移动通信以及新能源汽车等新兴产业的牵引下,电力电子应用系统要求进一步提高系统的效率、小型化和增加功能,特别要求电路应用在尺寸、质量、功率和效率之间的权衡,比如服务器电源管理、电池充电器和太阳能电场的微逆变器。上述应用要求电力电子系统在设计效率>95%的同时,还具有高的功率密度(>500W/in3,即30.5W/cm3)、高比功率(10kW/磅,22kW/kg)和高总负载点(>1000W)。随着超结MOSFET和绝缘栅双极晶体管(IGBT)的出现和应用普及,器件性能逐渐接近硅材料的极限,每四年功率密度提升1倍的规律趋于饱和(功率电子领域的摩尔定律),功率密度仅为个位数的硅基功率半导体器件的开发由于上述原因而困难重重。
近年来以氮化镓(GaN)为代表的第三代半导体功率器件,因禁带宽、击穿电场强度高、高电子饱和速度快,在大功率、高温、高频、抗辐射的微电子领域,以及短波长光电子领域,有明显优于Si、Ge、GaAs等第一代和第二代半导体材料的性能。GaN功率器件与Si器件相比具有优越的通态特性和非常好的开关特性,因此在较短的时间内就吸引了工业界的关注。研究表明,用GaN器件替换Si器件可以大幅度提高开关频率,同时保持良好的效率指标。
GaN器件的特性,使得GaN器件的栅极驱动电荷(Qg)很小,结电容也非常小,因此开关速度比Si器件快得多。好的一面是可以提高开关频率,但坏的一面就是开关过程中开关支路的电流变化非常迅速、di/dt很高。由于功率回路中不可避免的存在寄生电感,当电流迅速变化时,在开关器件两端会产生很高的尖峰过电压。轻则造成电路误动作、EMI超标,重则导致器件击穿损坏。GaN器件很高的开关速度导致其开关过程中寄生电感引起的振荡和过电压现象远比Si器件明显。为实现开关频率最大化,GaN器件的寄生电感必须最小化。
GaN HEMT可以分为增强型和耗尽型两种,目前技术条件下高压增强型型 GaNHEMT晶体管很难制造。目前单体增强型GaN HEMT器件的额定电压最大能达到300V。对于单体增强型GaN HEMT,当其驱动电压达到阀值电压Vth= 1.5V时,器件就会导通,器件完全导通的栅极电压为4.5V~5.5V,由于其最大栅源电压Vgs为6V,因此增强型GaN器件对驱动设计要求较高。而单体耗尽型GaN HEMT器件很容易实现650V以上高压,并且其驱动电压范围为 -30~2V,器件完全导通栅极电压为-5V,驱动电压范围较宽。然而,当前整机系统更偏向于使用增强型开关器件。因此将高压耗尽型晶体管与低压增强型晶体管结合来形成混合增强型GaN HEMT器件具有很大的现实需求。混合增强型GaN HEMT器件能以与单个高压增强型晶体管相同的方式操作,实现与单个高压增强型HEMT晶体管相同或类似的输出特性,便于整机系统使用。
图1a所示为现有的一种级联增强型GaN HEMT器件的原理图,是一种典型的混合增强型GaN HEMT器件。图1a的混合增强型器件包括被同时装入在封装00中的高压耗尽型晶体管10和低压增强型晶体管11。低压增强型晶体管11的源电极S和高压耗尽型晶体管10的栅电极被连接在一起并且被电连接到源极引线输出S。低压增强型晶体管11的栅电极连接到栅极引线G。高压耗尽型晶体管10的漏电极电连接到漏极引线D,高压耗尽型晶体管10的源极电连接到低压增强型晶体管11的漏极。
图1a所示级联增强型GaN HEMT器件的工作原理为:当G电压为>Vth10 的高电压时,低压增强型晶体管11处于饱和导通状态,低压增强型晶体管11 的源漏电压Vds11≈0,高压耗尽型晶体管10的栅源电压Vgs10=Vds11≈0,高压耗尽型晶体管10开启导通,此时级联增强型GaN HEMT器件处于导通状态,并且反向高压Vds=(Vds11+Vds10)≈0;当G电压为<Vth10的低电压时,低压增强型晶体管11处于截止状态,低压增强型晶体管11的源漏电压Vds11》0(取决于截止条件下晶体管11和晶体管10的分压压降),高压耗尽型晶体管10的栅源电压Vgs10=-Vds11,若Vgs10低于Vth10,则高压耗尽型晶体管10同样处于截止状态,此时级联增强型GaN HEMT器件处于截止状态,并且反向高压Vds的大部分由高压耗尽型晶体管10承担。可以看出混合增强型HEMT器件的控制方式及功能与普通高压增强型开关器件类似。
级联增强型GaN HEMT器件处于截止状态时,由于Vds=Vds11+Vds10,通常设置Vds11/Vds10的比值低于5倍以上(也可以是10倍,20倍),从而保证级联增强型GaN HEMT器件截止时反向耐压大部分由高压耗尽型晶体管10 承担。当级联增强型GaN HEMT器件被封装固定以后,Vds11/Vds10的比值不管多少,为固定值。对于不同的实际应用背景,级联增强型GaN HEMT器件的反向耐压不尽相同,而高压耗尽型晶体管10的栅源电压Vgs10=-Vds11,而 Vds11/Vds10的比值为固定值,这会导致同一个器件在不同的应用系统中的栅源电压的绝对值︱Vgs10=-Vds11︱的最大值不同。对于常规高压增强型功率开关来说,栅源电压Vgs无法承受高压,为提高功率开关可靠性,截止情况下栅源电压Vgs一般为固定值,并接近0电压。而对于图1a中所述高压耗尽型晶体管10来说,其截止条件下栅源电压Vgs10的绝对值︱-Vds11︱远大于0,并且对于不同的应用系统该绝对值︱-Vds11︱还不是固定电压,必然严重限制图1a所示级联增强型GaN HEMT器件的总体可靠性。因此,为提高图1a所示级联增强型GaN HEMT器件的总体可靠性,必须将高压耗尽型晶体管10截止条件下的栅源电压Vgs10的绝对值︱-Vds11︱设定为不随整体反向耐压Vds波动的固定值,并且该固定值应该尽量小,仅需低于Vth10电压2V保证可以顺利关断高压耗尽型晶体管10即可。
图1b所示为图1a给出的级联增强型GaN HEMT器件的一种典型封装实现形式。高压耗尽型晶体管10和低压增强型晶体管11被放置在第一底层导电基板J00上,并被封装在同一个封装体00中。由于低压增强型晶体管11通常采用VDMOS器件,通常将其源极S11朝下直接焊接在导电基板J0上。而现有GaN HEMT高压耗尽型晶体管10通常为平面器件,通常将其背面采用绝缘胶粘接在导电基板J0上。低压增强型晶体管11的栅极通过绑定线B02连接到级联增强型GaN HEMT器件的栅极G00,低压增强型晶体管11的漏极D11通过绑定线B04连接到高压耗尽型晶体管10的源极S10,高压耗尽型晶体管10 的栅极G10通过绑定线B03连接到在导电基板J0和级联增强型GaN HEMT器件的源极S00,高压耗尽型晶体管10的漏极D10通过绑定线B01连接到级联增强型GaN HEMT器件的漏极D00。绑定线B01、绑定线B02、绑定线B03和绑定线B04的长度受封装体物理尺寸、位置和芯片尺寸的大小影响,特别是绑定线B01、绑定线B02和绑定线B04的长度很难减小。当所述级联增强型GaN HEMT器件的开关工作频率降低时,绑定线B01、绑定线B02和绑定线B04的影响可以忽略不计,当所述级联增强型GaNHEMT器件的开关工作频率很大时 (例如大于500KHz),绑定线B01、绑定线B02和绑定线B04就相当于3个寄生电感。如图2所示,绑定线B01、绑定线B02和绑定线B04对应的寄生电感分别为L13、L12和L11。特别是L11位于述级联增强型GaN HEMT器件的栅极G00前端,L11引起的电压过冲将会严重影响级联增强型GaN HEMT器件的栅极G00的可靠性,并且随着开关工作频率越高,影响越明显。因此,为提高级联增强型GaN HEMT器件的开关频率,绑定线B01、绑定线B02和绑定线 B04引起的寄生电感效应必须最小化。
在实际电气工程系统应用中,全桥功率模块是最常用的功率集成模块。因此,级联增强型GaN HEMT器件在实际工程应用中很可能采用全桥开关结构,并且为实现体积最小化,全桥开关结构通常集成封装成全桥功率模块。基于此,本发明提出了一种低寄生电感高可靠级联增强型GaN全桥功率模块。其采用的低寄生电感高可靠级联增强型GaN HEMT器件,不仅解决了级联增强型 GaN HEMT器件中高压耗尽型晶体管10截止条件下的栅源电压Vgs10不固定而引起的可靠性问题,还对绑定线B01、绑定线B02和绑定线B04引起的寄生电感效应问题进行了最大限度优化。
发明内容
本发明的目的是克服现有技术中存在的不足,提供一种低寄生电感高可靠级联增强型GaN全桥功率模块。
本发明解决其技术问题所采用的技术方案是:一种低寄生电感高可靠级联增强型GaN全桥功率模块,是包括:封装外壳、第一底层导电基板、第二底层导电基板、第三底层导电基板、第四底层导电基板、第五底层导电基板、第六底层导电基板、第七底层导电基板、第八底层导电基板、第九底层导电基板、第十底层导电基板、第十一底层导电基板、第一顶层导电基板、第二顶层导电基板、第一级联增强型GaN HEMT器件、第二级联增强型GaN HEMT器件、第三级联增强型GaN HEMT器件、第四级联增强型GaN HEMT器件、全桥栅驱动电路、第一底层绑定线、第二底层绑定线、第三底层绑定线、第四底层绑定线、第五底层绑定线、第六底层绑定线、第七底层绑定线、第八底层绑定线、第九底层绑定线、第十底层绑定线、第十一底层绑定线和第十二底层绑定线;
具体的,所述低寄生电感高可靠级联增强型GaN全桥功率模块的内部连接关系为:全桥栅驱动电路的第一开关信号输出通过第一底层绑定线连接到第七底层导电基板的左端,第七底层导电基板的右端通过第二底层绑定线连接到第一级联增强型GaN HEMT器件的栅端输入点;全桥栅驱动电路的第二开关信号输出通过第三底层绑定线连接到第八底层导电基板的左端,第八底层导电基板的右端通过第四底层绑定线连接到第二级联增强型GaNHEMT器件的栅端输入点;全桥栅驱动电路的第三开关信号输出通过第五底层绑定线连接到第九底层导电基板的左端,第九底层导电基板的右端通过第六底层绑定线连接到第三级联增强型GaN HEMT器件的栅端输入点;全桥栅驱动电路的第四开关信号输出通过第七底层绑定线连接到第十底层导电基板的左端,第十底层导电基板的右端通过第八底层绑定线连接到第四级联增强型GaN HEMT器件的栅端输入点;
第一级联增强型GaN HEMT器件的漏极通过第九底层绑定线连接到第五底层基板,第一级联增强型GaN HEMT器件的源极连接到第一顶层导电基板;第二级联增强型GaN HEMT器件的源极通过第十底层绑定线连接到第六底层基板,第二级联增强型GaN HEMT器件的漏极连接到第一顶层导电基板;第三级联增强型GaN HEMT器件的漏极通过第十一底层绑定线连接到第五底层基板,第三级联增强型GaN HEMT器件的源极连接到第二顶层导电基板;第四级联增强型GaN HEMT器件的源极通过第十二底层绑定线连接到第六底层基板,第四级联增强型GaN HEMT器件的漏极连接到第二顶层导电基板;第五底层基板的输出为高压母线VSS,第六底层基板的输出为低压母线GND,第一顶层导电基板的输出为第一桥臂输出SW0,第二顶层导电基板的输出为第二桥臂输出SW1;
进一步的,所述第一级联增强型GaN HEMT器件、第二级联增强型GaN HEMT 器件、第三级联增强型GaN HEMT器件和第四级联增强型GaN HEMT器件的结构和实现方式完全相同。
所述第一底层绑定线、第三底层绑定线、第五底层绑定线和第七底层绑定线的长度必须严格相等;
所述第二底层绑定线、第四底层绑定线、第六底层绑定线和第八底层绑定线的长度必须严格相等;
所述第七底层导电基板、第八底层导电基板、第九底层导电基板和第十底层导电基板的几何尺寸必须严格相等。
所述第一级联增强型GaN HEMT器件包括:封装外壳、绝缘胶、导电焊料、高压耗尽型晶体管、低压增强型晶体管、电压调整电路、第一导电基板、第二导电基板、第三导电基板、第四导电基板、第一绑定线、第二绑定线和第三绑定线;
上述部件的连接关系为:第二导电基板、第三导电基板和第四导电基板的背面分别采用绝缘胶粘接在第一导电基板的正面;低压增强型晶体管的栅极连接到第三导电基板的正面,第三导电基板的正面还通过第二绑定线连接到所述第一级联增强型GaN HEMT器件的栅极;低压增强型晶体管的漏极连接到第四导电基板的正面,第四导电基板的正面还连接到电压调整电路的上端和高压耗尽型晶体管的源极;高压耗尽型晶体管的栅极连接到在导电基板的正面、电压调整电路的下端和第一级联增强型GaN HEMT器件的源极;高压耗尽型晶体管的漏极连接到第二导电基板的正面、第二导电基板的正面还通过第一绑定线连接到所述第一级联增强型GaN HEMT器件的漏极;低压增强型晶体管的源极通过第一绑定线连接到第一导电基板的正面。
所述低寄生电感高可靠级联增强型GaN全桥功率模块自下而上依次为封装外壳、第一导电基板、绝缘焊料、第四导电基板、导电焊料和高压耗尽型晶体管。
所述低压增强型晶体管11采用VDMOS器件,采用倒装焊之后,其栅极和漏极分别直接通过导电焊料焊接在第三导电基板正面和第四导电基板正面。
所述高压耗尽型晶体管为平面器件,其栅极直接通过导电焊料焊接在第一导电基板正面,其源极通过导电焊料焊接在第四导电基板正面,其漏极通过导电焊料焊接在第二导电基板正面。
所述电压调整电路可以采用稳压二极管实现。
所述电压调整电路可以采用并联电阻实现,并联电阻的大小虚设置为所述低压增强型晶体管截止状态阻抗的1/5以下。
所述电压调整电路可以采用并联电阻和稳压二极管串联实现。
本发明的优点是:所提供的GaN全桥功率模块内部的级联增强型GaN HEMT 器件通过将绑定线长度最小化实现寄身电感的优化;另外,增加了电压调整电路,保证高压耗尽型GaN器件工作在安全区域状态。在提高可靠性的同时最大程度上降低寄生电感,保证GaN全桥功率模块的高频开关特性。
附图说明
图1a为现有级联增强型GaN HEMT器件的原理图。
图1b为现有级联增强型GaN HEMT器件的典型封装实现形式。
图2为现有级联增强型GaN HEMT器件的寄生电感原理图。
图3为本发明低寄生电感高可靠级联增强型GaN全桥功率模块的原理图。
图4a为本发明低寄生电感高可靠级联增强型GaN全桥功率模块的一种实现形式。
图4b为本发明第一级联增强型GaN HEMT器件的一种实现形式。
图4c为本发明第一级联增强型GaN HEMT器件的纵向剖面结构。
图5a-5d为本发明Vds11电压调整电路实现方式。
图6为本发明高压耗尽型GaN HEMT晶体管的一种实现结构。
具体实施方式
下面结合附图和实例对本发明进行进一步详细的说明。
图3为本发明低寄生电感高可靠级联增强型GaN全桥功率模块的原理图,包括第一级联增强型GaN HEMT器件351、第二级联增强型GaN HEMT器件352、第三级联增强型GaNHEMT器件353、第四级联增强型GaN HEMT器件354和一个全桥栅驱动电路350,4个级联增强型GaN HEMT器件结构完全相同。
图3中本发明所提出单个级联增强型GaN HEMT器件(以351为例),在图1a给出的混合增强型GaN HEMT器件的基础上增加了一个电压调整电路301。新增电压调整电路301的作用在于调整控制高压耗尽型晶体管10截止条件下的栅源电压Vgs10的绝对值︱-Vds11︱,将Vgs10的绝对值︱-Vds11︱设定为不随整体反向耐压Vds波动的固定值。第一级联增强型GaNHEMT器件351 为包括高压耗尽型晶体管310、低压增强型晶体管311和电压调整电路301。低压增强型晶体管311的源电极S0、高压耗尽型晶体管310的栅电极和电压调整电路301的下端被连接在一起并且被电连接到源极引线输出S0。低压增强型晶体管11的栅电极连接到栅极引线G0。高压耗尽型晶体管310的漏电极电连接到漏极引线D0,高压耗尽型晶体管310的源极电连接到低压增强型晶体管311的漏极和电压调整电路301的上端。
图3中全桥栅驱动电路350接收来自外部控制器的PWH和PWL脉宽信号,产生带死区时间保护的4个全桥开关信号,其中第一开关信号G0输出到第一级联增强型GaN HEMT器件351、第二开关信号G1输出到第二级联增强型GaN HEMT器件352、第三开关信号G2输出到第三级联增强型GaN HEMT器件353、第四开关信号G3输出到第四级联增强型GaN HEMT器件354。第一级联增强型 GaN HEMT器件351的漏极D0和第三级联增强型GaN HEMT器件353的漏极D2 同时连接到高压母线VSS,第一级联增强型GaN HEMT器件351的源极S0和第二级联增强型GaN HEMT器件352的漏极D1同时连接到第一桥臂输出SW0,第三级联增强型GaN HEMT器件353的源极S2和第四级联增强型GaN HEMT器件 353的漏极D3同时连接到第二桥臂输出SW1,第二级联增强型GaN HEMT器件 351的源极S1和第四级联增强型GaN HEMT器件353的源极S3同时连接到低压母线GND。
图4a为本发明低寄生电感高可靠级联增强型GaN全桥功率模块的一种实现形式。所述低寄生电感高可靠级联增强型GaN全桥功率模块包括:封装外壳P00、第一底层导电基板J00、第二底层导电基板J01、第三底层导电基板 J02、第四底层导电基板J03、第五底层导电基板J04、第六底层导电基板J05、第七底层导电基板J06、第八底层导电基板J07、第九底层导电基板J08、第十底层导电基板J09、第十一底层导电基板J10、第一顶层导电基板J21、第二顶层导电基板J22、第一级联增强型GaN HEMT器件351、第二级联增强型 GaN HEMT器件352、第三级联增强型GaN HEMT器件353、第四级联增强型GaN HEMT器件354、全桥栅驱动电路350、第一底层绑定线、第二底层绑定线、第三底层绑定线、第四底层绑定线、第五底层绑定线、第六底层绑定线、第七底层绑定线、第八底层绑定线、第九底层绑定线、第十底层绑定线、第十一底层绑定线和第十二底层绑定线。
所述低寄生电感高可靠级联增强型GaN全桥功率模块的内部连接关系为:全桥栅驱动电路350的第一开关信号G0输出通过第一底层绑定线连接到第七底层导电基板J06的左端,第七底层导电基板J06的右端通过第二底层绑定线连接到第一级联增强型GaN HEMT器件351的栅端输入点;全桥栅驱动电路 350的第二开关信号G1输出通过第三底层绑定线连接到第八底层导电基板 J07的左端,第八底层导电基板J07的右端通过第四底层绑定线连接到第二级联增强型GaN HEMT器件352的栅端输入点;全桥栅驱动电路350的第三开关信号G2输出通过第五底层绑定线连接到第九底层导电基板J08的左端,第九底层导电基板J08的右端通过第六底层绑定线连接到第三级联增强型GaN HEMT器件353的栅端输入点;全桥栅驱动电路350的第四开关信号G3输出通过第七底层绑定线连接到第十底层导电基板J09的左端,第十底层导电基板 J09的右端通过第八底层绑定线连接到第四级联增强型GaNHEMT器件354的栅端输入点;
第一级联增强型GaN HEMT器件351的漏极D0通过第九底层绑定线连接到第五底层基板J04,第一级联增强型GaN HEMT器件351的源极S0连接到第一顶层导电基板J21;第二级联增强型GaN HEMT器件352的源极D1通过第十底层绑定线连接到第六底层基板J05,第二级联增强型GaN HEMT器件352的漏极D1连接到第一顶层导电基板J21;第三级联增强型GaNHEMT器件353的漏极D2通过第十一底层绑定线连接到第五底层基板J04,第三级联增强型GaN HEMT器件353的源极S2连接到第二顶层导电基板J22;第四级联增强型GaN HEMT器件354的源极D3通过第十二底层绑定线连接到第六底层基板J05,第四级联增强型GaN HEMT器件354的漏极D3连接到第二顶层导电基板J22;第五底层基板J04的输出为高压母线VSS,第六底层基板J05的输出为低压母线 GND,第一顶层导电基板J21的输出为第一桥臂输出SW0,第二顶层导电基板 J22的输出为第二桥臂输出SW1。
本发明中采用第一底层绑定线、第七底层导电基板和第二底层绑定线来连接全桥栅驱动电路350的第一开关信号G0输出和第一级联增强型GaN HEMT 器件351的栅极,是为了减少绑定线的使用长度,从而减小寄生电感的影响。本发明中第五底层基板J04、第六底层基板J05、第八底层导电基板J07、第九底层导电基板J08和第十底层导电基板J09的使用,全部用于减少绑定线的使用长度,从而最大限度减小寄生电感的影响。为实现最佳的信号一致性,第一底层绑定线、第三底层绑定线、第五底层绑定线和第七底层绑定线的长度必须严格相等;第二底层绑定线、第四底层绑定线、第六底层绑定线和第八底层绑定线的长度必须严格相等;第七底层导电基板J06、第八底层导电基板J07、第九底层导电基板J08和第十底层导电基板J09的几何尺寸必须严格相等。
图4b为本发明第一级联增强型GaN HEMT器件的一种完整实现形式。所述第一级联增强型GaN HEMT器件包括:绝缘胶、导电焊料、高压耗尽型晶体管10、低压增强型晶体管11、电压调整电路301、第一底层导电基板J00、第二导电基板J31、第三导电基板J32、第四导电基板J33、第一绑定线B31、第二绑定线B32和第三绑定线B33。
图4b所述第一级联增强型GaN HEMT器件内部部件的连接关系为:第二导电基板J31、第三导电基板J32和第四导电基板J33的背面分别采用绝缘胶粘接在第一底层导电基板J00的正面;低压增强型晶体管11的栅极G11连接到第三导电基板J32的正面,第三导电基板J32的正面还通过第二绑定线B32 连接到所述第一级联增强型GaN HEMT器件的栅极G0;低压增强型晶体管11 的漏极D11连接到第四导电基板J33的正面,第四导电基板J33的正面还连接到电压调整电路30的上端和高压耗尽型晶体管10的源极S10;高压耗尽型晶体管10的栅极G10连接到在第一底层导电基板J00的正面、电压调整电路 30的下端和第一级联增强型GaN HEMT器件的源极S0;高压耗尽型晶体管10 的漏极D10连接到第二导电基板J31的正面、第二导电基板J31的正面还通过第一绑定线B33连接到所述第一级联增强型GaN HEMT器件的漏极D0;低压增强型晶体管11的源极S11通过第一绑定线B31连接到第一底层导电基板J00 的正面。
图4b中本发明实现方式,与图2中现有技术相比,改进之处有2点。一是增加了电压调整电路30,用于提高高压耗尽型晶体管10的可靠性;二是将高压耗尽型晶体管10、低压增强型晶体管11和电压调整电路30采用倒装焊形式进行电连接,借助高导电性基板传输电信号,从而减小了绑定线的数量和长度,减小了寄生电感,从而提高开关频率。采用高导电性基板进行信号传输之后,与图2中现有技术相比,图4b中使用的绑定线B31较图2中的绑定线B01明显缩短,绑定线B32较图2中的绑定线B02同样也明显缩短,绑定线B33较图2中的绑定线B03长度相当,绑定线B04直接被移除,因此寄身电感效应大为降低。
图4b中所述本发明实现方式,在300位置纵向剖面结构如图4c所示。该结构自下而上依次为封装外壳400、第一底层导电基板J00、绝缘焊料402、第四导电基板J33、导电焊料404和高压耗尽型晶体管10。
图4b所述的本发明实现方式中,低压增强型晶体管11采用VDMOS器件,采用倒装焊之后,其栅极G11和漏极D11分别直接通过导电焊料焊接在第三导电基板J32正面和第四导电基板J33正面。GaN HEMT高压耗尽型晶体管10 为平面器件,其栅极G10直接通过导电焊料焊接在第一底层导电基板J00正面,其源极S10通过导电焊料焊接在第四导电基板J33正面,其漏极D10通过导电焊料焊接在第二导电基板J31正面。
图5a-5d为本发明Vds11电压调整电路实现方式。图5a给出了一种采用稳压二极管实现Vds11电压调整的方法,通过将二极管的反向电压偏置在固定值(例如:10V左右),即可实现Vds11电压调整,并且调整之后,所述低寄生电感高可靠级联增强型GaN全桥功率模块处于截止状态下Vds11电压将仅和二极管的稳压值相关,和工作电源电压高低无关。图5b给出了一种采用并联电阻实现Vds11电压调整的方法,则并联电阻上的压降为的高压耗尽型晶体管10截止状态的漏电流乘以电阻阻值。通过将并联电阻的大小设置在低压增强型晶体管11截止状态阻抗的1/5以下(如1/10),所述低寄生电感高可靠级联增强型GaN全桥功率模块处于截止状态下Vds11电压将仅和电阻阻值相关,而和工作电源电压高低无关。图5c给出了一种采用并联电阻和稳压二极管串联实现Vds11电压调整的方法,其原理类似,所述低寄生电感高可靠级联增强型GaN全桥功率模块处于截止状态下Vds11电压将仅和电阻阻值和二极管压降相关,而和工作电源电压高低无关。图5d给出了一种采用电阻和MOSFET组合实现Vds11电压调整的方法,MOSFET的漏极和栅极之间通过一个电阻进行连接,其原理类似一个反向饱和二极管,原理和图5a的方法类似。
图6为本发明高压耗尽型GaN HEMT晶体管的一种实现结构。通过在衬底上外延生长2um左右的GaN缓冲层,然后在GaN缓冲层上生长几十纳米左右的AlGaN势垒层(AlGaNBarrier)跟文中一致,该势垒层可根据具体情况选择惨杂与否,而在AlGaN势垒层上分布着源极、栅极和漏极。源极和漏极一般通过在其下方进行N型重惨杂实现欧姆接触,而栅极与AlGaN势垒层形成肖特基接触。由于AlGaN/GaN异质结的极化效应,会在异质结界面靠近GaN缓冲层一侧形成均匀分布的高浓度2DEG,导致器件在栅压为零时就有导电沟道的存在。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (9)

1.一种低寄生电感高可靠级联增强型GaN全桥功率模块,其特征是包括:封装外壳、第一底层导电基板、第二底层导电基板、第三底层导电基板、第四底层导电基板、第五底层导电基板、第六底层导电基板、第七底层导电基板、第八底层导电基板、第九底层导电基板、第十底层导电基板、第十一底层导电基板、第一顶层导电基板、第二顶层导电基板、第一级联增强型GaN HEMT器件、第二级联增强型GaN HEMT器件、第三级联增强型GaN HEMT器件、第四级联增强型GaN HEMT器件、全桥栅驱动电路、第一底层绑定线、第二底层绑定线、第三底层绑定线、第四底层绑定线、第五底层绑定线、第六底层绑定线、第七底层绑定线、第八底层绑定线、第九底层绑定线、第十底层绑定线、第十一底层绑定线和第十二底层绑定线;
所述低寄生电感高可靠级联增强型GaN全桥功率模块的内部连接关系为:全桥栅驱动电路的第一开关信号输出通过第一底层绑定线连接到第七底层导电基板的左端,第七底层导电基板的右端通过第二底层绑定线连接到第一级联增强型GaN HEMT器件的栅端输入点;全桥栅驱动电路的第二开关信号输出通过第三底层绑定线连接到第八底层导电基板的左端,第八底层导电基板的右端通过第四底层绑定线连接到第二级联增强型GaN HEMT器件的栅端输入点;全桥栅驱动电路的第三开关信号输出通过第五底层绑定线连接到第九底层导电基板的左端,第九底层导电基板的右端通过第六底层绑定线连接到第三级联增强型GaNHEMT器件的栅端输入点;全桥栅驱动电路的第四开关信号输出通过第七底层绑定线连接到第十底层导电基板的左端,第十底层导电基板的右端通过第八底层绑定线连接到第四级联增强型GaN HEMT器件的栅端输入点;
第一级联增强型GaN HEMT器件的漏极通过第九底层绑定线连接到第五底层基板,第一级联增强型GaN HEMT器件的源极连接到第一顶层导电基板;第二级联增强型GaN HEMT器件的源极通过第十底层绑定线连接到第六底层基板,第二级联增强型GaN HEMT器件的漏极连接到第一顶层导电基板;第三级联增强型GaN HEMT器件的漏极通过第十一底层绑定线连接到第五底层基板,第三级联增强型GaN HEMT器件的源极连接到第二顶层导电基板;第四级联增强型GaN HEMT器件的源极通过第十二底层绑定线连接到第六底层基板,第四级联增强型GaN HEMT器件的漏极连接到第二顶层导电基板;第五底层基板的输出为高压母线VSS,第六底层基板的输出为低压母线GND,第一顶层导电基板的输出为第一桥臂输出SW0,第二顶层导电基板的输出为第二桥臂输出SW1;
所述第一级联增强型GaN HEMT器件、第二级联增强型GaN HEMT器件、第三级联增强型GaN HEMT器件和第四级联增强型GaN HEMT器件的结构和实现方式完全相同。
2.根据权利要求1所述的低寄生电感高可靠级联增强型GaN全桥功率模块,其特征是:所述第一底层绑定线、第三底层绑定线、第五底层绑定线和第七底层绑定线的长度必须严格相等;
所述第二底层绑定线、第四底层绑定线、第六底层绑定线和第八底层绑定线的长度必须严格相等;
所述第七底层导电基板、第八底层导电基板、第九底层导电基板和第十底层导电基板的几何尺寸必须严格相等。
3.根据权利要求1所述的低寄生电感高可靠级联增强型GaN全桥功率模块,其特征是所述第一级联增强型GaN HEMT器件包括:封装外壳、绝缘胶、导电焊料、高压耗尽型晶体管、低压增强型晶体管、电压调整电路、第一导电基板、第二导电基板、第三导电基板、第四导电基板、第一绑定线、第二绑定线和第三绑定线;
上述部件的连接关系为:第二导电基板、第三导电基板和第四导电基板的背面分别采用绝缘胶粘接在第一导电基板的正面;低压增强型晶体管的栅极连接到第三导电基板的正面,第三导电基板的正面还通过第二绑定线连接到所述第一级联增强型GaN HEMT器件的栅极;低压增强型晶体管的漏极连接到第四导电基板的正面,第四导电基板的正面还连接到电压调整电路的上端和高压耗尽型晶体管的源极;高压耗尽型晶体管的栅极连接到在导电基板的正面、电压调整电路的下端和第一级联增强型GaN HEMT器件的源极;高压耗尽型晶体管的漏极连接到第二导电基板的正面、第二导电基板的正面还通过第一绑定线连接到所述第一级联增强型GaN HEMT器件的漏极;低压增强型晶体管的源极通过第一绑定线连接到第一导电基板的正面。
4.根据权利要求3所述的低寄生电感高可靠级联增强型GaN全桥功率模块,其特征是:自下而上依次为封装外壳、第一导电基板、绝缘焊料、第四导电基板、导电焊料和高压耗尽型晶体管。
5.根据权利要求3所述的低寄生电感高可靠级联增强型GaN全桥功率模块,其特征是:所述低压增强型晶体管11采用VDMOS器件,采用倒装焊之后,其栅极和漏极分别直接通过导电焊料焊接在第三导电基板正面和第四导电基板正面。
6.根据权利要求4所述的低寄生电感高可靠级联增强型GaN全桥功率模块,其特征是:所述高压耗尽型晶体管为平面器件,其栅极直接通过导电焊料焊接在第一导电基板正面,其源极通过导电焊料焊接在第四导电基板正面,其漏极通过导电焊料焊接在第二导电基板正面。
7.根据权利要求3所述的低寄生电感高可靠级联增强型GaN全桥功率模块,其特征是:所述电压调整电路可以采用稳压二极管实现。
8.根据权利要求3所述的低寄生电感高可靠级联增强型GaN全桥功率模块,其特征是:所述电压调整电路可以采用并联电阻实现,并联电阻的大小虚设置为所述低压增强型晶体管截止状态阻抗的1/5以下。
9.根据权利要求3所述的低寄生电感高可靠级联增强型GaN全桥功率模块,其特征是:所述电压调整电路可以采用并联电阻和稳压二极管串联实现。
CN201910790227.3A 2019-08-26 2019-08-26 低寄生电感高可靠级联增强型GaN全桥功率模块 Active CN110518006B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910790227.3A CN110518006B (zh) 2019-08-26 2019-08-26 低寄生电感高可靠级联增强型GaN全桥功率模块

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910790227.3A CN110518006B (zh) 2019-08-26 2019-08-26 低寄生电感高可靠级联增强型GaN全桥功率模块

Publications (2)

Publication Number Publication Date
CN110518006A CN110518006A (zh) 2019-11-29
CN110518006B true CN110518006B (zh) 2022-12-09

Family

ID=68627839

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910790227.3A Active CN110518006B (zh) 2019-08-26 2019-08-26 低寄生电感高可靠级联增强型GaN全桥功率模块

Country Status (1)

Country Link
CN (1) CN110518006B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111755391B (zh) * 2020-07-10 2024-10-11 同辉电子科技股份有限公司 一种碳化硅全桥模块的低寄生电感SiC模块和焊接方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012055570A1 (de) * 2010-10-28 2012-05-03 Microgan Gmbh Diodenschaltung
CN103872006A (zh) * 2012-12-17 2014-06-18 Nxp股份有限公司 级联电路
CN105914192A (zh) * 2015-12-25 2016-08-31 苏州捷芯威半导体有限公司 基于级联电路的半导体封装结构
JP6448759B1 (ja) * 2017-12-26 2019-01-09 三菱電機株式会社 電力変換装置
CN109935561A (zh) * 2017-12-18 2019-06-25 镓能半导体(佛山)有限公司 一种氮化镓器件及氮化镓器件的封装方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090072269A1 (en) * 2007-09-17 2009-03-19 Chang Soo Suh Gallium nitride diodes and integrated components
US9425176B2 (en) * 2014-12-31 2016-08-23 National Taiwan University Cascode transistor device and manufacturing method thereof
US10312167B2 (en) * 2017-02-15 2019-06-04 Infineon Technologies Ag Semiconductor package, assembly and module arrangements for measuring gate-to-emitter/source voltage
TWI726085B (zh) * 2017-04-05 2021-05-01 晶元光電股份有限公司 發光二極體之驅動器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012055570A1 (de) * 2010-10-28 2012-05-03 Microgan Gmbh Diodenschaltung
CN103872006A (zh) * 2012-12-17 2014-06-18 Nxp股份有限公司 级联电路
CN105914192A (zh) * 2015-12-25 2016-08-31 苏州捷芯威半导体有限公司 基于级联电路的半导体封装结构
CN109935561A (zh) * 2017-12-18 2019-06-25 镓能半导体(佛山)有限公司 一种氮化镓器件及氮化镓器件的封装方法
JP6448759B1 (ja) * 2017-12-26 2019-01-09 三菱電機株式会社 電力変換装置

Also Published As

Publication number Publication date
CN110518006A (zh) 2019-11-29

Similar Documents

Publication Publication Date Title
TWI839514B (zh) 具有輔助閘極結構之功率半導體裝置
US8710543B2 (en) Cascode circuit device with improved reverse recovery characteristic
KR101428527B1 (ko) 전력용 반도체장치
CN110504250B (zh) 级联增强型GaNHEMT功率模块封装结构及封装方法
US9041456B2 (en) Power semiconductor device
US11955478B2 (en) Power semiconductor device with an auxiliary gate structure
US20150137217A1 (en) Semiconductor power modules and devices
US20140070627A1 (en) Integrated Group III-V Power Stage
US11309884B1 (en) Switching circuits having drain connected ferrite beads
CN104518648A (zh) 用于操作氮化镓电子器件的方法和系统
US20230031562A1 (en) Semiconductor device
US10200030B2 (en) Paralleling of switching devices for high power circuits
CN111800115A (zh) 硅ic-氮化镓混合驱动系统
CN110504242B (zh) 大电流级联增强型GaN全桥功率模块封装结构及封装方法
US10784768B2 (en) Conversion circuit and conversion circuitry
US20220140731A1 (en) Semiconductor device
CN110518006B (zh) 低寄生电感高可靠级联增强型GaN全桥功率模块
CN110444524B (zh) 用于级联增强型GaN HEMT器件的低寄生参数封装结构及其封装方法
US10367501B1 (en) Semiconductor device
CN110491933B (zh) 低寄生电感高可靠级联增强型GaN HEMT器件
US20230131602A1 (en) Power semiconductor device with an auxiliary gate structure
CN213027983U (zh) 硅ic-氮化镓混合驱动系统
US10771057B1 (en) Semiconductor device
CN116614121B (zh) 一种改善电磁兼容的功率器件
US12126274B2 (en) Bidirectional switch, electrical device, and multi-level inverter

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant