CN110463188B - 摄像元件及电子相机 - Google Patents

摄像元件及电子相机 Download PDF

Info

Publication number
CN110463188B
CN110463188B CN201880022491.6A CN201880022491A CN110463188B CN 110463188 B CN110463188 B CN 110463188B CN 201880022491 A CN201880022491 A CN 201880022491A CN 110463188 B CN110463188 B CN 110463188B
Authority
CN
China
Prior art keywords
pixel
signal line
signal
pixels
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201880022491.6A
Other languages
English (en)
Other versions
CN110463188A (zh
Inventor
驹井敦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nikon Corp
Original Assignee
Nikon Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nikon Corp filed Critical Nikon Corp
Priority to CN202210270300.6A priority Critical patent/CN114520864A/zh
Publication of CN110463188A publication Critical patent/CN110463188A/zh
Application granted granted Critical
Publication of CN110463188B publication Critical patent/CN110463188B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/50Constructional details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/40Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
    • H04N25/46Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by combining or binning pixels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/50Constructional details
    • H04N23/55Optical parts specially adapted for electronic image sensors; Mounting thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors

Abstract

摄像元件包括:沿第1方向配置的多个像素,其具有对光进行光电转换而生成电荷的光电转换部,并输出基于由所述光电转换部生成的电荷的信号;第1信号线,从多个所述像素中的一部分像素向该第1信号线输出信号;第2信号线,从多个所述像素中的其他像素向该第2信号线输出信号;以及运算部,其对输出至所述第1信号线且由所述一部分像素的信号混合而成的信号和输出至所述第2信号线的信号进行运算。

Description

摄像元件及电子相机
技术领域
本发明涉及摄像元件及电子相机。
背景技术
已知在垂直信号线上进行像素信号混合的摄像装置(专利文献1)。但是,以往的摄像装置会出现无法获得与多个像素信号的平均接近的信号的情况。
现有技术文献
专利文献
专利文献1:日本特开2010-259027号公报
发明内容
根据本发明的第1方案,摄像元件包括:沿第1方向配置的多个像素,其具有对光进行光电转换而生成电荷的光电转换部,并输出基于由所述光电转换部生成的电荷的信号;第1信号线,从多个所述像素中的一部分像素向该第1信号线输出信号;第2信号线,从多个所述像素中的其他像素向该第2信号线输出信号;以及运算部,其对输出至所述第1信号线且由所述一部分像素的信号混合而成的信号和输出至所述第2信号线的信号进行运算。
根据本发明的第2方案,电子相机包括:基于第1方案的摄像元件;以及图像生成部,其基于所述像素的信号生成图像数据。
附图说明
图1是示出第1实施方式的摄像装置的构成的框图。
图2是示出第1实施方式的摄像元件的像素构成的电路图。
图3是示出第1实施方式的摄像元件的一部分构成的电路图。
图4是用于说明通过第1实施方式的摄像元件混合而成的像素信号的图。
图5是示意性示出由第1实施方式的摄像元件进行的像素信号的混合处理的图。
图6是示出第2实施方式的摄像元件的一部分构成的框图。
图7是示意性示出由第2实施方式的摄像元件进行的像素信号的混合处理的图。
图8是用于说明第2实施方式的摄像元件的一部分电路构成及动作例的图。
图9是用于说明第2实施方式的摄像元件的一部分电路构成及其他动作例的图。
图10是示出变形例1的摄像元件的一部分构成的电路图。
具体实施方式
(第1实施方式)
图1是示出第1实施方式的摄像装置的构成的框图。在图1中,示出作为第1实施方式的摄像装置的一例的电子相机1(以下称为相机1)的构成例。相机1包括摄像光学系统(成像光学系统)2、摄像元件3、控制部4、存储器5、显示部6及操作部7。摄像光学系统2具有包含调焦透镜(聚焦透镜)的多个镜头及光圈,将被摄体像成像于摄像元件3。此外,摄像光学系统2也可以能够从相机1装拆。
摄像元件3是例如CMOS图像传感器。摄像元件3对通过摄像光学系统2形成的被摄体像进行拍摄。如后详述,具有光电转换部的多个像素以二维状配置在摄像元件3上。光电转换部由例如光电二极管(PD)构成。摄像元件3对射入的光进行光电转换而生成像素信号,并将生成的像素信号向控制部4输出。像素信号是基于通过光电转换部进行光电转换得到的电荷而生成的信号。
存储器5例如是存储卡等记录介质。在存储器5中记录图像数据等。向存储器5的数据写入或从存储器5的数据读取通过控制部4进行。显示部6显示基于图像数据的图像、快门速度或光圈值等与拍摄相关的信息及菜单画面等。操作部7包含释放按钮、电源开关等各种设定开关等,将与各操作对应的操作信号向控制部4输出。
控制部4由CPU、ROM、RAM等构成,基于控制程序对相机1的各部分进行控制。控制部4针对从摄像元件3输出的像素信号进行各种图像处理,生成图像数据。即,控制部4也是生成图像数据的图像生成部4,基于像素信号生成静态图像数据或动态图像数据。图像处理例如包含灰度转换处理、颜色插补处理、边缘增强处理等公知的图像处理。
控制部4进行独立读取摄像元件3的各像素的像素信号的处理(第1控制模式)和将多个像素的信号混合并读取的处理(第2控制模式)。例如,控制部4在进行高解析度的静态图像拍摄的情况下执行第1控制模式,独立读取各像素的像素信号。另外,控制部4在进行动态图像拍摄的情况下执行第2控制模式,将多个像素的像素信号混合并读取。
图2是示出第1实施方式的摄像元件3的像素构成的电路图。像素10包括光电转换部11、传输部12、复位部13、浮动扩散部(FD)14、增幅部15、第1选择部16和第2选择部17。光电转换部11是光电二极管PD,具有将射入的光转换为电荷并对光电转换得到的电荷进行蓄积的功能。
传输部12由通过驱动信号ΦTX控制的晶体管M1构成,将由光电转换部11进行光电转换得到的电荷向FD14传输。即,传输部12在光电转换部11与FD14之间形成电荷传输通路。晶体管M1是传输晶体管。FD14的电容C对传输到FD14的电荷进行蓄积(保持)。FD14也是蓄积电荷的蓄积部14。
增幅部15使基于蓄积在FD14的电容C中的电荷的信号增幅并输出。增幅部15由漏极(端子)及栅极(端子)分别与电源VDD、FD14连接的晶体管M3构成。另外,晶体管M3的源极(端子)经由第1选择部16与第1垂直信号线VL1连接,并经由第2选择部17与第2垂直信号线VL2连接。增幅部15以后述的电流源(图3的电流源25、26)为负载电流源,作为源极跟随器电路的一部分发挥作用。晶体管M3是增幅晶体管。复位部13由通过驱动信号ΦRS控制的晶体管M2构成,对电容C的电荷进行复位以使FD14的电压复位。晶体管M2是复位晶体管。
第1选择部16由晶体管构成,也是使增幅部15与第1垂直信号线VL1连接或切断的第1连接部16。第1选择部16的晶体管在导通状态的情况下,将来自增幅部15的信号向第1垂直信号线VL1输出。另外,第2选择部17由晶体管构成,也是使增幅部15与第2垂直信号线VL2连接或切断的第2连接部17。第2选择部17的晶体管在导通状态的情况下,将来自增幅部15的信号输出至第2垂直信号线VL2。构成第1选择部16的晶体管是第1选择晶体管,构成第2选择部17的晶体管是第2选择晶体管。
图3示出沿作为第1方向的列方向(垂直方向)及与第1方向交叉的第2方向即行方向(水平方向)配置的多个像素10中的、沿列方向配置的多个像素列的一个像素列的一部分。其他像素列的构成也与图3的像素列的构成相同。摄像元件3包括多个像素10、运算部50和垂直控制部70。此外,垂直控制部70针对多个像素列共用设置。
另外,在摄像元件3上,针对沿列方向即纵向排列的多个像素10的列即像素列,设置第1垂直信号线VL1及第2垂直信号线VL2。另外,针对第1垂直信号线VL1设置第1电流源25,针对第2垂直信号线VL2设置第2电流源26。此外,针对第1垂直信号线VL1及第2垂直信号线VL2设置运算部50。此外,在图3所示的例子中,为了简化说明,关于像素10仅示出行方向1像素×列方向3像素,摄像元件3具有例如几百万像素~几亿像素或更多像素。另外,在图3中,将上端的像素10设为像素10(1,1),将中央的像素10设为像素10(2,1),将下端的像素10设为像素10(3,1)。
第1电流源25经由第1垂直信号线VL1与各像素10连接,第2电流源26经由第2垂直信号线VL2与各像素10连接。第1电流源25及第2电流源26生成用于从各像素10读取信号的电流。第1电流源25将所生成的电流向第1垂直信号线VL1和各像素10的第1选择部16及增幅部15供给。同样地,第2电流源26将所生成电流向第2垂直信号线VL2和各像素10的第2选择部17及增幅部15供给。此外,在本实施方式中,第1电流源25供给的电流值与第2电流源26供给的电流值大致相同。
运算部50包含放大器60、电容51、52、53、开关SW1、SW2、SW3而构成,对输入至电容51的信号和输入至电容52的信号进行加法运算。开关SW1、SW2、SW3分别由晶体管构成,通过垂直控制部70进行通断控制。
电容51是一个端子经由开关SW1与第1垂直信号线VL1连接,另一端子与放大器60的输入端子62连接的电容(输入电容)。电容52是一个端子经由开关SW2与第2垂直信号线VL2连接,另一端子与放大器60的输入端子62连接的电容(输入电容)。另外,电容53是一个端子与放大器60的输入端子62连接,另一端子与放大器60的输出端子63连接的电容(反馈电容)。电容53具有电容值C,电容51、52分别具有电容值C一半的电容值即1/2C的电容值。向放大器60的输入端子61输入作为恒定电压的基准信号Vref。
运算部50从输出端子63输出将输入至电容51的信号与输入至电容52的信号相加平均得到的信号。即,运算部50是将所输入的多个信号相加的加法部50。从运算部50输出的信号在由未图示的模拟/数字转换部(AD转换部)等实施了信号处理后,被向相机1的控制部4输出。
垂直控制部70基于来自相机1的控制部4的信号将上述驱动信号ΦTX向各像素10的传输部12供给,并将驱动信号ΦRS向各像素10的复位部13供给。另外,垂直控制部70分别向第1选择部16及第2选择部17供给驱动信号,分别对第1选择部16及第2选择部17进行通断控制。更详细来说,垂直控制部70向第1选择部16及第2选择部17各自的晶体管的栅极供给驱动信号,使晶体管成为打开状态(连接状态、导通状态、短路状态)或关闭状态(切断状态、非导通状态、开放状态、截止状态)。按照这种方式,垂直控制部70向各像素10供给驱动信号,对各像素10的动作进行控制。
接下来说明第1控制模式。摄像元件3在通过控制部4设定了第1控制模式的情况下,从摄像元件3的全部像素10独立读取像素信号。垂直控制部70以行单位从最上行像素10到最下行像素10(在图3中为从像素10(1,1)到像素10(3,1))依次选择摄像元件3的像素10,并依次从像素10读取像素信号。以下进一步详细说明第1控制模式情况下的像素信号读取方法。
垂直控制部70将第1行像素10(1,1)的第1选择部16设为导通状态,将像素10(1,1)的第2选择部17设为截止状态。垂直控制部70将与第1行不同的其他行像素10的第1选择部16及第2选择部17分别设为截止状态。在图3中,像素10(2,1)及像素10(3,1)的第1选择部16及第2选择部17均被设为截止状态。另外,垂直控制部70将运算部50的开关SW1及开关SW3均设为导通状态,将开关SW2设为截止状态。
基于由第1行像素10(1,1)的光电转换部11生成的电荷的像素信号,经由像素10(1,1)的第1选择部16被读取至第1垂直信号线VL1。由于开关SW1、SW3均为导通状态,因此,输出至第1垂直信号线VL1的像素10(1,1)的像素信号被分别输入至电容51及电容52。运算部50以将分别输入至电容51及电容52的像素10(1,1)的像素信号相加平均得到的信号为像素10(1,1)的像素信号,从输出端子63输出。
在读取来自第1行像素10的像素信号之后,垂直控制部70将第2行像素10(2,1)的第1选择部16设为导通状态,将像素10(2,1)的第2选择部17设为截止状态。另外,垂直控制部70将与第2行不同的其他行像素10的第1选择部16及第2选择部17分别设为截止状态。像素10(2,1)的像素信号经由像素10(2,1)的第1选择部16被读取至第1垂直信号线VL1。运算部50从输出端子63输出将输入至电容51及电容52的像素10(2,1)的像素信号相加平均得到的信号。
同样地,在读取来自第2行像素10的像素信号之后,垂直控制部70将第3行像素10(3,1)的第1选择部16设为导通状态,将像素10(3,1)的第2选择部17设为截止状态。另外,垂直控制部70将与第2行不同的其他行像素10的第1选择部16及第2选择部17分别设为截止状态。由此,像素10(3,1)的像素信号被读取至第1垂直信号线VL1,并被分别输入至电容51及电容52。运算部50从输出端子63输出将输入至电容51及电容52的像素10(3,1)的像素信号相加平均得到的信号。
按照这种方式,在第1控制模式的情况下,在摄像元件3中,以行单位依次选择像素10,进行从各像素10向第1垂直信号线VL1的像素信号读取。依次从各像素10输出的像素信号在通过运算部50及AD转换部等实施了信号处理后被向控制部4输出。控制部4使用从摄像元件3输出的全部像素10的像素信号,生成图像数据(例如静态图像数据)。
此外,对将像素10的像素信号读取至第1垂直信号线VL1的例子进行了说明,但在将第1选择部16设为截止状态、将第2选择部17设为导通状态的情况下,能够将像素信号从像素10读取至第2垂直信号线VL2。在该情况下,垂直控制部70将运算部50的开关SW2及开关SW3均设为导通状态,将开关SW1设为截止状态。
此外,对于两行像素,也可以将一行像素的像素信号读取至第1垂直信号线VL1,与此同时将另一行像素的像素信号读取至第2垂直信号线VL2。在该情况下,能够通过针对每个像素列设置两个运算部50,同时(并行地)对向第1垂直信号线VL1输出的像素信号和输出至第2垂直信号线VL2的像素信号进行信号处理,并向控制部4输出。在图3中,例如,垂直控制部70将第1行像素10(1,1)的第1选择部16设为导通状态,将像素10(1,1)的第2选择部17设为截止状态,并且,将第2行像素10(2,1)的第1选择部16设为截止状态,将像素10(1,1)的第2选择部17将设为导通状态。由此,向第1垂直信号线VL1读取像素10(1,1)的像素信号,向第2垂直信号线VL2读取像素10(2,1)的像素信号。在第1行及第2行像素的同时读取完成时,进行从第3行及第4行像素的同时读取,进而依次进行从以后相互邻接的奇数行及偶数行像素的同时读取。按照这种方式,能够同时进行两行像素的像素信号读取。
接下来说明第2控制模式。摄像元件3在通过控制部4设定了第2控制模式的情况下,将多个像素10的信号混合(合成)并读取。例如,摄像元件3将沿列方向配置的三个像素10各自的像素信号混合,并将混合而成的像素信号向控制部4输出。即,摄像元件3将列方向的每三个像素的信号混合并读取。在图3所示的例子中,摄像元件3将像素10(1,1)、像素10(2,1)、像素10(3,1)各自的像素信号混合,并将该混合而成的像素信号向控制部4输出。像素10(2,1)是成为以上混合对象的三个像素10中的中央位置的像素。在摄像元件3中,在生成将多个像素10的信号混合而成的像素信号时,以获得对中央位置的像素10的像素信号加权最大的像素信号的方式,控制来自各像素10的像素信号读取(方法)。以下进一步详细说明第2控制模式情况下的像素信号读取方法。
垂直控制部70将第1行及第3行像素10(1,1)、(3,1)的第1选择部16设为导通状态,将第2选择部17将设为截止状态。另外,垂直控制部70将第2行像素10(2,1)的第1选择部16设为截止状态,将像素10(2,1)的第2选择部17设为导通状态。此外,垂直控制部70将运算部50的开关SW1及开关SW2均设为导通状态,将开关SW3设为截止状态。
像素10(1,1)及像素10(3,1)各自的第1选择部16成为导通状态,从而像素10(1,1)及像素10(3,1)各自的增幅部15的源极端子与第1垂直信号线VL1电连接。与第1垂直信号线VL1连接的第1电流源25的电流被向像素10(1,1)和像素10(3,1)分流(分配)。在第1垂直信号线VL1中,像素10(1,1)的像素信号与像素10(3,1)的像素信号混合,成为混合像素信号。
在该情况下,在像素10(1,1)与像素10(3,1)各自的FD14的电位差小的情况下,第1电流源25向像素10(1,1)和像素10(3,1)供给大致相同大小的电流。由此,输出至第1垂直信号线VL1的混合像素信号成为与像素10(1,1)及像素10(3,1)各自的FD14的电位的平均(值)对应的信号电平(电压)的信号。
在像素10(1,1)和像素10(3,1)各自的FD14的电位差大的情况下,第1电流源25的电流大部分流向FD14的电位较高一方的像素增幅部15。因此,在以第1垂直信号线VL1进行信号混合的情况下,与FD14的电位较低一方的像素信号相比,FD14的电位较高一方的像素信号的权重增大。即,输出至第1垂直信号线VL1的混合像素信号没有成为与像素10(1,1)及像素10(3,1)各自的FD14的电位的平均对应的信号电平,而是成为与FD14的电位较高一方的像素FD14的电位对应的信号电平接近的信号。
中央位置的像素10(2,1)通过使其第2选择部17成为导通状态,从而与第2垂直信号线VL2电连接。由于像素10(1,1)及像素10(3,1)的第2选择部17是截止状态,因此仅中央位置的像素10(2,1)与第2垂直信号线VL2连接。因此,第2电流源26的电流未被分流,而是全部流向中央位置的像素10(2,1)的第2选择部17及增幅部15。由此,向第2垂直信号线VL2输出与中央位置的像素10(2,1)的FD14的电位对应的像素信号。
经由第1垂直信号线VL1及开关SW1向运算部50的电容51输出由像素10(1,1)的信号与像素10(3,1)的信号混合而成的混合像素信号。经由第2垂直信号线VL2及开关SW2向运算部50的电容52输入中央位置的像素10(2,1)的像素信号。运算部50从输出端子63输出将输入至电容51的混合像素信号与输入至电容52的中央位置的像素10(2,1)的像素信号相加平均得到的像素信号(加算像素信号)。按照这种方式,从输出端子63输出的加算像素信号成为由像素10(1,1)、像素10(2,1)、像素10(3,1)的信号混合而成的信号。
如上所述,来自第1电流源25的电流被向像素10(1,1)和像素10(3,1)分流供给,由像素10(1,1)的像素信号与像素10(3,1)的像素信号混合而成的混合像素信号被读取至第1垂直信号线VL1。向中央位置的像素10(2,1)供给来自第2电流源26的全部电流,像素10(2,1)的像素信号被读取至第2垂直信号线VL2。然后,在运算部50中,生成将像素10(1,1)及像素10(3,1)的混合像素信号与像素10(2,1)的像素信号相加平均得到的加算像素信号。因此,能够获得对三个像素中的中央位置的像素10(2,1)的像素信号进行最大加权的加算像素信号。
通过上述像素信号读取方法,进行来自第1行~第3行这3行像素10的加算像素信号读取。垂直控制部70在读取来自第1行~第3行像素10的加算像素信号之后,进行来自第4行~第6行像素10的加算像素信号读取。按照这种方式,在第2控制模式下,每3行依次进行加法运算像素信号读取。依次从运算部50输出的列方向的三个像素信号混合而成的加算像素信号,在通过AD转换部等实施了信号处理后被向控制部4输出。控制部4使用从摄像元件3输出的加算像素信号,生成图像数据(例如动态图像数据)。
按照这种方式,在第2控制模式下,垂直控制部70将作为混合对象的列方向的三个像素中的上下像素各自的像素信号读取至第1垂直信号线VL1并混合,将中央位置的像素的像素信号读取至第2垂直信号线VL2。然后,运算部50生成将输出至第1垂直信号线VL1的混合像素信号与输出至第2垂直信号线VL2的中央位置的像素的像素信号相加平均得到的加算像素信号。由此,在本实施方式中,在将沿列方向配置的多个像素10的信号混合的情况下,能够对中央位置的像素10的像素信号进行最大加权。按照这种方式,能够利用将中央位置的像素周围(上下)像素的像素信号加入到中央位置的像素的像素信号中得到的加算像素信号来生成图像数据。
此外,在第2控制模式下,也可以将像素10(1,1)的像素信号与像素10(3,1)的像素信号读取至第2垂直信号线VL2并混合,将中央位置的像素10(2,1)的像素信号读取至第1垂直信号线VL1。在该情况下,运算部50对输出至第2垂直信号线VL2的混合像素信号和输出至第1垂直信号线VL1的中央位置的像素10的像素信号进行相加平均。
另外,在上述实施方式中,以能够对作为混合对象的列方向的多个像素的数量或位置、权重的比率进行变更的方式,在各像素10设有第1选择部16和第2选择部17这两个选择部。但是,例如,在作为混合对象的列方向的多个像素的数量是3个且其位置也固定的情况下,由于不从像素10(1,1)及像素10(3,1)向第2垂直信号线VL2读取像素信号,因此也可以将像素10(1,1)及像素10(3,1)设为不具有第2选择部17的像素构成。
以下与对比例对比来说明获得对中央位置的像素10的像素信号实施了加权的加算像素信号的情况。在将图3的像素10(1,1)、(2,1)、(3,1)的FD14的电压分别设为VfdA、VfdB、VfdC时,这些像素各自的像素信号的电压(输出电压)VoutA、VoutB、VoutC能够以下式(1)~(4)表示。
VoutA=VfdA-Vth-Δov…(1)
VoutB=VfdB-Vth-Δov…(2)
VoutC=VfdC-Vth-Δov…(3)
Δov=√(2×Id/β)…(4)
在此,Vth是像素10的增幅部15的晶体管M3的阈值电压,Id是流入增幅部15的晶体管M3的电流(值)。另外,β是根据栅极氧化膜的膜厚、栅极宽度、栅极长度及载流子迁移率求出的值。
由上述的式(1)~(3)表示的输出电压VoutA、VoutB、VoutC为在从像素10(1,1)、(2,1)、(3,1)独立读取到像素信号的情况下输出的像素信号的电压。即,输出电压VoutA、VoutB、VoutC是在第1控制模式的情况下依次从像素10(1,1)、(2,1)、(3,1)输出至第1垂直信号线VL1的电压。
另外,在第2控制模式的情况下,输出至第1垂直信号线VL1的电压Vout1成为基于像素10(1,1)及像素10(3,1)的混合像素信号的电压,因此能够以下式(5)、(6)表示。
Vout1=(VfdA+VfdC)/2-Vth-(1/2)√(Δov2-ΔVfd22)…(5)
ΔVfd2=(VfdA-VfdC)2…(6)
此外,在第2控制模式的情况下,输出至第2垂直信号线VL2的电压Vout2成为来自像素10(2,1)的输出电压VoutB,因此能够以下式(7)表示。
Vout2=VoutB=VfdB-Vth-Δov…(7)
将像素10(1,1)、(2,1)、(3,1)的像素信号混合而成的信号、即由运算部50生成的加算像素信号的电压Vout,成为将式(5)的电压Vout1与式(7)的电压Vout2相加平均得到的值,能够以下式(8)表示。
Vout={[(VfdA+VfdC)/2-Vth-(1/2)√(Δov2-ΔVfd22)]+[VfdB-Vth-Δov]}/2…(8)
图4的(a)是表示输出电压VoutA、VoutB、VoutC与加算像素信号的输出电压Vout的关系的图。图4的(b)示出在第2控制模式下分别流入像素10(1,1)、(2,1)、(3,1)的增幅部15的电流(IdA、IdB、IdC)。
在图4的(a)中,纵轴表示输出电压的大小,横轴表示像素10(2,1)的FD14的电压VfdB的大小。另外,图4的(a)中的VoutA是在将VfdA设为固定值V2的情况下的像素10(1,1)的输出电压,VoutC是在将VfdC设为固定值V1的情况下的像素10(3,1)的输出电压。VoutB表示在使VfdB变化了的情况下的像素10(2,1)的输出电压VoutB。
在图4的(b)中,纵轴表示流入像素10的增幅部15的电流的大小,横轴表示像素10(2,1)的FD14的电压VfdB的大小。另外,在图4的(b)中,IdA表示在将VfdA设为固定值V2的情况下的像素10(1,1)流入增幅部15的电流,IdC表示在将VfdC设为固定值V1的情况下流入像素10(3,1)的增幅部15的电流。另外,IdB是在使VfdB变化了的情况下流入像素10(2,1)的增幅部15的电流。
如上所述,在第2控制模式下,第1电流源25的电流对应于像素10(1,1)及像素10(3,1)各自的FD14的电压而分开流入像素10(1,1)和像素10(3,1)。在图4的(a)、(b)所示的例子中,VfdA比VfdC大,因此IdA也比IdC大。另外,在第2控制模式下,第2电流源26的电流全部流入中央位置的像素10(2,1)。另外,如上所述,第1电流源25及第2电流源26各自供给的电流的大小(电流值)大致相同。因此,IdA、IdB、IdC的比在1:1:0~0:1:1之间变化。因此,由于IdA及IdC不超过IdB,因此能够获得对中央位置的像素10(2,1)实施了加权的加算像素信号。
与此相对,对比例在第1垂直信号线VL1中将像素10(1,1)、(2,1)、(3,1)这三个像素的像素信号混合。即,以上三个像素10的第1选择部16均被设为导通状态,第2选择部17均被设为截止状态。在该情况下,像素10(1,1)、(2,1)、(3,1)的像素信号混合而成的信号的电压Vout能够以下式(9)、(10)表示。
Vout=(VfdA+VfdB+VfdC)/3-Vth-(1/3)√(Δov2-ΔVfd32)…(9)
ΔVfd3=(VfdA-VfdB)2+(VfdB-VfdC)2+(VfdC-VfdA)2…(10)
图4的(c)、(d)是示出对比例情况下的输出电压及电流的图。此外,在从像素10(1,1)、(2,1)、(3,1)独立读取到像素信号的情况下的输出电压VoutA、VoutB、VoutC,与图4的(a)的情况相同。在对比例的情况下,第1电流源25的电流大部分流向三个像素10中的FD14的电位最高的像素的增幅部15。因此,如图4的(d)所示,在VfdB<V2(=VfdA)的范围内,IdA最大,在VfdB>V2(=VfdA)的范围内,IdB最大。其结果为,如图4的(c)所示,输出电压Vout在VfdB<V2(=VfdA)的范围内为接近VoutA的值,在VfdB>V2(=VfdA)的范围内为接近VoutB的值。
图4的(a)、(c)所示的理想平均值是将像素10(1,1)、(2,1)、(3,1)的像素信号混合而成的信号的理想输出电压,由下式(11)表示。
理想平均值=(VoutA+VoutB+VoutC)/3=(VfdA+VfdB+VfdC)/3-Vth-Δov…(11)
将图4的(a)所示的本实施方式情况下的输出电压Vout与图4的(c)所示的对比例的情况下的输出电压Vout进行对比,可知本实施方式的情况为接近理想平均值的值。另外,对比例情况下的输出电压Vout在VfdB<V2(=VfdA)的范围内为接近VoutA的值,并非对中央位置的像素10(2,1)的VoutB加权最大的值。与此相对,在本实施方式中,能够获得对中央位置的像素10(2,1)的像素信号实施了加权的输出电压Vout。
接下来,说明对沿列方向配置的4个以上像素的像素信号进行混合处理的例子。在图3所示的例子中,对列方向的三个像素10的像素信号进行混合处理,但作为混合对象的像素10的数量也可以是任意的。图5是示意性示出列方向的多个像素10的像素信号的混合处理的图。图5的(a)是关于三个像素10、第1及第2垂直信号线VL1、VL2与第1及第2电流源25、26的关系,示意性地示出将图3所示的三个像素的像素信号混合的情况下的构成的图。
在图5的(a)中,将中央位置的像素的上下的像素10A、10C各自的像素信号读取至第1垂直信号线VL1并混合,将中央位置的像素10B的像素信号读取至第2垂直信号线VL2。读取至第1垂直信号线VL1的混合像素信号与读取至第2垂直信号线VL2的中央位置的像素10B的像素信号如上所述,通过运算部50进行相加平均。
图5的(b)、(c)是示出将列方向的5个像素10的像素信号混合的情况下的像素信号读取方法的图。在图5的(b)所示的例子中,将除了中央位置以外的像素10A、10B、10D、10E各自的像素信号读取至第1垂直信号线VL1并混合,将中央位置的像素10C的像素信号读取至第2垂直信号线VL2。读取至第1垂直信号线VL1的4个像素10A、10B、10D、10E的混合像素信号与读取至第2垂直信号线VL2的中央位置的像素10C的像素信号通过运算部50相加平均。
按照这种方式,在对5个像素10的像素信号进行混合的情况下,仅将中央位置的像素10C的像素信号读取至第2垂直信号线VL2,将其余4个像素10A、10B、10D、10E的像素信号读取至第1垂直信号线VL1而进行混合处理。因此,针对中央位置的像素10C的像素信号的权重,与针对其他4个像素10A、10B、10D、10E的像素信号的权重相比,能够设得足够大。
此外,通过将第2电流源26生成的电流值设为大于第1电流源25生成的电流值,从而能够使针对中央位置的像素10C的像素信号的权重与针对其他4个像素的像素信号的权重相比更大。在图5的(a)所示的3个像素的情况下也同样地,通过使第2电流源26生成的电流值比第1电流源25生成的电流值大,从而能够使针对中央位置的像素10B的像素信号的权重更大。
在图5的(c)所示的例子中,针对列方向的像素列,在第1及第2垂直信号线VL1、VL2的基础上,还分别设有第3垂直信号线VL3和与第3垂直信号线VL3连接的第3电流源27。将中央位置的像素10C的像素信号读取至第3垂直信号线VL3,将与中央位置的像素10C相邻的上下附近的像素10B、10D各自的像素信号读取至第2垂直信号线VL2并混合。将分别与以上的上下像素10B、10D相邻的周边像素10A、10E各自的像素信号读取至第1垂直信号线VL1并混合。在运算部50中,对第1垂直信号线VL1的混合像素信号、第2垂直信号线VL2的混合像素信号和第3垂直信号线VL3的中央像素10C的像素信号进行相加平均,生成加算像素信号。
按照这种方式,仅将中央位置的像素10C的像素信号读取至第3垂直信号线VL3,将附近像素10B、10D的像素信号读取至第2垂直信号线VL2并混合,将周边像素10A、10E各自的像素信号读取至第1垂直信号线VL1并混合。因此,能够将针对中央位置的像素10C的像素信号赋予的权重设为比针对其他4个像素10A、10B、10D、10E的像素信号赋予的权重大。
在图5的(c)的情况下,也可以使第2电流源26生成的电流值比第1电流源25生成的电流值大。由此,能够将针对两个附近像素10B、10D的像素信号赋予的权重设为比针对两个周边像素10A、10E的像素信号赋予的权重大。在该情况下,优选第3电流源27生成的电流值与第2电流源26生成的电流值相比相同或较大。
图5的(d)是示出将列方向的4个像素10的像素信号混合的情况下的像素信号的读取方法的图。第2电流源26生成的电流值设定为大于第1电流源25生成的电流值。将中央的两个像素10B、10C的像素信号读取至第2垂直信号线VL2并混合,将中央的两个像素10B、10C的上下的像素10A、10D的像素信号读取至第1垂直信号线VL1并混合。然后,在运算部50中,基于像素10B、10C的混合像素信号与基于像素10A、10D的混合像素信号被相加平均,生成加算像素信号。如上所述,第2电流源26生成的电流值比第1电流源25生成的电流值大,因此,能够使针对中央的两个像素10B、10C的像素信号的权重比针对上下像素10A、10D的像素信号的权重大。
根据上述实施方式,能够获得以下作用效果。
(1)摄像元件3包括:多个像素10,其沿第1方向配置,并具有对射入光进行光电转换以生成电荷的光电转换部11;第1信号线(第1垂直信号线VL1),其混合有从多个像素10中的一部分输出的信号;第2信号线(第2垂直信号线VL2),从多个像素10中的另一部分向该第二信号线输出信号;以及运算部50,其对输出至第1信号线的信号和输出至第2信号线的信号进行运算。由于采用这种方式,因此,在将多个像素的像素信号混合并读取的情况下,能够获得与多个像素信号的平均接近的信号。另外,在将多个像素信号混合的情况下,无论像素的位置如何,均能够防止对FD的电位高的像素的像素信号实施加权。其结果为,能够抑制像素信号的品质降低。
(2)另一部分的像素10包含第1像素(在图3中为像素10(2,1)),一部分多个像素10包含以夹着第1像素的方式配置的第2像素及第3像素(在图3中为像素10(1,1)及像素10(3,1))。由于采用这种方式,因此,在对多个像素的像素信号进行混合的情况下,能够获得针对中央位置的像素的像素信号实施了加权的信号。因此,能够使用将中央位置的像素周围(上下)的像素的像素信号加入到中央位置的像素的像素信号中的像素信号来生成图像数据。其结果为,能够防止被加权的像素的位置不均匀,能够防止使用像素信号生成的图像的画质降低。
(第2实施方式)
参照附图说明第2实施方式的摄像装置及摄像元件。第2实施方式的摄像元件3在通过控制部4设定了第1控制模式的情况下与第1实施方式相同,从全部像素10独立读取像素信号。另外,第2实施方式的摄像元件3在通过控制部4设定了第2控制模式的情况下,将行方向及列方向的多个像素10的信号混合并读取。例如,摄像元件3以3像素×3像素的9个像素为一组进行信号混合并读取。在图6所示的例子中,摄像元件3将像素10(1,1)~像素10(3,3)各自的信号混合,并将该混合而成的像素信号向控制部4输出。在摄像元件3中,在生成将行方向及列方向的多个像素10的信号混合而成的像素信号时,以获得对来自中央位置的像素的像素信号加权最大的像素信号的方式,控制各像素10的像素信号读取。
图6是示出第2实施方式的摄像元件3的一部分构成的框图。摄像元件3包括多个像素10(3行×3列的像素)、每个像素列的第1及第2垂直信号线VL1(VL1a~VL1c)、VL2(VL2a~VL2c)、针对第1垂直信号线VL1的第1电流源25(25a~25c)、针对第2垂直信号线VL2的第2电流源26(26a~26c)、水平混合部40、运算部50(50a~50c)、AD转换部80(80a~80c)、输出部90和垂直控制部70。
针对第1垂直信号线VL1(VL1a~VL1c)及第2垂直信号线VL2(VL2a~VL2c)设置运算部50(50a~50c)。各运算部50a~50c与图3所示的运算部50相同,对沿列方向配置的多个像素的像素信号进行加法运算。运算部50b在上述列方向的多个像素的像素信号的加法运算的基础上,如后所述,对3行×3列的9个像素的像素信号进行加法运算。另外,针对运算部50(50a~50c)设置AD转换部80(80a~80c)。输出部90针对多个AD转换部80共用设置。此外,在图6中,将左上角的像素10设为第1行第1列的像素10(1,1),将右下角的像素10设为第3行第3列的像素10(3,3),图示出从像素10(1,1)到像素10(3,3)的9个像素10。
水平混合部40见后述,其由多个开关构成,进行输出至第1垂直信号线VL1及第2垂直信号线VL2的像素信号间的混合。运算部50进行经由水平混合部40输入的信号间的加法运算。AD转换部80将从运算部50输出的信号转换为数字信号,并将转换后的数字信号向输出部90输出。输出部90具有未图示的信号处理部,针对从AD转换部80输入的信号进行相关双采样或信号量修正处理等信号处理,并向电子相机1的控制部4输出。
垂直控制部70具有垂直混合控制部71、水平混合控制部72和加法运算控制部73。垂直混合控制部71对各像素10的第1选择部16(参照图3)及第2选择部17(参照图3)进行通断控制,对沿列方向(垂直方向)配置的多个像素间的像素信号的混合处理进行控制。水平混合控制部72对构成水平混合部40的多个开关进行通断控制,对沿行方向(水平方向)配置的多个像素间的像素信号的混合处理进行控制。加法运算控制部73通过对运算部50的多个开关进行通断控制,从而将切换与第1垂直信号线VL1及第2垂直信号线VL2和运算部50连接的电容。
图7的(a)是示意性示出由第2实施方式的摄像元件3进行的3行×3列的9个像素的像素信号的混合处理的例子的图。此外,在图7的(a)及后述的图7的(b)所示的例子中,为了简化说明,像素10仅示出3像素×3像素,运算部50仅示出运算部50b。另外,在图7的(a)所示的例子中,水平混合部40具有使第1垂直信号线VL1a与第1垂直信号线VL1b连接或切断的开关SWa,和使第1垂直信号线VL1b与第1垂直信号线VL1c连接或切断的开关SWb。
运算部50b具有第1输入部Ia~第6输入部If。第1输入部Ia与第1垂直信号线VL1a连接,第2输入部Ib与第2垂直信号线VL2a连接。第3输入部Ic与第1垂直信号线VL1b连接,第4输入部Id与第2垂直信号线VL2b连接,第5输入部Ie与第1垂直信号线VL1c连接,第6输入部If与第2垂直信号线VL2c连接。
垂直控制部70(参照图6)将水平混合部40的开关SWa及开关SWb均设为导通状态。另外,垂直控制部70将3像素×3像素中的中央位置的像素10E的像素信号读取至第2垂直信号线VL2b。另外,垂直控制部70将中央位置的像素10E周围的8个像素10A~10D、10F~10I的像素信号读取至第1垂直信号线VL1。详细来说,垂直控制部70将第1列像素10A、10B、10C各自的像素信号读取至第1垂直信号线VL1a,将第2列像素10D、10F各自的像素信号读取至第1垂直信号线VL1b,将第3列像素10G、10H、10I各自的像素信号读取至第1垂直信号线VL1c。由此,在第1垂直信号线VL1a中,第1列像素10A、10B、10C各自的像素信号混合而成为混合像素信号,在第1垂直信号线VL1b中,第2列像素10D、10F各自的像素信号混合而成为混合像素信号。同样地,在第1垂直信号线VL1c中,第3列像素10G、10H、10I各自的像素信号混合而成为混合像素信号。
另外,由于开关SWa及开关SWb均为导通状态,因此第1垂直信号线VL1a、第1垂直信号线VL1b、第1垂直信号线VL1c相互电连接。由此,分别输出至第1垂直信号线VL1a、第1垂直信号线VL1b及第1垂直信号线VL1c的混合像素信号进一步混合。即,第1列像素10A、10B、10C的混合像素信号、第2列像素10D、10F的混合像素信号及第3列像素10G、10H、10I的混合像素信号混合。其结果为,在运算部50b的第1及第3及第5输入端子Ia、Ic、Ie输入8个像素10A~10D、10F~10I的混合像素信号,在运算部50b的第4输入端子Id输入中央位置的像素10E的像素信号。
运算部50b输出将以上除了中央位置以外的8个像素的混合像素信号与中央位置的像素10E的像素信号相加平均得到的加算像素信号。由此,在将3像素×3像素的各像素信号混合的情况下,能够获得对中央位置的像素的像素信号实施了加权的像素信号。
图7的(b)是示意性示出第2实施方式的摄像元件3进行像素信号的混合处理的另一例的图。在图7的(b)所示的例子中,水平混合部40具有使第2垂直信号线VL2a与第2垂直信号线VL2c连接或切断的开关SWc。垂直控制部70将水平混合部40的开关SWc设为导通状态。垂直控制部70将第2列像素10(像素10D、10E、10F)中的中央位置的像素10E的像素信号读取至第2垂直信号线VL2b,将像素10D及10F各自的像素信号读取至第1垂直信号线VL1b。由此,在第1垂直信号线VL1b中,像素10D的像素信号与像素10F的像素信号混合而成为混合像素信号。
垂直控制部70将第1列像素10(像素10A、10B、10C)中的中央位置的像素10B的像素信号读取至第2垂直信号线VL2a,将像素10A及10C各自的像素信号读取至第1垂直信号线VL1a。由此,在第1垂直信号线VL1a中,像素10A的像素信号与像素10C的像素信号混合而成为混合像素信号。同样地,垂直控制部70将第3列像素10(像素10G、10H、10I)中的、中央位置的像素10H的像素信号读取至第2垂直信号线VL2c,将像素10G及10I各自的像素信号读取至第1垂直信号线VL1c。由此,在第1垂直信号线VL1c中,像素10G的像素信号与像素10I的像素信号混合而成为混合像素信号。
另外,由于开关SWc成为导通状态,因此第2垂直信号线VL2a与第2垂直信号线VL2c相互电连接。在该情况下,垂直控制部70使与第2垂直信号线VL2a连接的第2电流源26a及与第2垂直信号线VL2c连接的第2电流源26c中的某一电流的供给停止。例如,垂直控制部70使第2电流源26c进行的电流供给停止。由此,第2电流源26a的电流经由第2垂直信号线VL2a向像素10B供给,并且,经由第2垂直信号线VL2a、开关SWc及第2垂直信号线VL2c向像素10H供给。在第2垂直信号线VL2a及第2垂直信号线VL2c中,像素10B的像素信号与像素10H的像素信号混合而成为混合像素信号。
运算部50b输出将像素10A及像素10C的混合像素信号、像素10D及像素10F的混合像素信号、像素10G及像素10I的混合像素信号、像素10B及像素10H的混合像素信号、中央位置的像素10E的像素信号相加平均得到的加算像素信号。由此,在将3像素×3像素各自的像素信号混合的情况下,能够获得对中央位置的像素的像素信号实施了加权的像素信号。
图8是用于说明第2实施方式的摄像元件3的电路构成及动作例的图。参照图8,进一步详细说明图7的(a)的摄像元件3进行的像素信号的混合处理。像素10(2,2)为作为混合对象的9个像素10中的中央位置的像素,与图7的(a)、(b)中的像素10E对应。此外,各像素10的电路构成与第1实施方式的情况相同。
水平混合部40具有开关SW41、SW42、SW43、SW44、SW45、SW46。开关SW41使第1垂直信号线VL1a与第1垂直信号线VL1b连接或切断,开关SW42使第1垂直信号线VL1b与第1垂直信号线VL1c连接或切断。开关SW43使第2垂直信号线VL2a与第2垂直信号线VL2b连接或切断,开关SW44使第2垂直信号线VL2b与第2垂直信号线VL2c连接或切断。开关SW45使第1垂直信号线VL1a与第1垂直信号线VL1c连接或切断,开关SW46使第2垂直信号线VL2a与第2垂直信号线VL2c连接或切断。开关SW41、SW42分别是图7的(a)中的开关SWa、SWb,开关SW46是图7的(b)中的开关SWc。
运算部50b具有第1输入部Ia~第6输入部If、电容51~57、开关SW51~SW59及开关SW61~SW66。电容51的一个端子经由开关SW61与第1垂直信号线VL1a连接,另一端子与放大器60的输入端子62连接。电容52的一个端子经由开关SW62与第2垂直信号线VL2a连接,另一端子与输入端子62连接。电容53的一个端子经由开关SW63与第1垂直信号线VL1b与连接,另一端子与输入端子62连接,电容54的一个端子经由开关SW64与第2垂直信号线VL2b连接,另一端子与输入端子62连接。电容55的一个端子经由开关SW65与第1垂直信号线VL1c连接,另一端子与输入端子62连接,电容56的一个端子经由开关SW66与第2垂直信号线VL2c连接,另一端子与输入端子62连接。另外,电容57的一个端子与放大器60的输入端子62连接,另一端子与放大器60的输出端子63连接。电容53具有电容值C,电容51~56分别具有电容值C的1/6的电容值即1/6C的电容值。此外,也可以由电容值能够变更的可变电容构成电容51~57。
开关SW51使电容51的一个端子与电容53的一个端子连接或切断,开关SW52使电容53的一个端子与电容55的一个端子连接或切断。开关SW53使电容52的一个端子与电容54的一个端子连接或切断,开关SW54使电容54的一个端子与电容56的一个端子连接或切断。另外,开关SW55使电容51的一个端子与电容55的一个端子连接或切断,开关SW56使电容52的一个端子与电容56的一个端子连接或切断。此外,开关SW57使电容51的一个端子与电容52的一个端子连接或切断,开关SW58使电容53的一个端子与电容54的一个端子连接或切断。开关SW59使电容55的一个端子与电容56的一个端子连接或切断。
运算部50b从输出端子63输出对分别输入至电容51~电容56的信号进行加法运算得到的信号。从运算部50b输出的信号在通过AD转换部80及输出部90等实施了信号处理后,向相机1的控制部4输出。以下进一步详细说明第2控制模式的情况下的像素信号读取方法。
垂直混合控制部71(参照图6)将中央位置周围的像素10(1,1)、(2,1)、(3,1)、(1,2)、(3,2)、(1,3)、(2,3)、(3,3)的第1选择部16均设为导通状态,将第2选择部17均设为截止状态。另外,垂直混合控制部71将中央位置的像素即像素10(2,2)的第1选择部16设为截止状态,将像素10(2,2)的第2选择部17设为导通状态。水平混合控制部72(参照图6)将水平混合部40的开关SW41及开关SW42均设为导通状态,将开关SW43~SW46均设为截止状态。加法运算控制部73(参照图6)将运算部50b的开关SW53及开关SW54均设为导通状态,将开关SW51~SW52及开关SW55~SW59均设为截止状态。另外,加法运算控制部73将运算部50b的开关SW61、SW63、SW64、SW65均设为导通状态,将开关SW62及SW66均设为截止状态。此外,垂直控制部70使第2电流源26a的电流供给和第2电流源26c的电流供给停止。
第1列像素10(1,1)、像素10(2,1)及像素10(3,1)各自的第1选择部16成为导通状态,从而以上三个像素10各自的增幅部15的源极端子与第1垂直信号线VL1a电连接。与第1垂直信号线VL1a连接的第1电流源25a的电流被向像素10(1,1)、像素10(2,1)和像素10(3,1)分流。在第1垂直信号线VL1a中,像素10(1,1)、像素10(2,1)及像素10(3,1)各自的像素信号混合而成为混合像素信号。
第2列像素10(1,2)及像素10(3,2)各自的第1选择部16成为导通状态,从而这两个像素10各自的增幅部15的源极端子与第1垂直信号线VL1b电连接。与第1垂直信号线VL1b连接的第1电流源25b的电流被向像素10(1,2)和像素10(3,2)分流。在第1垂直信号线VL1b中,像素10(1,2)及像素10(3,2)各自的像素信号混合而成为混合像素信号。
第3列像素10(1,3)、像素10(2,3)及像素10(3,3)各自的第1选择部16成为导通状态,从而这三个像素10各自的增幅部15的源极端子与第1垂直信号线VL1c电连接。与第1垂直信号线VL1c连接的第1电流源25c的电流被向像素10(1,3)、像素10(2,3)和像素10(3,3)分流。在第1垂直信号线VL1c中,像素10(1,3)、像素10(2,3)及像素10(3,3)各自的像素信号混合而成为混合像素信号。
另外,开关SW41及开关SW42均为导通状态,从而第1垂直信号线VL1a、第1垂直信号线VL1b与第1垂直信号线VL1c相互电连接。由此,分别输出至第1垂直信号线VL1a、第1垂直信号线VL1b及第1垂直信号线VL1c的像素信号混合。即,第1列像素10(1,1)、(2,1)、(3,1)的混合像素信号、第2列像素10(1,2)、(3,2)的混合像素信号、第3列像素10(1,3)、(2,3)、(3,3)的混合像素信号混合。其结果为,向第1垂直信号线VL1a、VL1b、VL1c输出中央位置周围的像素10(1,1)、(2,1)、(3,1)、(1,2)、(3,2)、(1,3)、(2,3)、(3,3)这8个像素的像素信号混合而成的混合像素信号。
中央位置的像素10(2,2)的第2选择部17成为导通状态,从而像素10(2,2)的增幅部15与第2垂直信号线VL2b电连接。与第2垂直信号线VL2b连接的第2电流源26b的电流全部流向像素10(2,2)。向第2垂直信号线VL2b输出像素10(2,2)的像素信号。
另外,开关SW53及开关SW54均为导通状态,从而向第2垂直信号线VL2b输出的像素10(2,2)的像素信号被输入至电容52、电容54和电容56。8个像素的混合像素信号被输入至电容51、电容53和电容55。由此,运算部50b从放大器60的输出端子63输出将中央位置的像素即像素10(2,2)的像素信号与除了中央位置以外的上述8个像素混合像素信号相加平均得到的加算像素信号。由此,在本实施方式中,在将列方向及行方向的多个像素10的信号混合的情况下,能够获得对中央位置的像素10的像素信号实施了加权的像素信号。
图9是用于说明第2实施方式的摄像元件3的电路构成及其他动作例的图。参照图9,进一步详细说明图7的(b)的摄像元件3进行的像素信号混合处理。
垂直混合控制部71将第1列像素中的中央像素10(2,1)的第1选择部16设为截止状态,将第2选择部17设为导通状态。另外,垂直混合控制部71将像素10(2,1)的上下的像素即像素10(1,1)、(3,1)的第1选择部16均设为导通状态,将第2选择部17均设为截止状态。
垂直混合控制部71将第2列像素中的中央像素10(2,2)的第1选择部16设为截止状态,将第2选择部17设为导通状态。另外,垂直混合控制部71将像素10(1,2)、(3,2)的第1选择部16均设为导通状态,将第2选择部17均设为截止状态。同样地,垂直混合控制部71将第3列像素中的中央位置的像素10(2,3)的第1选择部16设为截止状态,将第2选择部17设为导通状态。另外,垂直混合控制部71将像素10(1,3)、(3,3)的第1选择部16均设为导通状态,将第2选择部17均设为截止状态。
水平混合控制部72将水平混合部40的开关SW46设为导通状态,将开关SW41~SW45均设为截止状态。加法运算控制部73将运算部50b的开关SW54、SW56设为导通状态,将开关SW51~SW53、开关SW55及开关SW57~SW59均设为截止状态。另外,加法运算控制部73将运算部50b的开关SW61~SW65设为导通状态,将开关SW66设为截止状态。此外,垂直控制部70使第2电流源26c的电流供给停止。
第1列像素10(1,1)及像素10(3,1)各自的第1选择部16成为导通状态,从而在第1垂直信号线VL1a中,像素10(1,1)及像素10(3,1)各自的像素信号混合而成为混合像素信号。另外,第2列像素10(1,2)及像素10(3,2)各自的第1选择部16成为导通状态,从而在第1垂直信号线VL1b中,像素10(1,2)及像素10(3,2)各自的像素信号混合而成为混合像素信号。同样地,第3列像素10(1,3)及像素10(3,3)各自的第1选择部16为导通状态,从而在第1垂直信号线VL1c中,像素10(1,3)及像素10(3,3)各自的像素信号混合而成为混合像素信号。
另外,第1列像素10(2,1)的第2选择部17、第3列像素10(2,3)的第2选择部17、开关SW46为导通状态,从而像素10(2,1)及像素10(2,3)各自的增幅部15的源极端子电连接。与第2垂直信号线VL2a连接的第2电流源26a的电流被分流至像素10(2,1)和像素10(2,3)。向第2垂直信号线VL2a及第2垂直信号线VL2c输出像素10(2,1)、(2,3)这两个像素的像素信号混合而成的混合像素信号。
中央位置的像素10(2,2)的第2选择部17为导通状态,从而像素10(2,2)的增幅部15与第2垂直信号线VL2b电连接。第2电流源26b的电流全部流向像素10(2,2)。然后,向第2垂直信号线VL2b输出像素10(2,2)的像素信号。
另外,开关SW54为导通状态,从而输出至第2垂直信号线VL2b的像素10(2,2)的像素信号被输入至电容54及电容56。输出至第1垂直信号线VL1a的像素10(1,1)及像素10(3,1)的混合像素信号被输入至电容51。向第2垂直信号线VL2a及第2垂直信号线VL2c输出的像素10(2,1)及像素10(2,3)的混合像素信号被输入至电容52。另外,输出至第1垂直信号线VL1b的像素10(1,2)及像素10(3,2)的混合像素信号被输入至电容53,输出至第1垂直信号线VL1c的像素10(1,3)及像素10(3,3)的混合像素信号被输入至电容55。
运算部50b对中央位置的像素即像素10(2,2)的像素信号、像素10(1,1)、(3,1)的混合像素信号、像素10(2,1)、(2,3)的混合像素信号、像素10(1,2)、(3,2)的混合像素信号、像素10(1,3)、(3,3)的混合像素信号进行加法运算。运算部50b将所生成的加算像素信号从放大器60的输出端子63输出。由此,在本实施方式中,在将列方向及行方向的多个像素10的信号混合的情况下,能够获得对中央位置的像素10的像素信号实施了加权的像素信号。
根据上述实施方式,在与第1实施方式相同的作用效果的基础上,还能够获得以下作用效果。
(3)像素10在作为第1方向的列方向及作为第2方向的行方向上配置有多个。多个像素10包含配置在第1列的第1、第2及第3像素和配置在第2列的第1、第2及第3像素,第1及第2信号线(第1及第2垂直信号线VL1、VL2)分别针对第1及第2列设置。运算部50进行向与第1列对应的第1及第2信号线输出的信号和向与第2列对应的第1及第2信号线输出的信号的运算。由于采用这种方式,因此能够将列方向及行方向的多个像素10的信号混合。另外,在对多个像素信号进行混合的情况下,无论像素位置如何,均能够防止对FD的电位高的像素的像素信号实施加权。
以下变形也在本发明的范围内,也可以将一个或多个变形例与上述实施方式组合。
(变形例1)
在上述实施方式中,对一个像素配置一个光电转换部的例子进行了说明,但像素的构成不限于此。也可以使像素的构成为一个像素具有两个以上的光电转换部。在该情况下,摄像元件3在设定了第1控制模式的情况下,将来自多个光电转换部中的两个以上光电转换部的信号相加,从全部像素10独立读取像素信号。摄像元件3在设定了第2控制模式的情况下,将例如列方向的多个像素10的信号混合并读取。
图10是示出变形例1的摄像元件3的一部分构成的电路图。像素10具有第1光电转换部11a、第2光电转换部11b、第1传输部12a、第2传输部12b、第1复位部13a、第2复位部13b、第一FD14a和第二FD14b。像素10还具有第1增幅部15a、第2增幅部15b、第1选择部16、第2选择部17、加法运算开关部18和耦合开关部19。
第1传输部12a由晶体管M1a构成,将由第1光电转换部11a光电转换得到的电荷向第一FD14a传输。第一FD14a对传输至第一FD14a的电荷进行蓄积。第1增幅部15a由晶体管M3a构成,对由蓄积在第一FD14a中的电荷生成的信号进行增幅并输出。第1复位部13a由晶体管M2a构成,使第一FD14a的电压复位。第1选择部16由晶体管由构成,将来自第1增幅部15a的信号向第1垂直信号线VL1输出。
第2传输部12b由晶体管M1b构成,将由第2光电转换部11b光电转换得到的电荷向第二FD14b传输。第二FD14b对传输至第二FD14b的电荷进行蓄积。第2增幅部15b由晶体管M3b构成,对由蓄积在第二FD14b中的电荷生成的信号进行增幅并输出。第2复位部13b由晶体管M2b构成,使第二FD14b的电压复位。第2选择部17由晶体管构成,将来自第2增幅部15b的信号输出至第2垂直信号线VL2。
加法运算开关部18由晶体管M8构成,使第一FD14a与第二FD14b连接(结合)。加法运算开关部18是加法部18,使第一FD14a与第二FD14b连接,将分别由第1光电转换部及第2光电转换部11a、11b进行光电转换得到的电荷相加。耦合开关部19由晶体管构成,使第1增幅部15a与第2增幅部15b连接。更详细来说,耦合开关部19使第1增幅部15a的晶体管M3a的源极与第2增幅部15b的晶体管M3b的源极连接。另外,可以说耦合开关部19使第1增幅部15a与第1选择部16之间、使第2增幅部15b与第2选择部17之间连接。
在第1控制模式下,垂直控制部70将第1行像素10(1,1)的加法运算开关部18设为导通状态,将耦合开关部19也设为导通状态。另外,垂直控制部70例如将第1选择部16设为导通状态,将第2选择部17设为截止状态。分别由第1光电转换部及第2光电转换部11a、11b进行光电转换得到的电荷分别通过第1及第2传输部12a、12b传输并进行加法运算,且蓄积在第1及第二FD14a、14b中。通过第1及第2增幅部15a、15b、耦合开关部19和第1选择部16,生成与加法运算得到的电荷对应的像素信号,并读取至第1垂直信号线VL1。输出至第1垂直信号线VL1的像素信号如上所述,通过运算部50进行加法运算。
若从第1行像素10将像素信号读取至第1垂直信号线VL1,则之后在摄像元件3中,以行单位依次选择第2行、第3行的像素10,进行从像素10向第1垂直信号线VL1的像素信号的读取。此外,在第1控制模式下,在将第1选择部16设为截止状态、将第2选择部17设为导通状态的情况下,像素信号被读取至第2垂直信号线VL2。
此外,针对两行像素,也可以将一行像素的像素信号读取至第1垂直信号线VL1,与此同时将另一行像素的像素信号读取至第2垂直信号线VL2。在该情况下,通过针对每个像素列设置两个运算部50,从而能够同时对来自两行像素的像素信号进行信号处理,并向控制部4输出。垂直控制部70将像素10(1,1)的第1选择部16设为导通状态,将像素10(1,1)的第2选择部17设为截止状态,将像素10(2,1)的第1选择部16设为截止状态,将像素10(1,1)的第2选择部17为导通状态。由此,向第1垂直信号线VL1读取像素10(1,1)的像素信号,向第2垂直信号线VL2读取像素10(2,1)的像素信号。按照这种方式,能够同时进行两行像素的像素信号读取。
在第2控制模式下,垂直控制部70将第1行~第3行像素10(1,1)、(2,1)、(3,1)的加法运算开关部18及耦合开关部19均设为导通状态。另外,垂直控制部70将第1行及第3行像素10(1,1)、(3,1)的第1选择部16设为导通状态,将第2选择部17设为截止状态。此外,垂直控制部70将第2行像素10(2,1)的第1选择部16设为截止状态,将第2选择部17设为导通状态。由此,在第1垂直信号线VL1中,来自像素10(1,1)的像素信号及来自像素10(3,1)的像素信号混合而成为混合像素信号。另外,向第2垂直信号线VL2读取中央位置的像素10(2,1)的像素信号。像素10(1,1)及像素10(3,1)的混合像素信号和像素10(2,1)的像素信号与上述实施方式的情况同样地,通过运算部50进行加法运算。
垂直控制部70在读取来自第1行~第3行像素10的加算像素信号之后,进行来自第4行~第6行的像素10的加算像素信号的读取。此外,在第2控制模式下,也可以将像素10(1,1)的像素信号与像素10(3,1)的像素信号读取至第2垂直信号线VL2并混合,将中央位置的像素10(2,1)的像素信号读取至第1垂直信号线VL1。
此外,在图10所示的像素构成的情况下,控制部4还能够进行独立读取来自各像素的多个光电转换部的信号的处理(第3控制模式)。在该情况下,垂直控制部70将加法运算开关部18的晶体管M8设为截止状态,将耦合开关部19的晶体管也设为截止状态。由第1光电转换部11a进行光电转换得到的电荷通过第1传输部12a被传输至第一FD14a。然后,与传输至第一FD14a的电荷对应的像素信号通过第1增幅部15a及第1选择部16被读取至第1垂直信号线VL1。另外,由第2光电转换部11b进行光电转换得到的电荷通过第2传输部12b被传输至第二FD14b。与传输至第二FD14b的电荷对应的像素信号通过第2增幅部15b及第2选择部17被读取至第2垂直信号线VL2。
(变形例2)
在上述实施方式中,对作为光电转换部使用光电二极管的例子进行了说明。但作为光电转换部也可以使用光电转换膜。
(变形例3)
在上述实施方式及变形例中说明的摄像元件及摄像装置也可以应用于相机、智能手机、平板电脑、内置于PC的相机、车载相机、在无人航空机(无人机、无线电控制机等)上搭载的相机等。
(变形例4)
也可以将上述实施方式及变形例中说明的摄像元件应用于将多个基板(例如多个半导体基板)层叠构成的层叠传感器(层叠型摄像元件)。例如,多个像素10配置于第1层基板,电流源25、26、水平混合部40、运算部50和AD转换部80配置于第2层基板,多个垂直信号线VL配置在第1层基板与第2层基板之间。也可以是,多个像素10、电流源25、26和水平混合部40配置于第1层基板,运算部50和AD转换部80配置于第2层基板。另外,层叠传感器也可以设为3层以上。
以上对多种实施方式及变形例进行了说明,但本发明不限定于上述内容。在本发明技术思想范围内可想到的其他方式也包含在本发明的范围内。
以下优先权基础申请的公开内容作为引用内容引入在本申请中。
日本专利申请2017年第63197号(2017年3月28日申请)
附图标记说明
1摄像装置、3摄像元件、4控制部、10像素、11光电转换部、15增幅部、16第1选择部、17第2选择部、25第1电流源、26第2电流源、50运算部、70垂直控制部。

Claims (13)

1.一种摄像元件,其特征在于,包括:
沿第1方向配置的多个像素,其具有对光进行光电转换而生成电荷的光电转换部,并输出基于由所述光电转换部生成的电荷的信号;
第1信号线,从多个所述像素中的一部分像素向该第1信号线输出信号;
第2信号线,从多个所述像素中的其他像素向该第2信号线输出信号;以及
运算部,其对输出至所述第1信号线且由所述一部分像素的信号混合而成的信号和输出至所述第2信号线的信号进行运算,
所述其他像素包含第1像素,
所述一部分像素包含隔着所述第1像素配置的第2像素及第3像素,
沿所述第1方向配置的多个所述像素包含第4像素及第5像素,
所述摄像元件具有将所述第5像素的信号与所述第4像素的信号一并输出的第3信号线,
所述运算部对输出至所述第1信号线的信号、输出至所述第2信号线的信号和输出至所述第3信号线的信号进行运算。
2.根据权利要求1所述的摄像元件,其特征在于,
所述一部分像素具有第1输出部,该第1输出部将基于由所述光电转换部生成的电荷的信号输出至所述第1信号线,
所述其他像素具有第2输出部,该第2输出部将基于由所述光电转换部生成的电荷的信号输出至所述第2信号线。
3.根据权利要求2所述的摄像元件,其特征在于,
所述第1输出部切换与所述第1信号线之间的连接和切断,
所述第2输出部切换与所述第2信号线之间的连接和切断。
4.根据权利要求2或3所述的摄像元件,其特征在于,包括:
供给第1电流的第1电流源,其与所述第1信号线连接;以及
供给第2电流的第2电流源,其与所述第2信号线连接,
所述第2电流的大小比所述第1电流的大小更大。
5.根据权利要求2 所述的摄像元件,其特征在于,
所述像素具有生成部,该生成部生成基于由所述光电转换部生成的电荷的信号,
所述第1像素、所述第2像素及所述第3像素分别具有所述第1输出部,
所述第1像素具有所述第2输出部。
6.根据权利要求5所述的摄像元件,其特征在于,
具有进行第1控制和第2控制的控制部,其中,在所述第1控制中,将所述第2像素及所述第3像素的所述第1输出部设为连接状态,将所述第1像素的所述第2输出部设为连接状态,使所述第3像素的信号与所述第2像素的信号一并输出至所述第1信号线,使所述第1像素的信号输出至所述第2信号线,在所述第2控制中,使所述第1像素、所述第2像素及所述第3像素的所述第1输出部依次设为连接状态,使所述第1像素、所述第2像素及所述第3像素的信号依次输出至所述第1信号线。
7.根据权利要求6所述的摄像元件,其特征在于,
所述控制部进行第3控制,在该第3控制中,将所述第2像素及所述第3像素中的某一个像素的所述第1输出部设为连接状态,将所述第1像素的所述第2输出部设为连接状态,使所述一个像素的信号输出至所述第1信号线,并且使所述第1像素的信号输出至所述第2信号线。
8.根据权利要求1所述的摄像元件,其特征在于,
所述像素具有多个所述光电转换部和对由多个所述光电转换部生成的电荷进行加法运算的加法部,所述像素输出基于由所述加法部进行加法运算得到的电荷的加算信号,
所述运算部对输出至所述第1信号线的所述加算信号和输出至所述第2信号线的所述加算信号进行运算。
9.根据权利要求8所述的摄像元件,其特征在于,
所述像素具有第1光电转换部及第2光电转换部,
所述摄像元件具有进行第1控制和第2控制的控制部,其中,在所述第1控制中,使所述加算信号输出,在所述第2控制中,使基于由所述第1光电转换部生成的电荷的信号输出至所述第1信号线,并使基于由第2光电转换部生成的电荷的信号输出至所述第2信号线。
10.根据权利要求1所述的摄像元件,其特征在于,
所述像素沿作为所述第1方向的列方向及作为第2方向的行方向配置有多个,
多个所述像素包含沿第1列配置的所述第1像素、所述第2像素及所述第3像素,和沿第2列配置的所述第1像素、所述第2像素及所述第3像素,
所述第1信号线及所述第2信号线针对所述第1列及所述第2列分别设置,
所述运算部对输出至与所述第1列对应的所述第1信号线及所述第2信号线的信号和输出至与所述第2列对应的所述第1信号线及所述第2信号线的信号进行运算。
11.根据权利要求1所述的摄像元件,其特征在于,
所述像素沿作为所述第1方向的列方向及作为第2方向的行方向配置有多个,
多个所述像素包含沿第1列配置的多个像素和沿第2列配置的所述第1像素、所述第2像素及所述第3像素,
所述第1信号线及所述第2信号线针对所述第2列设置,
所述摄像元件具有针对所述第1列设置的第4信号线,从所述第1列的多个像素向该第4信号线输出信号并在该第4信号线中混合信号,
所述运算部进行输出至所述第1信号线、所述第2信号线及所述第4信号线的信号间的运算。
12.根据权利要求11所述的摄像元件,其特征在于,
所述多个像素包含沿第3列配置的多个像素,
所述摄像元件具有针对所述第3列设置的第5信号线,向该第5信号线输出将所述第3列的多个像素的信号混合而成的信号,
所述运算部进行输出至所述第1信号线、所述第2信号线、所述第4信号线及所述第5信号线的信号间的运算。
13.一种电子相机,其特征在于,包括:
权利要求1至12中任一项所述的摄像元件;以及
图像生成部,其基于所述像素的信号生成图像数据。
CN201880022491.6A 2017-03-28 2018-03-28 摄像元件及电子相机 Active CN110463188B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210270300.6A CN114520864A (zh) 2017-03-28 2018-03-28 摄像元件及电子相机

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2017063197 2017-03-28
JP2017-063197 2017-03-28
PCT/JP2018/012978 WO2018181583A1 (ja) 2017-03-28 2018-03-28 撮像素子および電子カメラ

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202210270300.6A Division CN114520864A (zh) 2017-03-28 2018-03-28 摄像元件及电子相机

Publications (2)

Publication Number Publication Date
CN110463188A CN110463188A (zh) 2019-11-15
CN110463188B true CN110463188B (zh) 2022-04-08

Family

ID=63675997

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201880022491.6A Active CN110463188B (zh) 2017-03-28 2018-03-28 摄像元件及电子相机
CN202210270300.6A Pending CN114520864A (zh) 2017-03-28 2018-03-28 摄像元件及电子相机

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202210270300.6A Pending CN114520864A (zh) 2017-03-28 2018-03-28 摄像元件及电子相机

Country Status (4)

Country Link
US (2) US11039093B2 (zh)
JP (1) JP7302471B2 (zh)
CN (2) CN110463188B (zh)
WO (1) WO2018181583A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11343454B2 (en) * 2019-08-16 2022-05-24 Semiconductor Components Industries, Llc Imaging systems and methods for performing pixel binning and variable integration for analog domain regional feature extraction
JP2023050707A (ja) * 2021-09-30 2023-04-11 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子および電子機器
US11683602B1 (en) * 2022-04-08 2023-06-20 Omnivision Technologies, Inc. Nine cell pixel image sensor with phase detection autofocus

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101594491A (zh) * 2008-05-30 2009-12-02 索尼株式会社 固态成像装置、成像装置和固态成像装置的驱动方法
CN104718745A (zh) * 2012-09-27 2015-06-17 株式会社尼康 摄像元件和摄像装置
CN104811635A (zh) * 2014-01-29 2015-07-29 佳能株式会社 固态成像装置和使用固态成像装置的成像系统
JP2015201736A (ja) * 2014-04-07 2015-11-12 キヤノン株式会社 固体撮像素子、撮像装置及びその制御方法、プログラム、記憶媒体
CN105282458A (zh) * 2014-05-30 2016-01-27 株式会社东芝 固体摄像装置及摄像方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7375748B2 (en) * 2002-08-29 2008-05-20 Micron Technology, Inc. Differential readout from pixels in CMOS sensor
JP5250474B2 (ja) 2009-04-28 2013-07-31 パナソニック株式会社 固体撮像装置
JP5290923B2 (ja) * 2009-10-06 2013-09-18 キヤノン株式会社 固体撮像装置および撮像装置
JP5526928B2 (ja) * 2010-03-30 2014-06-18 ソニー株式会社 固体撮像装置および撮像装置
WO2012001868A1 (ja) * 2010-07-02 2012-01-05 パナソニック株式会社 固体撮像素子および当該固体撮像素子を備える撮像装置、ならびに撮像制御方法および撮像制御プログラム
JP5633323B2 (ja) * 2010-11-11 2014-12-03 ソニー株式会社 固体撮像装置及び電子機器
JP5862126B2 (ja) * 2011-09-06 2016-02-16 ソニー株式会社 撮像素子および方法、並びに、撮像装置
JP6070599B2 (ja) * 2014-02-18 2017-02-01 ソニー株式会社 情報処理装置、情報処理方法、情報処理システム、および撮像装置
JP2016012903A (ja) * 2014-06-02 2016-01-21 ソニー株式会社 撮像素子、撮像方法、および電子機器
JP6418839B2 (ja) * 2014-08-04 2018-11-07 キヤノン株式会社 撮像装置及びその制御方法、プログラム、記憶媒体
JP6704677B2 (ja) * 2015-03-31 2020-06-03 キヤノン株式会社 固体撮像装置
JP2017022624A (ja) * 2015-07-13 2017-01-26 キヤノン株式会社 撮像素子及びその駆動方法、及び撮像装置
JP6237726B2 (ja) * 2015-07-29 2017-11-29 株式会社ニコン 撮像素子及び撮像装置
JP6595839B2 (ja) * 2015-08-05 2019-10-23 キヤノン株式会社 撮像素子およびその制御方法、ならびに撮像装置
KR20170089535A (ko) * 2016-01-27 2017-08-04 주식회사 동부하이텍 이미지 센서
JP6135797B2 (ja) * 2016-05-09 2017-05-31 ソニー株式会社 固体撮像装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101594491A (zh) * 2008-05-30 2009-12-02 索尼株式会社 固态成像装置、成像装置和固态成像装置的驱动方法
CN104718745A (zh) * 2012-09-27 2015-06-17 株式会社尼康 摄像元件和摄像装置
CN104811635A (zh) * 2014-01-29 2015-07-29 佳能株式会社 固态成像装置和使用固态成像装置的成像系统
JP2015201736A (ja) * 2014-04-07 2015-11-12 キヤノン株式会社 固体撮像素子、撮像装置及びその制御方法、プログラム、記憶媒体
CN105282458A (zh) * 2014-05-30 2016-01-27 株式会社东芝 固体摄像装置及摄像方法

Also Published As

Publication number Publication date
US11451723B2 (en) 2022-09-20
CN110463188A (zh) 2019-11-15
JPWO2018181583A1 (ja) 2020-02-06
CN114520864A (zh) 2022-05-20
WO2018181583A1 (ja) 2018-10-04
US20200036917A1 (en) 2020-01-30
JP7302471B2 (ja) 2023-07-04
US11039093B2 (en) 2021-06-15
US20210266475A1 (en) 2021-08-26

Similar Documents

Publication Publication Date Title
US10840283B2 (en) Imaging element and imaging apparatus
US9438828B2 (en) Photoelectric conversion apparatus and imaging system using the same
US8130304B2 (en) Image sensors with pixel charge summing
CN107911633B (zh) 固体成像元件及摄像装置
KR102146231B1 (ko) 고체 촬상 소자 및 촬상 장치
US20130002916A1 (en) Image sensing device and image sensing system
CN110463188B (zh) 摄像元件及电子相机
CN110249623B (zh) 摄像元件及电子相机
CN110235435B (zh) 摄像元件及摄像装置
CN109076183B (zh) 摄像元件及摄像装置
CN101540824A (zh) 关联双取样电路及其相关的影像感测器
CN110463189B (zh) 摄像元件及电子相机
US20240040284A1 (en) Image sensor, control method thereof, and electronic apparatus
US11917310B2 (en) Image sensor and image-capturing device including adjustment unit for reducing capacitance
CN113852770A (zh) 摄像元件以及摄像装置
CN102196200B (zh) 图像传感器的信号处理电路及信号处理方法
CN112422854A (zh) 图像传感器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant