CN110377453B - 半导体存储器装置和包括半导体存储器装置的存储器系统 - Google Patents
半导体存储器装置和包括半导体存储器装置的存储器系统 Download PDFInfo
- Publication number
- CN110377453B CN110377453B CN201910067433.1A CN201910067433A CN110377453B CN 110377453 B CN110377453 B CN 110377453B CN 201910067433 A CN201910067433 A CN 201910067433A CN 110377453 B CN110377453 B CN 110377453B
- Authority
- CN
- China
- Prior art keywords
- status flag
- data
- error
- read data
- memory device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000015654 memory Effects 0.000 title claims abstract description 195
- 239000004065 semiconductor Substances 0.000 title claims abstract description 117
- 238000012937 correction Methods 0.000 claims abstract description 34
- 230000004044 response Effects 0.000 claims abstract description 22
- 230000005540 biological transmission Effects 0.000 claims description 33
- 208000011580 syndromic disease Diseases 0.000 claims description 9
- 229910052710 silicon Inorganic materials 0.000 claims description 3
- 239000010703 silicon Substances 0.000 claims description 3
- 230000003068 static effect Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 16
- NEOGGGHDLGYATP-UHFFFAOYSA-N 1,6-dimethylimidazo[4,5-b]pyridin-2-amine Chemical compound CC1=CN=C2N=C(N)N(C)C2=C1 NEOGGGHDLGYATP-UHFFFAOYSA-N 0.000 description 15
- 238000012545 processing Methods 0.000 description 12
- 238000003491 array Methods 0.000 description 10
- 102000012677 DET1 Human genes 0.000 description 5
- 101150113651 DET1 gene Proteins 0.000 description 5
- 239000008186 active pharmaceutical agent Substances 0.000 description 5
- 101100366711 Arabidopsis thaliana SSL13 gene Proteins 0.000 description 4
- 101100366561 Panax ginseng SS11 gene Proteins 0.000 description 4
- 230000000295 complement effect Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 102100039497 Choline transporter-like protein 3 Human genes 0.000 description 3
- 101000889279 Homo sapiens Choline transporter-like protein 3 Proteins 0.000 description 3
- 101100010419 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) DSF2 gene Proteins 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000013411 master cell bank Methods 0.000 description 2
- 101100498818 Arabidopsis thaliana DDR4 gene Proteins 0.000 description 1
- 101100366707 Arabidopsis thaliana SSL11 gene Proteins 0.000 description 1
- 102100031699 Choline transporter-like protein 1 Human genes 0.000 description 1
- 102100035954 Choline transporter-like protein 2 Human genes 0.000 description 1
- 101000940912 Homo sapiens Choline transporter-like protein 1 Proteins 0.000 description 1
- 101000948115 Homo sapiens Choline transporter-like protein 2 Proteins 0.000 description 1
- 101100366562 Panax ginseng SS12 gene Proteins 0.000 description 1
- 101100010418 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) DSF1 gene Proteins 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000008439 repair process Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000003936 working memory Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1068—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices in sector programmable memories, e.g. flash disk
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1044—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices with specific ECC/EDC distribution
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1048—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices using arrangements adapted for a specific error detection or correction feature
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/52—Protection of memory contents; Detection of errors in memory contents
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1012—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices using codes or arrangements adapted for a specific type of error
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1012—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices using codes or arrangements adapted for a specific type of error
- G06F11/1032—Simple parity
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/50—Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems
- G06F21/55—Detecting local intrusion or implementing counter-measures
- G06F21/554—Detecting local intrusion or implementing counter-measures involving event detection and direct action
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4096—Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C2029/0411—Online error correction
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/38—Response verification devices
- G11C29/42—Response verification devices using error correcting codes [ECC] or parity check
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/04—Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13025—Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
- H01L2224/16146—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bump connector connecting to a via connection in the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
- H01L2224/1701—Structure
- H01L2224/1703—Bump connectors having different sizes, e.g. different diameters, heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
- H01L2224/171—Disposition
- H01L2224/1718—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/17181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06568—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Databases & Information Systems (AREA)
- Dram (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
公开了一种半导体存储器装置和包括半导体存储器装置的存储器系统。所述半导体存储器装置包括:存储器单元阵列,包括多个存储器单元;纠错码(ECC)引擎,被配置为检测和/或校正读取数据中的至少一个错误位,并被配置为生成指示所述至少一个错误位是否被检测到和/或被校正的解码状态标志,其中,读取数据从存储器单元阵列读取;通道接口电路,被配置为从ECC引擎接收读取数据和解码状态标志,并被配置为将读取数据和解码状态标志发送至存储器控制器,其中,通道接口电路被配置为通过引脚将解码状态标志发送至存储器控制器;控制逻辑电路,被配置为响应于来自存储器控制器的地址和命令,控制ECC引擎和通道接口电路。
Description
本申请要求于2018年4月12日提交到韩国知识产权局的第10-2018-0042701号韩国专利申请和于2018年6月8日提交到韩国知识产权局的第10-2018-0065750号韩国专利申请的优先权,所述韩国专利申请的公开通过整体引用包含于此。
技术领域
本发明构思涉及存储器,更具体地说,涉及半导体存储器装置和包括半导体存储器装置的存储器系统。
背景技术
半导体存储器装置可被分类为非易失性存储器装置和易失性存储器装置。非易失性存储器装置即使在电力重启(power cycled)后,也可恢复存储的信息。相反,易失性存储器装置需要恒定电力以保持数据。非易失性存储器装置的示例包括闪存装置。易失性存储器装置的示例包括动态随机存取存储器(DRAM)。由于DRAM的高速操作和低成本,DRAM越来越多地用于系统存储器。然而,由于DRAM的尺寸减小,DRAM中的存储器单元的位错误可能迅速增加,DRAM的良率(yield)可能下降。
发明内容
根据本发明构思的示例性实施例,一种半导体存储器装置包括:存储器单元阵列,包括多个存储器单元;纠错码(ECC)引擎,被配置为:检测和/或校正读取数据中的至少一个错误位,并被配置为:生成指示所述至少一个错误位是否被检测到和/或被校正的解码状态标志,其中,读取数据从存储器单元阵列读取;通道接口电路,被配置为:从ECC引擎接收读取数据和解码状态标志,并被配置为:将读取数据和解码状态标志发送至存储器控制器,其中,通道接口电路被配置为:通过第一引脚将解码状态标志发送至存储器控制器;控制逻辑电路,被配置为:响应于从存储器控制器提供的地址和命令,控制ECC引擎和通道接口电路。
根据本发明构思的示例性实施例,一种半导体存储器装置包括:存储器单元阵列,包括多个存储器单元;ECC引擎,被配置为:检测和/或校正读取数据中的至少一个错误位,并被配置为:生成指示所述至少一个错误位是否被检测到和/或被校正的解码状态标志,其中,读取数据从存储器单元阵列读取;通道接口电路,被配置为:从ECC引擎接收读取数据和解码状态标志,被配置为:将解码状态标志存储在其寄存器中,并被配置为:将读取数据发送至存储器控制器;控制逻辑电路,被配置为:响应于从存储器控制器提供的地址和命令,控制ECC引擎和通道接口电路,其中,控制逻辑电路被配置为:控制通道接口电路将解码状态标志发送至存储器控制器。
根据本发明构思的示例性实施例,一种存储器系统包括:半导体存储器装置;存储器控制器,被配置为:控制半导体存储器装置,其中,半导体存储器装置包括:存储器单元阵列,包括多个存储器单元;ECC引擎,被配置为:检测和/或校正读取数据中的至少一个错误位,并被配置为:生成指示所述至少一个错误位是否被检测到和/或被校正的解码状态标志,其中,读取数据从存储器单元阵列读取;通道接口电路,被配置为:从ECC引擎接收读取数据和解码状态标志,并被配置为:将读取数据和解码状态标志发送至存储器控制器,其中,通道接口电路被配置为:通过第一引脚将解码状态标志发送至存储器控制器;控制逻辑电路,被配置为:响应于从存储器控制器提供的地址和命令,控制ECC引擎和通道接口电路,其中,存储器控制器被配置为:基于解码状态标志确定半导体存储器装置的错误管理策略。
根据本发明构思的示例性实施例,一种半导体存储器装置包括:存储器单元阵列,包括多个存储器单元;ECC引擎,被配置为:检测和/或校正从存储器单元阵列读取的数据中的至少一个错误位,并被配置为:生成指示所述至少一个错误位是否被检测到和/或被校正的解码状态标志;通道接口电路,被配置为:从ECC引擎接收校正的读取数据和解码状态标志,并被配置为:将校正的读取数据和解码状态标志发送至存储器控制器。
附图说明
以下将参照附图更详细地描述本发明构思的示例性实施例。
图1是示出根据本发明构思的示例性实施例的存储器系统的框图。
图2是示出根据本发明构思的示例性实施例的图1中的存储器控制器的框图。
图3是示出根据本发明构思的示例性实施例的图1中的半导体存储器装置的框图。
图4示出根据本发明构思的示例性实施例的图3的半导体存储器装置中的第一存储体(bank)阵列。
图5示出根据本发明构思的另一示例性实施例的图3的半导体存储器装置中的第一存储体阵列。
图6是示出根据本发明构思的示例性实施例的图3的半导体存储器装置中的纠错码(ECC)引擎的框图。
图7示出根据本发明构思的示例性实施例的图6的ECC引擎中的ECC编码器。
图8示出根据本发明构思的另一示例性实施例的图6的ECC引擎中的ECC解码器。
图9示出根据本发明构思的示例性实施例的图8中的解码状态标志生成器。
图10示出根据本发明构思的另一示例性实施例的图8中的解码状态标志生成器。
图11示出根据本发明构思的另一示例性实施例的图8中的解码状态标志生成器。
图12示出根据本发明构思的另一示例性实施例的图8中的解码状态标志生成器。
图13是示出根据本发明构思的示例性实施例的图3的半导体存储器装置中的通道接口电路的框图。
图14是示出根据本发明构思的示例性实施例的图3的半导体存储器装置中的通道接口电路的另一示例的框图。
图15、图16、图17、图18和图19分别示出根据本发明构思的示例性实施例的通道接口电路将解码状态标志发送至存储器控制器。
图20、图21和图22分别示出根据本发明构思的示例性实施例的图3的将解码状态标志发送至存储器控制器的半导体存储器装置。
图23是示出根据本发明构思的示例性实施例的半导体存储器装置的框图。
图24是示出根据本发明构思的示例性实施例的操作半导体存储器装置的方法的流程图。
图25是根据本发明构思的示例性实施例的采用图23的半导体存储器装置的三维(3D)芯片结构的截面图。
图26是示出根据本发明构思的示例性实施例的包括半导体存储器装置的移动系统的框图。
具体实施方式
在下文中将参照附图更全面地描述本发明构思的示例性实施例。
图1是示出根据本发明构思的示例性实施例的存储器系统的框图。
参照图1,存储器系统20可包括存储器控制器100和至少一个半导体存储器装置200。
存储器控制器100可控制存储器系统20的整体操作。存储器控制器100可控制外部主机与半导体存储器装置200之间的整体数据交换。例如,存储器控制器100可响应于来自主机的请求,将数据写入到半导体存储器装置200或从半导体存储器装置200读取数据。此外,存储器控制器100可向半导体存储器装置200发出操作命令以用于控制半导体存储器装置200。
在本发明构思的示例性实施例中,半导体存储器装置200是包括动态存储器单元的存储器装置(诸如,动态随机存取存储器(DRAM)、双倍数据速率4(DDR4)同步DRAM(SDRAM)、低功耗DDR4(LPDDR4)SDRAM、LPDDR5SDRAM或图形DDR(GDDR)存储器装置)。在本发明构思的示例性实施例中,半导体存储器装置200可以是包括静态存储器单元(或位单元)的静态随机存取存储器(SRAM)。
存储器控制器100将时钟信号CK、命令CMD以及地址信号ADDR发送至半导体存储器装置200,并与半导体存储器装置200交换数据DQ。半导体存储器装置200可将解码状态标志DSF发送至存储器控制器100。解码状态标志DSF可包括与在半导体存储器装置200中是否检测到/或校正了至少一个错误位有关的信息。
解码状态标志DSF可包括一位或者两位或更多位。当解码状态标志DSF包括一位时,解码状态标志DSF在错误位没有被检测到时具有低电平,并在一个或多个错误位被检测到时具有高电平。可选地,解码状态标志DSF在错误位没有被检测到或一个错误位被检测到时具有低电平,解码状态标志DSF在两个或更多个错误位被检测到时具有高电平。
当解码状态标志DSF包括两位时,解码状态标志DSF在错误位没有被检测到时具有“00”,解码状态标志DSF在一个错误位被检测到时具有“01”,解码状态标志DSF在两个或更多个错误位被检测到时具有“10”。解码状态标志DSF具有固定值,并且存储器控制器100设置在半导体存储器装置200中设置的模式寄存器,以改变由解码状态标志DSF表示的错误位的状态。
半导体存储器装置200包括:存储数据DQ的存储器单元阵列(MCA)300、纠错码(ECC)引擎400、控制逻辑电路210以及通道接口电路(CIC)500。
ECC引擎400可以以码字为单位从存储器单元阵列300的目标页读取数据,并对数据执行ECC解码。然后,ECC引擎400可在数据包括至少一个错误位时将与处理至少一个错误位相关联的解码状态标志DSF提供给通道接口电路500。由ECC引擎400执行的这些功能在控制逻辑电路210的控制下完成。
通道接口电路500接收校正的数据(或数据DQ)和解码状态标志DSF,并将数据DQ和解码状态标志DSF发送至存储器控制器100。通道接口电路500可通过半导体存储器装置200的第一引脚将解码状态标志DSF实时发送至存储器控制器100。第一引脚可以是半导体存储器装置200通过其从存储器控制器100接收与数据DQ相关联的数据反转位的引脚。第一引脚还可以是半导体存储器装置200通过其从存储器控制器100接收数据DQ的引脚。例如,第一引脚可以是半导体存储器装置200通过其接收用于确定是否写入预定的数据位的数据掩码信号的引脚。
通道接口电路500可将解码状态标志DSF与数据DQ并行地发送至存储器控制器100,并且存储器控制器100可基于解码状态标志DSF来校正数据DQ中的错误位,或可基于解码状态标志DSF来确定半导体存储器装置200的错误管理策略。
图2是示出根据本发明构思的示例性实施例的图1中的存储器控制器的框图。
参照图2,存储器控制器100包括:中央处理器(CPU)110、主机接口120、数据寄存器125、数据反转确定电路(data inversion decision circuit)130、数据反转电路135、数据输入缓冲器140、解码状态标志解码器170、ECC引擎180、命令缓冲器190以及地址缓冲器195。
主机接口120接收请求REQ和主机数据HDQ,并将主机数据HDQ提供给数据寄存器125。
数据寄存器125连续(或顺序地)将主机数据HDQ输出至数据反转确定电路130和数据反转电路135。主机数据HDQ可包括多个单元数据。
数据反转确定电路130对主机数据HDQ的每个单元数据中的具有第一逻辑电平的第一数据位的数量进行计数,并基于该计数来提供指示是否对每个单元数据进行反转的确定信号DET1。数据反转电路135响应于确定信号DET1选择性地对单元数据进行反转以输出数据DQ。
例如,当第一逻辑电平是逻辑低电平(“0”)时,数据反转确定电路130在每个单元数据中的第一数据位的数量大于具有第二逻辑电平的第二数据位的数量时,将具有第一逻辑电平的确定信号DET1输出至数据反转电路135。当数据反转电路135接收到具有第一逻辑电平的确定信号DET1时,数据反转电路135对相应的单元数据的数据位进行反转。数据反转确定电路130输出针对每个单元数据的确定信号DET1以及数据反转位DBI。
数据位反转是用于电流减少的技术。这里,例如,与高电平信号相比,为了在传输低电平信号的同时减少在以电源电压终止的传输线中的大量的电流的消耗,如果数据包括比高电平位的数量多的数量的低电平位,则数据被反转以包括总位数的一半或更少的低电平位。因此,指示数据反转的附加信号被传输,从而减少电流消耗。
数据输入缓冲器140从半导体存储器装置200接收数据DQ,并将数据DQ提供给ECC引擎180。
解码状态标志解码器170接收解码状态标志DSF,对解码状态标志DSF进行解码,并将指示解码状态标志DSF的信息的解码信号DS提供给CPU 110和ECC引擎180。当ECC引擎180具有单个位错误检测单个位错误校正(SEDSEC)能力时,解码状态标志DSF和解码信号DS可与包括以下情况中的一个情况的信息相关联:没有错误被检测到的情况“NE”、一个错误位被检测到并被校正的情况“CE”以及两个或更多个错误位被检测到但未被校正的情况“UE”。
命令缓冲器190存储对应于请求REQ的命令CMD,并可在CPU 110的控制下将命令CMD发送至半导体存储器装置200。地址缓冲器195存储地址ADDR,并在CPU 110的控制下将地址ADDR发送至半导体存储器装置200。
CPU 110基于请求REQ控制数据寄存器125和ECC引擎180,并可通过将使能信号EN1提供给数据反转确定电路130选择性地启用数据反转确定电路130。此外,CPU 110控制ECC引擎180选择性地校正数据DQ中的错误位并将校正的数据C_DQ提供给主机接口120。
此外,CPU 110可基于解码信号DS确定半导体存储器装置200的错误管理策略。例如,当解码信号DS指示数据DQ包括超出ECC引擎400的错误校正能力的错误位时,CPU 110控制半导体存储器装置200通过使用半导体存储器装置200的冗余资源来修复错误位。
当在诸如要求高安全性和可信性的自主驾驶车辆的系统和包括三模冗余(TripleModular Redundancy)(TRM)存储器的系统中采用多个半导体存储器装置(诸如,半导体存储器装置200)时,存储器控制器100可确定不使用(多个半导体存储器装置的)包括超出其ECC引擎180的错误校正能力的错误位的数量的半导体存储器装置,以确保安全。
图3是示出根据本发明构思的示例性实施例的图1中的半导体存储器装置的框图。
参照图3,半导体存储器装置200包括控制逻辑电路210、地址寄存器220、存储体控制逻辑230、刷新计数器245、行地址(RA)复用器240、列地址(CA)锁存器250、行解码器260、列解码器270、存储器单元阵列300、感测放大器单元285、输入/输出(I/O)门控(input/output gating circuit)电路290、ECC引擎400、通道接口电路500以及数据输入缓冲器295。
存储器单元阵列300包括第一存储体阵列310至第八存储体阵列380。行解码器260包括分别连接到第一存储体阵列310至第八存储体阵列380的第一存储体行解码器260a至第八存储体行解码器260h,列解码器270包括分别连接到第一存储体阵列310至第八存储体阵列380的第一存储体列解码器270a至第八存储体列解码器270h,感测放大器单元285包括分别连接到第一存储体阵列310至第八存储体阵列380的第一存储体感测放大器285a至第八存储体感测放大器285h。
第一存储体阵列310至第八存储体阵列380、第一存储体行解码器260a至第八存储体行解码器260h、第一存储体列解码器270a至第八存储体列解码器270h和第一存储体感测放大器285a至第八存储体感测放大器285h可形成第一存储体至第八存储体。第一存储体阵列310至第八存储体阵列380中的每个包括:在多条字线WL与多条位线BTL的交叉点处形成的多个存储器单元MC。
地址寄存器220从存储器控制器100接收包括存储体地址BANK_ADDR、行地址ROW_ADDR以及列地址COL_ADDR的地址ADDR。地址寄存器220将接收到的存储体地址BANK_ADDR提供给存储体控制逻辑230,将接收到的行地址ROW_ADDR提供给行地址复用器240、将接收到的列地址COL_ADDR提供给列地址锁存器250。
存储体控制逻辑230响应于存储体地址BANK_ADDR生成存储体控制信号。第一存储体行解码器260a至第八存储体行解码器260h中的与存储体地址BANK_ADDR对应的一个存储体行解码器响应于存储体控制信号而被激活,第一存储体列解码器270a至第八存储体列解码器270h中的与存储体地址BANK_ADDR对应的一个存储体列解码器响应于存储体控制信号而被激活。
行地址复用器240从地址寄存器220接收行地址ROW_ADDR,并从刷新计数器245接收刷新行地址REF_ADDR。行地址复用器240选择性地输出行地址ROW_ADDR或刷新行地址REF_ADDR作为行地址RA。从行地址复用器240输出的行地址RA被应用于第一存储体行解码器260a至第八存储体行解码器260h。
第一存储体行解码器260a至第八存储体行解码器260h中的激活的存储体行解码器通过存储体控制逻辑230,对从行地址复用器240输出的行地址RA进行解码,并激活对应于行地址RA的字线WL。例如,激活的存储体行解码器将字线驱动电压施加到对应于行地址RA的字线WL。
列地址锁存器250从地址寄存器220接收列地址COL_ADDR,并临时存储接收到的列地址COL_ADDR。在本发明构思的示例性实施例中,在突发模式(burst mode)下,列地址锁存器250生成从接收的列地址COL_ADDR递增的列地址。列地址锁存器250将临时存储的列地址或生成的列地址应用于第一存储体列解码器270a至第八存储体列解码器270h。
第一存储体列解码器270a至第八存储体列解码器270h中的激活的存储体列解码器通过I/O门控电路290,激活与存储体地址BANK_ADDR和列地址COL_ADDR对应的感测放大器。
I/O门控电路290包括用于对输入/输出数据进行门控的电路,并且还包括输入数据掩码逻辑(input data mask logic)、用于存储从第一存储体阵列310至第八存储体阵列380输出的数据的读取数据锁存器以及用于将数据写入到第一存储体阵列310至第八存储体阵列380的写入驱动器。
从第一存储体阵列310至第八存储体阵列380中的一个存储体阵列读取的码字CW通过连接到将被读取数据的一个存储体阵列的感测放大器来感测,并被存储在读取数据锁存器中。在通过ECC引擎400对码字CW执行ECC解码之后,可将存储在读取数据锁存器中的码字CW提供给通道接口电路500。
将被写入在第一存储体阵列310至第八存储体阵列380中的一个存储体阵列中的数据DQ可从存储器控制器100提供给数据输入缓冲器295,并可从数据输入缓冲器295提供给ECC引擎400。在这种情况下,ECC引擎400可对数据DQ执行ECC编码以生成奇偶校验位,ECC引擎400可将数据DQ和奇偶校验位提供给I/O门控电路290,I/O门控电路290可通过写入驱动器将数据DQ和奇偶校验位写入在一个存储体阵列的子页中。
数据输入缓冲器295可基于时钟信号CK在半导体存储器装置200的写入操作中将数据DQ从存储器控制器100提供给ECC引擎400。在本发明构思的示例性实施例中,数据输入缓冲器295可选择性地对数据DQ进行反转,并可在半导体存储器装置200的写入操作中基于来自存储器控制器100的数据反转位DBI将反转的或未反转的数据DQ提供给ECC引擎400。数据输入缓冲器295可包括图2中的数据反转确定电路130和数据反转电路135。
数据输入缓冲器295可选择性地对数据DQ进行反转,并可在数据位反转模式下基于数据反转位DBI将反转的或未反转的数据DQ提供给ECC引擎400。数据输入缓冲器295可在非数据位反转模式下,将数据DQ提供给ECC引擎400,而不考虑数据反转位DBI。
ECC引擎400可以以码字为单位从存储器单元阵列300的目标页的一部分(例如,子页)读取数据,对数据执行ECC解码,并可在数据包括至少一个错误位时将与至少一个错误位是否被检测到和/或被校正了相关联的解码状态标志DSF提供给通道接口电路500。ECC引擎400可将校正的读取数据C_DQ或读取数据DQ提供给通道接口电路500。ECC引擎400校正至少一个错误位并将校正的读取数据C_DQ提供给通道接口电路500。
通道接口电路500接收校正的读取数据C_DQ和解码状态标志DSF,并可将读取数据DQ和解码状态标志DSF与链路奇偶校验位(link parity bit)LPRT一起发送至存储器控制器100。此外,通道接口电路500可将读取数据DQ和解码状态标志DSF发送至存储器控制器100。
控制逻辑电路210可控制半导体存储器装置200的操作。例如,控制逻辑电路210可生成为了半导体存储器装置200执行写入操作或读取操作的控制信号。控制逻辑电路210包括对来自存储器控制器100的命令CMD进行解码的命令解码器211和设置半导体存储器装置200的操作模式的模式寄存器212。
例如,命令解码器211可通过对写入使能信号、行地址选通信号(row addressstrobe signal)、列地址选通信号(column address strobe signal)、芯片选择信号等进行解码来生成对应于命令CMD的控制信号。控制逻辑电路210可生成用于控制I/O门控电路290的第一控制信号CTL1、用于控制ECC引擎400的第二控制信号CTL2以及用于控制通道接口电路500的第三控制信号CTL3。
当半导体存储器装置200利用SRAM装置实现时,上述电路可包括在半导体存储器装置200中。
图4示出根据本发明构思的示例性实施例的图3的半导体存储器装置中的第一存储体阵列。
参照图4,第一存储体阵列310a包括多条字线WL1至WLm(m是大于二的自然数)、多条位线BTL1至BTLn(n是大于二的自然数)以及布置在字线WL1至WLm与位线BTL1至BTLn之间的交叉点处的多个存储器单元MC。每个存储器单元MC包括连接到字线WL1至WLm中的每条字线和位线BTL1至BTLn中的每条位线的单元晶体管以及连接到单元晶体管的单元电容器。
图5示出根据本发明构思的另一示例性实施例的图3的半导体存储器装置中的第一存储体阵列。
参照图5,第一存储体阵列310b包括多条字线WL1至WLm、多条位线BTL1至BTLr(r是大于二的自然数)、多条互补位线(complementary bit-line)BTLB1至BTLBr以及多个位单元315,其中,多个位单元315连接到字线WL1至WLm、位线BTL1至BTLr和互补位线BTLB1至BTLBr。在图5中,位单元315连接到字线WLj、位线BTLk以及互补位线BTLBk。
半导体存储器装置200可利用在其中包括ECC引擎的DRAM或SRAM装置来实现。
图6是示出根据本发明构思的示例性实施例的图3的半导体存储器装置中的ECC引擎的示例的框图。
在图6中,第一存储体阵列310与ECC引擎400一起被示出。第一存储体阵列310可包括正常单元阵列NCA和冗余单元阵列RCA。
参照图6,ECC引擎400包括ECC编码器410和ECC解码器430。
ECC编码器410可生成与将被存储在第一存储体阵列310的正常单元阵列NCA中的写入数据WDQ相关联的奇偶校验位PRT。奇偶校验位PRT可被存储在第一存储体阵列310的冗余单元阵列RCA中。
ECC解码器430可基于从第一存储体阵列310读取的读取数据RDQ和奇偶校验位PRT对读取数据RDQ执行ECC解码。当读取数据RDQ包括至少一个错误位作为ECC解码的结果时,ECC解码器430可输出与至少一个错误位是否被检测到和/或被校正了相关联的解码状态标志DSF。ECC解码器430可校正读取数据RDQ中的至少一个错误位,以输出校正的数据C_DQ。
在本发明构思的示例性实施例中,ECC解码器430可将与至少一个错误位是否被检测到和/或被校正了相关联的错误处理信息提供给外部解码状态标志解码器。在这种情况下,解码状态标志解码器可基于错误处理信息来生成解码状态标志DSF。
图7示出根据本发明构思的示例性实施例的图6的ECC引擎中的ECC编码器。
参照图7,ECC编码器410可包括奇偶校验生成器420。奇偶校验生成器420接收128位的写入数据WDQ和8位的基位BB,并通过执行例如异或(XOR)数组运算来生成8位的奇偶校验位PRT。基位BB是用于针对128位的写入数据WDQ生成奇偶校验位PRT的位,并可包括b’0000000。基位BB可包括其他位,而不是b’0000000。
图8示出根据本发明构思的示例性实施例的图6的ECC引擎中的ECC解码器的示例。
参照图8,ECC解码器430可包括校正子(syndrome)生成电路440、错误定位器460、数据校正器470以及解码状态标志生成器480。校正子生成电路440可包括校验位生成器441和校正子生成器443。
校验位生成器441基于读取数据RDQ通过执行XOR数组运算来生成校验位CHB,校正子生成器443通过将奇偶校验位PRT和校验位CHB的相应的位进行比较来生成校正子SDR。
错误定位器460在校正子SDR的所有位都不为“零”时生成指示读取数据RDQ中的错误位的位置的错误位置信号EPS,并将错误位置信号EPS提供给数据校正器470。此外,当读取数据RDQ包括至少一个错误位时,错误定位器460将错误计数信号ECN和错误标志信号EFG提供给解码状态标志生成器480。错误计数信号ECN可指示至少一个错误位的数量,错误标志信号EFG可指示至少一个错误位是否在ECC解码器430的错误校正能力范围内。
错误定位器460可接收地址ADDR,并可在校正子SDR的所有位都不为“零”时将包括至少一个错误位的码字的地址作为错误地址提供给通道接口电路500。通道接口电路500可将错误地址存储在其寄存器中,并可在控制逻辑电路210的控制下将存储在寄存器中的错误地址提供给存储器控制器100。例如,错误地址可表示图3中的EADDR。
数据校正器470接收读取数据RDQ,在读取数据RDQ包括错误位时基于错误位置信号EPS来校正读取数据RDQ中的错误位,并输出校正的数据C_DQ。此外,数据校正器470可将读取数据RDQ和校正的数据C_DQ提供给解码状态标志生成器480。
图9示出根据本发明构思的示例性实施例的图8中的解码状态标志生成器。
参照图9,解码状态标志生成器480a可包括解码状态标志解码器481和信号生成器482。
解码状态标志解码器481接收错误计数信号ECN和错误标志信号EFG,并对错误计数信号ECN和错误标志信号EFG进行解码以生成解码信号DS1。信号生成器482接收解码信号DS1,并基于指示错误位的数量、错误位的类型以及错误位是否被校正的解码信号DS1来生成解码状态标志DSF1。解码信号DS1包括指示错误位的数量、错误位的类型以及错误位是否被校正的多个位。
图10示出根据本发明构思的另一示例性实施例的图8中的解码状态标志生成器。
参照图10,解码状态标志生成器480b可包括缓冲器483、比较器484以及信号生成器485。
缓冲器483存储读取数据RDQ并将读取数据RDQ提供给比较器484。比较器484比较读取数据RDQ与校正的数据C_DQ之间的相应的位,并输出指示比较的结果的比较信号CS。
信号生成器485接收比较信号CS,并基于比较信号CS中具有高电平的位的数量来生成解码状态标志DSF2。解码状态标志DSF2可表示读取数据RDQ中的错误位的数量。
图11示出根据本发明构思的另一示例性实施例的图8中的解码状态标志生成器。
参照图11,解码状态标志生成器480c可包括解码状态标志解码器486、缓冲器487以及信号生成器488。
解码状态标志解码器486接收错误标志信号EFG,并对指示错误位是否为可校正的错误标志信号EFG进行解码以生成解码信号DS2。缓冲器487存储校正的数据C_DQ以将校正的数据C_DQ提供给信号生成器488。
信号生成器488接收解码信号DS2和校正的数据C_DQ,以基于指示错误位是否为可校正的解码信号DS2和校正的数据C_DQ来生成解码状态标志DSF3。解码状态标志DSF3包括指示校正的数据C_DQ中的具有第一逻辑电平的数据位的数量或具有第二逻辑电平的数据位的数量的多个位。
图12示出根据本发明构思的另一示例性实施例的图8中的解码状态标志生成器。
参照图12,解码状态标志生成器480d可包括缓冲器483、比较器484、解码器491以及信号生成器492。
缓冲器483存储读取数据RDQ并将读取数据RDQ提供给比较器484。比较器484比较读取数据RDQ与校正的数据C_DQ之间的相应的位,并输出指示比较的结果的比较信号CS。
解码器491接收比较信号CS和校正的数据C_DQ,并对比较信号CS和校正的数据C_DQ进行解码以生成解码信号DS3。
信号生成器492接收解码信号DS3,以基于解码信号DS3生成解码状态标志DSF4。因此,解码状态标志DSF4指示读取数据RDQ中具有第一逻辑电平的数据位被读取为具有第二逻辑电平的数据位的数量,或读取数据RDQ中具有第二逻辑电平的数据位被读取为具有第一逻辑电平的数据位的数量。
图13是示出根据本发明构思的示例性实施例的图3的半导体存储器装置中的通道接口电路的框图。
在图13中,ECC解码器430与通道接口电路500a一起被示出。虽然图13示出解码状态标志生成器480在ECC解码器430中,但是解码状态标志生成器480可被布置在ECC解码器430的外部。
参照图13,通道接口电路500a可包括数据位反转编码器510、奇偶校验生成器515、寄存器516、复用器(MUX)520、525、530以及串行器540。
ECC解码器430可输出数据DQ或校正的数据C_DQ,解码状态标志生成器480输出解码状态标志DSF。
数据位反转编码器510在响应于使能信号EN2被启用时,选择性地将数据DQ或校正的数据C_DQ进行反转,并输出数据DQ’和指示数据DQ’是否被反转的数据反转位DBI。数据位反转编码器510可包括数据反转确定电路和数据反转电路。
奇偶校验生成器515可基于数据DQ或校正的数据C_DQ,来生成与用于检测并校正链路或接口中生成的错误的链路ECC相关联的链路奇偶校验位LPRT。寄存器516可存储具有与解码状态标志DSF对应的数据模式的预定义的模式PDP并可响应于寄存器控制信号RCTL输出预定义的模式PDP。当错误未被检测到或一个错误位被检测到时,预定义的模式PDP具有第一数据模式。当两个或更多个错误位被检测到时,预定义的模式PDP具有第二数据模式。
复用器520接收数据DQ或校正的数据C_DQ和反转的数据DQ’,并响应于选择信号SS11在非数据反转模式下将数据DQ或校正的数据C_DQ提供给串行器540,在数据反转模式下将反转的数据DQ’提供给串行器540。
复用器525接收解码状态标志DSF和预定义的模式PDP,并响应于选择信号SS12将解码状态标志DSF和预定义的模式PDP中的一个提供给复用器530。
复用器530接收数据反转位DBI、链路奇偶校验位LPRT和复用器525的输出。复用器530响应于选择信号SS21在数据位反转模式下将数据反转位DBI提供给串行器540,并在非数据反转模式下将链路奇偶校验位LPRT和复用器525的输出提供给串行器540。复用器530在非数据反转模式下对链路奇偶校验位LPRT和复用器525的输出执行时分复用。
串行器540对复用器520的输出进行串行化,并通过数据引脚DQP将串行化的复用器520的输出发送至存储器控制器100,串行器540对复用器530的输出进行串行化,并通过数据掩码和反转引脚DMIP将串行化的复用器530的输出发送至存储器控制器100。
在本发明构思的示例性实施例中,奇偶校验生成器515可响应于使能信号EN3而被禁用。在这种情况下,通道接口电路500a可通过数据掩码和反转引脚DMIP将解码状态标志DSF发送至存储器控制器100一次,通过数据掩码和反转引脚DMIP将解码状态标志DSF重复地发送至存储器控制器100,或通过数据掩码和反转引脚DMIP将预定义的模式PDP发送至存储器控制器100。
图3中的第三控制信号CTL3可包括选择信号SS11、选择信号SS12、选择信号SS21、寄存器控制信号RCTL、使能信号EN2以及使能信号EN3。
图14是示出根据本发明构思的另一示例性实施例的图3的半导体存储器装置中的通道接口电路的框图。
在图14中,ECC解码器430与通道接口电路500b一起被示出。虽然图14示出解码状态标志生成器480包括在ECC解码器430中,但是解码状态标志生成器480可被布置在ECC解码器430的外部。
参照图14,通道接口电路500b可包括数据位反转编码器510、奇偶校验生成器517、复用器520、复用器535以及串行器540。
ECC解码器430可输出数据DQ或校正的数据C_DQ,ECC解码器430的解码状态标志生成器480输出解码状态标志DSF。
数据位反转编码器510在响应于使能信号EN2被启用时,选择性地将数据DQ或校正的数据C_DQ进行反转,并输出数据DQ’和指示数据DQ’是否被反转的数据反转位DBI。
奇偶校验生成器517在响应于使能信号EN3被启用时,可基于数据DQ或校正的数据C_DQ和解码状态标志DSF来生成链路奇偶校验位LPRT,并输出链路奇偶校验位LPRT和解码状态标志DSF。奇偶校验生成器517可基于数据DQ或校正的数据C_DQ对解码状态标志DSF执行ECC编码。因此,链路奇偶校验位LPRT可保护解码状态标志DSF免于在其传输期间可能发生的错误。
复用器520接收数据DQ或校正的数据C_DQ和反转的数据DQ’,并响应于选择信号SS11在非数据反转模式下将数据DQ或校正的数据C_DQ提供给串行器540,在数据反转模式下将反转的数据DQ’提供给串行器540。
复用器535接收数据反转位DBI、链路奇偶校验位LPRT和解码状态标志DSF。复用器535响应于选择信号SS22在数据位反转模式下将数据反转位DBI提供给串行器540,并在非数据反转模式下将链路奇偶校验位LPRT和解码状态标志DSF提供给串行器540。
串行器540对复用器520的输出进行串行化,并通过数据引脚DQP将串行化的复用器520的输出发送至存储器控制器100,串行器540对复用器535的输出进行串行化,并通过数据掩码和反转引脚DMIP将串行化的复用器535的输出发送至存储器控制器100。
图3中的第三控制信号CTL3可包括选择信号SS11、选择信号SS22、使能信号EN2以及使能信号EN3。
图15至图19分别示出根据本发明构思的示例性实施例的通道接口电路将解码状态标志发送至存储器控制器。
在图15至图19中,存储器控制器100提供写入时钟信号WCK以及命令CMD,读取延迟(read latency)RL表示与在读取命令RD被接收到的时间点与数据DQ被输出的时间点之间的间隔对应的延迟。此外,半导体存储器装置200将读取选通信号(read strobe signal)RDQS与数据DQ一起发送至存储器控制器100。
参照图15,当数据DQ以突发DQ_BRT为单位发送至存储器控制器100时,通道接口电路500通过对解码状态标志DSF和链路奇偶校验位LPRT执行时分复用,经由数据掩码和反转引脚DMIP将解码状态标志DSF和链路奇偶校验位LPRT发送至存储器控制器100。
参照图16,当图13中的奇偶校验生成器515被禁用并且数据DQ以突发DQ_BRT为单位发送至存储器控制器100时,通道接口电路500通过数据掩码和反转引脚DMIP将解码状态标志DSF发送至存储器控制器100。
参照图17,当图13中的奇偶校验生成器515被禁用并且数据DQ以突发DQ_BRT为单位发送至存储器控制器100时,通道接口电路500通过数据掩码和反转引脚DMIP将解码状态标志DSF重复地发送至存储器控制器100。
参照图18,当图13中的奇偶校验生成器515被启用时,复用器525选择预定义的模式PDP并且数据DQ以突发DQ_BRT为单位发送至存储器控制器100。在这种情况下,通道接口电路500通过数据掩码和反转引脚DMIP将预定义的模式PDP发送至存储器控制器100。
参照图19,当图14中的奇偶校验生成器517被启用时,奇偶校验生成器517基于数据DQ对解码状态标志DSF进行编码。在这种情况下,通道接口电路500通过对编码的解码状态标志DSF_EN和链路奇偶校验位LPRT执行时分复用,经由数据掩码和反转引脚DMIP将编码的解码状态标志DSF_EN和链路奇偶校验位LPRT发送至存储器控制器100。
图20至图22分别示出根据本发明构思的示例性实施例的图3的将解码状态标志发送至存储器控制器的半导体存储器装置。
在图20至图22中,存储器内核/外设(memory core/peri)201可包括除了图3的半导体存储器装置200的ECC引擎400、通道接口电路500和数据输入缓冲器295之外的元件。
参照图20,在半导体存储器装置200a中,ECC引擎400将至少包括错误计数信号ECN和错误标志信号EFG的错误处理信息EPI提供给解码状态标志生成器480。在这种情况下,解码状态标志生成器480基于错误处理信息EPI和/或数据DQ生成解码状态标志DSF,并通过第一引脚204将解码状态标志DSF实时发送至存储器控制器100。半导体存储器装置200a可通过第二引脚202将数据DQ发送至存储器控制器100或者从存储器控制器100接收数据DQ。第一引脚204可以是数据掩码和反转引脚、数据位反转引脚或数据掩码引脚。解码状态标志生成器480可对将被发送至存储器控制器100的链路奇偶校验位LPRT和解码状态标志DSF执行时分复用。
参照图21,在半导体存储器装置200b中,ECC引擎400将至少包括错误计数信号ECN和错误标志信号EFG的错误处理信息EPI提供给解码状态标志生成器480。
解码状态标志生成器480基于错误处理信息EPI和/或数据DQ生成解码状态标志DSF,复用器495通过对数据DQ和解码状态标志DSF执行时分复用,经由引脚202将数据DQ和解码状态标志DSF发送至存储器控制器100。引脚202可以是数据引脚。
参照图22,在半导体存储器装置200c中,ECC引擎400将至少包括错误计数信号ECN和错误标志信号EFG的错误处理信息EPI提供给解码状态标志生成器480。
解码状态标志生成器480基于错误处理信息EPI和/或数据DQ生成解码状态标志DSF,并将解码状态标志DSF存储在寄存器497中。ECC引擎400可将错误处理信息EPI存储在寄存器497中。错误处理信息EPI还可包括与至少一个错误位相关联的校正子和错误地址。
图3中的控制逻辑电路210控制寄存器497,使得解码状态标志DSF可周期性地或在特定时间被发送至存储器控制器100。
图23是示出根据本发明构思的示例性实施例的半导体存储器装置的框图。
参照图23,半导体存储器装置600可包括堆叠芯片结构中的用于提供软错误分析和校正功能的第一组裸片610和第二组裸片620。
第一组裸片610可包括至少一个缓冲器裸片。第二组裸片620可包括多个存储器裸片620-1至620-p(也被称为第一裸片至第P裸片),其中,多个存储器裸片620-1至620-p堆叠在第一组裸片610上并通过多条硅过孔(TSV)线传送数据。
存储器裸片620-1至620-p中的至少一个可包括基于将被发送至第一组裸片610的传输数据生成传输奇偶校验位(例如,传输奇偶校验数据)的第一类型ECC引擎622。第一类型ECC引擎622可被称为“单元核ECC引擎”。第一类型ECC引擎622可采用图6的ECC引擎400。
缓冲器裸片610可包括通道接口电路614和第二类型ECC引擎612,其中,第二类型ECC引擎612在通过TSV线接收的传输数据中检测到传输错误时使用传输奇偶校验位来校正传输错误,并生成校正了错误的数据。
第二类型ECC引擎612可被称为“过孔ECC引擎(via ECC engine)”。通道接口电路614可采用图13的通道接口电路500a和图14的通道接口电路500b中的一个。
半导体存储器装置600可以是通过TSV线传送数据和控制信号的堆叠芯片型存储器装置或者堆叠的存储器装置。TSV线还可被称为“贯穿电极(through electrode)”。
当来自存储器裸片620-p的读取数据包括至少一个错误位时,第一类型ECC引擎622可将解码状态标志发送至通道接口电路614。在这种情况下,解码状态标志与至少一个错误位是否被检测到和/或被校正了相关联。
第一类型ECC引擎622可在传输数据被发送之前对从存储器裸片620-p输出的数据执行错误校正。
在传输数据中发生的传输错误可能由于在TSV线上发生的噪声而导致。因为由于在TSV线上发生的噪声导致的数据失败可与由于存储器裸片的错误操作导致的数据失败区分开,所以由于噪声导致的数据失败可被视为软数据失败(或软错误)。软数据失败可由于传输路径上的传输失败而产生,并可通过ECC操作来检测和纠正。
例如,当传输数据是128位数据时,传输奇偶校验位可被设置为8位。然而,与本发明构思的示例性实施例一致,传输奇偶校验位的数量可多于或少于8位。
仍参照图23,在一个存储器裸片620-p形成的数据TSV线组632可包括128条TSV线L1至Lp,奇偶校验TSV线组634可包括8条TSV线L10至Lq。数据TSV线组632的TSV线L1至Lp和奇偶校验TSV线组634的奇偶校验TSV线L10至Lq可连接到形成在存储器裸片620-1至620-p上的微凸块(micro bump)MCB。
存储器裸片620-1至620-p中的至少一个可包括各自包含至少一个存取晶体管和一个存储电容器的DRAM单元。
半导体存储器装置600可具有3D芯片结构或2.5D芯片结构,以通过数据总线B10与主机通信。缓冲器裸片610可通过数据总线B10与存储器控制器连接。通道接口电路614通过总线B10将解码状态标志实时发送至存储器控制器。
表示为单元核ECC引擎的第一类型ECC引擎622可分别通过奇偶校验TSV线组634和数据TSV线组632输出传输奇偶校验位和传输数据。输出的传输数据可以是由第一类型ECC引擎622校正了错误的数据。
表示为过孔ECC引擎的第二类型ECC引擎612可基于通过奇偶校验TSV线组634接收的传输奇偶校验位,来确定在通过数据TSV线组632接收的传输数据中是否发生传输错误。当检测到传输错误时,第二类型ECC引擎612可使用传输奇偶校验位来校正传输数据的传输错误。当传输错误不可校正时,第二类型ECC引擎612可输出指示发生不可校正的数据错误的信息。
当从高带宽存储器(HBM)或堆叠的存储器结构中的读取数据检测到错误时,所述错误可由于在通过TSV线传输数据时存在的噪声而导致。
根据本发明构思的示例性实施例,如图23中所示,单元核ECC引擎622包括在存储器裸片中,过孔ECC引擎612包括在缓冲器裸片中。因此,检测并校正软数据失败是可行的。软数据失败可包括由于在通过TSV线传输数据时的噪声而生成的传输错误。
缓冲器裸片610可包括存储器控制器(诸如,图2的存储器控制器100)。
在本发明构思的示例性实施例中,半导体存储器装置600可采用堆叠的存储器装置(诸如,混合存储器立方体(HMC))。在这种情况下,HMC中的缓冲器裸片包括存储器控制器,HMC中的存储器裸片包括通道接口电路和ECC引擎。
图24是示出根据本发明构思的示例性实施例的操作半导体存储器装置的方法的流程图。
参照图3至图24,在操作包括存储器单元阵列300、ECC引擎400以及通道接口电路500的半导体存储器装置200的方法中,ECC引擎400对从存储器单元阵列300读取的数据DQ执行ECC解码,以基于ECC解码中生成的信息来生成错误处理信息EPI(S100)。在读取数据包括至少一个错误位时,错误处理信息EPI可包括与至少一个错误位是否被检测到和/或被校正了相关联的信息。
在ECC引擎400的内部或外部的解码状态标志生成器480基于错误处理信息EPI生成与至少一个错误位是否被检测到和/或被校正了相关联的解码状态标志DSF,并将解码状态标志DSF提供给通道接口电路500(S120)。
通道接口电路500将读取数据DQ和解码状态标志DSF实时发送至存储器控制器100(S130)。
通道接口电路500可通过数据掩码和反转引脚DMIP将解码状态标志DSF发送至存储器控制器100,其中,半导体存储器装置200通过数据掩码和反转引脚DMIP接收数据反转位DBI。
通道接口电路500可通过对链路奇偶校验位LPRT和解码状态标志DSF执行时分复用,经由数据掩码和反转引脚DMIP来发送链路奇偶校验位LPRT和解码状态标志DSF。通道接口电路500可通过数据掩码和反转引脚DMIP仅将解码状态标志DSF发送至存储器控制器100,或可通过数据掩码和反转引脚DMIP将解码状态标志DSF重复地发送至存储器控制器100。
因此,半导体存储器装置200可将与至少一个错误位是否被检测到和/或被校正了相关联的信息实时发送至存储器控制器100,并且存储器控制器100可实时监测与至少一个错误位的发生相关联的地址。因此,半导体存储器装置200可具有增强的可靠性和性能。
图25是根据本发明构思的示例性实施例的采用图23的半导体存储器装置的3D芯片结构的截面图。
图25示出主机与HBM直接连接而没有中间层的3D芯片结构700。
参照图25,可使用倒装芯片凸块(flip chip bump)FB将主机裸片710(诸如,片上系统(SoC))、中央处理器(CPU)或图形处理器(GPU)布置在印刷电路板(PCB)720上。存储器裸片D11至存储器裸片D14可堆叠在主机裸片710上,以实现HBM结构620。在图25中,图23的缓冲器裸片610或逻辑裸片被省略。然而,缓冲器裸片610或逻辑裸片可被布置在存储器裸片D11与主机裸片710之间。为了实现HBM结构620,TSV线可形成在存储器裸片D11和存储器裸片D14上。TSV线可与布置在存储器裸片D11与存储器裸片D14之间的微凸块MCB电连接。
图26是示出根据本发明构思的示例性实施例的包括半导体存储器装置的移动系统的框图。
参照图26,移动系统900可包括应用处理器(AP)910、连接电路920、易失性存储器装置(VM)950、非易失性存储器装置(NVM)940、用户接口930以及电源960。应用处理器可包括存储器控制器(MCT)911。易失性存储器装置950可包括存储器单元阵列951和通道接口电路953。
应用处理器910可执行诸如网页浏览器、游戏应用、视频播放器等的应用。应用处理器910包括用于控制易失性存储器装置950的存储器控制器911。
连接电路920可与外部装置执行有线通信或无线通信。
易失性存储器装置950可存储由应用处理器910处理的数据,或作为工作存储器进行操作。易失性存储器装置950可采用图3的半导体存储器装置200。通道接口电路953可将与存储器单元阵列951中的至少一个错误位是否被检测到和/或被校正了相关联的解码状态标志DSF实时发送至存储器控制器911。
非易失性存储器装置940可存储用于启动移动系统900的启动镜像。
用户接口930可包括至少一个输入装置(诸如,键盘、触摸屏等)和至少一个输出装置(诸如,扬声器、显示装置等)。电源960可将电源电压供应给移动系统900。
移动系统900或移动系统900的组件可使用各种类型的封装来安装。
如上所述,根据本发明构思的示例性实施例,半导体存储器装置200可将与至少一个错误位是否被检测到和/或被校正了相关联的信息实时发送至存储器控制器100,并且存储器控制器100可实时监测与错误位的发生相关联的地址。因此,半导体存储器装置200可增强可靠性和性能。
本发明构思的示例性实施例可应用于使用采用ECC引擎的半导体存储器装置的系统。
尽管已经参照本发明构思的示例性实施例描述了本发明构思,但是本领域的技术人员将理解,在不脱离由权利要求限定的本发明构思的范围的情况下,许多修改是可行的。
Claims (20)
1.一种半导体存储器装置,包括:
存储器单元阵列,包括多个存储器单元;
纠错码引擎,被配置为:校正读取数据中的至少一个错误位,并被配置为:生成指示所述至少一个错误位是否被校正的解码状态标志,其中,读取数据从存储器单元阵列读取;
通道接口电路,被配置为:从纠错码引擎接收读取数据和解码状态标志,并被配置为:将读取数据和解码状态标志发送至存储器控制器,其中,通道接口电路被配置为:通过第二引脚发送读取数据,通过第一引脚将解码状态标志和链路奇偶校验位发送至存储器控制器,其中,第一引脚是数据掩码和反转引脚,第二引脚是数据引脚;
控制逻辑电路,被配置为:响应于从存储器控制器提供的地址和命令,控制纠错码引擎和通道接口电路。
2.根据权利要求1所述的半导体存储器装置,其中,第一引脚是所述半导体存储器装置被配置为通过其发送与读取数据相关联的数据反转位并且所述半导体存储器装置被配置为通过其从存储器控制器接收数据掩码信号的引脚,
其中,通道接口电路包括:奇偶校验生成器,被配置为:基于读取数据来生成用于校正在将读取数据发送至存储器控制器时发生的错误的链路奇偶校验位,
其中,通道接口电路被配置为:通过第一引脚将解码状态标志和链路奇偶校验位发送至存储器控制器。
3.根据权利要求2所述的半导体存储器装置,其中,通道接口电路还被配置为:通过对解码状态标志和链路奇偶校验位执行时分复用,经由第一引脚将解码状态标志和链路奇偶校验位发送至存储器控制器。
4.根据权利要求2所述的半导体存储器装置,其中,控制逻辑电路被配置为:禁用奇偶校验生成器,
通道接口电路还被配置为:通过第一引脚将解码状态标志发送至存储器控制器。
5.根据权利要求4所述的半导体存储器装置,其中,通道接口电路还被配置为:通过第一引脚将解码状态标志重复地发送至存储器控制器。
6.根据权利要求2所述的半导体存储器装置,其中,通道接口电路还包括:寄存器,用于存储对应于解码状态标志的预定义的模式,
通道接口电路还被配置为:通过第一引脚将预定义的模式发送至存储器控制器。
7.根据权利要求1所述的半导体存储器装置,其中,第一引脚是所述半导体存储器装置被配置为通过其发送与读取数据相关联的数据反转位的引脚,
其中,通道接口电路包括:奇偶校验生成器,被配置为:基于读取数据来生成用于校正在将解码状态标志发送至存储器控制器时发生的错误的链路奇偶校验位,
其中,通道接口电路被配置为:通过第一引脚发送解码状态标志和链路奇偶校验位。
8.根据权利要求7所述的半导体存储器装置,其中,通道接口电路还被配置为:通过对解码状态标志和链路奇偶校验位执行时分复用,经由第一引脚将解码状态标志和链路奇偶校验位发送至存储器控制器。
9.根据权利要求1所述的半导体存储器装置,其中,第一引脚是所述半导体存储器装置被配置为通过其将读取数据发送至存储器控制器的引脚,
其中,通道接口电路被配置为:通过对读取数据和解码状态标志执行时分复用,经由第一引脚将读取数据和解码状态标志发送至存储器控制器。
10.根据权利要求1所述的半导体存储器装置,其中,纠错码引擎被配置为:在读取数据包括所述至少一个错误位时,基于与所述至少一个错误位相关联的校正子和错误位置信号来生成解码状态标志。
11.根据权利要求1所述的半导体存储器装置,其中,纠错码引擎包括:
纠错码解码器,被配置为:基于读取数据和与读取数据相关联的奇偶校验位,校正所述至少一个错误位;
解码状态标志生成器,被配置为:基于错误计数信号和错误标志信号来生成解码状态标志,其中,错误计数信号指示所述至少一个错误位的数量,错误标志信号指示所述至少一个错误位是否为可校正的,
其中,纠错码解码器被配置为:将错误计数信号和错误标志信号提供给解码状态标志生成器。
12.根据权利要求1所述的半导体存储器装置,其中,纠错码引擎包括:
纠错码解码器,被配置为:基于读取数据和与读取数据相关联的奇偶校验位来校正所述至少一个错误位;
解码状态标志生成器,被配置为:基于读取数据和校正的读取数据的比较来生成解码状态标志,其中,纠错码解码器在校正读取数据中的所述至少一个错误位后,生成校正的读取数据,
其中,纠错码解码器被配置为:将校正的读取数据提供给解码状态标志生成器。
13.根据权利要求12所述的半导体存储器装置,其中,解码状态标志指示具有第一逻辑电平的数据位被读取为具有第二逻辑电平的数据位的数量,或具有第二逻辑电平的数据位被读取为具有第一逻辑电平的数据位的数量。
14.根据权利要求1所述的半导体存储器装置,其中,纠错码引擎包括:
纠错码解码器,被配置为:基于读取数据和与读取数据相关联的奇偶校验位,校正所述至少一个错误位;
解码状态标志生成器,被配置为:基于错误标志信号和校正的读取数据来生成解码状态标志,其中,纠错码解码器在校正读取数据中的所述至少一个错误位后,生成校正的读取数据,其中,错误标志信号指示所述至少一个错误位是否为可校正的,
其中,纠错码解码器被配置为:将错误标志信号和校正的读取数据提供给解码状态标志生成器。
15.根据权利要求1所述的半导体存储器装置,其中,所述多个存储器单元中的每个存储器单元包括动态存储器单元或静态存储器单元。
16.根据权利要求1所述的半导体存储器装置,包括:
第一组裸片,包括至少一个缓冲器裸片;
第二组裸片,包括多个存储器裸片,所述多个存储器裸片堆叠在第一组裸片上,并通过多条硅过孔线传送数据,
其中,所述多个存储器裸片中的至少一个存储器裸片包括存储器单元阵列和纠错码引擎,纠错码引擎使用将被发送至第一组裸片的传输数据生成传输奇偶校验位;
其中,所述至少一个缓冲器裸片包括过孔纠错码引擎和通道接口电路,过孔纠错码引擎被配置为:当从通过所述多条硅过孔线接收的传输数据检测到传输错误时使用传输奇偶校验位来校正传输错误。
17.一种半导体存储器装置,包括:
存储器单元阵列,包括多个存储器单元;
纠错码引擎,被配置为:检测读取数据中的至少一个错误位,并被配置为:生成指示所述至少一个错误位是否被检测到的解码状态标志,其中,读取数据从存储器单元阵列读取;
通道接口电路,被配置为:从纠错码引擎接收读取数据和解码状态标志,被配置为:将解码状态标志存储在其寄存器中,并被配置为:将读取数据发送至存储器控制器;
控制逻辑电路,被配置为:响应于从存储器控制器提供的地址和命令,控制纠错码引擎和通道接口电路,
其中,控制逻辑电路被配置为:控制通道接口电路经由数据引脚将读取数据发送至存储器控制器,控制通道接口电路经由数据掩码和反转引脚将解码状态标志和奇偶校验位发送至存储器控制器。
18.根据权利要求17所述的半导体存储器装置,其中,控制逻辑电路被配置为:控制通道接口电路周期性地或在预定时间将存储在寄存器中的解码状态标志发送至存储器控制器。
19.一种存储器系统,包括:
半导体存储器装置;
存储器控制器,被配置为:控制半导体存储器装置,其中,半导体存储器装置包括:
存储器单元阵列,包括多个存储器单元;
纠错码引擎,被配置为:校正读取数据中的至少一个错误位,并被配置为:生成指示所述至少一个错误位是否被校正的解码状态标志,其中,读取数据从存储器单元阵列读取;
通道接口电路,被配置为:从纠错码引擎接收读取数据和解码状态标志,并被配置为:将读取数据和解码状态标志发送至存储器控制器,其中,通道接口电路被配置为:通过第一引脚将解码状态标志发送至存储器控制器,其中,第一引脚是数据掩码和反转引脚;
控制逻辑电路,被配置为:响应于从存储器控制器提供的地址和命令,控制纠错码引擎和通道接口电路,
其中,控制逻辑电路被配置为:控制通道接口电路经由数据引脚将读取数据发送至存储器控制器,控制通道接口电路经由第一引脚将解码状态标志和奇偶校验位发送至存储器控制器,
其中,存储器控制器被配置为:基于解码状态标志确定半导体存储器装置的错误管理策略。
20.根据权利要求19所述的存储器系统,其中,存储器控制器包括:
解码状态标志解码器,被配置为:对解码状态标志进行解码以生成解码信号;
中央处理器,被配置为:基于解码信号确定半导体存储器装置的错误管理策略。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2018-0042701 | 2018-04-12 | ||
KR20180042701 | 2018-04-12 | ||
KR10-2018-0065750 | 2018-06-08 | ||
KR1020180065750A KR102589913B1 (ko) | 2018-04-12 | 2018-06-08 | 반도체 메모리 장치 및 이를 포함하는 메모리 시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110377453A CN110377453A (zh) | 2019-10-25 |
CN110377453B true CN110377453B (zh) | 2024-07-09 |
Family
ID=68248452
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910067433.1A Active CN110377453B (zh) | 2018-04-12 | 2019-01-24 | 半导体存储器装置和包括半导体存储器装置的存储器系统 |
Country Status (2)
Country | Link |
---|---|
US (2) | US11036578B2 (zh) |
CN (1) | CN110377453B (zh) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11036578B2 (en) * | 2018-04-12 | 2021-06-15 | Samsung Electronics Co., Ltd. | Semiconductor memory devices and memory systems including the same |
JP6981920B2 (ja) * | 2018-05-25 | 2021-12-17 | ルネサスエレクトロニクス株式会社 | 半導体装置、およびデバッグ方法 |
KR20210089016A (ko) * | 2020-01-07 | 2021-07-15 | 삼성전자주식회사 | 메모리 컨트롤러 및 메모리 시스템 |
KR20210092986A (ko) * | 2020-01-17 | 2021-07-27 | 삼성전자주식회사 | 스토리지 컨트롤러, 이를 포함하는 스토리지 시스템 및 스토리지 컨트롤러의 동작 방법 |
US11424001B2 (en) * | 2020-02-07 | 2022-08-23 | Micron Technology, Inc. | Apparatuses, systems, and methods for error correction |
CN113380303B (zh) * | 2020-03-10 | 2024-06-11 | 华邦电子股份有限公司 | 内存存储装置及数据访问方法 |
US11249847B2 (en) * | 2020-04-09 | 2022-02-15 | Micron Technology, Inc. | Targeted command/address parity low lift |
CN111651119B (zh) * | 2020-04-27 | 2023-08-08 | 中国科学院微电子研究所 | 获取存储器中目标数据的方法、装置和电路 |
US11170870B1 (en) * | 2020-05-28 | 2021-11-09 | Western Digital Technologies, Inc. | On-chip-copy for integrated memory assembly |
KR20210149543A (ko) * | 2020-06-02 | 2021-12-09 | 삼성전자주식회사 | 메모리 장치 및 이를 포함하는 메모리 시스템 |
US11288222B1 (en) * | 2020-09-28 | 2022-03-29 | Xilinx, Inc. | Multi-die integrated circuit with data processing engine array |
KR20220081644A (ko) | 2020-12-09 | 2022-06-16 | 삼성전자주식회사 | 메모리 장치 및 이를 포함하는 메모리 시스템 |
KR20220139199A (ko) * | 2021-04-07 | 2022-10-14 | 삼성전자주식회사 | 반도체 메모리 장치 및 이를 포함하는 메모리 시스템 |
US11762736B2 (en) | 2021-05-18 | 2023-09-19 | Samsung Electronics Co., Ltd. | Semiconductor memory devices |
KR20230003766A (ko) * | 2021-06-30 | 2023-01-06 | 삼성전자주식회사 | 메모리 컨트롤러의 구동 방법, 이를 수행하는 메모리 컨트롤러 및 이를 포함하는 메모리 시스템 |
CN116844621B (zh) * | 2022-03-25 | 2024-06-07 | 长鑫存储技术有限公司 | 一种控制方法、半导体存储器和电子设备 |
US11929134B2 (en) * | 2022-06-17 | 2024-03-12 | Micron Technology, Inc. | Indicating a status of a memory built-in self-test |
CN116189745B (zh) * | 2023-04-26 | 2023-09-15 | 长鑫存储技术有限公司 | 存储器和命令序列处理系统 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107767919A (zh) * | 2016-08-17 | 2018-03-06 | 三星电子株式会社 | 半导体存储器设备、包括其的存储器系统及操作其的方法 |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0132069A3 (en) * | 1983-06-29 | 1987-11-11 | Westinghouse Electric Corporation | Distributed process control system with means and method of automatic data base management of broadcast information |
JP2735801B2 (ja) * | 1990-09-20 | 1998-04-02 | 富士通株式会社 | 入出力制御装置 |
US5535226A (en) | 1994-05-31 | 1996-07-09 | International Business Machines Corporation | On-chip ECC status |
US7257763B1 (en) * | 2001-08-03 | 2007-08-14 | Netlogic Microsystems, Inc. | Content addressable memory with error signaling |
KR100546335B1 (ko) * | 2003-07-03 | 2006-01-26 | 삼성전자주식회사 | 데이터 반전 스킴을 가지는 반도체 장치 |
KR100543449B1 (ko) * | 2003-04-11 | 2006-01-23 | 삼성전자주식회사 | 상대 어드레스 방식으로 모든 메모리 셀들의 액세스가가능하게 하는 반도체 메모리 장치 |
JP2006004559A (ja) | 2004-06-18 | 2006-01-05 | Elpida Memory Inc | 半導体記憶装置 |
JP4643334B2 (ja) * | 2005-03-31 | 2011-03-02 | 富士通セミコンダクター株式会社 | 半導体記憶装置 |
US7373583B2 (en) | 2005-05-19 | 2008-05-13 | Infineon Technologies North America Corp. | ECC flag for testing on-chip error correction circuit |
US7362611B2 (en) * | 2005-08-30 | 2008-04-22 | Micron Technology, Inc. | Non-volatile memory copy back |
US7900120B2 (en) * | 2006-10-18 | 2011-03-01 | Micron Technology, Inc. | Memory system and method using ECC with flag bit to identify modified data |
KR100827662B1 (ko) * | 2006-11-03 | 2008-05-07 | 삼성전자주식회사 | 반도체 메모리 장치 및 이 장치의 데이터 오류 검출 및정정 방법 |
KR101688050B1 (ko) * | 2009-12-22 | 2016-12-21 | 삼성전자 주식회사 | 반도체 장치 및 반도체 장치의 리드 또는 라이트 동작 수행 방법 |
US8443263B2 (en) * | 2009-12-30 | 2013-05-14 | Sandisk Technologies Inc. | Method and controller for performing a copy-back operation |
US8429468B2 (en) * | 2010-01-27 | 2013-04-23 | Sandisk Technologies Inc. | System and method to correct data errors using a stored count of bit values |
US9412428B2 (en) * | 2011-04-22 | 2016-08-09 | Rambus Inc. | Memory components and controllers that calibrate multiphase synchronous timing references |
JP5490062B2 (ja) | 2011-07-19 | 2014-05-14 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US8706958B2 (en) * | 2011-09-01 | 2014-04-22 | Thomas Hein | Data mask encoding in data bit inversion scheme |
KR20130049332A (ko) * | 2011-11-04 | 2013-05-14 | 삼성전자주식회사 | 메모리 시스템 및 그것의 동작 방법 |
AR099040A1 (es) | 2014-01-09 | 2016-06-22 | Qualcomm Inc | Sistemas y métodos de comunicación de canal de retorno de la memoria dinámica de acceso aleatorio (dram) |
US9454422B2 (en) | 2014-01-30 | 2016-09-27 | International Business Machines Corporation | Error feedback and logging with memory on-chip error checking and correcting (ECC) |
US9430326B2 (en) * | 2014-07-22 | 2016-08-30 | HGST Netherlands B.V. | Multiple ECC codeword sizes in an SSD |
US9529672B2 (en) | 2014-09-25 | 2016-12-27 | Everspin Technologies Inc. | ECC word configuration for system-level ECC compatibility |
KR102290020B1 (ko) * | 2015-06-05 | 2021-08-19 | 삼성전자주식회사 | 스택드 칩 구조에서 소프트 데이터 페일 분석 및 구제 기능을 제공하는 반도체 메모리 장치 |
JP6577302B2 (ja) | 2015-08-28 | 2019-09-18 | 東芝メモリ株式会社 | メモリシステム |
KR20170082066A (ko) * | 2016-01-05 | 2017-07-13 | 에스케이하이닉스 주식회사 | 반도체시스템 |
US11036578B2 (en) * | 2018-04-12 | 2021-06-15 | Samsung Electronics Co., Ltd. | Semiconductor memory devices and memory systems including the same |
-
2018
- 2018-12-12 US US16/217,249 patent/US11036578B2/en active Active
-
2019
- 2019-01-24 CN CN201910067433.1A patent/CN110377453B/zh active Active
-
2021
- 2021-06-10 US US17/344,180 patent/US11681579B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107767919A (zh) * | 2016-08-17 | 2018-03-06 | 三星电子株式会社 | 半导体存储器设备、包括其的存储器系统及操作其的方法 |
Also Published As
Publication number | Publication date |
---|---|
US11036578B2 (en) | 2021-06-15 |
CN110377453A (zh) | 2019-10-25 |
US11681579B2 (en) | 2023-06-20 |
US20190340067A1 (en) | 2019-11-07 |
US20210303395A1 (en) | 2021-09-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110377453B (zh) | 半导体存储器装置和包括半导体存储器装置的存储器系统 | |
CN110120243B (zh) | 半导体存储器装置、操作其的方法以及存储器系统 | |
CN109785894B (zh) | 半导体存储器装置、存储器系统和操作方法 | |
CN110556156B (zh) | 半导体存储器件、存储系统及操作半导体存储器件的方法 | |
CN110148434B (zh) | 半导体存储器件、存储系统和操作半导体存储器件的方法 | |
KR102453437B1 (ko) | 반도체 메모리 장치, 이를 포함하는 메모리 시스템 및 반도체 메모리 장치의 동작 방법 | |
US11436079B2 (en) | Semiconductor memory devices having enhanced error correction circuits therein | |
CN110942798B (zh) | 半导体存储器件、存储系统及操作半导体存储器件的方法 | |
US20230142474A1 (en) | Memory device and memory system including the same | |
US11860734B2 (en) | Semiconductor memory devices and memory systems | |
KR102589913B1 (ko) | 반도체 메모리 장치 및 이를 포함하는 메모리 시스템 | |
TWI819606B (zh) | 半導體記憶體裝置以及包括其的記憶體系統 | |
CN117437966A (zh) | 半导体存储器装置和包括半导体存储器装置的存储器系统 | |
KR20240012254A (ko) | 반도체 메모리 장치 및 이를 포함하는 메모리 시스템 | |
TW202405817A (zh) | 半導體記憶體裝置和包括其的記憶體系統 | |
CN117995257A (zh) | 半导体存储器装置和操作半导体存储器装置的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |