CN110277056B - 显示器、显示器驱动方法以及补偿显示器上应力的系统 - Google Patents
显示器、显示器驱动方法以及补偿显示器上应力的系统 Download PDFInfo
- Publication number
- CN110277056B CN110277056B CN201910198496.0A CN201910198496A CN110277056B CN 110277056 B CN110277056 B CN 110277056B CN 201910198496 A CN201910198496 A CN 201910198496A CN 110277056 B CN110277056 B CN 110277056B
- Authority
- CN
- China
- Prior art keywords
- stress profile
- stress
- display
- decoded
- drive current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/048—Preventing or counteracting the effects of ageing using evaluation of the usage time
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/02—Handling of images in compressed format, e.g. JPEG, MPEG
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/16—Calculation or use of calculated indices related to luminance levels in display data
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
- Diaphragms For Electromechanical Transducers (AREA)
Abstract
本发明涉及显示器、显示器驱动方法以及补偿显示器上应力的系统。在一些实施例中,方法包括:从存储器中检索第一已编码应力分布和第一符号统计信息集合;通过第一解码器采用第一符号统计信息集合来处理第一已编码应力分布,以形成:第一已解码应力分布和第二符号统计信息集合;增大第一已解码应力分布以形成第二应力分布;通过编码器采用第二符号统计信息集合来处理第二应力分布以形成第二已编码应力分布;以及在存储器中存储第二已编码应力分布。
Description
相关申请的交叉引用
本申请要求2018年3月15日提交的名称为“应力分布压缩”的美国临时申请第62/643,622号的优先权和权益,其全部内容通过引用并入本文。
技术领域
根据本公开的实施例的一个或多个特征涉及显示器中的应力补偿,并且更具体地涉及一种用于应力分布的压缩存储的系统和方法。
背景技术
对于在诸如有机发光二极管(OLED)显示器之类的视频显示器中输出衰退的补偿可以用于在显示器的寿命期间保持图像质量。然而,用于执行这种补偿的数据可能是大量的,潜在地增加了显示器的成本和功耗。
因此,需要一种用于应力补偿的改进的系统和方法。
发明内容
根据本公开的实施例,提供一种用于操作显示器的方法,该方法包括:从存储器中检索第一已编码应力分布和第一符号统计信息集合;通过第一解码器采用第一符号统计信息集合来处理第一已编码应力分布,以形成:第一已解码应力分布和第二符号统计信息集合;增大第一已解码应力分布以形成第二应力分布;通过编码器采用第二符号统计信息集合来处理第二应力分布以形成第二已编码应力分布;以及在存储器中存储第二已编码应力分布。
在一个实施例中,通过编码器采用第二符号统计信息集合来处理第二应力分布以形成第二已编码应力分布包括:利用熵编码对第二应力分布进行编码。
在一个实施例中,通过编码器采用第二符号统计信息集合来处理第二应力分布以形成第二已编码应力分布包括:利用算术编码对第二应力分布进行编码。
在一个实施例中,该方法包括:通过第二解码器采用第一符号统计信息集合来处理第一已编码应力分布以形成第一已解码应力分布;基于第一原始驱动电流并且基于第一已解码应力分布计算第一调节驱动电流;以及采用与第一调节驱动电流相等的电流来驱动显示器的子像素。
在一个实施例中,增大第一已解码应力分布以形成第二应力分布包括:将与第一调节驱动电流成比例的数添加至第一已解码应力分布的元素。
在一个实施例中,该方法包括:在采用与第一调节驱动电流相等的电流来驱动显示器的子像素之后:基于第二原始驱动电流并且基于第一已解码应力分布计算第二调节驱动电流;以及采用与第二调节驱动电流相等的电流来驱动显示器的子像素。
在一个实施例中,增大第一已解码应力分布以形成第二应力分布包括:将与第二调节驱动电流成比例的数添加至第一已解码应力分布的元素。
根据本公开的实施例,提供一种用于在显示器中执行应力补偿的系统,该系统包括:存储器;以及处理电路,处理电路包括第一解码器和编码器,处理电路被配置为:从存储器中检索第一已编码应力分布和第一符号统计信息集合;通过第一解码器采用第一符号统计信息集合来处理第一已编码应力分布,以形成:第一已解码应力分布和第二符号统计信息集合;增大第一已解码应力分布以形成第二应力分布;通过编码器采用第二符号统计信息集合来处理第二应力分布以形成第二已编码应力分布;以及在存储器中存储第二已编码应力分布。
在一个实施例中,通过编码器采用第二符号统计信息集合来处理第二应力分布以形成第二已编码应力分布包括:利用熵编码对第二应力分布进行编码。
在一个实施例中,通过编码器采用第二符号统计信息集合来处理第二应力分布以形成第二已编码应力分布包括:利用算术编码对第二应力分布进行编码。
在一个实施例中,处理电路进一步包括第二解码器,并且处理电路进一步被配置为:通过第二解码器采用第一符号统计信息集合来处理第一已编码应力分布以形成第一已解码应力分布;基于第一原始驱动电流并且基于第一已解码应力分布计算第一调节驱动电流;以及采用与第一调节驱动电流相等的电流来驱动显示器的子像素。
在一个实施例中,增大第一已解码应力分布以形成第二应力分布包括:将与第一调节驱动电流成比例的数添加至第一已解码应力分布的元素。
在一个实施例中,处理电路进一步被配置为:在采用与第一调节驱动电流相等的电流来驱动显示器的子像素之后:基于第二原始驱动电流并且基于第一已解码应力分布计算第二调节驱动电流;以及采用与第二调节驱动电流相等的电流来驱动显示器的子像素。
在一个实施例中,增大第一已解码应力分布以形成第二应力分布包括:将与第二调节驱动电流成比例的数添加至第一已解码应力分布的元素。
根据本公开的实施例,提供一种显示器,包括:显示器面板;存储器;以及处理电路,处理电路包括第一解码器和编码器,处理电路被配置为:从存储器中检索第一已编码应力分布和第一符号统计信息集合;通过第一解码器采用第一符号统计信息集合来处理第一已编码应力分布,以形成:第一已解码应力分布和第二符号统计信息集合;增大第一已解码应力分布以形成第二应力分布;通过编码器采用第二符号统计信息集合来处理第二应力分布以形成第二已编码应力分布;以及在存储器中存储第二已编码应力分布。
在一个实施例中,通过编码器采用第二符号统计信息集合来处理第二应力分布以形成第二已编码应力分布包括:利用熵编码对第二应力分布进行编码。
在一个实施例中,通过编码器采用第二符号统计信息集合来处理第二应力分布以形成第二已编码应力分布包括:利用算术编码对第二应力分布进行编码。
在一个实施例中,处理电路进一步包括第二解码器,并且处理电路进一步被配置为:通过第二解码器采用第一符号统计信息集合来处理第一已编码应力分布以形成第一已解码应力分布;基于第一原始驱动电流并且基于第一已解码应力分布计算第一调节驱动电流;以及采用与第一调节驱动电流相等的电流来驱动显示器的子像素。
在一个实施例中,处理电路进一步被配置为:在采用与第一调节驱动电流相等的电流来驱动显示器的子像素之后:基于第二原始驱动电流并且基于第一已解码应力分布计算第二调节驱动电流;以及采用与第二调节驱动电流相等的电流来驱动显示器的子像素。
在一个实施例中,增大第一已解码应力分布以形成第二应力分布包括:将与第二调节驱动电流成比例的数添加至第一已解码应力分布的元素。
附图说明
将参照说明书、权利要求书和附图领会并且理解本公开的这些和其他特征以及优点,其中:
图1是根据本公开的实施例的显示器的框图;
图2是根据本公开的实施例的用于在不压缩的情况下应力补偿的系统的框图;
图3是根据本公开的实施例的用于在压缩的情况下应力补偿的系统的框图;
图4是根据本公开的实施例的显示器的一部分的示意图;以及
图5是根据本公开的实施例的用于应力补偿的系统的框图。
具体实施方式
以下结合附图阐述的详细描述意在作为根据本公开所提供的用于应力分布压缩的系统和方法的示例性实施例的描述,并且不意在表示其中本公开可以被理解或被利用的仅有的形式。描述结合所图示的实施例阐述了本公开的特征。然而,应该理解,可以由也意在包括在本公开的范围内的不同实施例来实现相同或等价的功能和结构。如本文其他地方所示,相同的附图标记意在指示相同的元件或特征。
特定类型的视频显示器可以具有随着使用而改变的特性。例如,有机发光二极管(OLED)显示器可以包括具有多个像素的显示器面板。每个像素可以由若干子像素(例如红色子像素、绿色子像素和蓝色子像素)组成,并且子像素中的每一个可以包括被配置为发射相应不同颜色光的有机发光二极管。每个有机发光二极管可以具有随着使用而衰退的光效率,结果,例如,在有机发光二极管已经操作了一些时间之后,在特定电流下的光输出可以低于当有机发光二极管是新的时其在相同电流下的光输出。
在显示器的寿命期间,这种光效率的降低可以导致显示器面板的部分变暗,与显示器的其他部分相比,显示器面板的该部分平均来说显示了所显示的图像的更亮部分。例如,显示器可以用于观看来自安全摄像机的大量未改变的图像,安全摄像机的视场包含具有第一部分和第二部分的场景。第一部分在一天的大部分时间里是被日光照射的并且是相对亮的,而第二部分在一天的大部分时间里是在阴影中的并且是相对暗的。显示器可以最终在第一部分中比在第二部分中示出光效率的更显著的降低。作为结果,这种显示器的图像再现的保真性可能随着时间降低。作为另一示例,显示器一部分时间被用于在图像底部处显示白色文本,白色文本通过黑色边缘与图像剩余部分分隔开。显示器可以在黑色边缘中比在显示器面板的其他部分中经历光效率的更小的降低。如果显示器稍后用于其中场景填充了整个显示器面板的模式,则较亮的条带可以出现在之前显示黑色边缘的地方(图像残留)。
为了减小显示器的光效率中的这种非均匀性的效应,显示器可以包括用于补偿由于显示器的使用而导致的光效率降低的特征。参照图1,这种显示器可以包括显示器面板110、处理电路115(下面进一步详细讨论)以及存储器120。存储器120的可以称作用于显示器的“应力分布”或“应力表”的内容可以是指示(或从其可以推断)每个子像素在显示器寿命期间已经经受了应力的量的数字(或“应力值”)的表。“应力”可以是总(时间积分的)驱动电流,即在显示器寿命期间流过子像素的总电荷。例如,每次显示新图像(例如作为一起形成显示的视频的图像的连续流的一部分),存储器120可以针对每个子像素累积一个数。可以测量针对图像中每个子像素的驱动电流,并且可以将指示子像素的电流或亮度的数添加至存储器120中针对该子像素的相应数。在具有时序控制器和多个驱动器集成电路的显示器中,处理电路115可以是一个或多个驱动器集成电路或者可以是一个或多个驱动器集成电路的一部分。在一些实施例中,每个驱动器集成电路负责驱动显示器面板110的一部分,并且独立于其他驱动器集成电路,每个驱动器集成电路可以因此针对该部分执行应力追踪和应力补偿。
在操作期间,可以对至每个子像素的驱动电流进行调节,以补偿光效率的估计损失,光效率的估计损失是基于子像素的寿命应力的。例如,可以根据存储器120中累积的子像素的光效率的估计损失(例如与其成比例)而增加至每个子像素的驱动电流,以便光输出可以与子像素的光效率尚未降低并且驱动电流尚未增加时的光输出基本上相同。可以使用基于经验数据或子像素的物理模型的非线性函数以基于子像素的寿命应力而对预期将呈现的光效率的损失进行推断或预测。光效率的预期损失的计算以及因此调节驱动电流的计算可以通过处理电路115执行。
图2示出用于应力补偿的系统的框图。应力表存储在存储器205中。在操作中,应力值从应力表中读出,并且由驱动电流调节电路210(“补偿框”)使用以计算调节驱动电流值。调节驱动电流值中的每一个可以是根据子像素的累积应力调节的原始驱动电流值(基于子像素所期望的光输出)。调节驱动电流值(其表示所显示的子像素的当前应力累积率)通过子像素应力采样电路215(“应力捕捉框”)读取。在加法电路220中,之前存储的应力值中的每一个增加(或“增大”)当前应力累积率(即通过与调节驱动电流值成比例的数),并且被存储回至存储器205。存储器控制器225控制存储器205中的读取和写入操作,根据需要将应力值从存储器205馈送至驱动电流调节电路210并且馈送至加法电路220,并且将增大的应力值(已经通过添加当前应力累积率而增大)存储回至存储器205中。
追踪每个子像素的总应力可能需要大量存储器。例如,针对具有1920×1080个像素、每个像素具有三个子像素并且每个子像素的应力存储为4字节(32位)数的显示器,所需存储器的大小可以近似是25兆字节。而且,针对视频的每个帧(即针对每个所显示的图像)更新每个应力量的计算负担可能是相当大的。
可以使用各种方案以减小由于子像素应力而导致的光效率降低的追踪和校正负担。例如,子像素应力采样电路215可以仅对每个图像中(即视频的每个帧中)调节驱动电流值的子集进行采样。例如,在具有1080个像素线条(或行)的显示器中,在一些实施例中,每个视频帧仅更新应力表的一行。如果例如正在显示的视频中的场景相对缓慢地改变,则针对任何子像素,考虑一对调节驱动电流值并且放弃在该一对调节驱动电流值之间的1079个调节驱动电流值可以仅导致作为结果的应力值(作为子像素的寿命应力的度量)的小的、可接受的精确度损失。
在另一实施例中,子像素应力采样电路215可以额外仅在帧的子集处采样。例如,在具有60Hz(示出每分钟60帧)的刷新速率的具有1080线条(或行)的显示器中,子像素应力采样电路215每隔10帧对图像中所有或部分驱动电流值采样一次,并且因此更新应力表。
也可以使用各种方案以减小用于在应力表中存储子像素应力所需的存储器大小。例如可以通过压缩存储在存储器中的数据而减小在应力分布芯片组上的存储。参照图3,在一些实施例中,在存储器205中存储应力表的压缩表示;在馈送至驱动电流调节电路210之前,通过第一解码器305对压缩的应力数据进行解压缩。在送至加法电路220之前,通过第二解码器310对压缩的应力数据进行解压缩,并且在存储在存储器205中之前,通过编码器315编码或压缩增大的应力值。编码器315以压缩数据的方式对其接收的数据进行编码,并且第一解码器305和第二解码器310中的每一个执行对通过编码器315所执行的操作进行反转或近似反转的操作,即第一解码器305和第二解码器310中的每一个对其接收的数据进行解压缩。因此,“编码”和“压缩”(以及诸如“正在编码”和“已编码”以及“已压缩”之类的相关词语分别)在本文可互换使用,如“解码”和“解压缩”(以及诸如“已解码”和“未编码”以及“已解压缩”和“未压缩”之类的相关词语分别)在本文可互换使用一样。可以利用各种压缩方法,包括诸如霍夫曼(Huffman)编码或算术编码之类的熵编码。如所示,第二解码器310可以包括熵解码电路和缩放/重构电路。
可以在本文称作“切片”的块中编码和解码应力表数据,切片中的每一个可以通常在应力表的任意子集中。在一些实施例中,每个切片对应于应力表的方形或矩形区域,并且对应于显示器面板110的方形或矩形区域。显示器面板110的方形或矩形区域可以称作显示器的切片,并且应力表数据的对应切片可以称作显示器的切片的应力分布。除非另外规定,如本文所使用的“切片”指应力分布的切片。切片所对应的显示器面板110的区域的水平维度可以称作“切片宽度”,并且垂直维度可以称作“线条维度”或“切片高度”。例如,如图4中所图示,切片可以与显示器的4个线条和24个列相对应,即它可以具有24的切片宽度和4的线条维度。
存储器的被分配以对每个切片的压缩表示进行存储的区域的大小基于所使用的压缩算法可以是固定的或可变的。在一个实施例中,它可以是固定的并且基于所使用的用于编码方法的估算压缩比而选择。然而,操作中实现的压缩比取决于例如符号在未压缩数据中重复的程度。当操作中实现的压缩比不够高,结果压缩切片不适合在存储器的被分配以对切片的压缩表示进行存储的区域内时,可以在执行压缩之前截取原始数据(即可以移除每个数据字的最低有效位中的一个或多个),以减小存储器205中切片的压缩表示的大小,以便其将适合在存储器的所分配的区域内。在另一实施例中,可以计算所需的存储器长度以覆盖最坏情况。在另一实施例中,压缩表示的长度可以是可变的并且它存储在表中或者附加至压缩数据。
在一些实施例中,如上所述,可以利用熵编码执行编码和解码;所使用的编码可以是自适应的,并且因此,可以周期性地更新用于对未压缩的切片进行编码和对压缩的切片进行解码的统计信息。在一些实施例中,因为编码器315和第二解码器310是并置的,所以这两个电路可以共享统计信息,并且例如,通过第二解码器310产生的解码的符号统计信息525可以用作编码器315的种子(即用作下一个编码器迭代的种子)。在操作中,可以从存储器205中检索第一已编码应力分布和第一符号统计信息集合。第一已编码应力分布可以用作至第二解码器310的输入位流510,并且第一符号统计信息集合可以用作馈送至第二解码器310的解码符号统计信息515。
第二解码器310可以采用第一符号统计信息集合来处理第一已编码应力分布,以形成(i)第一已解码应力分布(在第二解码器310的输出520处)和(ii)第二(更新的)符号统计信息525集合,第一已解码应力分布和第二符号统计信息525集合可以存储在本地存储器或者与编码器315共享的寄存器集合中。在加法电路220(图3)中增大第一已解码应力分布、形成第二应力分布之后,将第二应力分布馈送至编码器315的输入530中,并且使用通过第二解码器310所产生并且与编码器315共享的第二符号统计信息525集合来编码。作为结果的第二已编码应力分布535随后馈送出编码器315,并且发送至存储器控制器225以存储在存储器205中。每次更新切片,可以重复该过程。
在一些实施例中,除了熵编码电路之外,编码器315包括如所示的预测和量化电路。预测和量化电路可以使用例如在切片中前一个子像素的增大的应力值作为要编码的子像素的增大的应力值的预测。编码器315可以对增大的应力值与要编码的子像素的增大的应力值的预测值之间的差值进行编码,而不是直接对增大的应力值进行编码。如上所述,预测和量化电路可以执行截取。
尽管本文详细描述的实施例涉及用于应力分布压缩的系统和方法,但是本公开不限于此,并且可以在其中编码器和解码器并置的任何应用中使用类似的系统和方法。
术语“处理电路”在本文中用于表示被利用来处理数据或数字信号的硬件、固件和软件的任何组合。处理电路硬件可以包括例如专用集成电路(ASIC)、通用或专用中央处理单元(CPU)、数字信号处理器(DSP)、图形处理单元(GPU)以及诸如现场可编程门阵列(FPGA)之类的可编程逻辑器件。在处理电路中,如本文所使用的,每项功能通过被配置为(即被硬线连接为)执行该功能的硬件来执行,或者通过被配置为执行存储在非瞬态存储介质中的指令的更通用的硬件(诸如CPU)来执行。处理电路可以制造在单个印刷电路板(PCB)上或分布在若干互连的PCB之上。处理电路可以包含其他处理电路;例如处理电路可以包括在PCB上互连的两个处理电路FPGA和CPU。
应该理解,尽管本文可以使用术语“第一”、“第二”、“第三”等以描述各个元件、部件、区域、层和/或部分,但是这些元件、部件、区域、层和/或部分不应受限于这些术语。这些术语仅用于区分一个元件、部件、区域、层或部分与另一个元件、部件、区域、层或部分。因此,本文所讨论的第一元件、部件、区域、层或部分可以称作第二元件、部件、区域、层或部分而不脱离本发明构思的精神和范围。
为了便于描述,本文可以使用诸如“在…下”、“在…下方”、“低于”、“在…之下”、“在…之上”、“高于”等的空间相对术语,以如图中所图示描述一个元件或特征与另一元件或特征的关系。应该理解,这种空间相对术语意在包括除了附图中所描绘的定向之外在使用中或操作中的设备的不同定向。例如,如果图中的设备翻转,那么描述为在其他元件或特征“下”或“下方”或“之下”的元件将会定向为在其他元件或特征“之上”。因此,示例术语“在…下方”和“在…之下”可以包括上方和下方定向两者。设备可以另外定向(例如旋转90度或处于其他定向)并且可以相应地解释本文使用的空间相对描述符。此外,还应该理解,当层被称作在两个层“之间”时,其可以是两个层之间的唯一层,或者也可以存在一个或多个中间层。
本文使用的术语仅是为了描述特定实施例的目的,并且不意在限制本发明构思。如本文所使用的,术语“基本上”、“大约”和类似术语用作近似的术语而不用作程度的术语,并且意在考虑由本领域普通技术人员认识到的测量的或计算的值中的固有偏差。如本文所使用的,术语“主要成分”指以比复合物或产品中任何其他单个成分的量大的量而存在于复合物、聚合物或产品中的成分。相反,术语“首要成分”指组成复合物、聚合物或产品的重量的至少50%或更多的成分。如本文所使用的,当应用于多项时,术语“主要部分”意味着这些项中的至少一半。
如本文所使用的,单数形式“一”意在也包括复数形式,除非上下文另外明确指示。进一步应该理解,当在该说明书中使用时,术语“包括”规定了所述特征、整数、步骤、操作、元件和/或部件的存在,但是不排除一个或多个其他特征、整数、步骤、操作、元件、部件和/或其群组的存在或添加。如本文所使用的,术语“和/或”包括一个或多个关联的所列项的任何和所有组合。当在元件列表之后时,诸如“至少一个”的表达修饰整个元件列表并且不修饰列表的单个元件。进一步,当描述本发明构思的实施例时,“可以”的使用指“本公开的一个或多个实施例”。另外,术语“示例性”意在指示例或说明。如本文所使用的,术语“使用”、“正在使用”和“被使用”可以视作分别与术语“利用”、“正在利用”和“被利用”含义相同。
应该理解,当元件或层被称作在另一元件或层“上”、“连接至”另一元件或层、“耦接至”另一元件或层、或者“与”另一元件或层“相邻”时,其可以直接在该另一元件或层上、直接连接至该另一元件或层、直接耦接至该另一元件或层、或者直接与该另一元件或层相邻,或者可以存在一个或多个中间的元件或层。相反,当元件或层被称作“直接”在另一元件或层上、“直接连接至”另一元件或层、“直接耦接至”另一元件或层、或者“与”另一元件或层“紧邻”时,不存在中间的元件或层。
本文所记载的任何数值范围意在包括归入所记载的范围内的相同数值精度的任何子范围。例如,“1.0至10.0”的范围意在包括1.0的所记载的最小值和10.0的所记载的最大值之间(并且包括)的所有子范围,也就是说,具有等于或大于1.0的最小值和等于或小于10.0的最大值,诸如例如,2.4至7.6。本文所记载的任何最大数限制意在包括归入其中的所有更低数限制,并且本说明书中所记载的任何最小数限制意在包括归入其中的所有更高数限制。
尽管本文已经具体描述并且图示了用于应力分布压缩的系统和方法的示例性实施例,但是许多修改和变形对于本领域技术人员将是明显的。因此,应该理解,根据本公开原理构造的用于应力分布压缩的系统和方法可以不同于如本文具体描述的那样而具体化。本发明也限定在以下权利要求书以及其等价方式中。
Claims (20)
1.一种用于操作显示器的方法,所述方法包括:
从存储器中检索第一已编码应力分布和第一符号统计信息集合;
通过第一解码器使用所述第一符号统计信息集合来处理所述第一已编码应力分布,以形成:
第一已解码应力分布,和
第二符号统计信息集合;
增大所述第一已解码应力分布以形成第二应力分布;
通过编码器使用所述第二符号统计信息集合来处理所述第二应力分布以形成第二已编码应力分布;以及
在所述存储器中保存所述第二已编码应力分布。
2.根据权利要求1所述的方法,其中通过所述编码器采用所述第二符号统计信息集合来处理所述第二应力分布以形成所述第二已编码应力分布包括:利用熵编码对所述第二应力分布进行编码。
3.根据权利要求2所述的方法,其中通过所述编码器采用所述第二符号统计信息集合来处理所述第二应力分布以形成所述第二已编码应力分布包括:利用算术编码对所述第二应力分布进行编码。
4.根据权利要求1所述的方法,进一步包括:
通过第二解码器采用所述第一符号统计信息集合来处理所述第一已编码应力分布以形成所述第一已解码应力分布;
基于第一原始驱动电流并且基于所述第一已解码应力分布计算第一调节驱动电流;以及
采用与所述第一调节驱动电流相等的电流来驱动所述显示器的子像素。
5.根据权利要求4所述的方法,其中增大所述第一已解码应力分布以形成所述第二应力分布包括:将与所述第一调节驱动电流成比例的数添加至所述第一已解码应力分布的元素。
6.根据权利要求4所述的方法,进一步包括:
在采用与所述第一调节驱动电流相等的所述电流来驱动所述显示器的所述子像素之后:
基于第二原始驱动电流并且基于所述第一已解码应力分布计算第二调节驱动电流;以及
采用与所述第二调节驱动电流相等的电流来驱动所述显示器的所述子像素。
7.根据权利要求6所述的方法,其中增大所述第一已解码应力分布以形成所述第二应力分布包括:将与所述第二调节驱动电流成比例的数添加至所述第一已解码应力分布的元素。
8.一种用于在显示器中执行应力补偿的系统,所述系统包括:
存储器;以及
处理电路,所述处理电路包括第一解码器和编码器,所述处理电路被配置为:
从存储器中检索第一已编码应力分布和第一符号统计信息集合;
通过所述第一解码器使用所述第一符号统计信息集合来处理所述第一已编码应力分布,以形成:
第一已解码应力分布,和
第二符号统计信息集合;
增大所述第一已解码应力分布以形成第二应力分布;
通过所述编码器使用所述第二符号统计信息集合来处理所述第二应力分布以形成第二已编码应力分布;以及
在所述存储器中保存所述第二已编码应力分布。
9.根据权利要求8所述的系统,其中通过所述编码器采用所述第二符号统计信息集合来处理所述第二应力分布以形成所述第二已编码应力分布包括:利用熵编码对所述第二应力分布进行编码。
10.根据权利要求9所述的系统,其中通过所述编码器采用所述第二符号统计信息集合来处理所述第二应力分布以形成所述第二已编码应力分布包括:利用算术编码对所述第二应力分布进行编码。
11.根据权利要求8所述的系统,其中所述处理电路进一步包括第二解码器,并且所述处理电路进一步被配置为:
通过所述第二解码器采用所述第一符号统计信息集合来处理所述第一已编码应力分布以形成所述第一已解码应力分布;
基于第一原始驱动电流并且基于所述第一已解码应力分布计算第一调节驱动电流;以及
采用与所述第一调节驱动电流相等的电流来驱动所述显示器的子像素。
12.根据权利要求11所述的系统,其中增大所述第一已解码应力分布以形成所述第二应力分布包括:将与所述第一调节驱动电流成比例的数添加至所述第一已解码应力分布的元素。
13.根据权利要求11所述的系统,其中所述处理电路进一步被配置为:
在采用与所述第一调节驱动电流相等的所述电流来驱动所述显示器的所述子像素之后:
基于第二原始驱动电流并且基于所述第一已解码应力分布计算第二调节驱动电流;以及
采用与所述第二调节驱动电流相等的电流来驱动所述显示器的所述子像素。
14.根据权利要求13所述的系统,其中增大所述第一已解码应力分布以形成所述第二应力分布包括:将与所述第二调节驱动电流成比例的数添加至所述第一已解码应力分布的元素。
15.一种显示器,包括:
显示器面板;
存储器;以及
处理电路,所述处理电路包括第一解码器和编码器,所述处理电路被配置为:
从存储器中检索第一已编码应力分布和第一符号统计信息集合;
通过所述第一解码器使用所述第一符号统计信息集合来处理所述第一已编码应力分布,以形成:
第一已解码应力分布,和
第二符号统计信息集合;
增大所述第一已解码应力分布以形成第二应力分布;
通过所述编码器使用所述第二符号统计信息集合来处理所述第二应力分布以形成第二已编码应力分布;以及
在所述存储器中保存所述第二已编码应力分布。
16.根据权利要求15所述的显示器,其中通过所述编码器采用所述第二符号统计信息集合来处理所述第二应力分布以形成所述第二已编码应力分布包括:利用熵编码对所述第二应力分布进行编码。
17.根据权利要求16所述的显示器,其中通过所述编码器采用所述第二符号统计信息集合来处理所述第二应力分布以形成所述第二已编码应力分布包括:利用算术编码对所述第二应力分布进行编码。
18.根据权利要求15所述的显示器,其中所述处理电路进一步包括第二解码器,并且所述处理电路进一步被配置为:
通过所述第二解码器采用所述第一符号统计信息集合来处理所述第一已编码应力分布以形成所述第一已解码应力分布;
基于第一原始驱动电流并且基于所述第一已解码应力分布计算第一调节驱动电流;以及
采用与所述第一调节驱动电流相等的电流来驱动所述显示器的子像素。
19.根据权利要求18所述的显示器,其中所述处理电路进一步被配置为:
在采用与所述第一调节驱动电流相等的所述电流来驱动所述显示器的所述子像素之后:
基于第二原始驱动电流并且基于所述第一已解码应力分布计算第二调节驱动电流;以及
采用与所述第二调节驱动电流相等的电流来驱动所述显示器的所述子像素。
20.根据权利要求19所述的显示器,其中增大所述第一已解码应力分布以形成所述第二应力分布包括:将与所述第二调节驱动电流成比例的数添加至所述第一已解码应力分布的元素。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201862643622P | 2018-03-15 | 2018-03-15 | |
US62/643,622 | 2018-03-15 | ||
US15/979,279 | 2018-05-14 | ||
US15/979,279 US10593257B2 (en) | 2018-03-15 | 2018-05-14 | Stress profile compression |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110277056A CN110277056A (zh) | 2019-09-24 |
CN110277056B true CN110277056B (zh) | 2021-11-26 |
Family
ID=65763396
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910198496.0A Active CN110277056B (zh) | 2018-03-15 | 2019-03-15 | 显示器、显示器驱动方法以及补偿显示器上应力的系统 |
Country Status (6)
Country | Link |
---|---|
US (1) | US10593257B2 (zh) |
EP (2) | EP4138071A1 (zh) |
JP (1) | JP7442972B2 (zh) |
KR (1) | KR102666533B1 (zh) |
CN (1) | CN110277056B (zh) |
TW (1) | TWI805706B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11087673B2 (en) * | 2018-12-27 | 2021-08-10 | Novatek Microelectronics Corp. | Image apparatus and a method of preventing burn in |
US11955067B2 (en) | 2021-03-17 | 2024-04-09 | Samsung Display Co., Ltd. | Simplified rate control for an additive iterative compression system |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105191145A (zh) * | 2013-03-01 | 2015-12-23 | 古如罗技微系统公司 | 数据编码器、数据解码器及编解码方法 |
CN106170921A (zh) * | 2014-02-20 | 2016-11-30 | 古鲁洛吉克微系统公司 | 涉及符号压缩的数据的源编码和解码方法及装置 |
CN106257573A (zh) * | 2015-06-22 | 2016-12-28 | 三星显示有限公司 | 劣化补偿器 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5742892A (en) | 1995-04-18 | 1998-04-21 | Sun Microsystems, Inc. | Decoder for a software-implemented end-to-end scalable video delivery system |
GB9517436D0 (en) | 1995-08-25 | 1995-10-25 | Eidos Plc | Video processing for storage or transmission |
US8374237B2 (en) | 2001-03-02 | 2013-02-12 | Dolby Laboratories Licensing Corporation | High precision encoding and decoding of video images |
US7221381B2 (en) | 2001-05-09 | 2007-05-22 | Clairvoyante, Inc | Methods and systems for sub-pixel rendering with gamma adjustment |
US7590299B2 (en) | 2004-06-10 | 2009-09-15 | Samsung Electronics Co., Ltd. | Increasing gamma accuracy in quantized systems |
JP4872213B2 (ja) | 2005-01-17 | 2012-02-08 | ソニー株式会社 | 焼き付き情報の保存方法、焼き付き情報の復元方法、焼き付き情報保存装置、焼き付き情報復元装置、自発光装置及びプログラム |
US7364306B2 (en) | 2005-06-20 | 2008-04-29 | Digital Display Innovations, Llc | Field sequential light source modulation for a digital display system |
US8879857B2 (en) | 2005-09-27 | 2014-11-04 | Qualcomm Incorporated | Redundant data encoding methods and device |
JP2007271940A (ja) * | 2006-03-31 | 2007-10-18 | Toshiba Corp | 映像表示装置及び映像表示方法 |
JP4958466B2 (ja) | 2006-04-05 | 2012-06-20 | グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー | 表示装置 |
EP2779648A4 (en) | 2011-11-07 | 2016-06-01 | Panasonic Ip Corp America | PICTURE CODING METHOD, PICTURE DECODING METHOD, PICTURE CODING DEVICE, PICTURE DECODING DEVICE, AND PICTURE CODING / DECODING DEVICE |
TW201430809A (zh) * | 2013-01-11 | 2014-08-01 | Sony Corp | 顯示面板、像素晶片及電子機器 |
KR20150034948A (ko) * | 2013-09-27 | 2015-04-06 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 이의 구동 방법 |
US9392292B2 (en) | 2013-09-27 | 2016-07-12 | Apple Inc. | Parallel encoding of bypass binary symbols in CABAC encoder |
US9351003B2 (en) | 2013-09-27 | 2016-05-24 | Apple Inc. | Context re-mapping in CABAC encoder |
KR102112325B1 (ko) * | 2014-01-08 | 2020-05-19 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
KR102119882B1 (ko) * | 2014-02-26 | 2020-06-08 | 삼성디스플레이 주식회사 | 유기 전계 발광 표시 장치 및 이의 구동 방법 |
US9799257B2 (en) | 2014-06-02 | 2017-10-24 | Samsung Display Co., Ltd. | Hierarchical prediction for pixel parameter compression |
KR102457754B1 (ko) * | 2015-08-04 | 2022-10-24 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 이의 구동 방법 |
KR102601350B1 (ko) | 2016-05-31 | 2023-11-13 | 엘지디스플레이 주식회사 | 데이터 압축 방법 및 이를 이용한 표시 장치 |
-
2018
- 2018-05-14 US US15/979,279 patent/US10593257B2/en active Active
-
2019
- 2019-01-29 KR KR1020190011391A patent/KR102666533B1/ko active IP Right Grant
- 2019-03-06 JP JP2019040928A patent/JP7442972B2/ja active Active
- 2019-03-11 EP EP22200428.5A patent/EP4138071A1/en active Pending
- 2019-03-11 EP EP19161985.7A patent/EP3540718A1/en not_active Ceased
- 2019-03-12 TW TW108108172A patent/TWI805706B/zh active
- 2019-03-15 CN CN201910198496.0A patent/CN110277056B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105191145A (zh) * | 2013-03-01 | 2015-12-23 | 古如罗技微系统公司 | 数据编码器、数据解码器及编解码方法 |
CN106170921A (zh) * | 2014-02-20 | 2016-11-30 | 古鲁洛吉克微系统公司 | 涉及符号压缩的数据的源编码和解码方法及装置 |
CN106257573A (zh) * | 2015-06-22 | 2016-12-28 | 三星显示有限公司 | 劣化补偿器 |
Also Published As
Publication number | Publication date |
---|---|
US10593257B2 (en) | 2020-03-17 |
TW201946044A (zh) | 2019-12-01 |
KR20190109709A (ko) | 2019-09-26 |
CN110277056A (zh) | 2019-09-24 |
JP2019159325A (ja) | 2019-09-19 |
KR102666533B1 (ko) | 2024-05-17 |
TWI805706B (zh) | 2023-06-21 |
EP3540718A1 (en) | 2019-09-18 |
EP4138071A1 (en) | 2023-02-22 |
US20190287454A1 (en) | 2019-09-19 |
JP7442972B2 (ja) | 2024-03-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110277055B (zh) | 用于操作显示器的方法、执行应力补偿的系统和显示器 | |
US10515612B2 (en) | Transformation based stress profile compression | |
KR102611866B1 (ko) | 표시 장치의 스트레스 보상 방법 및 시스템 | |
CN110277056B (zh) | 显示器、显示器驱动方法以及补偿显示器上应力的系统 | |
CN111128073A (zh) | 显示器、用于执行该显示器中的应力补偿的系统和方法 | |
JP7399833B2 (ja) | 表示装置のストレス補償方法およびシステム | |
CN114120915A (zh) | 数据压缩方法和装置、数据解压方法和装置 | |
KR20150028716A (ko) | 영상 부호화 장치 및 영상 부호화 방법 | |
US11955067B2 (en) | Simplified rate control for an additive iterative compression system | |
KR20160004210A (ko) | 이미지들의 시퀀스를 송신하기 위한 방법, 이미지들의 시퀀스를 포함하는 비디오 데이터를 송신하기 위한 시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |