CN110246462A - 一种像素电路及其驱动方法、显示装置及其驱动方法 - Google Patents

一种像素电路及其驱动方法、显示装置及其驱动方法 Download PDF

Info

Publication number
CN110246462A
CN110246462A CN201910683315.3A CN201910683315A CN110246462A CN 110246462 A CN110246462 A CN 110246462A CN 201910683315 A CN201910683315 A CN 201910683315A CN 110246462 A CN110246462 A CN 110246462A
Authority
CN
China
Prior art keywords
module
input terminal
light emitting
pixel circuit
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910683315.3A
Other languages
English (en)
Inventor
胡祖权
孙增标
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yungu Guan Technology Co Ltd
Original Assignee
Yungu Guan Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yungu Guan Technology Co Ltd filed Critical Yungu Guan Technology Co Ltd
Priority to CN201910683315.3A priority Critical patent/CN110246462A/zh
Publication of CN110246462A publication Critical patent/CN110246462A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种像素电路及其驱动方法、显示装置及其驱动方法,像素电路包括第一电源电压输入端、初始化电压输入端、驱动模块、发光模块、第一初始化模块和电位侦测模块;驱动模块可根据驱动模块控制端的电压和第一电源电压产生驱动信号;电位侦测模块与发光模块的第一端电连接;电位侦测模块连接至像素电路的初始化电压输入端,用于至少在发光模块发光时的部分时间段内导通,以将发光模块的第一端电位传输至初始化电压输入端,进而通过电位侦测模块实现对发光模块第一端电位的采集,实现通过调整数据电压来补偿不同位置像素电路中接收到的第一电源电压不一致造成的驱动电流差异,提高显示均一性。并且不会增加信号线数量,使得布线更加简化。

Description

一种像素电路及其驱动方法、显示装置及其驱动方法
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示装置及其驱动方法。
背景技术
随着显示技术的发展,有机发光显示装置因其自发光、宽视角及响应速度快等优点而得到越来越广泛的应用。
显示装置中通常包括多个像素电路和连接像素电路的电源信号线,由于电源信号线具有一定的长度,使得电源信号线上存在压降,影响显示装置的显示均一性。
发明内容
本发明提供一种像素电路及其驱动方法、显示装置及其驱动方法,以实现提高显示装置的显示均一性,提升显示效果。
第一方面,本发明实施例提供了一种像素电路,包括:第一电源电压输入端、初始化电压输入端、数据写入模块、驱动模块、存储模块、发光模块、第一初始化模块和电位侦测模块,驱动模块包括控制端、第一端和第二端;
数据写入模块用于控制向驱动模块的控制端写入数据电压;存储模块用于存储驱动模块控制端的电压;
第一电源电压输入端用于向驱动模块的第一端输入第一电源电压,驱动模块用于根据驱动模块控制端的电压和第一电源电压产生驱动信号,并驱动发光模块发光;
发光模块包括第一端,第一初始化模块与发光模块的第一端电连接,用于对发光模块的第一端电位进行初始化;
电位侦测模块与发光模块的第一端电连接;
第一初始化模块和电位侦测模块均连接至像素电路的初始化电压输入端,电位侦测模块用于至少在发光模块发光时的部分时间段内导通,以将发光模块的第一端电位传输至初始化电压输入端。
可选的,像素电路还包括第一发光控制模块、第二发光控制模块、第二初始化模块、阈值电压补偿模块、数据电压输入端、发光控制信号输入端、第二电源电压输入端、第一扫描信号输入端、第二扫描信号输入端、第三扫描信号输入端和侦测控制信号输入端;
其中,数据写入模块的控制端与第二扫描信号输入端电连接,数据写入模块的第一端与数据电压输入端电连接,数据写入模块的第二端与驱动模块的第一端电连接;
驱动模块的控制端与存储模块的第一端电连接,驱动模块的第一端与第一发光控制模块的第二端电连接,驱动模块与第二发光控制模块的第一端电连接;
存储模块的第二端与第一电源电压输入端电连接;
第一发光控制模块的控制端与发光控制信号输入端电连接,第一发光控制模块的第一端与第一电源电压输入端电连接;
第二发光控制模块的控制端与发光控制信号输入端电连接,第二发光控制模块的第二端与发光模块的第一端电连接,发光模块的第二端与第二电源电压输入端电连接;
阈值电压补偿模块的控制端与第二扫描信号输入端电连接,阈值电压补偿模块的第一端与驱动模块的第二端电连接,阈值电压补偿模块的第二端与驱动模块的控制端电连接;
第二初始化模块的控制端与第三扫描信号输入端电连接,第二初始化模块的第一端与初始化电压输入端电连接,第二初始化模块的第二端与发光模块的第一端电连接;
第一初始化模块的控制端与第一扫描信号输入端电连接,第一初始化模块的第一端与初始化电压输入端电连接,第一初始化模块的第二端与驱动模块的控制端电连接;
电位侦测模块的控制端与侦测控制信号输入端电连接,电位侦测模块的第一端与初始化电压输入端电连接,电位侦测模块的第二端与发光模块的第一端电连接;
发光模块的第二端与像素电路的第二电源电压输入端电连接。
可选的,数据写入模块包括第一晶体管,驱动模块包括第二晶体管,电位侦测模块包括第三晶体管,存储模块包括第一电容,发光模块包括有机发光二极管,第一发光控制模块包括第四晶体管,第二发光控制模块包括第五晶体管,阈值电压补偿模块包括第六晶体管,第一初始化模块包括第七晶体管,第二初始化模块包括第八晶体管;
第一晶体管的栅极与像素电路的第二扫描信号输入端电连接,第一晶体管的第一极与像素电路的数据电压输入端电连接,第一晶体管的第二极与第二晶体管的第一极电连接;
第二晶体管的栅极与第一电容的第一端电连接,第二晶体管的第一极与第四晶体管的第二极电连接,第二晶体管的第二极与第五晶体管的第一极电连接;第一电容的第二端与像素电路的第一电源电压输入端电连接;
第四晶体管的栅极与像素电路的发光控制信号输入端电连接,第四晶体管的第一极与像素电路的第一电源电压输入端电连接;
第五晶体管的栅极与像素电路的发光控制信号输入端电连接,第五晶体管的第二极与有机发光二极管的第一极电连接;
第六晶体管的栅极与像素电路的第二扫描信号输入端电连接,第六晶体管的第一极与第二晶体管的第二极电连接,第六晶体管的第二极与第二晶体管的栅极电连接;
第七晶体管的栅极与像素电路的第一扫描信号输入端电连接,第七晶体管的第一极与像素电路的初始化电压输入端电连接,第七晶体管的第二极与第二晶体管的栅极电连接;
第八晶体管的栅极与像素电路的第三扫描信号输入端电连接,第八晶体管的第一极与像素电路的初始化电压输入端电连接,第八晶体管的第二极与有机发光二极管的电连接;
第三晶体管的栅极与像素电路的侦测控制信号输入端电连接,第三晶体管的第一极与像素电路的电位采集端电连接,第三晶体管的第二极与有机发光二极管的第一极电连接;
有机发光二极管的第二极与像素电路的第二电源电压输入端电连接。
第二方面,本发明实施例还提供了一种像素电路的驱动方法,像素电路包括:第一电源电压输入端、初始化电压输入端、数据写入模块、驱动模块、存储模块、发光模块、第一初始化模块和电位侦测模块;驱动模块包括控制端、第一端和第二端;发光模块包括第一端,第一初始化模块与发光模块的第一端电连接;电位侦测模块与发光模块的第一端电连接;第一初始化模块和电位侦测模块均连接至像素电路的初始化电压输入端;
像素电路的驱动方法包括:
初始化阶段,第一初始化模块导通,初始化电压输入端输入的初始化电压通过导通的第一初始化模块写入到发光模块的第一端;
数据写入阶段,数据写入模块导通,数据电压通过导通的数据写入模块写入到驱动模块的控制端;
发光阶段,第一电源电压输入端向驱动模块的第一端输入第一电源电压,驱动模块根据驱动模块控制端的电压和第一电源电压产生驱动信号,并驱动发光模块发光;在发光阶段的至少部分时间段内,电位侦测模块导通,发光模块第一极的电位通过导通的电位侦测模块传输至初始化电压输入端。
第三方面,本发明实施例还提供了一种显示装置,包括驱动芯片以及多个像素电路、多条初始化电压线、多条数据线和多条第一电源电压线,多个像素电路阵列排布,其中,像素电路包括:第一电源电压输入端、初始化电压输入端、数据写入模块、驱动模块、存储模块、发光模块、第一初始化模块和电位侦测模块;驱动模块包括控制端、第一端和第二端;发光模块包括第一端,第一初始化模块与发光模块的第一端电连接;电位侦测模块与发光模块的第一端电连接;第一初始化模块和电位侦测模块均连接至像素电路的初始化电压输入端;第一电源电压线与像素电路的第一电源电压输入端电连接;
驱动芯片包括多个初始化电压输出端,每个初始化电压输出端连接一条初始化电压线,每条初始化电压线连接一列像素电路的初始化电压输入端;
驱动芯片包括多个数据电压输出端,每个数据电压输出端连接一条数据线,每条数据线连接一列像素电路的数据写入模块;
驱动芯片用于存储发光模块在所有灰阶下的第一端电位,以及根据各发光模块在各灰阶下的第一端电位补偿各灰阶下的数据电压,并根据各发光模块当前帧内需要显示的灰阶,将补偿后的数据电压输出至对应的数据线。
可选的,像素电路还包括第一发光控制模块、第二发光控制模块、第二初始化模块、阈值电压补偿模块、数据电压输入端、发光控制信号输入端、第二电源电压输入端、第一扫描信号输入端、第二扫描信号输入端、第三扫描信号输入端和侦测控制信号输入端;
显示装置还包括多条扫描线,多条侦测控制信号线,多条发光控制信号线,多条第二电源电压线,每条发光控制信号线连接一行像素电路的发光控制信号输入端,第二电源电压线与像素电路的第二电源电压输入端电连接,每行像素电路的第一扫描信号输入端、第二扫描信号输入端、第三扫描信号输入端分别与沿数据线延伸方向依次排布的三条扫描线一一对应电连接,每条侦测控制信号线连接一行像素电路的侦测控制信号输入端。
可选的,扫描线作为侦测控制信号线,且每行像素电路的侦测控制信号输入端、第一扫描信号输入端、第二扫描信号输入端、第三扫描信号输入端分别与沿数据线延伸方向依次排布的四条扫描线一一对应电连接。
可选的,相邻两行像素电路中,与后一行像素电路的侦测控制信号输入端电连接的扫描线和与前一行像素电路的第二扫描信号输入端电连接的扫描线相同。
可选的,驱动芯片包括初始化电压提供单元、存储单元、处理单元、多个第一选通单元和多个第二选通单元,存储单元与处理单元电连接,每个初始化电压输出端通过一第一选通单元与初始化电压提供单元电连接,每个初始化电压输出端通过一第二选通单元与存储单元电连接,每个数据电压输出端分别与处理单元电连接。
第四方面,本发明实施例还提供了一种显示装置的驱动方法,显示装置包括驱动芯片以及多个像素电路、多条初始化电压线、多条数据线和多条第一电源电压线,多个像素电路阵列排布,其中,像素电路包括数据写入模块、驱动模块、存储模块、发光模块、第一初始化模块和电位侦测模块;发光模块包括第一端,第一初始化模块与发光模块的第一端电连接;电位侦测模块与发光模块的第一端电连接;像素电路包括初始化电压输入端,第一初始化模块和电位侦测模块均连接至像素电路的初始化电压输入端;
驱动芯片包括多个初始化电压输出端,每个初始化电压输出端连接一条初始化电压线,每条初始化电压线连接一列像素电路的初始化电压输入端;
驱动芯片包括多个数据电压输出端,每个数据电压输出端连接一条数据线,每条数据线连接一列像素电路的数据写入模块;
显示装置的驱动方法包括:
在发光模块发光时的至少部分时间段内,控制电位侦测模块导通,驱动芯片通过电位侦测模块和初始化电压线侦测发光模块的第一端电位;
驱动芯片根据侦测到的发光模块的在所有灰阶下的第一端电位补偿各灰阶下的数据电压,并根据各发光模块当前帧内需要显示的灰阶,将补偿后的数据电压输出至对应的数据线。
本发明实施例提供了像素电路及其驱动方法、显示装置及其驱动方法,通过在像素电路中设置电位侦测模块,电位侦测模块与发光模块的第一端电连接,且电位侦测模块连接至像素电路的初始化电压输入端,电位侦测模块至少在发光模块发光时的部分时间段内导通,将发光模块的第一端电位传输至初始化电压输入端;进而通过初始化电压输入端和电位侦测模块可实现对发光模块第一端电位的采集,使得包括该像素电路的显示装置中驱动芯片可以根据发光模块的第一端电位调整向数据写入模块输出的数据电压来调整驱动电流,通过调整数据写入模块写入的数据电压来补偿不同位置像素电路中接收到的第一电源电压不一致造成的驱动电流差异,提高显示装置的显示均一性,提升显示效果。并且,电位侦测模块连接至初始化电压输入端,进而无需在包含该像素电路的显示装置中增加与电位侦测模块连接的侦测信号线,不增加信号线数量,使得布线更加简化。
附图说明
图1是本发明实施例提供的一种像素电路的结构示意图;
图2是本发明实施例提供的另一种像素电路的结构示意图;
图3是本发明实施例提供的一种像素电路的工作时序图;
图4是本发明实施例提供的另一种像素电路的结构示意图;
图5是本发明实施例提供的另一种像素电路的结构示意图;
图6是本发明实施例提供的另一种像素电路的工作时序图;
图7是本发明实施例提供的一种像素电路的驱动方法的流程图;
图8是本发明实施例提供的一种显示装置的结构示意图;
图9是本发明实施例提供的另一种显示装置的结构示意图;
图10是图9的局部放大图;
图11是本发明实施例提供的另一种显示装置的结构示意图;
图12是图11的局部放大图;
图13是本发明实施例提供的另一种显示装置的结构示意图;
图14是本发明实施例提供的一种显示装置的驱动方法的流程图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术中所述,显示装置中通常包括多个像素电路和连接像素电路的电源信号线,由于电源信号线具有一定的长度,使得电源信号线上存在压降,影响显示装置的显示均一性。经发明人研究发现,出现上述问题的原因在于,现有显示装置中,发光器件的发光亮度与流过发光器件的驱动电流大小相关,而有机发光显示装置中,像素电路的驱动晶体管的驱动电流I的计算公式为:
I=K(Vgs-Vth)2=K(Vg-Vs-Vth)2
其中,Vgs为驱动晶体管的栅极与源极的电压差,Vg为驱动晶体管的栅极电压,Vs为驱动晶体管的源极电压,Vth为驱动晶体管的阈值电压,其中,μ为载流子迁移率,Cox为栅氧化层电容(栅极氧化物单位面积上电容),W/L为驱动晶体管的宽长比。而像素电路中,驱动晶体管驱动发光器件发光时,驱动晶体管的栅极电压通常为数据电压,驱动晶体管的源极电压通常为电源电压线提供的电源电压,因此,电源电压线上的电源电压的大小直接影响到驱动电流的大小。因电源电压线具有一定的长度,且电源电压线上存在一定的压降,因此,电源电压线为不同位置处像素电路提供的电源电压大小存在差异,相应的,不同位置的发光器件在相同灰阶(对应相同数据电压)下对应的驱动电流大小不同,因此导致显示装置中不同位置的发光器件在相同灰阶下的发光亮度不同,使得显示装置的显示均一性较差。并且,现有显示装置中存在信号线数量较多,布线复杂的问题。
基于上述问题,本发明实施例提供了一种像素电路,图1是本发明实施例提供的一种像素电路的结构示意图,参考图1,该像素电路包括第一电源电压输入端Vdd、初始化电压输入端Vref、数据写入模块110、驱动模块120、存储模块130、发光模块140、第一初始化模块150和电位侦测模块160,驱动模块120包括控制端G1、第一端A和第二端B;
数据写入模块110用于控制向驱动模块120的控制端G1写入数据电压;存储模块130 用于存储驱动模块120控制端G1的电压;
第一电源电压输入端Vdd用于向驱动模块120的第一端A输入第一电源电压,驱动模块120用于根据驱动模块120控制端G1的电压和第一电源电压产生驱动信号,并驱动发光模块140发光;
发光模块140包括第一端,第一初始化模块150与发光模块140的第一端电连接,用于对发光模块140的第一端电位进行初始化;
电位侦测模块160与发光模块140的第一端电连接;
第一初始化模块150和电位侦测模块160均连接至像素电路的初始化电压输入端Vref,电位侦测模块160用于至少在发光模块140发光时的部分时间段内导通,以将发光模块140 的第一端电位传输至初始化电压输入端Vref。
如上述分析的,现有显示装置内不同位置的像素电路所接收到的第一电源电压大小是不同的,使得相同灰阶下流过不同发光模块140的电流不同,导致不同位置的像素电路中发光模块140在相同灰阶下的亮度不同,均一性较差。
本实施例提供的像素电路中,包括电位侦测模块160,至少在发光模块140发光时的部分时段内,电位侦测模块160导通,且在电位侦测模块160导通时,初始化电压输入端Vref 不输入初始化电压,而作为发光模块140第一端电位的采集端,因此电位侦测模块160导通时,发光模块140第一端的电位通过导通的电位侦测模块160传输至初始化电压输入端Vref,即通过初始化电压输入端Vref和电位侦测模块160可实现对发光模块140第一端电位的采集。可选的,在包括该像素电路的显示装置中,可以包括驱动芯片,初始化电压输入端Vref 所采集到的发光模块140第一端电位可以存储在驱动芯片中,并可根据发光模块140在不同灰阶下的第一端电位,通过调整数据写入模块110写入的数据电压来调整驱动模块120的驱动电流,进而调整发光模块140两端的跨压,因发光模块140的第二端通常接固定电位,例如图1所示的连接到输出固定电压的第二电源电压输入端,调整发光模块140两端的跨压则可对发光模块140第一端的电位进行调整,进而补偿因不同像素电路的第一电源电压输入端 Vdd输入的第一电源电压不一致造成的驱动电流差异,使得不同发光模块140在相同灰阶下可以达到相同的亮度,提高显示均一性,提升显示效果。
并且,本发明实施例中,电位侦测模块160连接至初始化电压输入端Vref,进而无需在包含该像素电路的显示装置中增加与电位侦测模块160连接的侦测信号线,不增加信号线数量,使得布线更加简化。
本发明实施例提供的像素电路,通过设置电位侦测模块,电位侦测模块与发光模块的第一端电连接,且电位侦测模块连接至像素电路的初始化电压输入端,电位侦测模块至少在发光模块发光时的部分时间段内导通,将发光模块的第一端电位传输至初始化电压输入端;进而通过初始化电压输入端和电位侦测模块可实现对发光模块第一端电位的采集,使得包括该像素电路的显示装置中驱动芯片可以根据发光模块的第一端电位调整向数据写入模块输出的数据电压来调整驱动电流,通过调整数据写入模块写入的数据电压来补偿不同位置像素电路中接收到的第一电源电压不一致造成的驱动电流差异,提高显示装置的显示均一性,提升显示效果。并且,电位侦测模块连接至初始化电压输入端,进而无需在包含该像素电路的显示装置中增加与电位侦测模块连接的侦测信号线,不增加信号线数量,使得布线更加简化。
以上在本发明的核心思想,下面继续结合实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。
图1示例性地示出了本发明实施例中一种像素电路的结构,参考图1,可选的,第一初始化模块150的控制端与像素电路的第一扫描信号输入端Scan1电连接,第一初始化模块150 的第一端与像素电路的初始化电压输入端Vref电连接,第一初始化模块150的第二端与驱动模块120的控制端G1电连接,数据写入模块110的控制端与像素电路的第二扫描信号输入端Scan2电连接,数据写入模块110的第一端与数据电压输入端Vdata电连接,数据写入模块110的第二端与驱动模块120的控制端G1电连接,驱动模块120的第一端A连接像素电路的第一电源电压输入端Vdd,驱动模块120的第二端B与发光模块140的第一端电连接,发光模块140的第二端连接至像素电路的第二电源电压输入端Vss,电位侦测模块160的控制端与侦测控制信号输入端Ctr电连接,电位侦测模块160的第一端和第二端分别连接初始化电压输入端Vref和发光模块140的第一端,存储模块130的两端分别与驱动模块120的控制端G1和驱动模块120的第一端A电连接。
具体的,图1所示像素电路的工作时序通常至少包括初始化阶段、数据写入阶段和发光阶段。其中,在初始化阶段,第一初始化模块150导通,初始化电压输入端Vref输入初始化电压,该初始化电压通过导通的第一初始化模块150写入到驱动模块120的控制端G1,进而消除驱动模块120的控制端G1在上一帧显示时的残留电荷,为后续的数据写入做准备,避免驱动模块120的控制端G1残留电荷影响本帧内数据电压的写入。在数据写入阶段,数据写入模块110导通,数据电压通过导通的数据写入模块110写入到驱动模块120的控制端 G1,以及存储模块130的一端。在发光阶段,第一电源电压输入端Vdd向驱动模块120的第一端A输入第一电源电压,驱动模块120根据其控制端的数据电压和第一端的第一电源电压产生驱动信号,具体可以是驱动电流,进而驱动发光模块140发光。
图2是本发明实施例提供的另一种像素电路的结构示意图,图2可以对应图1所示像素电路中模块的具体化电路,参考图2,数据写入模块110包括第一晶体管T1,驱动模块120 包括第二晶体管T2,电位侦测模块160包括第三晶体管T3,第一初始化模块150包括第七晶体管T7,存储模块130包括第一电容C1,发光模块140包括有机发光二极管OLED。图 3是本发明实施例提供的一种像素电路的工作时序图,该工作时序可对应图2所示像素电路的工作时序,需要说明的是,图2所示像素电路中,各晶体管可以是P型晶体管,也可以是 N型晶体管,以下以各晶体管为P型晶体管为例进行说明。参考图2和3,在初始化阶段t1,第一扫描信号输入端Scan1输入低电平,第七晶体管T7导通,初始化电压输入端Vref输入的初始化电压沿导通的第七晶体管T7写入到第二晶体管T2的栅极,进而对第二晶体管T2 的栅极进行初始化。在数据写入阶段t2,第二扫描信号输入端Scan2输入低电平,第一晶体管T1导通,数据电压沿导通的第一晶体管T1写入到第二晶体管T2的栅极。在发光阶段t3,第二晶体管T2导通,并驱动有机发光二极管OLED发光;并且,在发光阶段t3的部分时段 t30,侦测控制信号输入端Ctr输入低电平信号,第三晶体管T3导通,且此时初始化电压输入端Vref不输入初始化电压,有机发光二极管OLED的阳极电压通过导通的第三晶体管T3 传输至初始化电压输入端Vref,进而实现对有机发光二极管OLED阳极电压的采集。
需要说明的是,图1和图2所示数据写入模块110直接与驱动模块120控制端G1直接电连接的像素电路结构只是一种示例结构,本发明实施例的像素电路还可以是其他结构,具体可参见下述实施例中的像素电路结构。
图4是本发明实施例提供的另一种像素电路的结构示意图,参考图4,该像素电路还包括第一发光控制模块170、第二发光控制模块180、第二初始化模块190、阈值电压补偿模块 191、数据电压输入端Vdata、发光控制信号输入端EM、第二电源电压输入端Vss、第一扫描信号输入端Scan1、第二扫描信号输入端Scan2、第三扫描信号输入端Scan3和侦测控制信号输入端Ctr;
其中,数据写入模块110的控制端与第二扫描信号输入端Scan2电连接,数据写入模块 110的第一端与数据电压输入端Vdata电连接,数据写入模块110的第二端与驱动模块120 的第一端A电连接;
驱动模块120的控制端G1与存储模块130的第一端电连接,驱动模块120的第一端A与第一发光控制模块170的第二端电连接,驱动模块120与第二发光控制模块180的第一端电连接;
存储模块130的第二端与第一电源电压输入端Vdd电连接;
第一发光控制模块170的控制端与发光控制信号输入端EM电连接,第一发光控制模块 170的第一端与第一电源电压输入端Vdd电连接;
第二发光控制模块180的控制端与发光控制信号输入端EM电连接,第二发光控制模块 180的第二端与发光模块140的第一端电连接,发光模块140的第二端与第二电源电压输入端Vss电连接;
阈值电压补偿模块191的控制端与第二扫描信号输入端Scan2电连接,阈值电压补偿模块191的第一端与驱动模块120的第二端B电连接,阈值电压补偿模块191的第二端与驱动模块120的控制端G1电连接;
第二初始化模块190的控制端与第三扫描信号输入端Scan3电连接,第二初始化模块190 的第一端与初始化电压输入端Vref电连接,第二初始化模块190的第二端与发光模块140的第一端电连接;
第一初始化模块150的控制端与第一扫描信号输入端Scan1电连接,第一初始化模块150 的第一端与初始化电压输入端Vref电连接,第一初始化模块150的第二端与驱动模块120的控制端G1电连接;
电位侦测模块160的控制端与侦测控制信号输入端Ctr电连接,电位侦测模块160的第一端与初始化电压输入端Vref电连接,电位侦测模块160的第二端与发光模块140的第一端电连接;
发光模块140的第二端与像素电路的第二电源电压输入端Vss电连接。
具体的,图4所示像素电路的工作过程可以包括数据第一初始化阶段、数据写入补偿阶段、第二初始化阶段和发光阶段。其中,在第一初始化阶段,第一初始化模块150导通,初始化电压输入端Vref提供的初始化电压沿导通的第一初始化模块150写入到驱动模块120的控制端G1;在数据写入补偿阶段,数据写入模块110和阈值电压补偿模块191导通,数据电压沿着导通的数据写入模块110、驱动模块120和阈值电压补偿模块191写入到驱动模块 120的控制端G1;在第二初始化阶段,第二初始化模块190导通,初始化电压输入端Vref提供的初始化电压通过导通的第二初始化模块190写入到发光模块140的第一端,进而避免上一帧显示时发光模块140第一端残留电荷对本帧显示的影响;在发光阶段,第一发光控制模块170、第二发光控制模块180和驱动模块120导通,驱动模块120驱动发光模块140发光。并且,在发光阶段的部分时段内,电位侦测模块160导通,实现对发光模块140第一端电位的采集。
图4所示像素电路结构,包括阈值电压补偿模块191,因驱动模块120通常为薄膜晶体管,在数据写入补偿阶段,可以实现对驱动模块120(薄膜晶体管)阈值电压的补偿,使得驱动模块120对有机发光器件的驱动电流不会受到驱动模块120阈值电压的影响,实现像素电路内部的补偿,有利于提高显示均匀性,提高显示效果。并且,图4所示像素电路,包括第二初始化模块190,进而可以对发光模块140第一端的电位进行初始化,可避免上一帧显示时发光模块140第一端残留电荷对本帧显示的影响。并且,图4所示像素电路,包括第一发光控制模块170和第二发光控制模块180,进而可以实现由发光模块140发光的有效控制。
图5是本发明实施例提供的另一种像素电路的结构示意图,参考图5,该像素电路可对应图4所示像素电路中模块的具体化电路,在上述技术方案的基础上,可选的,数据写入模块110包括第一晶体管T1,驱动模块120包括第二晶体管T2,电位侦测模块160包括第三晶体管T3,存储模块130包括第一电容C1,发光模块140包括有机发光二极管OLED,第一发光控制模块170包括第四晶体管T4,第二发光控制模块180包括第五晶体管T5,阈值电压补偿模块191包括第六晶体管T6,第一初始化模块150包括第七晶体管T7,第二初始化模块190包括第八晶体管T8;
第一晶体管T1的栅极与像素电路的第二扫描信号输入端Scan2电连接,第一晶体管T1 的第一极与像素电路的数据电压输入端Vdata电连接,第一晶体管T1的第二极与第二晶体管T2的第一极电连接;
第二晶体管T2的栅极与第一电容C1的第一端电连接,第二晶体管T2的第一极与第四晶体管T4的第二极电连接,第二晶体管T2的第二极与第五晶体管T5的第一极电连接;第一电容C1的第二端与像素电路的第一电源电压输入端Vdd电连接;
第四晶体管T4的栅极与像素电路的发光控制信号输入端EM电连接,第四晶体管T4的第一极与像素电路的第一电源电压输入端Vdd电连接;
第五晶体管T5的栅极与像素电路的发光控制信号输入端EM电连接,第五晶体管T5的第二极与发光模块140的第一端电连接;
第六晶体管T6的栅极与像素电路的第二扫描信号输入端Scan2电连接,第六晶体管T6 的第一极与第二晶体管T2的第二极电连接,第六晶体管T6的第二极与第二晶体管T2的栅极电连接;
第七晶体管T7的栅极与像素电路的第一扫描信号输入端Scan1电连接,第七晶体管T7 的第一极与像素电路的初始化电压输入端Vref电连接,第七晶体管T7的第二极与第二晶体管T2的栅极电连接;
第八晶体管T8的栅极与像素电路的第三扫描信号输入端Scan3电连接,第八晶体管T8 的第一极与像素电路的初始化电压输入端Vref电连接,第八晶体管T8的第二极与有机发光二极管OLED的电连接;
第三晶体管T3的栅极与像素电路的侦测控制信号输入端Ctr电连接,第三晶体管T3的第一极与像素电路的电位采集端电连接,第三晶体管T3的第二极与有机发光二极管OLED 的第一极电连接;
有机发光二极管OLED的第二极与像素电路的第二电源电压输入端Vss电连接。
图6是本发明实施例提供的另一种像素电路的工作时序图,该工作时序可对应图5所示像素电路的工作时序,需要说明的是,图5所示像素电路中,各晶体管可以是P型晶体管,也可以是N型晶体管,以下以各晶体管为P型晶体管为例进行说明。
参考图5和6,在第一初始化阶段t11,第一扫描信号端Scan1输入低电平,第七晶体管 T7导通,初始化电压输入端Vref输入的初始化电压沿导通的第七晶体管T7写入到第二晶体管T2的栅极,进而对第二晶体管T2的栅极进行初始化。
在数据写入补偿阶段t21,第二扫描信号输入端Scan2输入低电平,第一晶体管T1和第六晶体管T6导通,数据电压沿导通的第一晶体管T1、第二晶体管T2和第六晶体管T6写入到第二晶体管T2的栅极,当第二晶体管T2的栅极电位达到VDATA+Vth(其中,VDATA为数据电压输入端Vdata输入的数据电压,Vth为第二晶体管T2的阈值电压)时,第二晶体管T2 截止,完成对第二晶体管T2栅极电位的写入和阈值电压的补偿,使得第二晶体管T2对有机发光二极管OLED的驱动电流不会受到第二晶体管T2阈值电压的影响,有利于提高显示均匀性,提高显示效果。
在第二初始化阶段t31,第三扫描信号输入端Scan3输入低电平,第八晶体管T8导通,初始化电压输入端Vref输入的初始化电压沿导通的第八晶体管T8写入到有机发光二极管 OLED的第一极,参考图5,有机发光二极管OLED的第一极可以是阳极,进而对有机发光二极管OLED的阳极进行初始化。
在发光阶段t41,发光控制信号输入端EM输入低电平,第四晶体管T4、第五晶体管T5 导通,且第二晶体管T2导通并驱动有机发光二极管OLED发光,且有机发光二极管OLED发光时,驱动电流I为I=K(Vgs-Vth)2=K(VDATA+Vth-VDD-Vth)2=K(VDATA-VDD)2, Vgs为第二晶体管T2(即上述内容中的驱动晶体管)的栅极与源极的电压差,Vg为第二晶体管T2的栅极电压,Vs为第二晶体管T2的源极电压,Vth为第二晶体管T2的阈值电压,其中,μ为载流子迁移率,Cox为栅氧化层电容(栅极氧化物单位面积上电容),W/L为驱动晶体管的宽长比,VDD为第一电源电压输入端Vdd输入的第一电源电压, VDATA为数据电压输入端Vdata输入的数据电压大小,可见驱动电流大小与第二晶体管T2 的阈值电压无关;并且,在发光阶段t41的部分时段t40,侦测控制信号输入端Ctr输入低电平信号,第三晶体管T3导通,且此时初始化电压输入端Vref不输入初始化电压,有机发光二极管OLED的阳极电压通过导通的第三晶体管T3传输至初始化电压输入端Vref,进而实现对有机发光二极管OLED阳极电压的采集。参考图6,需要说明的是,在第一初始化阶段之前的发光阶段可以为上一帧显示时像素电路工作的发光阶段,从第一初始化阶段开始可以为像素电路在本帧的工作过程,并且,图6中并未示出像素电路在本帧的整个发光阶段的过程,在本帧的发光阶段的至少部分时段内,可控制电位侦测模块160导通,对发光模块140 第一端的电位采集,然后进入下一帧的工作过程。
本发明实施例还提供了一种像素电路的驱动方法,图7是本发明实施例提供的一种像素电路的驱动方法的流程图,该像素电路的驱动方法可用于驱动本发明任意实施例提供的像素电路,参考图7,该像素电路的驱动方法包括:
步骤210、初始化阶段,第一初始化模块导通,初始化电压输入端输入的初始化电压通过导通的第一初始化模块写入到发光模块的第一端;
步骤220、数据写入阶段,数据写入模块导通,数据电压通过导通的数据写入模块写入到驱动模块的控制端;
步骤230、发光阶段,第一电源电压输入端向驱动模块的第一端输入第一电源电压,驱动模块根据驱动模块控制端的电压和第一电源电压产生驱动信号,并驱动发光模块发光;在发光阶段的至少部分时间段内,电位侦测模块导通,发光模块第一极的电位通过导通的电位侦测模块传输至初始化电压输入端。
本实施例提供的像素电路的驱动方法,通过在发光阶段的至少部分时间段内,电位侦测模块导通,发光模块第一极的电位通过导通的电位侦测模块传输至初始化电压输入端;进而可通过初始化电压输入端和电位侦测模块可实现对发光模块第一端电位的采集,使得可以根据发光模块的第一端电位调整向数据写入模块输出的数据电压来调整驱动电流,进而通过调整数据写入模块写入的数据电压来补偿不同位置像素电路中接收到的第一电源电压不一致造成的驱动电流差异,提高显示装置的显示均一性,提升显示效果。
本发明实施例还提供了一种显示装置,图8是本发明实施例提供的一种显示装置的结构示意图,结合图1,参考图8,该显示装置300包括驱动芯片310以及多个像素电路10、多条初始化电压线(P1、P2、P3……)、多条数据线(D1、D2、D3……)和多条第一电源电压线(U1、U2、U3……),多个像素电路10阵列排布,其中,像素电路10包括:第一电源电压输入端Vdd、初始化电压输入端Vref、数据写入模块110、驱动模块120、存储模块130、发光模块140、第一初始化模块150和电位侦测模块160;驱动模块120包括控制端、第一端和第二端;发光模块140包括第一端,第一初始化模块150与发光模块140的第一端电连接;电位侦测模块160与发光模块140的第一端电连接;第一初始化模块150和电位侦测模块160均连接至像素电路的初始化电压输入端Vref;第一电源电压线与像素电路的第一电源电压输入端Vdd电连接;
驱动芯片310包括多个初始化电压输出端(Vr1、Vr2、Vr3……),每个初始化电压输出端连接一条初始化电压线,每条初始化电压线连接一列像素电路的初始化电压输入端;
驱动芯片310包括多个数据电压输出端(data1、data2、data3……),每个数据电压输出端连接一条数据线,每条数据线连接一列像素电路的数据写入模块110;
驱动芯片310用于存储发光模块140在所有灰阶下的第一端电位,以及根据各发光模块 140在各灰阶下的第一端电位补偿各灰阶下的数据电压,并根据各发光模块140当前帧内需要显示的灰阶,将补偿后的数据电压输出至对应的数据线。
参考图8,驱动芯片310通过初始化电压输出端与像素电路的初始化电压输入端Vref电连接,像素电路的初始化电压输入端Vref采集到的发光模块140的第一端电位可传输至驱动芯片310,进而可以为驱动芯片310提供不同灰阶下大量的发光模块140第一端电位的数据,驱动芯片310中还可存储在不同灰阶下各发光模块140第一端的理论电位(其中,理论电位可以对应发光模块140在各灰阶下可以达到目标亮度的电位,不同发光模块140在相同灰阶下对应的目标亮度相同),在获取到发光模块140的第一端电位与理论电位的差值较大时,可以通过补偿数据写入模块110写入的数据电压来调整驱动模块120的驱动电流,具体是根据发光模块140需要显示的灰阶,通过数据线输出补偿后的数据电压,数据线将数据电压传输至像素电路的数据写入模块110,进而调整像素电路中发光模块140两端的跨压,因发光模块140的第二端通常接固定电位,例如图1和图2所示的连接到输出固定电压的第二电源电压输入端Vss,调整发光模块140两端的跨压则可对发光模块140第一端的电位进行调整,使发光模块140的第一端电位达到理论电位,进而补偿因第一电源电压线上压降导致的不同像素电路中发光模块140在相同显示灰阶下的驱动电流差异,使得不同发光模块140在相同灰阶下可以达到相同的亮度,提高显示均一性,提升显示效果。
可选的,为保证各发光模块140在相同灰阶下发光亮度相同,可使在相同灰阶下流过发光模块140的电流相同,则可选在相同灰阶下各发光模块140第一端的理论电位相同。通过设置电位侦测模块160,使得驱动芯片310可以根据通过电位侦测模块160和初始化电压输入端Vref采集到不同灰阶下各发光模块140的第一端电位的大量数据和各发光模块140在各灰阶下的理论电位调整向数据写入模块110输出的数据电压来调整驱动电流,进而使得流过各发光模块140的驱动电流与其要显示的灰阶对应,即使得不同发光模块140在相同灰阶下对应的驱动电流大小一致,进而通过调整数据写入模块110写入的数据电压来补偿不同位置像素电路中接收到的第一电源电压不一致造成的驱动电流的差异,实现像素电路以外的外部补偿,提高显示装置的显示均一性,提升显示效果。
需要说明的是,本实施例提供的像素电路中,可考虑不同像素电路中各晶体管和发光模块140的老化因素,因不同像素电路中各晶体管和发光模块140的老化程度会有所不同,因此,在相同灰阶下不同发光模块140的第一端理论电位也可以不同,各发光模块140的第一端理论电位只要保证各发光模块140在相同灰阶下具有相同的亮度即可。
并且,本发明实施例提供的显示装置,初始化电压线可分时传输不同的信号,在像素电路的电位侦测模块160不导通时,初始化电压线传输初始化信号,在像素电路的电位侦测模块160导通时,初始化电压线传输发光模块140的第一端电位,进而不会增加显示装置中信号线数量,使得布线更加简化。
本发明实施例提供的显示装置,包括驱动芯片,驱动芯片包括多个初始化电压输出端,每个初始化电压输出端连接一条初始化电压线,每条初始化电压线连接一列像素电路的初始化电压输入端;驱动芯片包括多个数据电压输出端,每个数据电压输出端连接一条数据线,每条数据线连接一列像素电路的数据写入模块;驱动芯片用于存储发光模块在所有灰阶下的第一端电位,以及根据各发光模块在各灰阶下的第一端电位补偿各灰阶下的数据电压,并根据各发光模块当前帧内需要显示的灰阶,将补偿后的数据电压输出至对应的数据线,可以通过补偿数据写入模块写入的数据电压来调整驱动模块的驱动电流,进而调整像素电路中发光模块两端的跨压,进而补偿因第一电源电压线上压降导致的不同像素电路中发光模块在相同显示灰阶下的驱动电流差异,使得不同发光模块在相同灰阶下可以达到相同的亮度,提高显示均一性,提升显示效果。并且,本发明实施例提供的显示装置,进而不会增加显示装置中信号线数量,使得布线更加简化。
图9是本发明实施例提供的另一种显示装置的结构示意图,结合图4,参考图9,像素电路还包括第一发光控制模块170、第二发光控制模块180、第二初始化模块190、阈值电压补偿模块191、数据电压输入端Vdata、发光控制信号输入端EM、第二电源电压输入端Vss、第一扫描信号输入端Scan1、第二扫描信号输入端Scan2、第三扫描信号输入端Scan3和侦测控制信号输入端Ctr;
显示装置还包括多条扫描线(S1、S2、S3……),多条侦测控制信号线(Z1、Z2、Z3……),多条发光控制信号线(E1、E2、E3……),多条第二电源电压线(图中未示出),每条发光控制信号线连接一行像素电路的发光控制信号输入端EM,第二电源电压线与像素电路的第二电源电压输入端Vss电连接,每行像素电路的第一扫描信号输入端Scan1、第二扫描信号输入端Scan2、第三扫描信号输入端Scan3分别与沿数据线延伸方向依次排布的三条扫描线一一对应电连接,每条侦测控制信号线连接一行像素电路的侦测控制信号输入端Ctr。
参考图9,图9示意性地示出了前两行像素电路与各信号线的连接关系,第三行像素电路至最后一行像素电路与各信号线的连接关系与第二行像素电路类似,为使显示面板中的连接关系清楚,在此不再示出。
图10是图9的局部放大图,图10可对应图9中虚线框出的显示装置左上角两个像素电路(分别记为第一像素电路11和第二像素电路12)与信号线的连接关系,参考图10,第一像素电路11的第一扫描信号输入端Scan1、第二扫描信号输入端Scan2和第三扫描信号输入端Scan3分别与显示装置中扫描线S1、S2、S3电连接,第一像素电路11数据电压输入端Vdata、初始化电压输入端Vref、第一电源电压输入端Vdd、发光控制信号输入端EM分别与数据线 D1、初始化电压线P1、第一电源电压线U1、发光控制线E1电连接,第一像素电路11的侦测控制信号输入端Ctr与侦测控制信号线Z1电连接;第二像素电路12的第一扫描信号输入端Scan1、第二扫描信号输入端Scan2和第三扫描信号输入端Scan3分别与显示装置中扫描线S3、S4、S5电连接,第二像素电路12数据电压输入端Vdata、参考电压输入端、第一电源电压输入端Vdd、发光控制信号输入端EM分别与数据线D1、参考电压线P1、第一电源电压线U1、发光控制线E1电连接,第二像素电路12的侦测控制信号输入端Ctr与侦测控制信号线Z2电连接。
通过设置侦测控制信号线,可以向各像素电路的侦测控制信号输入端Ctr传输侦测控制信号,实现对电位侦测模块160的有效控制,实现像素电路中的电位侦测模块160在发光模块140发光时的部分时段内导通。
需要说明的是,为使像素电路与信号线之间的连接关系较为清楚,本实施例及以下实施例均以显示面板中的前两行像素电路为例进行了示出,显示面板中其他行像素电路可根据第二行像素电路与信号线的连接关系得出。
图11是本发明实施例提供的另一种显示装置的结构示意图,结合图4,参考图11,扫描线作为侦测控制信号线,且每行像素电路的侦测控制信号输入端、第一扫描信号输入端、第二扫描信号输入端、第三扫描信号输入端分别与沿数据线延伸方向依次排布的四条扫描线一一对应电连接。
具体的,本实施例提供的显示面板中,将扫描线作为侦测信号控制线,进而无需单独设置侦测信号线以及侦测信号线提供信号的电路,使得显示面板的布线结构以及整体结构更加简化,布线简单,并有利于窄边框的实现。
继续参考图11,相邻两行像素电路中,与后一行像素电路的侦测控制信号输入端Ctr电连接的扫描线和与前一行像素电路的第二扫描信号输入端Scan2电连接的扫描线相同。
图12是图11的局部放大图,图12可对应图11中虚线框出的显示装置左上角两个像素电路(分别记为第一像素电路11和第二像素电路12)与信号线的连接关系,参考图13,第一像素电路11的第一扫描信号输入端Scan1、第二扫描信号输入端Scan2和第三扫描信号输入端Scan3分别与显示装置中扫描线S1、S2、S3电连接,第一像素电路11数据电压输入端Vdata、参考电压输入端、第一电源电压输入端Vdd、发光控制信号输入端EM分别与数据线D1、参考电压线P1、第一电源电压线U1、发光控制线E1电连接,第一像素电路11的侦测控制信号输入端Ctr与侦测控制信号线Z1电连接;第二像素电路12的第一扫描信号输入端Scan1、第二扫描信号输入端Scan2和第三扫描信号输入端Scan3分别与显示装置中扫描线S3、S4、S5电连接,第二像素电路12数据电压输入端Vdata、初始化电压输入端Vref、第一电源电压输入端Vdd、发光控制信号输入端EM分别与数据线D1、初始化电压线P1、第一电源电压线U1、发光控制线E1电连接,第二像素电路12的侦测控制信号输入端Ctr与扫描线S2电连接,即与后一行像素电路侦测控制信号输入端Ctr电连接的扫描线和与前一行像素电路的第二扫描信号输入端Scan2电连接的扫描线相同。该显示装置的结构,可以使得相邻两行像素电路可以包括共用的扫描线,可以减少扫描线的设置数量,进一步简化布线。
需要说明的是,与图9所示显示装置相比,本实施例提供的显示装置可以极大减少信号线的数量,但是第一行像素电路的侦测控制信号输入端Ctr电连接的侦测控制信号线需要保留,以对第一行像素电路中电位侦测模块160进行控制。
图13是本发明实施例提供的另一种显示装置的结构示意图,结合图5,参考图13,可选的,驱动芯片310包括初始化电压提供单元320、存储单元330、处理单元340、多个第一选通单元350和多个第二选通单元360,存储单元330与处理单元340电连接,每个初始化电压输出端通过一第一选通单元350与初始化电压提供单元320电连接,每个初始化电压输出端通过一第二选通单元360与存储单元330电连接,每个数据电压输出端分别与处理单元340电连接。
其中,在为像素电路进行初始化时,与电连接像素电路的初始化电压线连接的第一选通单元350导通,初始化电压提供单元320为初始化电压线提供初始化电压,初始化电压线将该初始化电压传输至相应的像素电路;在对像素电路中发光模块140的第一端电位进行侦测时,与电连接像素电路的初始化电压线连接的第二选通单元360导通,像素电路中发光模块 140的第一端电位通过初始化电压线和第二选通单元360传输至存储单元330,存储单元330 中存储在不同灰阶下各像素电路中发光模块140的第一端电位,处理单元340可从存储单元 330中获取不同灰阶下各像素电路中发光模块140的第一端电位,处理单元340中还可预先设置不同灰阶下各发光模块140第一端的理论电位(其中,理论电位可以对应发光模块140 在各灰阶下可以达到目标亮度的电位,不同发光模块140在相同灰阶下对应的目标亮度相同),在获取到发光模块140的第一端电位与理论电位的差值较大时,例如大于预先设定的第一电压阈值时,可以通过补偿数据写入模块110写入的数据电压来调整驱动模块120的驱动电流,具体是通过数据线输出补偿后的数据电压,数据线将数据电压传输至像素电路的数据写入模块110,进而调整像素电路中发光模块140两端的跨压,使发光模块140的第一端电位达到理论电位,进而补偿因第一电源电压线上压降导致的不同像素电路中发光模块140在相同显示灰阶下的驱动电流差异,使得不同发光模块140在相同灰阶下可以达到相同的亮度,提高显示均一性,提升显示效果。
本发明实施例还提供了一种显示装置的驱动方法,图14是本发明实施例提供的一种显示装置的驱动方法的流程图,结合图5和图8,参考图14,驱动芯片310以及多个像素电路、多条初始化电压线、多条数据线和多条第一电源电压线,多个像素电路阵列排布,其中,像素电路包括数据写入模块110、驱动模块120、存储模块130、发光模块140、第一初始化模块150和电位侦测模块160;发光模块140包括第一端,第一初始化模块150与发光模块140的第一端电连接;电位侦测模块160与发光模块140的第一端电连接;像素电路包括初始化电压输入端Vref,第一初始化模块150和电位侦测模块160均连接至像素电路的初始化电压输入端Vref;
驱动芯片310包括多个初始化电压输出端,每个初始化电压输出端连接一条初始化电压线,每条初始化电压线连接一列像素电路的初始化电压输入端Vref;
驱动芯片310包括多个数据电压输出端,每个数据电压输出端连接一条数据线,每条数据线连接一列像素电路的数据写入模块110;
参考图14,显示装置的驱动方法包括:
步骤410、在发光模块发光时的至少部分时间段内,控制电位侦测模块导通,驱动芯片通过电位侦测模块和初始化电压线侦测发光模块的第一端电位;
步骤420、驱动芯片根据侦测到的发光模块的在所有灰阶下的第一端电位补偿各灰阶下的数据电压,并根据各发光模块,当前帧内需要显示的灰阶,将补偿后的数据电压输出至对应的数据线。
本发明实施例提供的显示装置的驱动方法,通过在发光模块发光时的至少部分时间段内,控制电位侦测模块导通,驱动芯片通过电位侦测模块和初始化电压线侦测发光模块的第一端电位;驱动芯片根据侦测到的发光模块的在所有灰阶下的第一端电位补偿各灰阶下的数据电压,并根据各发光模块当前帧内需要显示的灰阶,将补偿后的数据电压输出至对应的数据线,进而补偿因第一电源电压线上压降导致的不同像素电路中发光模块在相同显示灰阶下的驱动电流差异,使得不同发光模块在相同灰阶下可以达到相同的亮度,提高显示均一性,提升显示效果。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种像素电路,其特征在于,包括:第一电源电压输入端、初始化电压输入端、数据写入模块、驱动模块、存储模块、发光模块、第一初始化模块和电位侦测模块,所述驱动模块包括控制端、第一端和第二端;
所述数据写入模块用于控制向所述驱动模块的控制端写入数据电压;所述存储模块用于存储所述驱动模块控制端的电压;
所述第一电源电压输入端用于向所述驱动模块的第一端输入第一电源电压,所述驱动模块用于根据所述驱动模块控制端的电压和所述第一电源电压产生驱动信号,并驱动所述发光模块发光;
所述发光模块包括第一端,所述第一初始化模块与所述发光模块的第一端电连接,用于对所述发光模块的第一端电位进行初始化;
所述电位侦测模块与所述发光模块的第一端电连接;
所述第一初始化模块和所述电位侦测模块均连接至所述像素电路的初始化电压输入端,所述电位侦测模块用于至少在所述发光模块发光时的部分时间段内导通,以将所述发光模块的第一端电位传输至所述初始化电压输入端。
2.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第一发光控制模块、第二发光控制模块、第二初始化模块、阈值电压补偿模块、数据电压输入端、发光控制信号输入端、第二电源电压输入端、第一扫描信号输入端、第二扫描信号输入端、第三扫描信号输入端和侦测控制信号输入端;
其中,所述数据写入模块的控制端与所述第二扫描信号输入端电连接,所述数据写入模块的第一端与所述数据电压输入端电连接,所述数据写入模块的第二端与所述驱动模块的第一端电连接;
所述驱动模块的控制端与所述存储模块的第一端电连接,所述驱动模块的第一端与所述第一发光控制模块的第二端电连接,所述驱动模块与所述第二发光控制模块的第一端电连接;
所述存储模块的第二端与所述第一电源电压输入端电连接;
所述第一发光控制模块的控制端与所述发光控制信号输入端电连接,所述第一发光控制模块的第一端与所述第一电源电压输入端电连接;
所述第二发光控制模块的控制端与所述发光控制信号输入端电连接,所述第二发光控制模块的第二端与所述发光模块的第一端电连接,所述发光模块的第二端与所述第二电源电压输入端电连接;
所述阈值电压补偿模块的控制端与所述第二扫描信号输入端电连接,所述阈值电压补偿模块的第一端与所述驱动模块的第二端电连接,所述阈值电压补偿模块的第二端与所述驱动模块的控制端电连接;
所述第二初始化模块的控制端与所述第三扫描信号输入端电连接,所述第二初始化模块的第一端与所述初始化电压输入端电连接,所述第二初始化模块的第二端与所述发光模块的第一端电连接;
所述第一初始化模块的控制端与所述第一扫描信号输入端电连接,所述第一初始化模块的第一端与所述初始化电压输入端电连接,所述第一初始化模块的第二端与所述驱动模块的控制端电连接;
所述电位侦测模块的控制端与所述侦测控制信号输入端电连接,所述电位侦测模块的第一端与所述初始化电压输入端电连接,所述电位侦测模块的第二端与所述发光模块的第一端电连接;
所述发光模块的第二端与所述像素电路的第二电源电压输入端电连接。
3.根据权利要求2所述的像素电路,其特征在于,所述数据写入模块包括第一晶体管,所述驱动模块包括第二晶体管,所述电位侦测模块包括第三晶体管,所述存储模块包括第一电容,所述发光模块包括有机发光二极管,所述第一发光控制模块包括第四晶体管,所述第二发光控制模块包括第五晶体管,所述阈值电压补偿模块包括第六晶体管,所述第一初始化模块包括第七晶体管,所述第二初始化模块包括第八晶体管;
所述第一晶体管的栅极与所述像素电路的第二扫描信号输入端电连接,所述第一晶体管的第一极与所述像素电路的数据电压输入端电连接,所述第一晶体管的第二极与所述第二晶体管的第一极电连接;
所述第二晶体管的栅极与所述第一电容的第一端电连接,所述第二晶体管的第一极与所述第四晶体管的第二极电连接,所述第二晶体管的第二极与所述第五晶体管的第一极电连接;所述第一电容的第二端与所述像素电路的第一电源电压输入端电连接;
所述第四晶体管的栅极与所述像素电路的发光控制信号输入端电连接,所述第四晶体管的第一极与所述像素电路的第一电源电压输入端电连接;
所述第五晶体管的栅极与所述像素电路的发光控制信号输入端电连接,所述第五晶体管的第二极与所述有机发光二极管的第一极电连接;
所述第六晶体管的栅极与所述像素电路的第二扫描信号输入端电连接,所述第六晶体管的第一极与所述第二晶体管的第二极电连接,所述第六晶体管的第二极与所述第二晶体管的栅极电连接;
所述第七晶体管的栅极与所述像素电路的第一扫描信号输入端电连接,所述第七晶体管的第一极与所述像素电路的初始化电压输入端电连接,所述第七晶体管的第二极与所述第二晶体管的栅极电连接;
所述第八晶体管的栅极与所述像素电路的第三扫描信号输入端电连接,所述第八晶体管的第一极与所述像素电路的初始化电压输入端电连接,所述第八晶体管的第二极与所述有机发光二极管的电连接;
所述第三晶体管的栅极与所述像素电路的侦测控制信号输入端电连接,所述第三晶体管的第一极与所述像素电路的电位采集端电连接,所述第三晶体管的第二极与所述有机发光二极管的第一极电连接;
所述有机发光二极管的第二极与所述像素电路的第二电源电压输入端电连接。
4.一种像素电路的驱动方法,其特征在于,所述像素电路包括:第一电源电压输入端、初始化电压输入端、数据写入模块、驱动模块、存储模块、发光模块、第一初始化模块和电位侦测模块;所述驱动模块包括控制端、第一端和第二端;所述发光模块包括第一端,所述第一初始化模块与所述发光模块的第一端电连接;所述电位侦测模块与所述发光模块的第一端电连接;所述第一初始化模块和所述电位侦测模块均连接至所述像素电路的初始化电压输入端;
所述像素电路的驱动方法包括:
初始化阶段,所述第一初始化模块导通,所述初始化电压输入端输入的初始化电压通过导通的第一初始化模块写入到所述发光模块的第一端;
数据写入阶段,所述数据写入模块导通,数据电压通过导通的数据写入模块写入到所述驱动模块的控制端;
发光阶段,所述第一电源电压输入端向所述驱动模块的第一端输入第一电源电压,所述驱动模块根据所述驱动模块控制端的电压和所述第一电源电压产生驱动信号,并驱动所述发光模块发光;在所述发光阶段的至少部分时间段内,所述电位侦测模块导通,所述发光模块第一极的电位通过导通的所述电位侦测模块传输至所述初始化电压输入端。
5.一种显示装置,其特征在于,包括驱动芯片以及多个像素电路、多条初始化电压线、多条数据线和多条第一电源电压线,所述多个像素电路阵列排布,其中,所述像素电路包括:第一电源电压输入端、初始化电压输入端、数据写入模块、驱动模块、存储模块、发光模块、第一初始化模块和电位侦测模块;所述驱动模块包括控制端、第一端和第二端;所述发光模块包括第一端,所述第一初始化模块与所述发光模块的第一端电连接;所述电位侦测模块与所述发光模块的第一端电连接;所述第一初始化模块和所述电位侦测模块均连接至所述像素电路的初始化电压输入端;所述第一电源电压线与所述像素电路的第一电源电压输入端电连接;
所述驱动芯片包括多个初始化电压输出端,每个所述初始化电压输出端连接一条所述初始化电压线,每条所述初始化电压线连接一列所述像素电路的初始化电压输入端;
所述驱动芯片包括多个数据电压输出端,每个所述数据电压输出端连接一条所述数据线,每条所述数据线连接一列所述像素电路的数据写入模块;
所述驱动芯片用于存储所述发光模块在所有灰阶下的第一端电位,以及根据各所述发光模块在各灰阶下的第一端电位补偿各灰阶下的数据电压,并根据各所述发光模块当前帧内需要显示的灰阶,将补偿后的数据电压输出至对应的所述数据线。
6.根据权利要求5所述的显示装置,其特征在于,所述像素电路还包括第一发光控制模块、第二发光控制模块、第二初始化模块、阈值电压补偿模块、数据电压输入端、发光控制信号输入端、第二电源电压输入端、第一扫描信号输入端、第二扫描信号输入端、第三扫描信号输入端和侦测控制信号输入端;
所述显示装置还包括多条扫描线,多条侦测控制信号线,多条发光控制信号线,多条第二电源电压线,每条所述发光控制信号线连接一行所述像素电路的所述发光控制信号输入端,所述第二电源电压线与所述像素电路的第二电源电压输入端电连接,每行所述像素电路的所述第一扫描信号输入端、所述第二扫描信号输入端、所述第三扫描信号输入端分别与沿数据线延伸方向依次排布的三条所述扫描线一一对应电连接,每条所述侦测控制信号线连接一行所述像素电路的所述侦测控制信号输入端。
7.根据权利要求6所述的显示装置,其特征在于,所述扫描线作为所述侦测控制信号线,且每行所述像素电路的所述侦测控制信号输入端、所述第一扫描信号输入端、所述第二扫描信号输入端、所述第三扫描信号输入端分别与沿数据线延伸方向依次排布的四条所述扫描线一一对应电连接。
8.根据权利要求7所述的显示装置,其特征在于,相邻两行所述像素电路中,与后一行所述像素电路的侦测控制信号输入端电连接的扫描线和与前一行所述像素电路的第二扫描信号输入端电连接的扫描线相同。
9.根据权利要求6-8任一项所述的显示装置,其特征在于,所述驱动芯片包括初始化电压提供单元、存储单元、处理单元、多个第一选通单元和多个第二选通单元,所述存储单元与所述处理单元电连接,每个所述初始化电压输出端通过一第一选通单元与所述初始化电压提供单元电连接,每个所述初始化电压输出端通过一所述第二选通单元与所述存储单元电连接,每个所述数据电压输出端分别与所述处理单元电连接。
10.一种显示装置的驱动方法,其特征在于,所述显示装置包括驱动芯片以及多个像素电路、多条初始化电压线、多条数据线和多条第一电源电压线,所述多个像素电路阵列排布,其中,所述像素电路包括数据写入模块、驱动模块、存储模块、发光模块、第一初始化模块和电位侦测模块;所述发光模块包括第一端,所述第一初始化模块与所述发光模块的第一端电连接;所述电位侦测模块与所述发光模块的第一端电连接;所述像素电路包括初始化电压输入端,所述第一初始化模块和所述电位侦测模块均连接至所述像素电路的初始化电压输入端;
所述驱动芯片包括多个初始化电压输出端,每个所述初始化电压输出端连接一条所述初始化电压线,每条所述初始化电压线连接一列所述像素电路的初始化电压输入端;
所述驱动芯片包括多个数据电压输出端,每个所述数据电压输出端连接一条所述数据线,每条所述数据线连接一列所述像素电路的数据写入模块;
所述显示装置的驱动方法包括:
在所述发光模块发光时的至少部分时间段内,控制所述电位侦测模块导通,所述驱动芯片通过电位侦测模块和初始化电压线侦测发光模块的第一端电位;
所述驱动芯片根据侦测到的所述发光模块的在所有灰阶下的第一端电位补偿各灰阶下的数据电压,并根据各发光模块当前帧内需要显示的灰阶,将补偿后的数据电压输出至对应的所述数据线。
CN201910683315.3A 2019-07-26 2019-07-26 一种像素电路及其驱动方法、显示装置及其驱动方法 Pending CN110246462A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910683315.3A CN110246462A (zh) 2019-07-26 2019-07-26 一种像素电路及其驱动方法、显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910683315.3A CN110246462A (zh) 2019-07-26 2019-07-26 一种像素电路及其驱动方法、显示装置及其驱动方法

Publications (1)

Publication Number Publication Date
CN110246462A true CN110246462A (zh) 2019-09-17

Family

ID=67893633

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910683315.3A Pending CN110246462A (zh) 2019-07-26 2019-07-26 一种像素电路及其驱动方法、显示装置及其驱动方法

Country Status (1)

Country Link
CN (1) CN110246462A (zh)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111161674A (zh) * 2020-02-12 2020-05-15 云谷(固安)科技有限公司 像素电路及其驱动方法和显示面板
CN111402814A (zh) * 2020-03-26 2020-07-10 昆山国显光电有限公司 显示面板、显示面板的驱动方法和显示装置
CN111445858A (zh) * 2020-04-20 2020-07-24 昆山国显光电有限公司 像素电路及其驱动方法、显示装置
CN111508423A (zh) * 2020-04-28 2020-08-07 昆山国显光电有限公司 像素驱动电路、阵列基板、显示面板与显示装置
CN111833786A (zh) * 2020-07-29 2020-10-27 云谷(固安)科技有限公司 显示面板及其裂纹检测方法和显示装置
CN111883060A (zh) * 2020-07-28 2020-11-03 云谷(固安)科技有限公司 一种显示面板及显示装置
CN112669776A (zh) * 2021-01-22 2021-04-16 昆山国显光电有限公司 像素电路及其驱动方法、显示面板
CN112820242A (zh) * 2021-03-18 2021-05-18 云谷(固安)科技有限公司 像素驱动电路及其驱动方法、显示面板
WO2021134839A1 (zh) * 2019-12-31 2021-07-08 武汉华星光电半导体显示技术有限公司 像素驱动电路及像素驱动方法
CN113470574A (zh) * 2021-06-11 2021-10-01 云谷(固安)科技有限公司 一种像素电路及其驱动方法、显示面板
CN114170949A (zh) * 2021-12-17 2022-03-11 合肥维信诺科技有限公司 显示模组及其驱动方法、显示装置
CN115424558A (zh) * 2022-09-22 2022-12-02 厦门天马显示科技有限公司 显示模组、显示装置及驱动方法
WO2023151194A1 (zh) * 2022-02-10 2023-08-17 北京小米移动软件有限公司 像素单元电路、显示面板、像素单元的补偿方法及装置
US11749209B1 (en) 2022-06-30 2023-09-05 HKC Corporation Limited Drive circuit, display assembly, and display device

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102768821A (zh) * 2012-08-07 2012-11-07 四川虹视显示技术有限公司 Amoled显示器及其驱动方法
CN104751788A (zh) * 2013-12-30 2015-07-01 乐金显示有限公司 有机发光显示器
CN105741760A (zh) * 2014-12-29 2016-07-06 乐金显示有限公司 有机发光二极管显示装置及其驱动方法
CN105761679A (zh) * 2014-12-30 2016-07-13 乐金显示有限公司 控制器、有机发光显示面板、有机发光显示装置及其驱动方法
CN105913801A (zh) * 2016-06-20 2016-08-31 上海天马有机发光显示技术有限公司 一种有机发光显示面板及其驱动方法
KR20160129186A (ko) * 2015-04-29 2016-11-09 삼성디스플레이 주식회사 유기 발광 표시 장치
CN107221289A (zh) * 2017-08-02 2017-09-29 上海天马有机发光显示技术有限公司 一种像素驱动电路及其控制方法和显示面板、显示装置
CN108206005A (zh) * 2016-12-20 2018-06-26 三星显示有限公司 显示装置和驱动该显示装置的方法
CN109377947A (zh) * 2018-12-13 2019-02-22 武汉华星光电半导体显示技术有限公司 显示装置及其驱动方法
CN109754751A (zh) * 2017-11-02 2019-05-14 三星显示有限公司 显示装置
US20190172888A1 (en) * 2017-12-06 2019-06-06 Samsung Display Co., Ltd. Organic light emitting display device
CN109961742A (zh) * 2019-05-15 2019-07-02 云谷(固安)科技有限公司 一种显示面板和显示装置

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102768821A (zh) * 2012-08-07 2012-11-07 四川虹视显示技术有限公司 Amoled显示器及其驱动方法
CN104751788A (zh) * 2013-12-30 2015-07-01 乐金显示有限公司 有机发光显示器
CN105741760A (zh) * 2014-12-29 2016-07-06 乐金显示有限公司 有机发光二极管显示装置及其驱动方法
CN105761679A (zh) * 2014-12-30 2016-07-13 乐金显示有限公司 控制器、有机发光显示面板、有机发光显示装置及其驱动方法
KR20160129186A (ko) * 2015-04-29 2016-11-09 삼성디스플레이 주식회사 유기 발광 표시 장치
CN105913801A (zh) * 2016-06-20 2016-08-31 上海天马有机发光显示技术有限公司 一种有机发光显示面板及其驱动方法
CN108206005A (zh) * 2016-12-20 2018-06-26 三星显示有限公司 显示装置和驱动该显示装置的方法
CN107221289A (zh) * 2017-08-02 2017-09-29 上海天马有机发光显示技术有限公司 一种像素驱动电路及其控制方法和显示面板、显示装置
CN109754751A (zh) * 2017-11-02 2019-05-14 三星显示有限公司 显示装置
US20190172888A1 (en) * 2017-12-06 2019-06-06 Samsung Display Co., Ltd. Organic light emitting display device
CN109377947A (zh) * 2018-12-13 2019-02-22 武汉华星光电半导体显示技术有限公司 显示装置及其驱动方法
CN109961742A (zh) * 2019-05-15 2019-07-02 云谷(固安)科技有限公司 一种显示面板和显示装置

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021134839A1 (zh) * 2019-12-31 2021-07-08 武汉华星光电半导体显示技术有限公司 像素驱动电路及像素驱动方法
CN111161674A (zh) * 2020-02-12 2020-05-15 云谷(固安)科技有限公司 像素电路及其驱动方法和显示面板
CN111402814A (zh) * 2020-03-26 2020-07-10 昆山国显光电有限公司 显示面板、显示面板的驱动方法和显示装置
CN111402814B (zh) * 2020-03-26 2022-04-12 昆山国显光电有限公司 显示面板、显示面板的驱动方法和显示装置
CN111445858A (zh) * 2020-04-20 2020-07-24 昆山国显光电有限公司 像素电路及其驱动方法、显示装置
US11735114B2 (en) 2020-04-20 2023-08-22 Kunshan Go-Visionox Opto-Electronics Co., Ltd Pixel circuit, driving method thereof, and display device
CN111508423A (zh) * 2020-04-28 2020-08-07 昆山国显光电有限公司 像素驱动电路、阵列基板、显示面板与显示装置
CN111883060B (zh) * 2020-07-28 2021-11-12 云谷(固安)科技有限公司 一种显示面板及显示装置
CN111883060A (zh) * 2020-07-28 2020-11-03 云谷(固安)科技有限公司 一种显示面板及显示装置
CN111833786A (zh) * 2020-07-29 2020-10-27 云谷(固安)科技有限公司 显示面板及其裂纹检测方法和显示装置
CN112669776A (zh) * 2021-01-22 2021-04-16 昆山国显光电有限公司 像素电路及其驱动方法、显示面板
CN112820242A (zh) * 2021-03-18 2021-05-18 云谷(固安)科技有限公司 像素驱动电路及其驱动方法、显示面板
CN112820242B (zh) * 2021-03-18 2022-04-01 云谷(固安)科技有限公司 像素驱动电路及其驱动方法、显示面板
CN113470574A (zh) * 2021-06-11 2021-10-01 云谷(固安)科技有限公司 一种像素电路及其驱动方法、显示面板
CN114170949A (zh) * 2021-12-17 2022-03-11 合肥维信诺科技有限公司 显示模组及其驱动方法、显示装置
CN114170949B (zh) * 2021-12-17 2023-09-05 合肥维信诺科技有限公司 显示模组及其驱动方法、显示装置
WO2023151194A1 (zh) * 2022-02-10 2023-08-17 北京小米移动软件有限公司 像素单元电路、显示面板、像素单元的补偿方法及装置
US11749209B1 (en) 2022-06-30 2023-09-05 HKC Corporation Limited Drive circuit, display assembly, and display device
WO2024001001A1 (zh) * 2022-06-30 2024-01-04 惠科股份有限公司 驱动电路、显示模组及显示装置
CN115424558A (zh) * 2022-09-22 2022-12-02 厦门天马显示科技有限公司 显示模组、显示装置及驱动方法

Similar Documents

Publication Publication Date Title
CN110246462A (zh) 一种像素电路及其驱动方法、显示装置及其驱动方法
CN106558287B (zh) 有机发光像素驱动电路、驱动方法及有机发光显示面板
CN107680537B (zh) 一种像素电路的驱动方法
CN106448555B (zh) 有机发光显示面板及其驱动方法、有机发光显示装置
CN105609047B (zh) 像素电路及其驱动方法、显示面板
CN106652908B (zh) 有机发光显示面板及其驱动方法、有机发光显示装置
CN106548752B (zh) 有机发光显示面板及其驱动方法、有机发光显示装置
CN106531085B (zh) 有机发光显示面板及其驱动方法、有机发光显示装置
CN106531067B (zh) 一种像素电路及其显示装置
CN107221289B (zh) 一种像素驱动电路及其控制方法和显示面板、显示装置
CN109215582A (zh) 显示面板、像素电路的驱动方法及显示装置
WO2016146053A1 (zh) 显示装置及其像素电路和驱动方法
CN103839520B (zh) 像素电路及其驱动方法、显示面板和显示装置
CN105427805B (zh) 像素驱动电路、方法、显示面板和显示装置
CN105957473B (zh) 一种有机发光显示面板及其驱动方法
CN109243369A (zh) 显示面板、像素电路的驱动方法及显示装置
CN110021265A (zh) 一种像素电路及其驱动方法、显示装置及驱动方法
CN106531075A (zh) 有机发光像素驱动电路、驱动方法以及有机发光显示面板
CN108597450A (zh) 像素电路及其驱动方法、显示面板
CN101714331B (zh) 显示板模块和电子设备
CN105913801A (zh) 一种有机发光显示面板及其驱动方法
CN106710525A (zh) 有机发光显示面板及其驱动方法、有机发光显示装置
CN106782332B (zh) 有机发光显示面板及其驱动方法、有机发光显示装置
CN207352944U (zh) 一种像素电路和显示装置
CN109523951A (zh) 一种像素电路和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20190917