CN110148667A - 一种选通管器件的预处理方法 - Google Patents

一种选通管器件的预处理方法 Download PDF

Info

Publication number
CN110148667A
CN110148667A CN201910293381.XA CN201910293381A CN110148667A CN 110148667 A CN110148667 A CN 110148667A CN 201910293381 A CN201910293381 A CN 201910293381A CN 110148667 A CN110148667 A CN 110148667A
Authority
CN
China
Prior art keywords
voltage
gating
tube
scanning
gate tube
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910293381.XA
Other languages
English (en)
Other versions
CN110148667B (zh
Inventor
童浩
何达
缪向水
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huazhong University of Science and Technology
Original Assignee
Huazhong University of Science and Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huazhong University of Science and Technology filed Critical Huazhong University of Science and Technology
Priority to CN201910293381.XA priority Critical patent/CN110148667B/zh
Priority to PCT/CN2019/095696 priority patent/WO2020206858A1/zh
Priority to US17/042,954 priority patent/US11641748B2/en
Publication of CN110148667A publication Critical patent/CN110148667A/zh
Application granted granted Critical
Publication of CN110148667B publication Critical patent/CN110148667B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • H10B63/24Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes of the Ovonic threshold switching type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/041Modification of switching materials after formation, e.g. doping
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8828Tellurides, e.g. GeSbTe

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明公开了一种选通管器件的预处理方法,包括:(1)通过选取电压扫描范围且设置第一限制电流Icc1,对选通管进行第一次电压扫描,获取选通管亚阈值区域的阻态R1;(2)根据第n‑1次电压扫描后的选通管亚阈值区域的阻态Rn‑1,设置第n限制电流Icc(n),并对选通管进行第n次电压扫描,获取其亚阈值区域的阻态Rn;其中,Icc(n‑1)<Icc(n),n的初始值为2;(3)在读电压下,若第n次电压扫描后的选通管器件的高阻态阻值大于第一次电压扫描后的选通管器件的高阻态阻值,则停止对选通管器件的电压扫描;否则,n=n+1,转至步骤(2)。本发明同时提高了选通管的开态电流和开关比,进而提高了选通管的性能使其在存储器件中的应用更广泛。

Description

一种选通管器件的预处理方法
技术领域
本发明属于微纳领域,更具体地,涉及一种选通管器件的预处理方法。
背景技术
下一代的新型非易失存储器如相变存储器、阻变存储器等器件由于其极快的擦写速度、极佳的微缩性能、可三维堆叠等特性成为当前最热门的下一代存储器。摩尔定律日渐失效的当今,三维堆叠存储单元能够降低有效单元面积,从而大幅度提高存储密度。然而,存储单元三维堆叠后,其操作过程会不可避免产生巨大的漏电流,导致误操作非选中单元。为了解决上述问题,使用一种二端的选通管器件与存储单元垂直集成,通过选通管的高阻态来有效抑制漏电流,同时还降低了操作功耗。
为了提高集成阵列的规模,选通管要能够承受存储单元擦写时的巨大电流,同时有效抑制未选通单元的漏电流。换而言之,选通管需要有很大的开关比。选通管的开关比直接决定了能够集成的存储单元数量,也能够影响存储器的功耗大小和抗串扰水平。
选通层通常由硫系化合物构成的双向阈值开关器件(Ovonic Threshold Switch,OTS)能够有效契合上述要求。但是,当前已经报道的OTS选通管有着诸如开关比小、稳定性差、可驱动开电流不足等缺点。一方面,为了提高开关比,最直接的方式是通过减少硫系材料中的缺陷数量来减少漏电流,当前技术中往往通过掺杂其他元素来减少缺陷数量,但是引入的新的元素时需要精确调控其组分比,增加了工艺的复杂程度,提高了对成膜技术均匀性、一致性等的要求,降低成品率;另一方面,由于硫系材料在电流过大时往往会由于电压和热量的作用发生相变,导致关态电阻降低,这也就限制了可驱动的最大电流。
因此,如何通过更加简单的操作方法提高选通管器件的开关比、稳定性和可驱动电流是当务之急。
发明内容
针对现有技术的缺陷,本发明的目的在于提供一种选通管器件的预处理方法,旨在解决现有选通管技术中存在的高开关比、高开态电流无法同时实现,限制了选通管在存储器件中的应用的技术问题。
为实现上述目的,本发明提供了一种选通管器件的预处理方法,包括:
(1)通过选取电压扫描范围且设置第一限制电流Icc1,对选通管进行第一次电压扫描,获取其亚阈值区域的阻态R1
(2)根据第n-1次电压扫描后的选通管亚阈值区域的阻态,设置第n限制电流Icc(n),并对选通管进行第n次电压扫描,获取其亚阈值区域的阻态Rn
其中,Icc(n-1)<Icc(n),n的初始值为2;
(3)在读电压下,若第n次电压扫描后的选通管器件的高阻态阻值大于第一次电压扫描后的选通管器件的高阻态阻值,则停止对选通管器件的电压扫描;否则,n=n+1,转至步骤(2)。
优选地,所述读电压为第一次电压扫描后的选通管器件的0.5倍开电压;
优选地,所述第一限制电流Icc1为:500nA<Icc1<1000uA;所述第n限制电流Icc(n)为:Icc(n-1)<Icc(n)<1100uA。
优选地,所述电压扫描范围为0~4Vth;电压扫描方式为:电压从0开始递增到最大电压,再从最大电压回扫到0;其中,Vth为选通管的开电压。
优选地,所述选通管包括第一电极层、硫系选通材料层和第二电极层;所述硫系选通材料层介于第一电极层和第二电极层之间。
优选地,所述硫系选通材料层的材料为SiTex、CTex、BTex、GeTex、AlTex、GeSbxTey、GeSbx、BiTex、AsTex、SnTex、BiTex中至少一种,或者SiTex、CTex、BTex、GeTex、AlTex、GeSbxTey、GeSbx、BiTex、AsTex、SnTex、BiTex中至少一种化合物掺杂N、Sb、Bi、C中的至少一种元素形成的混合物,或者SiTex、CTex、BTex、GeTex、AlTex、GeSbxTey、GeSbx、BiTex、AsTex、SnTex、BiTex中至少一种化合物掺杂Si元素形成的混合物。
优选地,所述第一电极层和第二电极层均为惰性电极材料,且所述惰性电极材料为W、TiW、Pt、Au、Ru、Al、TiN、Ta、TaN、IrO2、ITO和IZO的至少一种。
通过本发明所构思的以上技术方案,与现有技术相比,能够取得以下有益效果:
(1)本发明至少通过两次限制电流的增加,对选通管进行电压扫描的预处理,可有效地减少选通管材料中的缺陷数量,从而有效减少了选通管的漏电流,提高了开关比。
(2)由于沉积态材料中的缺陷分布及元素分布非常不均匀,当通过较大的高开态电流极易导致材料部分区域产生过多热量,导致器件容易损坏,因此,本发明采用至少两次限制电流的不断增加,在保证实现高开关比的同时避免了经一次限制电流过高导致器件损坏的现象发生,简而言之,本发明采用的预处理方法可以增加选通管的开态电流。
(3)本发明提供的对选通管预处理方法为电学处理方法,该预处理方法非常简单且稳定,不同于诸如掺杂等技术会提高对工艺的要求,不但可以有效地减少选通管材料的缺陷数量,而且可以实时、准确地观察器件性能的变化。
附图说明
图1是实施例1提供的一种选通管预处理方法的流程示意图;
图2是实施例1中经S1后选通管的电压-电流曲线图;
图3是实施例1中经S1和经S1、S2后选通管的电压-电流曲线对比图;
图4是实施例1中经S1、经S1、S2和经验证试验后选通管的电压-电流曲线对比图;
图5是实施例2中预处理过程中获取的选通管的电压-电流曲线图;
图6是实施例2中未预处理的选通管的电压-电流曲线图;
图7是实施例3中预处理过程中获取的选通管的电压-电流曲线图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本发明提供了一种选通管器件的预处理方法,包括:
(1)通过选取电压扫描范围且设置第一限制电流Icc1,对选通管进行第一次电压扫描,获取其亚阈值区域的阻态R1
(2)根据第n-1次电压扫描后选通管亚阈值区域的阻态Rn-1,设置第n限制电流Icc(n),并对选通管进行第n次电压扫描,获取其亚阈值区域的阻态Rn
其中,Icc(n-1)<Icc(n),n的初始值为2;
(3)在读电压下,对比第n次电压扫描后的选通管器件与第一次电压扫描后的选通管器件的高阻态阻值,若满足阈值条件,停止对选通管器件的电压扫描;否则,n=n+1,转至步骤(2)。
优选地,所述读电压为第一次电压扫描后选通管器件的0.5倍开电压;
优选地,所述第一限制电流Icc1为:500nA<Icc1<1000uA;所述第n限制电流Icc(n)为:Icc(n-1)<Icc(n)<1100uA。
优选地,所述电压扫描范围为0~4Vth;电压扫描方式为:电压从0开始递增到最大电压,再从最大电压回扫到0;其中,Vth为选通管的开电压。
优选地,所述选通管包括第一电极层、硫系选通材料层和第二电极层;所述硫系选通材料层介于第一电极层和第二电极层之间。
优选地,所述硫系选通材料层的材料为SiTex、CTex、BTex、GeTex、AlTex、GeSbxTey、GeSbx、BiTex、AsTex、SnTex、BiTex中至少一种,或者SiTex、CTex、BTex、GeTex、AlTex、GeSbxTey、GeSbx、BiTex、AsTex、SnTex、BiTex中至少一种化合物掺杂N、Sb、Bi、C中的至少一种元素形成的混合物,或者SiTex、CTex、BTex、GeTex、AlTex、GeSbxTey、GeSbx、BiTex、AsTex、SnTex、BiTex中至少一种化合物掺杂Si元素形成的混合物。
优选地,所述第一电极层和第二电极层均为惰性电极材料,且所述惰性电极材料为W、TiW、Pt、Au、Ru、Al、TiN、Ta、TaN、IrO2、ITO和IZO的至少一种。
本发明提供的选通管器件的预处理方法适用于开关层为硫系选通材料层的所有类型的选通管,并不局限于上述涉及到的选通管。
实施例1
本实施例中选通管器件的硫系选通材料层是GeTex,第一电极层和第二电极层均为TiW。选通管器件的预处理方法中,电压扫描范围设置为0V~1.5V,在预处理过程中电压扫描范围保持不变。预处理过程如图1所示,具体如下:
S1:设置第一限制电流Icc1=100uA,进行第一次电压扫描,获取如图2所示的I-V特性曲线及其亚阈值区域阻态R1,从图2可知,选通管的开关比为10;
通过S1的操作,一方面获取了选通管的初始状态数据,另一方面在场致效应和电流热效应作用下,选通管材料内部部分过于集中的缺陷被消除,同时由于此时限制电流较小,不会造成材料晶化等问题。
S2:设置第一限制电流Icc2=1.5Icc1=150uA,进行第二次电压扫描,获取如图3所示的I-V特性曲线及其亚阈值区域阻态R2
图3中虚线表示S1得到的曲线,实线表示S2步骤获取的曲线,从图3可以看出,在S2的电压回扫过程中,选通管关闭后的漏电流显著减少,S2通过提高限制电流进一步减少了选通管材料内的缺陷数量;同时由于S1的预处理消除了部分过于集中的缺陷,S2在增加限制电流的情况下仍能避免器件的损坏。
S3:设置读电压Vread=0.25V,得知在该读电压下存在:停止对选通管器件的电压扫描。
该步在读电压下满足的条件时,说明电压扫描使得选通管的亚阈值区域阻态得到了提高。
为了更加直观的说明经过预处理后选通管器件的性能有所提升,进行了第三次电压扫描进行验证试验,具体如下:
设置第三限制电流Icc3=2Icc1=200uA,进行第三次电压扫描,获取如图4所示的I-V特性曲线以及选通管的开关比。
图4中实线为经过S1、S2预处理后获取的I-V曲线,点虚线为再经过该次验证试验后获取的I-V曲线,从图4可知,经过步骤S1、S2后,开关比相对第一次电压扫描后提高了1000倍,达到了104
实施例2
本实施例中选通管的硫系选通材料层是GeSbxTey,所述第一电极层、第二电极层均为TiW。
选通管器件的第一单元的预处理方法中,电压扫描范围设置为0V~1.5V,在预处理过程中电压扫描范围保持不变。具体预处理过程如下:
S1:设置第一限制电流Icc1=400uA,进行第一次电压扫描,获取选通管的I-V特性曲线和其亚阈值区域阻态R1
S2:设置第二限制电流Icc2=500uA,进行第二次电压扫描,获取选通管的亚阈值区域阻态R2
S3:设置读电压Vread=0.3V,得知在该读电压下存在:停止对选通管器件的电压扫描。
为了更加直观的说明经过预处理后选通管器件的性能有所提升,进行了第三次电压扫描,获取了如图5的I-V特性曲线,从图5可知,通过预处理后选通管的开关比从小于10提高到了104量级。
选通管器件的第二单元与选通管器件的第一单元完全相同,直接设置限制电流为Icc=Icc2=500uA,获取如图6中实线所示的I-V曲线;
图6中的虚线为选通管器件的第一单元对应的I-V曲线,对比图6中的实线与虚线表示的I-V曲线可知,第二单元在500uA的开态电流下发生了相变,未能回到高阻态,此时器件开关比接近0;而第一单元在500uA的开态电流下保持稳定且较好的开关特性。
实施例3
本实施例中选通管器件的硫系选通材料层是GeTex,第一电极层和第二电极层均为TiW。设置限制电流为Icc1=100uA,对选通管重复电压扫描7次,获取如图7所示的I-V曲线,从图7可知,若限制电流在预处理中保持不变,则开关比保持为10左右,重复电压扫描并没有对选通管器件性能的提升。实施例1与实施例3对比可知,本发明提供的选通管的预处理方法通过不断提高限制电流,可提升开态电流的同时实现了选通管的高开关比。
本领域的技术人员容易理解,以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (7)

1.一种选通管器件的预处理方法,其特征在于,包括:
(1)通过选取电压扫描范围且设置第一限制电流Icc1,对选通管进行第一次电压扫描,获取其亚阈值区域的阻态R1
(2)根据第n-1次电压扫描后的选通管亚阈值区域的阻态Rn-1,设置第n限制电流Icc(n),并对选通管进行第n次电压扫描,获取其亚阈值区域的阻态Rn
其中,Icc(n-1)<Icc(n),n的初始值为2;
(3)在读电压下,若第n次电压扫描后选通管器件的高阻态阻值大于第一次电压扫描后的选通管器件的高阻态阻值,则停止对选通管器件的电压扫描;否则,n=n+1,转至步骤(2)。
2.如权利要求1所述的预处理方法,其特征在于,所述读电压为第一次电压扫描后的选通管器件的0.5倍开电压。
3.如权利要求1或2所述的预处理方法,其特征在于,
所述第一限制电流Icc1为:500nA<Icc1<1000uA;
所述第n限制电流Icc(n)为:Icc(n-1)<Icc(n)<1100uA。
4.如权利要求3所述的预处理方法,其特征在于,
所述电压扫描范围为0~4Vth
所述电压扫描的方式为:电压从0开始递增到最大电压,再从最大电压回扫到0;
其中,Vth为选通管的开电压。
5.如权利要求4所述的预处理方法,其特征在于,所述选通管包括第一电极层、硫系选通材料层和第二电极层;所述硫系选通材料层介于第一电极层和第二电极层之间。
6.如权利要求5所述的预处理方法,其特征在于,所述硫系选通材料层的材料为SiTex、CTex、BTex、GeTex、AlTex、GeSbxTey、GeSbx、BiTex、AsTex、SnTex、BiTex中至少一种,或者SiTex、CTex、BTex、GeTex、AlTex、GeSbxTey、GeSbx、BiTex、AsTex、SnTex、BiTex中至少一种化合物掺杂N、Sb、Bi、C中的至少一种元素形成的混合物,或者SiTex、CTex、BTex、GeTex、AlTex、GeSbxTey、GeSbx、BiTex、AsTex、SnTex、BiTex中至少一种化合物掺杂Si元素形成的混合物。
7.如权利要求4或5所述的预处理方法,其特征在于,所述第一电极层和第二电极层均为惰性电极材料,且所述惰性电极材料为W、TiW、Pt、Au、Ru、Al、TiN、Ta、TaN、IrO2、ITO和IZO的至少一种。
CN201910293381.XA 2019-04-12 2019-04-12 一种选通管器件的预处理方法 Active CN110148667B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201910293381.XA CN110148667B (zh) 2019-04-12 2019-04-12 一种选通管器件的预处理方法
PCT/CN2019/095696 WO2020206858A1 (zh) 2019-04-12 2019-07-12 一种选通管器件的预处理方法
US17/042,954 US11641748B2 (en) 2019-04-12 2019-07-12 Pretreatment method of selector device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910293381.XA CN110148667B (zh) 2019-04-12 2019-04-12 一种选通管器件的预处理方法

Publications (2)

Publication Number Publication Date
CN110148667A true CN110148667A (zh) 2019-08-20
CN110148667B CN110148667B (zh) 2020-10-09

Family

ID=67588887

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910293381.XA Active CN110148667B (zh) 2019-04-12 2019-04-12 一种选通管器件的预处理方法

Country Status (3)

Country Link
US (1) US11641748B2 (zh)
CN (1) CN110148667B (zh)
WO (1) WO2020206858A1 (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102122636A (zh) * 2010-12-08 2011-07-13 中国科学院上海微系统与信息技术研究所 三维电阻转换存储芯片制备方法
CN104347800A (zh) * 2014-09-17 2015-02-11 曲阜师范大学 一种相变存储器选通管及其存储单元
CN106601907A (zh) * 2016-12-14 2017-04-26 中国科学院上海微系统与信息技术研究所 一种选通管材料、选通管单元及其制作方法
CN107732010A (zh) * 2017-09-29 2018-02-23 华中科技大学 一种选通管器件及其制备方法
WO2018057012A1 (en) * 2016-09-23 2018-03-29 Intel Corporation Threshold switching selector based memory
US10121540B1 (en) * 2014-03-11 2018-11-06 Crossbar, Inc. Selector device for two-terminal memory

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102129886B (zh) 2010-01-12 2013-07-17 中芯国际集成电路制造(上海)有限公司 电阻随机存储器的初始化以及设置、复位方法
CN105719691A (zh) 2016-01-22 2016-06-29 清华大学 阻变存储器的操作方法及阻变存储器装置
CN106992251B (zh) 2017-05-12 2019-08-30 华中科技大学 一种基于VOx选通管的相变存储单元
US10971547B2 (en) 2017-07-06 2021-04-06 Nanobridge Semiconductor, Inc. Switch element, switching method and semiconductor device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102122636A (zh) * 2010-12-08 2011-07-13 中国科学院上海微系统与信息技术研究所 三维电阻转换存储芯片制备方法
US10121540B1 (en) * 2014-03-11 2018-11-06 Crossbar, Inc. Selector device for two-terminal memory
CN104347800A (zh) * 2014-09-17 2015-02-11 曲阜师范大学 一种相变存储器选通管及其存储单元
WO2018057012A1 (en) * 2016-09-23 2018-03-29 Intel Corporation Threshold switching selector based memory
CN106601907A (zh) * 2016-12-14 2017-04-26 中国科学院上海微系统与信息技术研究所 一种选通管材料、选通管单元及其制作方法
CN107732010A (zh) * 2017-09-29 2018-02-23 华中科技大学 一种选通管器件及其制备方法

Also Published As

Publication number Publication date
CN110148667B (zh) 2020-10-09
US11641748B2 (en) 2023-05-02
WO2020206858A1 (zh) 2020-10-15
US20210242280A1 (en) 2021-08-05

Similar Documents

Publication Publication Date Title
Chen et al. Highly Uniform Bipolar Resistive Switching With $\hbox {Al} _ {2}\hbox {O} _ {3} $ Buffer Layer in Robust NbAlO-Based RRAM
US20080007988A1 (en) Non-volatile memory device including variable resistance material and method of fabricating the same
CN1790720A (zh) 非易失性半导体存储器件及其操作方法
WO2012100562A1 (zh) 阻变随机存储单元及存储器
CN105185901B (zh) 一种基于二硫化钼的复合阻变存储器件及其制备方法
US20160013246A1 (en) Gating device cell for cross array of bipolar resistive memory cells
CN102915762A (zh) 阻变存储单元的编程方法
CN102306706A (zh) 多阻态阻变存储器及利用其实现多阻态的方法
CN113571635A (zh) 选通管材料、选通管单元及制备方法、存储器结构
CN105742497A (zh) 一种自整流且电致阻变的金属有机存储器
CN102760492B (zh) 非挥发性半导体存储器及其存储操作方法
US8531861B2 (en) One time programming memory and method of storage and manufacture of the same
CN101894908A (zh) 一种阻变存储器及其制备方法
CN110148667A (zh) 一种选通管器件的预处理方法
CN103579499A (zh) 具有整流特性的阻变存储器器件及其制作法
CN105280814A (zh) 一种新型相变存储单元及其制备方法
CN110600609B (zh) 一种忆阻存储器及其制备方法
CN101783389A (zh) 一种具有非对称电学特性的阻变存储器
You et al. An organic multilevel non-volatile memory device based on multiple independent switching modes
Chien et al. Solution for PCM and OTS intermixing on cross-point phase change memory
US7701745B2 (en) Memory device driving circuit
CN109659431A (zh) 基于苯四胺的配位聚合物薄膜的闪存存储器及其制备方法
CN102194849B (zh) 一种融入了阻变材料的多位快闪存储器
Huang et al. A TaO x based threshold switching selector for the RRAM crossbar array memory
US8456889B2 (en) Semiconductor devices including variable resistance materials and methods of operating the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant