CN110111737A - 显示面板、显示装置及栅极点电位的补偿方法 - Google Patents
显示面板、显示装置及栅极点电位的补偿方法 Download PDFInfo
- Publication number
- CN110111737A CN110111737A CN201910366186.5A CN201910366186A CN110111737A CN 110111737 A CN110111737 A CN 110111737A CN 201910366186 A CN201910366186 A CN 201910366186A CN 110111737 A CN110111737 A CN 110111737A
- Authority
- CN
- China
- Prior art keywords
- display panel
- potential
- detection circuit
- grid point
- illusory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请实施例公开了一种显示面板、显示装置及栅极点电位的补偿方法,该显示面板包括探测电路,探测电路用于探测显示面板中栅极点的电位,探测电路的第一端接入第一预设电位,探测电路的第二端与栅极点连接,探测电路的第三端与虚设探测线连接,其中,虚设探测线在显示面板工作时向探测电路的第三端输入第二预设电位;在显示面板关闭时,虚设探测线停止输入第二预设电位,探测电路的第三端和第二端导通,显示面板用于通过检测虚设探测线上的电位以获取栅极点的电位,对栅极点的电位进行补偿。本申请能够较为便捷的探测栅极点(QB点)的电位,以使显示面板能够对栅极点(QB点)电位进行调整,且降低显示面板的能耗。
Description
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板、显示装置及栅极点电位的补偿方法。
背景技术
目前AMOLED(Active-matrix organic light-emitting diode,有源矩阵有机发光二极体或主动矩阵有机发光二极体)显示面板的水平扫描线的驱动是由外接集成电路来实现的。外接集成电路可以控制各级行扫描线的逐级开启,而采用GOA(Gate Driver onArray,阵列基板行驱动)方法,可以将行扫描驱动电路集成在显示面板基板上。能够减少外接集成电路的数量,从而降低了显示面板的生产成本,并且能够实现显示装置的窄边框化。IGZO(indium gallium zinc oxide,铟镓锌氧化物)具有高的迁移率和良好的器件稳定性,目前广泛的应用于IGZO-GOA电路中。GOA电路中下拉维持电路的作用是维持Q点,级传信号Cout(n)及输出信号Out(n)的低电位。在GOA电路工作过程中,下拉维持电路的栅极点(QB点)的电位受反相器控制,由于反相器中TFT(Thin Film Transistor,薄膜晶体管)一直受stress作用,Vth(Threshold Voltage,阈值电压)易正偏。如果Vth正偏,会导致QB点电位降低,QB点电位降低一方面会导致下拉维持电路的电位维持能力降低,另一方面会影响输出信号的下降时间,使下降时间增加。
也即,现有技术中,栅极点电位容易降低,导致下拉维持电路的电位维持能力降低,进而影响显示面板的输出信号。
发明内容
本申请实施例提供一种显示面板、显示装置及栅极点电位的补偿方法,能够较为便捷的探测栅极点(QB点)的电位,以使显示面板能够对栅极点(QB点)电位进行调整,从而保持下拉维持电路的维持能力,避免对显示面板输出信号的影响,且降低显示面板的能耗。
为解决上述问题,第一方面,本申请提供一种显示面板,所述显示面板包括探测电路,所述探测电路用于探测所述显示面板中栅极点的电位,所述探测电路的第一端接入第一预设电位,所述探测电路的第二端与所述栅极点连接,所述探测电路的第三端与虚设探测线连接,其中,所述虚设探测线在所述显示面板工作时向所述探测电路的第三端输入第二预设电位;
在所述显示面板关闭时,所述虚设探测线停止输入所述第二预设电位,所述探测电路的第三端和第二端导通,所述显示面板用于通过检测所述虚设探测线上的电位以获取所述栅极点的电位,对所述栅极点的电位进行补偿。
其中,所述显示面板包括显示区域和虚设区域,所述虚设区域位于所述显示区域的外围,所述探测电路位于所述虚设区域中。
其中,所述探测电路的第一端接入虚设数据线,所述虚设数据线与所述虚设探测线平行,所述虚设数据线向所述探测电路的第一端输入所述第一预设电位。
其中,所述显示面板包括驱动电路,所述驱动电路分别与所述虚设数据线和所述虚设探测线连接,所述驱动电路通过所述虚设数据线向所述探测电路的第一端输入所述第一预设电位,在所述显示面板工作时,所述驱动电路通过所述虚设探测线向所述探测电路的第三端输入所述第二预设电位,所述探测电路的第三端和第二端断开;在所述显示面板关闭时,所述驱动电路停止向所述探测电路的第三端输入所述第二预设电位,所述显示面板用于通过所述驱动电路检测所述虚设探测线上的电位以获取所述栅极点的电位,对所述栅极点的电位进行补偿。
其中,所述探测电路为一N型晶体管,所述探测电路的第一端为所述N型晶体管的栅极,所述探测电路的第三端为所述N型晶体管的源极,所述探测电路的第二端为所述N型晶体管的漏极。
其中,所述显示面板包括GOA电路,所述GOA电路位于所述显示面板的两侧,且位于所述虚设区域的外侧,所述GOA电路包括反相器,所述反相器包括第一晶体管和第二晶体管,所述第一晶体管的漏极和栅极接入第三预设电位,所述第一晶体管的源极、所述第二晶体管的源极以及所述栅极点连接,所述第二晶体管的栅极与Q点连接,所述第二晶体管的漏极接入第四预设电位,其中所述第四预设电位小于所述第三预设电位。
其中,所述显示面板包括至少两个所述探测电路和至少两个所述栅极点,所述至少两个栅极点与所述至少两个探测电路的第二端一一对应连接。
为解决上述问题,第二方面,本申请提供一种显示装置,所述显示装置包括,以上任一项所述的显示面板。
为解决上述问题,第三方面,本申请提供一种栅极点电位的补偿方法,所述补偿方法包括:
获取所述栅极点的电位;
根据所述栅极点的当前电位与所述栅极点的预设电位的差值确定补偿电位值;
根据所述补偿电位值对所述栅极点的电位进行补偿。
其中,所述显示面板包括第一晶体管,所述第一晶体管的漏极和栅极接入第三预设电位,所述第一晶体管的源极和所述栅极点连接;
所述根据所述补偿电位值对所述栅极点的电位进行补偿,包括:
根据所述补偿电位值对所述第三预设电位进行补偿,以对所述栅极点的电位进行补偿。
本申请的有益效果是:区别于现有技术,本申请提供一种显示面板,显示面板包括探测电路,探测电路用于探测显示面板中栅极点的电位,探测电路的第一端接入第一预设电位,探测电路的第二端与栅极点连接,探测电路的第三端与虚设探测线连接,其中,虚设探测线在显示面板工作时向探测电路的第三端输入第二预设电位;在显示面板关闭时,虚设探测线停止输入第二预设电位,探测电路的第三端和第二端导通,显示面板用于通过检测虚设探测线上的电位以获取栅极点的电位,对栅极点的电位进行补偿。本申请利用探测电路的虚设探测线对栅极点的电位进行探测,一方面可以较为便捷的检测栅极点的电位,进而对栅极点的电位进行合理补偿,从而保持下拉维持电路的维持能力,避免影响显示面板的输出信号;另一方面合理利用显示面板中的虚设探测线,提高了虚设探测线的利用率,减小了显示面板的能耗。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供一种显示面板的一个实施例结构示意图;
图2是本申请实施例提供一种显示面板的另一个实施例结构示意图;
图3是图2中反相器一个实施例结构示意图;
图4是图2中探测电路一个实施例结构示意图;
图5是本申请实施例提供一种栅极点电位的补偿方法的一个实施例流程示意图。
具体实施例
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请中,“示例性”一词用来表示“用作例子、例证或说明”。本申请中被描述为“示例性”的任何实施例不一定被解释为比其它实施例更优选或更具优势。为了使本领域任何技术人员能够实现和使用本申请,给出了以下描述。在以下描述中,为了解释的目的而列出了细节。应当明白的是,本领域普通技术人员可以认识到,在不使用这些特定细节的情况下也可以实现本申请。在其它实例中,不会对公知的结构和过程进行详细阐述,以避免不必要的细节使本申请的描述变得晦涩。因此,本申请并非旨在限于所示的实施例,而是与符合本申请所公开的原理和特征的最广范围相一致。
本申请实施例提供一种显示面板,包括探测电路,探测电路用于探测显示面板中栅极点的电位,探测电路的第一端接入第一预设电位,探测电路的第二端与栅极点连接,探测电路的第三端与虚设探测线连接,其中,虚设探测线在显示面板工作时向探测电路的第三端输入第二预设电位;在显示面板关闭时,虚设探测线停止输入第二预设电位,探测电路的第三端和第二端导通,显示面板用于通过检测虚设探测线上的电位以获取栅极点的电位,对栅极点的电位进行补偿。以下进行详细说明。
请参阅图1,图1是本申请实施例提供一种显示面板的一个实施例结构示意图。
本实施例中,显示面板10包括探测电路12,探测电路12用于探测显示面板10中栅极点13的电位,探测电路12的第一端接入第一预设电位。具体的,探测电路12与第一预设电位输入端129连接,第一预设电位输入端129向探测电路12的第一端输入第一预设电位。探测电路12的第二端与栅极点13连接,探测电路12的第三端与虚设探测线11连接,其中,虚设探测线11在显示面板10工作时向探测电路12的第三端输入第二预设电位;在显示面板10关闭时,虚设探测线11停止输入第二预设电位,探测电路12的第三端和第二端导通,显示面板10用于通过检测虚设探测线11上的电位以获取栅极点13的电位,对栅极点13的电位进行补偿。
本实施例中,显示面板10中探测电路12的数量可以为一个或多个,根据栅极点13的数量确定即可。在一个具体的实施方式中,显示面板10包括至少两个栅极点13与至少两个探测电路12,至少两个栅极点13与至少两个探测电路12的第二端一一对应连接,每个探测电路12分别用于探测与其相连接的栅极点13的电位。
为了具体的描述本申请显示面板的结构,请参阅图2,图2是本申请实施例提供一种显示面板的另一个实施例结构示意图;图3是图2中反相器一个实施例结构示意图;图4是图2中探测电路一个实施例结构示意图。
结合图2-4,本实施例中,显示面板20包括驱动电路26、GOA电路24以及探测电路22。
本实施例中,显示面板20包括显示区域21和虚设区域23,虚设区域23位于显示区域21的外围,探测电路22位于虚设区域23中。具体的,虚设区域23中设有多个虚设像素,虚设像素位于显示面板20的像素的最外侧,探测电路22与虚设像素共用同一块电路设计版图。本实施例能够实现检测栅极点251电位的同时,不占用显示面板20中虚设像素以外的其他区域。
本实施例中,显示面板20包括GOA电路24,GOA电路24位于显示面板20的两侧,且位于虚设区域23的外侧。GOA电路24包括反相器25,反相器25包括第一晶体管T3和第二晶体管T4,第一晶体管T3的漏极和栅极接入第三预设电位VGH,第一晶体管T3的源极、第二晶体管T4的源极以及栅极点251连接,第二晶体管T4的栅极与Q点连接,第二晶体管T4的漏极接入第四预设电位VGL,其中,第四预设电位VGL小于第三预设电位VGH。
本实施例中,探测电路22用于探测显示面板20中栅极点251的电位。探测电路22的第一端接入虚设数据线232,虚设数据线232与虚设探测线231平行,虚设数据线232向探测电路22的第一端输入第一预设电位。其中,第一预设电位根据具体情况设置,本申请对此不作限定。在其他实施例中,探测电路22的第一端也可以与其他电路或金属走线连接,只需探测电路22的第一端能够接入第一预设电位即可,本申请对此不作限定。
探测电路22的第二端与栅极点251连接,探测电路22的第三端与虚设探测线231连接。其中,虚设探测线231在显示面板20工作时向探测电路22的第三端输入第二预设电位,第二预设电位根据具体情况设置,例如1V,本申请对此不作限定。在显示面板20关闭时,虚设探测线231停止输入第二预设电位,探测电路22的第三端和第二端导通,显示面板20用于通过检测虚设探测线231上的电位以获取栅极点251的电位,对栅极点251的电位进行补偿。
本实施例中,驱动电路26分别与虚设数据线232和虚设探测线231连接。驱动电路26通过虚设数据线232向探测电路22的第一端输入第一预设电位。在显示面板20工作时,驱动电路26通过虚设探测线231向探测电路22的第三端输入第二预设电位,探测电路22的第三端和第二端断开。在显示面板20工作时,通过输入第二预设电位将探测电路22的第三端和第二端断开,能够避免栅极点251的电位被虚设探测线231拉低,影响显示面板20正常的工作。
在显示面板20关闭时,驱动电路26停止向探测电路22的第三端输入第二预设电位。显示面板20用于通过驱动电路26检测虚设探测线231上的电位以获取栅极点251的电位,对栅极点251的电位进行补偿。具体的,驱动电路26通过其内部的模数转换器获取栅极点251的电位。在显示面板20关闭时,探测电路22的第三端和第二端导通,虚设探测线231的电位与栅极点251的电位相同,通过检测虚设探测线231的电位即可获取栅极点251的电位,能够提高栅极点251电位检测的便捷度。
在一个具体的实施方式中,探测电路22为一N型晶体管。探测电路22的第一端为N型晶体管的栅极,探测电路22的第三端为N型晶体管的源极,探测电路22的第二端为N型晶体管的漏极。例如,第二预设电压为1V。当显示面板20工作时,驱动电路26统一向虚设探测线231输入1V电压,并向虚设数据线232输入第一预设电压。即,此时,虚设探测线231向N型晶体管的源极输入高电位,虚设数据线232向N型晶体管的栅极输入低电位,N型晶体管截止,不影响栅极点251的正常工作。当显示面板20关闭时,驱动电路26不向虚设探测线231输入1V电压,但依然向虚设数据线232输入第一预设电压。即,此时,虚设探测线231向N型晶体管的源极输入低电位,虚设数据线232向N型晶体管的栅极输入高电位,N型晶体管接通,通过检测虚设探测线231的电位即可获取栅极点251的电位。
区别于现有技术,本申请提供一种显示面板,显示面板包括探测电路,探测电路用于探测显示面板中栅极点的电位,探测电路的第一端接入第一预设电位,探测电路的第二端与栅极点连接,探测电路的第三端与虚设探测线连接,其中,虚设探测线在显示面板工作时向探测电路的第三端输入第二预设电位;在显示面板关闭时,虚设探测线停止输入第二预设电位,探测电路的第三端和第二端导通,显示面板用于通过检测虚设探测线上的电位以获取栅极点的电位,对栅极点的电位进行补偿。本申请利用探测电路的虚设探测线对栅极点的电位进行探测,一方面可以较为便捷的检测栅极点的电位,进而对栅极点的电位进行合理补偿,从而保持下拉维持电路的维持能力,避免影响显示面板的输出信号;另一方面合理利用显示面板中的虚设探测线,提高了虚设探测线的利用率,减小了显示面板的能耗。
本申请还提供一种显示装置,显示装置包括智能手机、台式电脑、笔记本电脑、智能手表以及平板电脑等具有显示功能的智能设备。该显示装置包括上述的显示面板20。
请参阅图5,图5是本申请实施例提供一种栅极点电位的补偿方法的一个实施例流程示意图。该栅极点电位的补偿方法应用于上述的显示面板20中,在此不再对显示面板20的结构进行描述。结合图2-5,该栅极点251电位的补偿方法具体包括以下流程,
S51:获取栅极点的当前电位;
本实施例中,在显示面板20关闭时,通过虚设扫描线231获取栅极点251的当前电位。具体的,在关闭显示面板20时,驱动电路26通过模数转换器检测虚设探测线231的当前电位,将虚设探测线231的当前电位作为栅极点251的当前电位。例如,获取栅极点251的当前电位为10V。
S52:根据栅极点的当前电位与栅极点的预设电位确定补偿电位值。
本实施例中,栅极点251的预设电位为栅极点251在第一晶体管T3的阈值电压未发生偏离时的电位。例如,栅极点251在第一晶体管T3的阈值电压未发生偏离时的电位为20V。
在一个具体的实施例中,根据栅极点251的当前电位与栅极点251的预设电位确定补偿电位值。例如,获取栅极点251的电位为10V,栅极点251的预设电位为20V,则确定补偿电位值为10V。在其他实施方式中,也可以根据其他策略确定补偿电位值,本申请对此不作限定。
S53:根据补偿电位值对栅极点的电位进行补偿。
在一个具体的实施例中,根据补偿电位值对第三预设电位VGH进行补偿,以对栅极点251的电位进行补偿。具体的,第三预设电位VGH为20V,确定的补偿值为10V,则将第三预设电位VGH调整为30V。
需要说明的是,上述显示面板实施例中仅描述了上述结构,可以理解的是,除了上述结构之外,本申请实施例显示面板中,还可以根据需要包括任何其他的必要结构,例如基板,缓冲层,层间介质层(ILD)等,具体此处不作限定。
具体实施时,以上各个单元或结构可以作为独立的实体来实现,也可以进行任意组合,作为同一或若干个实体来实现,以上各个单元或结构的具体实施可参见前面的方法实施例,在此不再赘述。
以上对本申请实施例所提供的一种显示面板及栅极点电位的补偿方法进行了详细介绍,本文中应用了具体个例对本申请的原理及实施例进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施例及应用范围上均会有改变之处,综上,本说明书内容不应理解为对本申请的限制。
Claims (10)
1.一种显示面板,其特征在于,所述显示面板包括探测电路,所述探测电路用于探测所述显示面板中栅极点的电位,所述探测电路的第一端接入第一预设电位,所述探测电路的第二端与所述栅极点连接,所述探测电路的第三端与虚设探测线连接,其中,所述虚设探测线在所述显示面板工作时向所述探测电路的第三端输入第二预设电位;
在所述显示面板关闭时,所述虚设探测线停止输入所述第二预设电位,所述探测电路的第三端和第二端导通,所述显示面板用于通过检测所述虚设探测线上的电位以获取所述栅极点的电位,对所述栅极点的电位进行补偿。
2.根据权利要求1所述的显示面板,其特征在于,所述显示面板包括显示区域和虚设区域,所述虚设区域位于所述显示区域的外围,所述探测电路位于所述虚设区域中。
3.根据权利要求2所述的显示面板,其特征在于,所述探测电路的第一端接入虚设数据线,所述虚设数据线与所述虚设探测线平行,所述虚设数据线向所述探测电路的第一端输入所述第一预设电位。
4.根据权利要求3所述的显示面板,其特征在于,所述显示面板包括驱动电路,所述驱动电路分别与所述虚设数据线和所述虚设探测线连接,所述驱动电路通过所述虚设数据线向所述探测电路的第一端输入所述第一预设电位,在所述显示面板工作时,所述驱动电路通过所述虚设探测线向所述探测电路的第三端输入所述第二预设电位,所述探测电路的第三端和第二端断开;在所述显示面板关闭时,所述驱动电路停止向所述探测电路的第三端输入所述第二预设电位,所述显示面板用于通过所述驱动电路检测所述虚设探测线上的电位以获取所述栅极点的电位,对所述栅极点的电位进行补偿。
5.根据权利要求2所述的显示面板,其特征在于,所述探测电路为一N型晶体管,所述探测电路的第一端为所述N型晶体管的栅极,所述探测电路的第三端为所述N型晶体管的源极,所述探测电路的第二端为所述N型晶体管的漏极。
6.根据权利要求2所述的显示面板,其特征在于,所述显示面板包括GOA电路,所述GOA电路位于所述显示面板的两侧,且位于所述虚设区域的外侧,所述GOA电路包括反相器,所述反相器包括第一晶体管和第二晶体管,所述第一晶体管的漏极和栅极接入第三预设电位,所述第一晶体管的源极、所述第二晶体管的源极以及所述栅极点连接,所述第二晶体管的栅极与Q点连接,所述第二晶体管的漏极接入第四预设电位,其中所述第四预设电位小于所述第三预设电位。
7.根据权利要求6所述的显示面板,其特征在于,所述显示面板包括至少两个所述探测电路和至少两个所述栅极点,所述至少两个栅极点与所述至少两个探测电路的第二端一一对应连接。
8.一种显示装置,其特征在于,所述显示装置包括权利要求1-7任意一项所述的显示面板。
9.一种栅极点电位的补偿方法,其特征在于,所述补偿方法应用于权利要求1-7任意一项所述的显示面板,所述补偿方法包括:
获取所述栅极点的当前电位;
根据所述栅极点的当前电位与所述栅极点的预设电位的差值确定补偿电位值;
根据所述补偿电位值对所述栅极点的电位进行补偿。
10.根据权利要求9所述的补偿方法,其特征在于,所述显示面板包括第一晶体管,所述第一晶体管的漏极和栅极接入第三预设电位,所述第一晶体管的源极和所述栅极点连接;
所述根据所述补偿电位值对所述栅极点的电位进行补偿,包括:
根据所述补偿电位值对所述第三预设电位进行补偿,以对所述栅极点的电位进行补偿。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910366186.5A CN110111737A (zh) | 2019-05-05 | 2019-05-05 | 显示面板、显示装置及栅极点电位的补偿方法 |
PCT/CN2019/099399 WO2020224073A1 (zh) | 2019-05-05 | 2019-08-06 | 显示面板、显示装置及栅极点电位的补偿方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910366186.5A CN110111737A (zh) | 2019-05-05 | 2019-05-05 | 显示面板、显示装置及栅极点电位的补偿方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110111737A true CN110111737A (zh) | 2019-08-09 |
Family
ID=67488172
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910366186.5A Pending CN110111737A (zh) | 2019-05-05 | 2019-05-05 | 显示面板、显示装置及栅极点电位的补偿方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN110111737A (zh) |
WO (1) | WO2020224073A1 (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103366706A (zh) * | 2013-07-19 | 2013-10-23 | 深圳市华星光电技术有限公司 | 一种栅极驱动器的电压补偿电路和方法以及液晶显示装置 |
CN104078022A (zh) * | 2014-07-17 | 2014-10-01 | 深圳市华星光电技术有限公司 | 具有自我补偿功能的栅极驱动电路 |
CN104575361A (zh) * | 2015-02-06 | 2015-04-29 | 京东方科技集团股份有限公司 | 一种补偿电路及其工作方法、显示基板和显示装置 |
CN107578741A (zh) * | 2017-09-28 | 2018-01-12 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN107767810A (zh) * | 2017-08-30 | 2018-03-06 | 友达光电股份有限公司 | 电压补偿电路及电压补偿方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101515431B (zh) * | 2008-02-22 | 2011-01-19 | 财团法人工业技术研究院 | 栅极驱动器用的平移寄存器 |
KR101966381B1 (ko) * | 2012-09-28 | 2019-04-05 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 이를 포함하는 평판표시장치 |
KR20170105174A (ko) * | 2016-03-08 | 2017-09-19 | 엘지디스플레이 주식회사 | 터치 센서들을 가지는 표시장치와 그 게이트 구동회로 |
-
2019
- 2019-05-05 CN CN201910366186.5A patent/CN110111737A/zh active Pending
- 2019-08-06 WO PCT/CN2019/099399 patent/WO2020224073A1/zh active Application Filing
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103366706A (zh) * | 2013-07-19 | 2013-10-23 | 深圳市华星光电技术有限公司 | 一种栅极驱动器的电压补偿电路和方法以及液晶显示装置 |
CN104078022A (zh) * | 2014-07-17 | 2014-10-01 | 深圳市华星光电技术有限公司 | 具有自我补偿功能的栅极驱动电路 |
US20160118003A1 (en) * | 2014-07-17 | 2016-04-28 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Self-compensating gate driving circuit |
CN104575361A (zh) * | 2015-02-06 | 2015-04-29 | 京东方科技集团股份有限公司 | 一种补偿电路及其工作方法、显示基板和显示装置 |
CN107767810A (zh) * | 2017-08-30 | 2018-03-06 | 友达光电股份有限公司 | 电压补偿电路及电压补偿方法 |
CN107578741A (zh) * | 2017-09-28 | 2018-01-12 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2020224073A1 (zh) | 2020-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9886898B2 (en) | Pixel driving circuit, driving method for pixel driving circuit and display device | |
CN104036722B (zh) | 像素单元驱动电路及其驱动方法、显示装置 | |
EP3159882B1 (en) | Pixel circuit, driving method therefor and display device | |
EP3163561B1 (en) | Pixel circuit and drive method therefor, organic light-emitting display panel and display device | |
US10545607B2 (en) | Pixel circuit and driving method, display panel and display apparatus | |
WO2016011719A1 (zh) | 像素驱动电路、驱动方法、阵列基板及显示装置 | |
US20150243203A1 (en) | Display Having Selective Portions Driven with Adjustable Refresh Rate and Method of Driving the Same | |
WO2016011714A1 (zh) | 像素电路、像素电路的驱动方法和显示装置 | |
CN104078004B (zh) | 像素电路和显示装置 | |
US20180074378A1 (en) | Liquid Crystal Display Panel and Array Substrate Thereof | |
CN103325339B (zh) | 像素电路及其驱动方法、有机发光显示面板及显示装置 | |
KR20170058476A (ko) | 액정 표시 장치 | |
CN104036731A (zh) | 像素电路和显示装置 | |
US20140333563A1 (en) | Display device and display system | |
US20160247447A1 (en) | Pixel circuit and display apparatus | |
CN105405404A (zh) | 像素电路及其驱动方法、oled显示面板及显示装置 | |
CN106169288A (zh) | 显示驱动电路及像素结构 | |
US20170287421A1 (en) | Array Substrate and Manufacturing Method Thereof, Display Panel and Driving Method Thereof | |
CN203858846U (zh) | 像素电路、有机发光显示面板及显示装置 | |
CN109637435B (zh) | 一种显示面板的驱动电路、驱动方法及显示装置 | |
CN110111737A (zh) | 显示面板、显示装置及栅极点电位的补偿方法 | |
CN203882586U (zh) | 像素电路和显示装置 | |
KR102175405B1 (ko) | 쉬프트 레지스터 | |
US11682750B2 (en) | Display device | |
CN105097898A (zh) | 一种薄膜晶体管、阵列基板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190809 |