CN105097898A - 一种薄膜晶体管、阵列基板及显示装置 - Google Patents

一种薄膜晶体管、阵列基板及显示装置 Download PDF

Info

Publication number
CN105097898A
CN105097898A CN201510296173.7A CN201510296173A CN105097898A CN 105097898 A CN105097898 A CN 105097898A CN 201510296173 A CN201510296173 A CN 201510296173A CN 105097898 A CN105097898 A CN 105097898A
Authority
CN
China
Prior art keywords
electrode
grid
film transistor
conductive layer
thin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510296173.7A
Other languages
English (en)
Other versions
CN105097898B (zh
Inventor
王孝林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510296173.7A priority Critical patent/CN105097898B/zh
Publication of CN105097898A publication Critical patent/CN105097898A/zh
Application granted granted Critical
Publication of CN105097898B publication Critical patent/CN105097898B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor

Abstract

本发明提供一种薄膜晶体管,属于显示技术领域,其可解决现有的栅极和源、漏极间的电容大,易造成闪烁和残像的问题。本发明的薄膜晶体管,包括第一电极、第二电极、有源层和栅极,所述栅极和第一电极具有超出有源层之外并重叠的部分,至少在所述栅极和第一电极的重叠部分间设有导电层,用于减小栅极与第一电极之间的电容。本发明的薄膜晶体管在栅极和第一电极的重叠部分间设置导电层,导电层将栅极和第一电极屏蔽,从而减小栅极与第一电极之间的电容,改善闪烁和残像的问题。本发明的薄膜晶体管适用于各种阵列基板。

Description

一种薄膜晶体管、阵列基板及显示装置
技术领域
本发明属于显示技术领域,具体涉及一种薄膜晶体管、阵列基板及显示装置。
背景技术
氧化物薄膜晶体管(ThinFilmTransistor,TFT)与非晶硅TFT均可作为驱动管用于有机发光二极管(OrganicLight-EmittingDiode,OLED)面板及高分子发光二极管(polymerlight-emittingdiode,PLED)面板等显示面板中。氧化物TFT与非晶硅TFT相比,其载流子浓度是非晶硅TFT的很多倍。另外,氧化物TFT可通过磁控溅射的方法制备,因此采用氧化物TFT无需大幅改变现有的显示面板生产线。同时,由于没有离子注入及激光晶化等工艺所需设备的限制,相对于多晶硅技术,氧化物TFT更有利于大面积的显示面板的生产。
如图1所示,现有技术中的TFT制作方法中,利用氧化物半导体材料作为有源层31,而所述氧化物半导体对金属源极11、漏极12的刻蚀液比较敏感,在刻蚀金属层形成源极11、漏极12的过程中,为防止所述有源层31被源极11、漏极12的刻蚀液影响,需要在有源层31上形成刻蚀阻挡层21。
发明人发现现有技术中至少存在如下问题:刻蚀阻挡层21的过孔需要的面积较大,由于工艺的限制,相应的源极11、漏极12必须超出有源层31之外,而为了保证驱动效果,故栅极51也要超出有源层31,由此栅极51与源极11、漏极12超出有源层31并重叠的部分面积大,导致栅极51和源极11、漏极12间的电容大,像素电极71的反馈电压大,易造成闪烁和残像。
发明内容
本发明针对现有的薄膜晶体管的栅极和源、漏极间的电容大,将该薄膜晶体管应用至显示面板易造成显示画面闪烁和残像的问题,提供一种薄膜晶体管、阵列基板及显示装置。
解决本发明技术问题所采用的技术方案是:
一种薄膜晶体管,包括第一电极、第二电极、有源层和栅极,所述栅极和第一电极具有超出有源层之外并重叠的部分,至少在所述栅极和第一电极的重叠部分间设有导电层,用于减小栅极与第一电极之间的电容。
优选的,所述第一电极为漏极。
优选的,所述薄膜晶体管还包括刻蚀阻挡层,栅极位于有源层下方,刻蚀阻挡层位于有源层上方,第一电极和第二电极位于刻蚀阻挡层上方。
优选的,所述导电层设于栅极所在层与有源层所在层之间。
优选的,所述导电层由金属材料构成。
优选的,所述导电层厚度为
优选的,所述导电层连接定电压信号。
优选的,所述导电层至少和位于有源层外的漏极重合。
本发明还提供一种阵列基板,包括上述的任一种薄膜晶体管。
优选的,所述阵列基板设有像素电极,所述导电层至少和位于有源层外的漏极和像素电极重合。
本发明还提供一种显示装置,包括上述的阵列基板。
其中,所述导电层连接电压信号,是指对导电层连接单独的电压信号,不是像素电极的电源即可。
本发明的薄膜晶体管在栅极和第一电极的重叠部分间设置导电层,导电层将栅极和第一电极屏蔽,从而减小栅极与第一电极之间的电容,改善闪烁和残像的问题。本发明的薄膜晶体管适用于各种阵列基板。
附图说明
图1为现有的薄膜晶体管的结构示意图;
图2为本发明的实施例2的薄膜晶体管的结构示意图;
图3为本发明的实施例2的另一种薄膜晶体管的结构示意图;
其中,附图标记为:11、源极;12、漏极;21、刻蚀阻挡层;31、有源层;41、栅极绝缘层;51、栅极;61、导电层;71、像素电极。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。
实施例1:
本实施例提供一种薄膜晶体管,包括第一电极、第二电极、有源层和栅极,所述栅极和第一电极具有超出有源层之外并重叠的部分,至少在所述栅极和第一电极的重叠部分间设有导电层,用于减小栅极与第一电极之间的电容。
本实施例的薄膜晶体管在栅极和第一电极的重叠部分间设置导电层,导电层将栅极和第一电极屏蔽,从而减小栅极与第一电极之间的电容,改善闪烁和残像的问题。本发明的薄膜晶体管适用于各种阵列基板。
实施例2:
本实施例提供一种薄膜晶体管,如图2所示,包括第一电极、第二电极、有源层31和栅极51,栅极51和第一电极具有超出有源层31之外并重叠的部分,至少在栅极31和第一电极的重叠部分间设有导电层61,用于减小栅极51与第一电极之间的电容。
优选的,第一电极为漏极12。
也就是说,在栅极51和漏极12的重叠部分间设置导电层61,利用导电层61屏蔽栅极51和漏极12之间的电容,从而减小栅极51与漏极12之间的电容,改善闪烁和残像的问题。
优选的,薄膜晶体管还包括刻蚀阻挡层21,栅极51位于有源层31下方,刻蚀阻挡层21位于有源层31上方,有源层31与栅极51之间设有栅极绝缘层41,源极11、漏极12位于刻蚀阻挡层21上方。
这是因为刻蚀阻挡层21的过孔需要的面积较大,由于工艺的限制,相应的源极11、漏极12必须超出有源层31之外,而为了保证驱动效果,故栅极51也要超出有源层31,栅极51和源极11、漏极12超出有源层31之外并重叠的部分面积大,导致栅极51和源极11、漏极12间的电容大,在栅极与漏极12之间设置导电层减小栅极与漏极12之间的电容,改善闪烁和残像效果明显。
优选的,导电层61设于栅极51所在层与有源层31所在层之间。
优选的,导电层61至少和位于有源层31外的漏极重合。
也就是说,现有工艺中的TFT一般栅极51和漏极12具有超出有源层31之外并重叠的部分,将导电层61的一端夹在栅极51所在层与有源层31所在层之间,导电层61的其余部分处于栅极51和漏极12超出有源层31之外并重叠的部分之间,从而减小栅极51与漏极12之间的电容,改善闪烁和残像的问题。
这是因为,在氧化物TFT中,为了电压保持率,通常需要大的存储电容,为了减轻残像问题,需要小的像素电压△Vp(△Vp为像素电压的变量),在栅极51和漏极12超出有源层31之外并重叠的部分之间设置导电层61可以遮挡栅极与漏极之间的电场,不会形成介电层的感应电荷,因此不会形成栅极51和漏极12之间的电容,转而形成Cgc和Cst,从而减小像素的△Vp电压,△Vp=Cgd*(Vgh-Vgl)/(Cgd+Cst+Clc)。
其中,△Vp正比于Cgs,反比于Cst,与栅极51和导电层61之间的电容Cgc无关,因此有效改善闪烁和残像的问题。(Cgd为栅极与漏极之间的电容,Vgh为栅极的高电压,Vgl为栅极的低电压,Cst为存储电容,Clc为液晶电容)。
优选的,导电层61由金属材料构成。
也就是说,可以导电的普通金属材料都可用来做导电层61,例如钼或钼/铝/钼(一层钼一层铝一层钼),业界常用的做像素电极71的原料也可以做该导电层。
优选的,导电层61厚度为
优选的,导电层61连接定电压信号。
也就是说,给导电层61接任何一个给定的电压信号,避免导电层61自身的电压变化,导电层61即可更好的发挥功效。其中,导电层61连接电压信号,是指对导电层61连接单独的定电压信号(直流信号),只要不是像素电极71的信号即可,例如可以给导电层接地。
实施例3:
本实施例提供一种阵列基板,其具有实施例2的薄膜晶体管。
优选的,阵列基板设有像素电极71,导电层61至少和位于有源层31外的漏极12和像素电极71重合。
也就是说,如图3所示,导电层61较长,不仅栅极51和漏极12超出有源层31之外并重叠的部分之间设有导电层61,导电层61还延伸到与像素电极71重合。这样导电层61可以与像素电极71形成大的电容。
显然,上述各实施例的具体实施方式还可进行许多变化;例如:导电层的材料,厚度等可以根据不同需要而进行设计和改变。
实施例4:
本实施例提供了一种显示装置,其包括实施例2中的阵列基板。所述显示装置可以为:液晶显示面板、电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (11)

1.一种薄膜晶体管,包括第一电极、第二电极、有源层和栅极,所述栅极和第一电极具有超出有源层之外并重叠的部分,其特征在于,至少在所述栅极和第一电极的重叠部分间设有导电层,用于减小栅极与第一电极之间的电容。
2.根据权利要求1所述的薄膜晶体管,其特征在于,所述第一电极为漏极。
3.根据权利要求1所述的薄膜晶体管,其特征在于,所述薄膜晶体管还包括刻蚀阻挡层,栅极位于有源层下方,刻蚀阻挡层位于有源层上方,第一电极和第二电极位于刻蚀阻挡层上方。
4.根据权利要求3所述的薄膜晶体管,其特征在于,所述导电层设于栅极所在层与有源层所在层之间。
5.根据权利要求1所述的薄膜晶体管,其特征在于,所述导电层由金属材料构成。
6.根据权利要求1所述的薄膜晶体管,其特征在于,所述导电层厚度为
7.根据权利要求1所述的薄膜晶体管,其特征在于,所述导电层连接定电压信号。
8.根据权利要求2所述的薄膜晶体管,其特征在于,所述导电层至少和位于有源层外的漏极重合。
9.一种阵列基板,其特征在于,包括权利要求1-8任一项所述的薄膜晶体管。
10.根据权利要求9所述的阵列基板,其特征在于,所述阵列基板设有像素电极,所述导电层至少和位于有源层外的漏极和像素电极重合。
11.一种显示装置,其特征在于,包括权利要求9或10所述的阵列基板。
CN201510296173.7A 2015-06-02 2015-06-02 一种薄膜晶体管、阵列基板及显示装置 Active CN105097898B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510296173.7A CN105097898B (zh) 2015-06-02 2015-06-02 一种薄膜晶体管、阵列基板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510296173.7A CN105097898B (zh) 2015-06-02 2015-06-02 一种薄膜晶体管、阵列基板及显示装置

Publications (2)

Publication Number Publication Date
CN105097898A true CN105097898A (zh) 2015-11-25
CN105097898B CN105097898B (zh) 2019-12-31

Family

ID=54577944

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510296173.7A Active CN105097898B (zh) 2015-06-02 2015-06-02 一种薄膜晶体管、阵列基板及显示装置

Country Status (1)

Country Link
CN (1) CN105097898B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108258060A (zh) * 2018-01-16 2018-07-06 京东方科技集团股份有限公司 薄膜晶体管及制备方法、显示装置
WO2019052265A1 (zh) * 2017-09-15 2019-03-21 京东方科技集团股份有限公司 薄膜晶体管、其制造方法及电子装置
WO2020103341A1 (zh) * 2018-11-21 2020-05-28 深圳市华星光电半导体显示技术有限公司 显示面板及其制作方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6310668B1 (en) * 1998-06-10 2001-10-30 Nec Corporation LCD wherein opening in source electrode overlaps gate electrode to compensate variations in parasitic capacitance
CN101055384A (zh) * 2006-04-12 2007-10-17 中华映管股份有限公司 像素结构及其液晶显示面板
CN100533236C (zh) * 2005-11-29 2009-08-26 中华映管股份有限公司 像素结构
CN103928470A (zh) * 2013-06-24 2014-07-16 上海天马微电子有限公司 一种氧化物半导体tft阵列基板及其制造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6310668B1 (en) * 1998-06-10 2001-10-30 Nec Corporation LCD wherein opening in source electrode overlaps gate electrode to compensate variations in parasitic capacitance
CN100533236C (zh) * 2005-11-29 2009-08-26 中华映管股份有限公司 像素结构
CN101055384A (zh) * 2006-04-12 2007-10-17 中华映管股份有限公司 像素结构及其液晶显示面板
CN103928470A (zh) * 2013-06-24 2014-07-16 上海天马微电子有限公司 一种氧化物半导体tft阵列基板及其制造方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019052265A1 (zh) * 2017-09-15 2019-03-21 京东方科技集团股份有限公司 薄膜晶体管、其制造方法及电子装置
CN109509793A (zh) * 2017-09-15 2019-03-22 京东方科技集团股份有限公司 薄膜晶体管、其制造方法及电子装置
CN109509793B (zh) * 2017-09-15 2020-12-01 京东方科技集团股份有限公司 薄膜晶体管、其制造方法及电子装置
CN108258060A (zh) * 2018-01-16 2018-07-06 京东方科技集团股份有限公司 薄膜晶体管及制备方法、显示装置
WO2020103341A1 (zh) * 2018-11-21 2020-05-28 深圳市华星光电半导体显示技术有限公司 显示面板及其制作方法

Also Published As

Publication number Publication date
CN105097898B (zh) 2019-12-31

Similar Documents

Publication Publication Date Title
JP6139044B1 (ja) 走査アンテナおよびその製造方法
US10168593B2 (en) Liquid crystal display panel having dual capacitors connected in parallel to shift register unit and array substrate thereof
US9529236B2 (en) Pixel structure and display panel
US9885933B1 (en) TFT array substrate and manufacturing method thereof
WO2017065097A1 (ja) 走査アンテナおよびその製造方法
US8835929B2 (en) Pixel structure and thin film transistor
CN102253548B (zh) 影像显示系统
JPWO2017065088A1 (ja) 走査アンテナおよびその製造方法
US9478566B2 (en) Array substrate, LCD device and driving method
CN104091785A (zh) Tft背板的制作方法及tft背板结构
CN101109881A (zh) 一种液晶显示面板及其制造方法
CN103336396B (zh) 阵列基板及其制造方法和显示装置
US20170352685A1 (en) Tft substrate including additional metal layer for reducing electrical resistance and manufacturing method thereof
JP2016157073A (ja) 表示装置
CN103185997A (zh) 像素结构及薄膜晶体管阵列基板
CN104317115A (zh) 像素结构及其制造方法、阵列基板、显示面板和显示装置
CN105097898A (zh) 一种薄膜晶体管、阵列基板及显示装置
US20210335849A1 (en) Tft array substrate, fabricating method thereof and display panel having the tft array substrate
CN103268049B (zh) 阵列基板及其制备方法、液晶面板和显示装置
CN108983512B (zh) 薄膜晶体管阵列基板及液晶显示面板
CN108490709B (zh) 阵列基板及其制作方法
CN101207140B (zh) 阵列基板及其制造方法
CN103681695A (zh) 薄膜晶体管阵列基板、制造方法及液晶显示装置
US20190384130A1 (en) Display panel
US20200166811A1 (en) Electrostatic discharging circuit and display panel

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant