CN110097905A - 包含铁电存储器及用于访问铁电存储器的设备及方法 - Google Patents
包含铁电存储器及用于访问铁电存储器的设备及方法 Download PDFInfo
- Publication number
- CN110097905A CN110097905A CN201910073020.4A CN201910073020A CN110097905A CN 110097905 A CN110097905 A CN 110097905A CN 201910073020 A CN201910073020 A CN 201910073020A CN 110097905 A CN110097905 A CN 110097905A
- Authority
- CN
- China
- Prior art keywords
- digital line
- coupled
- signal
- wordline
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/225—Auxiliary circuits
- G11C11/2273—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/221—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements using ferroelectric capacitors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/225—Auxiliary circuits
- G11C11/2253—Address circuits or decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/225—Auxiliary circuits
- G11C11/2253—Address circuits or decoders
- G11C11/2257—Word-line or row circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/225—Auxiliary circuits
- G11C11/2259—Cell access
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/225—Auxiliary circuits
- G11C11/2275—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/225—Auxiliary circuits
- G11C11/2293—Timing circuits or methods
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Dram (AREA)
Abstract
本发明揭示包含铁电存储器及用于刷新铁电存储器的设备及方法。实例设备包含:字线;第一存储器单元,其耦合到第一数字线,并且响应于处于活跃状态的所述字线而将第一数据存储在所述第一数据线上;第二存储器单元,其耦合到第二数字线,并且响应于处于所述活跃状态的所述字线而将第二数据存储在所述第二数字线上。在刷新操作中,所述第一数字线耦合到第一电力电势,且所述第二数字线耦合到第二电力电势。
Description
技术领域
本申请案涉及包含铁电存储器及用于刷新铁电存储器的设备及方法。
背景技术
存储器装置广泛用于在例如计算机、无线通信装置、照相机、数字显示器及类似者的各种电子装置中存储信息。通过编程存储器装置的不同状态来存储信息。举例来说,二进制设备具有两种状态,通常由逻辑“1”或逻辑“0”表示。在其它系统中,可存储两种以上的状态。为访问存储的信息,电子装置可读取或感测存储器装置中的存储状态。为存储信息,电子装置可在存储器装置中写入或编程状态。
存在各种类型的存储器装置,其包含随机存取存储器(RAM)、只读存储器(ROM)、动态RAM(DRAM)、同步动态RAM(SDRAM)、铁电RAM(FeRAM)、磁RAM(MRAM)、电阻RAM(RRAM)、闪存及其它。存储器装置可为易失性的或非易失性的。即使在没有外部电力源的情况下,非易失性存储器(例如闪存)也可长时间存储数据。易失性存储器装置(例如DRAM)可能随时间丢失其存储状态,除非其被外部电力源周期性地刷新。二进制存储器装置可例如包含充电或放电电容器。然而,充电电容器可能随时间通过泄漏电流放电,从而导致存储信息的丢失。易失性存储器的某些特征可提供例如更快读取或写入速度的性能优势,而非易失性存储器的特征(例如在没有周期性刷新的情况下存储数据的能力)可能是有利的。
FeRAM可使用与易失性存储器类似的装置架构,但是由于使用铁电电容器作为存储装置,因此可具有非易失性性质。因此,与其它非易失性及易失性存储器装置相比,FeRAM装置可具有改进的性能。然而,希望改进FeRAM装置的操作。举例来说,可能希望在存储器单元感测期间具有对温度改变及各个裸片特性稳健的改进的自参考电压电平,以用于FeRAM装置的操作。
发明内容
一方面,本申请案提供一种设备,其包括:字线;第一存储器单元,其耦合到第一数字线并且经配置以响应于处于活跃状态的所述字线而将第一数据存储在所述第一数字线上;及第二存储器单元,其耦合到第二数字线并且经配置以响应于处于所述活跃状态的所述字线而将第二数据存储在所述第二数字线上,其中在刷新操作中,所述第一数字线耦合到第一电力电势,并且所述第二数字线耦合到第二电力电势。
另一方面,本申请案提供一种方法,其包括:响应于处于活跃状态的字线而将第一数据存储在第一存储器单元中的第一数字线上,所述第一存储器单元耦合到所述第一数字线;以及响应于处于所述活跃状态的所述字线而将第二数据存储在第二存储器单元中的第二数字线上,所述第二存储器单元耦合到所述第二数字线,其中在刷新操作中,所述第一数字线耦合到第一电力电势,并且所述第二数字线耦合到第二电力电势。
另一方面,本申请案提供一种设备,其包括:第一数字线,其经配置以提供第一信号;第一开关,其耦合在所述第一数字线与第一电力电势之间,并且经配置以响应于参考模式中处于活跃状态的控制信号而将所述第一数字线耦合到所述第一电力电势;第二数字线,其经配置以提供第二信号;第二开关,其耦合在所述第二数字线与第二电力电势之间,并且经配置以响应于所述参考模式中处于所述活跃状态的所述控制信号而将所述第二数字线耦合到所述第二电力电势;字线,其经配置以在刷新操作中提供处于活跃状态的第三信号;第一存储器单元,其包含:第一电容器;及第三开关,其耦合在所述第一数字线与所述第一电容器之间,并且经配置以响应于所述第三信号而将所述第一数字线耦合到所述第一电容器;第二存储器单元,其包含:第二电容器;及第四开关,其耦合在所述第二数字线与所述第二电容器之间,并且经配置以响应于所述第三信号而将所述第二数字线耦合到所述第二电容器;感测放大器,其包含第一感测节点及第二感测节点,并且经配置以参考所述第二感测节点的参考电压来感测具有第一逻辑电平的所述第一感测节点的电压,并且进一步经配置以将具有所述第一逻辑电平的放大电压提供到所述第一感测节点,并且将具有与所述第一逻辑电平相反的第二逻辑电平的放大电压提供到所述第二感测节点;第一隔离开关,其经配置以将所述第一数字线耦合到所述第二感测节点;及第二隔离开关,其经配置以将所述第二数字线耦合到所述第二感测节点。
另一方面,本申请案提供一种存储器刷新方法,其包括:将第一信号提供到第一数字线;将第二信号提供到第二数字线;通过在所述活跃状态下提供处于活跃状态的控制信号来激活所述第一数字线与所述第一电力电势之间的第一开关,以耦合所述第一数字线及所述第一电力电势;通过提供处于所述活跃状态的所述控制信号来激活所述第二数字线与所述第二电力电势之间的第二开关,以耦合所述第二数字线及所述第二电力电势;在刷新操作中将第三信号提供到第一字线;当第一存储器单元处于参考模式时,响应于所述第三信号,激活所述第一数字线与所述第一存储器单元中的第一电容器之间的所述第一存储器单元中的第三开关,以将所述第一数字线耦合到所述第一电容器;当第二存储器单元处于参考模式时,响应于所述第三信号,激活所述第二数字线与所述第二存储器单元中的第二电容器之间的所述第二存储器单元中的第四开关,以将所述第二数字线耦合到所述第二电容器;及激活第一隔离开关及第二隔离开关,其中所述第一隔离开关经配置以将所述第一数字线耦合到感测放大器的参考感测节点,并且其中所述第二隔离开关经配置以将所述第二数字线耦合到所述感测放大器的所述参考感测节点。
附图说明
图1A是根据本发明的实施例的在读取操作期间包含一列存储器单元及感测放大器的实例电路的示意图。
图1B及1C是根据本发明的实施例的通过图1A中的实例电路在读取操作期间的各种信号的时序图。
图2是根据本发明的实施例的感测放大器的示意图。
图3A是根据本发明的实施例的在一个数字线中的刷新操作期间包含所述列存储器单元及感测放大器的实例电路的示意图。
图3B及3C是根据本发明的实施例的通过图3A中的实例电路在刷新操作期间的各种信号的时序图。
图4A是根据本发明的实施例的在一个数字线中的刷新操作期间包含所述列存储器单元及感测放大器的实例电路的示意图。
图4B及4C是根据本发明的实施例的通过图4A中的实例电路在刷新操作期间的各种信号的时序图。
图5是根据本发明的实施例的通过实例电路在刷新操作期间的各种信号的时序图。
图6是根据本发明的各种实施例的支持铁电存储器的存储器阵列的框图。
图7是根据本发明的各种实施例的支持铁电存储器的系统的框图。
具体实施方式
下文将参考附图详细解释本发明的各种实施例。以下详细描述参考附图,其通过说明的方式展示其中可实践本发明的特定方面及实施例。足够详细地描述这些实施例,以使所属领域的技术人员能够实践本发明。可利用其它实施例,并且可在不脱离本发明的范围的情况下进行结构、逻辑及电改变。本文揭示的各种实施例不必相互排斥,因为一些揭示的实施例可与一或多个其它揭示的实施例组合以形成新的实施例。
图1A是根据本发明的实施例的在读取操作期间包含一列存储器单元及感测放大器的实例电路100的示意图。电路100可包含存储器单元区域100L及100R以及感测放大器区域100S。举例来说,包括在存储器单元区域100L及100R中的存储器单元可为FeRAM存储器单元。举例来说,每一FeRAM存储器单元可包含可充当开关的晶体管(例如,n型场效应晶体管),可存储数据的电容器(包含铁电材料)及耦合到共享板线的单元板(CP)节点。举例来说,存储器单元区域100L包含多个目标存储器单元SN0L、SN1L、SN2L及SN3L以及多个参考存储器单元ESN0L、ESN1L、ESN2L及ESN3L。举例来说,存储器单元区域100L可进一步包含字线WLL及用于耗损均衡的额外字线EWLL。“耗损均衡”方案用于通过在刷新周期中用具有不同地址的单元替换某个单元来减少由于重复访问某个单元而导致的非易失性存储器单元的劣化。字线WLL可耦合到多个目标存储器单元SN0L、SN1L、SN2L及SN3L,并且额外字线EWLL可耦合到多个参考存储器单元ESN0L、ESN1L、ESN2L及ESN3L。存储器单元区域100L可进一步包含分别耦合到SN0L及ESN0L、SN1L及ESN1L、SN2L及ESN2L以及SN3L及ESN3L的数字线DL0L、DL1L、DL2L及DL3L。类似地,存储器单元区域100R包含多个目标存储器单元SN0R、SN1R、SN2R及SN3R以及多个参考存储器单元ESN0R、ESN1R,ESN2R及ESN3R。举例来说,存储器单元区域100R可进一步包含字线WLR及用于耗损均衡的额外字线EWLR。字线WLR可耦合到多个目标存储器单元SN0R、SN1R、SN2R及SN3R,并且字线EWLR可耦合到多个参考存储器单元ESN0R、ESN1R、ESN2R及ESN3R。存储器单元区域100R可进一步包含分别耦合到SN0R及ESN0R、SN1R及ESN1R、SN2R及ESN2R以及SN3R及ESN3R的数字线DL0R、DL1R、DL2R及DL3R。举例来说,额外字线EWLL及EWLR可用于通过将访问页数据复制到目的地地址(例如,汇集地址)来汇集页单元数据。
感测放大器区域100S可包含感测放大器102及用于检测及放大信号差异的各种晶体管,其可包含锁存放大差异。举例来说,各种晶体管可包含多个隔离开关ISO0L、ISO1L,ISO2L及ISO3L。多个隔离开关ISO0L、ISO1L、ISO2L及ISO3L中的每一者具有耦合感测放大器102的GUTL节点的一个节点,及另一节点,其分别耦合到对应数字线DL0L、DL1L、DL2L及DL3L,并且选择性地将对应数字线耦合到感测放大器102或将对应数字线从感测放大器102去耦合。举例来说,各种晶体管可包含多个隔离开关ISO0R、ISO1R、ISO2R及ISO3R。多个隔离开关ISO0R、ISO1R、ISO2R及ISO3R中的每一者具有耦合感测放大器102的GUTR节点的一个节点,及另一节点,其分别耦合到对应数字线DL0R、DL1R、DL2R及DL3R,并且选择性地将对应数字线耦合到感测放大器102或将对应数字线从感测放大器102去耦合。各种晶体管还可包含电力晶体管,每一电力晶体管耦合在对应数字线与电力供应节点(例如,阵列电压(VARY)供应节点或接地电势(VSS)供应节点)之间。举例来说,每一电力晶体管的栅极节点可耦合到控制线PRE1L、PRE0L、PRE1R及PRE0R中的一者,以便将数字线耦合到阵列电压(VARY)或接地电势(VSS),以响应于预充电(PRE)命令而预充电。
图1B及1C是根据本发明的实施例的图1A中的通过实例电路在读取操作期间的各种信号的时序图。举例来说,图1B表示目标存储器单元SN0L存储逻辑低电平“L”的数据,且图1C表示目标单元SN0L存储逻辑高电平“H”的数据。举例来说,参考存储器单元ESN0R及ESN1R可分别存储逻辑高电平(例如,“H”、“1”)及逻辑低电平(例如,“L”、“0”)的数据。在来自目标存储器单元SN0L的读取操作中,隔离开关ISO0L、ISO0R及ISO1R(如虚线圆圈所展示),可通过将隔离开关ISO0L、ISO0R及ISO1R的栅极节点的电压电平增加到逻辑高电平(例如,“H”)来激活以响应于活跃(ACT)命令同时访问目标存储器单元SN0L及参考存储器单元ESN0R及ESN1R。耦合到SN0L的数字线DL0L可耦合到感测放大器102的GUTL节点,并且耦合到SN0R及SN1R的数字线DL0R及DL1R可耦合到感测放大器102的GUTR节点。在激活隔离开关ISO0L、ISO0R及ISO1R之后,共同耦合到共享板线的CP节点的电压可增加到阵列电压(VARY)。此处,参考存储器单元ESN0R可存储逻辑低电平“L”,并且参考存储器单元ESN1R可存储逻辑高电平“H”。在CP节点的电压增加之后,可通过响应于读取(READ)命令而激活(例如,增加其电压电平)存储器单元区域100L中的字线WLL及存储器单元区域100R中的扩展字线EWLR来访问目标存储器单元SN0L及参考存储器单元ESN0R及ESN1R。响应于字线WLL及扩展字线EWLR的激活,目标存储器单元SN0L及参考存储器单元ESN0R及EN1R的数据可分别被转移到数字线DL0L、DL0R及DL1R。因此,扩展字线EWLR的激活可提供位于感测放大器102的GUTR节点上的目标存储器单元SN0L的逻辑高电平及逻辑低电平的中间(例如,平均)的数字线参考电压电平VDLREF,而字线WLL的激活可从感测放大器102的GUTL节点上的目标存储器单元SN0L提供电压以用于感测。举例来说,在图1B中,当目标存储器单元SN0L存储逻辑低电平“L”的数据时,通过数字线DL0L耦合到目标存储器单元SN0L的GUTL节点的电压电平低于耦合到数字线DL0R及DL1R的GUTR节点的电压电平。另一方面,在图1C中,当目标单元SN0L存储逻辑高电平“H”的数据时,通过数字线DL0L耦合到目标存储器单元SN0L的GUTL节点的电压电平高于耦合到数字线DL0R及DL1R的GUTR节点的电压电平。
在将数据转移到数字线DL0L、DL0R及DL1R之后,可通过将隔离开关ISO0L、ISO0R及ISO1R的栅极节点的电压电平降低到逻辑低电平(例如,“L”)来去激活隔离开关ISO0L、ISO0R及ISO1R以同时将目标存储器单元SN0L及参考存储器单元ESN0R及ESN1R从感测放大器102去耦合。感测放大器102可基于参考GUTR节点的数字线参考电压电平VDLREF的GUTL节点的电压电平(例如,来自目标存储器单元SN0L的电压电平参考)来执行感测操作。例如,如果GUTL节点的电压具有高于GUTB节点上的数字线参考电压电平VDLREF的电压,那么感测放大器102可将GUTL节点驱动到更高的供应电压(例如,阵列电压VARY),并且将GUTR节点驱动到较低供应电压(例如,接地电势VSS)。感测放大器102可锁存感测放大器的状态(例如,GUTL节点及/或GUTR节点的电压),其可用于确定目标存储器单元SN0L的存储状态及逻辑值,例如“H”。替代地,如果GUTL节点具有比GUTR节点上的数字线参考电压电平VDLREF更低的电压,那么感测放大器102可将GUTL节点驱动到较低供应电压并将GUTR节点驱动到较高供应电压。感测放大器102还可锁存感测放大器状态,用于确定目标存储器单元SN0L的存储状态及逻辑值,例如“L”。存储状态可表示目标存储器单元SN0L的逻辑值,然后可例如通过列解码器(未展示)作为数据输出来提供所述逻辑值。
图2是根据本发明的实施例的感测放大器电路200的示意图。举例来说,感测放大器电路200可包含在图1A中的感测放大器102中。可基于比较将GUTT节点驱动到更高(例如,正)或更低(例如,负或接地)供应电压,并且可将GUTB节点驱动到互补电压(例如,正供应电压与负或接地电压互补,且负或接地电压与正供应电压互补)。举例来说,在感测放大器电路200中,阵列电压VARY可被提供为较高供应电压,且接地电势(VSS)可被提供为较低供应电压。举例来说,感测放大器电路200的GUTT节点可耦合到感测放大器102的GUTL节点,并且感测放大器电路200的GUTB节点可耦合到感测放大器102的GUTR节点,反之亦然。举例来说,感测放大器电路200可包含感测电路250及电压均衡电路260。感测电路250可包含p型场效应晶体管251及252以及n型场效应晶体管262及266。晶体管251及晶体管253的栅极耦合到GUTT节点。晶体管252及晶体管254的栅极耦合到GUTB节点。n型场效应晶体管210经配置以耦合到较高供应电压(例如,阵列电压)并且耦合到晶体管251及252的公共节点。晶体管210由活跃PSA信号激活(例如,活跃高逻辑)。另一n型场效应晶体管220经配置以耦合到较低供应电压(例如,接地电势VSS)并且耦合到晶体管253及254的公共节点。晶体管220由活跃NSA信号(例如,活跃高逻辑)激活。将参考信号(例如,数字线参考电压电平VDLREF)提供给GUTB节点。电压均衡电路260可接收在预充电操作中活跃的均衡信号EQ(例如,活跃高逻辑)。响应于均衡信号EQ,n型场效应晶体管261可耦合GUTT节点及GUTB节点,n型场效应晶体管262及263可将GUTT节点及GUTB节点分别耦合到较低供应电压(例如,接地电势)。感测放大器200还可包含n型场效应晶体管271及272。晶体管271及晶体管272的栅极可共同地接收一列选择线信号CSL。晶体管271及晶体管272可响应于活跃列选择线信号CSL而将GUTT及GUTB节点分别耦合到一对互补位读取线IOT及IOB。所述对互补位读取线IOT及IOB分别将GUTT及GUTB节点上的电压传输到列解码器(未展示)。因此,响应于在感测放大器102中的感测放大器电路200中接收活跃PSA及NSA信号的晶体管210及220的激活,可放大感测放大器中的GUTL及GUTR节点。举例来说,在图1B中,当目标存储器单元SN0L存储“L”电平时,GUTL节点的电压可降低到接地电势,并且GUTR节点的电压可被放大到阵列电压(VARY),可经由所述对互补位读取线IOT及IOB将其传输到列解码器。如图1C中,当目标存储器单元SN0L存储“H”电平时,GUTL节点的电压可被放大到阵列电压(VARY),并且GUTR节点的电压可减小到接地电势,经由所述对互补位读取线IOT及IOB可将其传输到列解码器。
响应于预充电操作,可激活隔离开关ISO0L。响应于激活隔离开关ISO0L,GUTL节点上的放大数据可恢复到目标存储器单元SN0L。举例来说,在图1B中,目标存储器单元SN0L可耦合到在接地电势的数字线DL0L。另一方面,在图1C中,目标存储器单元SN0L可在阵列电压VARY处耦合到数字线DL0L。在预充电操作中,预充电信号PRE0R可为活跃。响应于活跃预充电信号PRE0R(例如,活跃逻辑高),可恢复参考存储器单元ESN0R及ESN1R。举例来说,活跃预充电信号PRE0R可分别将数字线DL0R耦合到接地电势VSS并将数字线DL1R耦合到阵列电压VARY。在恢复具有“L”电平的存储器单元之后,通常耦合到共享板线的CP节点的电压可降低到接地电势,并且恢复具有“H”电平的存储器单元。在CP节点的电压降低之后,字线WLL、EWLR被去激活(例如,逻辑低电平),并且隔离开关ISO0L及预充电信号PRE0R可被去激活(例如,逻辑电平低)。
图3A是根据本发明的实施例的在一个数字线中的刷新操作期间包含所述列存储器单元及感测放大器的实例电路100的示意图。将不重复对应于包含在图1A中的组件的组件的描述,且将描述从包含额外参考存储器单元ESN0L的指示的图1A的改变。图3B及3C是根据本发明的实施例的通过图3A中的实例电路100在刷新操作期间的各种信号的时序图。响应于活跃(ACT)命令直到接收活跃PSA及NSA信号的组件的信号的行为的描述也包含在参考图1A的描述中,并且将不再重复。与在读取操作中接收预充电(PRE)命令不同,通过在刷新周期中将目标存储器单元上的复制数据替换为另一地址,可利用“耗损均衡方案”执行刷新操作。举例来说,耗损均衡方案可使用额外字线(例如,相同感测放大器(SA)区域100S的额外字线EWLL)来汇集目标存储器单元的数据(SN0L到SN3L、SN0R到SN3R)到耦合到额外字线(例如,EWLL)的目的地地址(例如,汇集地址)的对应参考存储器单元(例如,ESN0L到ESN3L、ESN1R到ESN3R)。
当放大感测放大器102的GUTL节点及GUTR节点上的信号时,可激活隔离开关ISO0L及预充电信号PRE0R。响应于活跃预充电信号PRE0R(例如,活跃逻辑高),可恢复参考存储器单元ESN0R及ESN1R。举例来说,活跃预充电信号PRE0R可分别将数字线DL0R耦合到接地电势VSS并将数字线DL1R耦合到阵列电压VARY。同时,响应于激活的隔离开关ISO0L,GUTL节点上的放大数据可恢复到目标存储器单元(例如,SN0L)。还可选择用于目标存储器单元SN0L的对应参考存储器单元ESN0L的汇集地址(例如,目的地地址),并且可在激活隔离开关ISO0L之后激活额外字线(例如,EWLL)。因此,在感测放大器102中放大的数据信号可经由数字线DL0L提供到对应参考存储器单元ESN0L,并且数据可保存在对应参考存储器单元ESN0L中。举例来说,响应于额外字线EWLL的激活,目标存储器单元SN0L的数据被保存在参考存储器单元ESN0L中。举例来说,如图3B中所展示,如果目标存储器单元SN0L的数据信号处于“L”电平,那么参考存储器单元ESN0L的信号电平可保持在逻辑低电平。如图3C所展示,如果目标存储器单元SN0L的数据信号处于“H”电平,那么参考存储器单元ESN0L的信号电平可增加到逻辑高“H”电平(例如,阵列电压VARY)。在恢复具有“L”电平的存储器单元之后,通常耦合到共享板线的CP节点的电压可降低到接地电势,并且恢复具有“H”电平的存储器单元。在CP节点的电压降低之后,字线WLL、EWLR可被去激活(例如,逻辑低电平),并且隔离开关ISO0L及预充电信号PRE0R可被去激活(例如,逻辑电平低)。图5是根据本发明的实施例的通过实例电路100在刷新操作期间的各种信号的时序图。举例来说,以SN0L、SN1L、SN0R、SN1R、SN2L、SN3L、SN2R及SN3R的顺序对八个存储器单元执行刷新操作。
在存储器单元SN0L的前半个刷新周期中,字线WLL及隔离开关ISO0L被激活,并且存储在存储器单元SN0L上的数据D0L被提供在数字线DL0L上。隔离开关ISO2R、ISO3R及额外字线EWLR可在存储器单元SN0L的前半个刷新周期中被激活,并且参考存储器单元ESN2R及ESN3R可分别通过数字线DL2R及DL3R提供存储参考电平“L(0)”及“H(1)”,以将数字线参考电压电平VDLREF提供到GUTR节点。在存储器单元SN0L的后半个刷新周期中,可激活额外字线EWLL以将数字线DL0L上的数据D0L存储到参考存储器单元ESN0L。预充电信号PRE2R可在存储器单元SN0L的后半个刷新周期中被激活,并且通过数字线DL2R及DL3R分别将参考电平“L(0)”及“H(1)”恢复到参考存储器单元ESN2R及ESN3R。因此,存储器单元SN0L中的数据D0L存储在参考存储器单元ESN0L中。在存储器单元SN0L的刷新周期之后,如果执行对存储器单元区域100R中的存储器单元的存储器访问,那么参考存储器单元ESN2L及ESN3L可提供数字线参考电压电平VDLREF,因为SN1L仍存储数据D1L。接下来,在存储器单元SN1L的刷新周期中,存储在存储器单元SN1L上的数据D1L被保存在参考存储器单元ESN1L上,类似于存储器单元SN0L的刷新。
在存储器单元SN0R的前半个刷新周期中,字线WLR及隔离开关ISO0R被激活,并且存储在存储器单元SN0R上的数据D0R被提供在数字线DL0R上。可在存储器单元SN0R的前半个刷新周期中激活隔离开关ISO2L、ISO3L及额外字线EWLL,并且参考存储器单元ESN2L及ESN3L可分别通过数字线DL2L及DL3L提供存储参考电平“L(0)”及“H(1)”以将数字线参考电压电平VDLREF提供到GUTL节点。在存储器单元SN0R的后半个刷新周期中,可激活额外字线EWLR以将数字线DL0R上的数据D0R存储到参考存储器单元ESN0R。预充电信号PRE2L可在存储器单元SN0R的后半个刷新周期中被激活,并且通过数字线DL2L及DL3L分别将参考电平“L(0)”及“H(1)”恢复到参考存储器单元ESN2L及ESN3L。因此,存储器单元SN0R中的数据D0R存储在参考存储器单元ESN0R中。在存储器单元SN0R的刷新周期之后,如果执行对存储器单元区域100L中的存储器单元的存储器访问,那么参考存储器单元ESN2R及ESN3R可提供数字线参考电压电平VDLREF,因为SN1R仍存储数据D1R。接下来,在存储器单元SN1R的刷新周期中,存储在存储器单元SN1R上的数据D1R被保存在参考存储器单元ESN1R上,类似于存储器单元SN0R的刷新。
接下来,在存储器单元SN1R的刷新周期中,存储在存储器单元SN1R上的数据D1R被保存在参考存储器单元ESN1R上,类似于存储器单元SN0R的刷新。图4A是根据本发明的实施例的在一个数字线中的刷新操作期间包含所述列存储器单元及感测放大器的实例电路100的示意图。将不重复对应于包含在图1A及3A中的组件的组件的描述,且将描述从包含额外参考存储器单元ESN0L的指示的图1A及3A改变。图4B及4C是根据本发明的实施例的通过图4A中的实例电路100在刷新操作期间的各种信号的时序图。
响应于活跃(ACT)命令直到接收到活跃PSA及NSA信号的组件的信号的行为的描述是类似的,除目标单元是响应于隔离开关ISO1R的激活的SN1R,而不是响应于参考图1的描述中的隔离开关ISO0L的激活的SN0L,且将不再重复。与在读取操作中接收预充电(PRE)命令不同,通过在刷新周期中将目标存储器单元上的复制数据替换为另一地址,可利用“耗损均衡方案”执行刷新操作。在以耗损均衡方案存储用于汇集在参考存储器单元中的数据之后,可能没有可用于存储参考逻辑电平“L”及“H”的参考存储器单元对用于提供数字线参考电压电平VDLREF。
举例来说,当放大感测放大器102的GUTL节点及GUTR节点上的信号时,可激活隔离开关ISO1R及预充电信号PRE0L。响应于激活隔离开关ISO1R,可在数据模式中经由数字线DL1R将GUTR节点上的放大数据恢复到目标存储器单元(例如,SN1R)。举例来说,DL1R的电压可降低到图4B中的接地电势(VSS),并且可增加到图4C中的阵列电压(VARY)。还可选择用于目标存储器单元(例如,SN2L)的对应参考存储器单元(例如,ESN1R)的汇集地址(例如,目的地地址),并且可在隔离开关ISO1R的激活之后激活额外字线(例如,EWLR)。举例来说,响应于额外字线EWLR的激活,目标存储器单元SN1R的数据以汇集模式保存在参考存储器单元ESN1R中。因此,在感测放大器102中放大的数据信号可经由数字线DL1R提供到对应参考存储器单元ESN1R,并且数据可保存在对应参考存储器单元ESN1R中。举例来说,如图4B所展示,如果目标存储器单元SN1R的数据信号处于“L”电平,那么参考存储器单元ESN1R的信号电平可保持在逻辑低电平。如图4C中所展示,如果目标存储器单元SN1R的数据信号处于“H”电平,那么参考存储器单元ESN1R的信号电平可增加到逻辑高“H”电平(例如,阵列电压VARY)。在恢复具有“L”电平的存储器单元之后,共同耦合到共享板线的CP节点的电压可降低到接地电势,并且恢复具有“H”电平的存储器单元。在CP节点的电压降低之后,字线WLL、WLR及EWLR可被去激活(例如,逻辑低电平)并且隔离开关ISO1R及预充电信号PRE0R可被去激活(例如,逻辑低电平)。
如图4B及4C中所展示,在存储数据D1R的同时,响应于在存储器单元SN1R的前半个刷新周期中隔离开关ISO2L及ISO3L的激活,可通过电压电平的降低来破坏参考存储器单元ESN2L及ESN3L上的数据,并且可将新参考数据写入到存储器单元SN0L及SN1L。举例来说,在存储器单元SN1R的后半个刷新周期中,可激活字线WLL及预充电信号PRE0L。响应于活跃预充电信号PRE0L(例如,活跃逻辑高),可恢复参考存储器单元SN0L及SN1L。举例来说,活跃预充电信号PRE0L可分别将数字线DL0L耦合到接地电势VSS及将数字线DL1L耦合到阵列电压VARY。通过数字线DL0L及DL1L的参考电平“L(0)”及“H(1)”可分别存储到存储器单元SN0L及SN1L。因此,数字线参考电压电平VDLREF可由以参考模式存储“L”及“H”电平的目标存储器单元SN0L及SN1L提供,不同于如图1A及3A中所展示的以数据模式存储数据的目标存储器单元SN0L及SN1L。
在存储器单元SN2L的前半个刷新周期中,字线WLL及隔离开关ISO2L被激活,并且存储在存储器单元SN2L上的数据D2L被提供在数字线DL2L上。隔离开关ISO2R、ISO3R及额外字线EWLR可在存储器单元SN2L的前半个刷新周期中被激活,并且参考存储器单元ESN2R及ESN3R可分别通过数字线DL2R及DL3R提供存储参考电平“L(0)”及“H(1)”以将数字线参考电压电平VDLREF提供到GUTR节点。在存储器单元SN2L的后半个刷新周期中,可激活额外字线EWLL以将数字线DL2L上的数据D2L存储到参考存储器单元ESN2L。预充电信号PRE2R可在存储器单元SN2L的后半个刷新周期中被激活,并且通过数字线DL2R及DL3R分别将参考电平“L(0)”及“H(1)”恢复到参考存储器单元ESN2R及ESN3R。因此,存储器单元SN2L中的数据D2L存储在参考存储器单元ESN2L中。在存储器单元SN2L的刷新周期之后,如果执行对存储器单元区域100R中的存储器单元的存储器访问,那么存储器单元SN0L及SN1L可提供数字线参考电压电平VDLREF,因为存储器单元SN2L仍可存储数据D2L。接下来,在存储器单元SN3L的刷新周期中,存储在存储器单元SN3L上的数据D3L被保存在参考存储器单元ESN3L上,类似于存储器单元SN2L的刷新。
在存储器单元SN2R的前半个刷新周期中,激活字线WLR及隔离开关ISO2R,并且在数字线DL2R上提供存储在存储器单元SN2R上的数据D2R。隔离开关ISO0L、ISO1L及额外字线WLL可在存储器单元SN2R的前半个刷新周期中被激活,并且存储器单元SN0L及SN1L可分别通过数字线DL0L及DL1L提供存储参考电平“L(0)”及“H(1)”以将数字线参考电压电平VDLREF提供到GUTL节点。在存储器单元SN2R的后半个刷新周期中,可激活额外字线EWLR以将数字线DL2R上的数据D2R存储到参考存储器单元ESN2R。预充电信号PRE0L可在存储器单元SN2R的后半个刷新周期中被激活,并且通过数字线DL0L及DL1L分别将参考电平“L(0)”及“H(1)”恢复到存储器单元SN0L及SN1L。因此,存储器单元SN2R中的数据D2R存储在参考存储器单元ESN2R中。在存储器单元SN2R的刷新周期之后,如果执行对存储器单元区域100L中的存储器单元的存储器访问,那么存储器单元SN0R及SN1R可提供数字线参考电压电平VDLREF,因为ESN1R仍然存储数据D1R。接下来,在存储器单元SN3R的刷新周期中,存储在存储器单元SN3R上的数据D3R被保存在参考存储器单元ESN3R上,类似于存储器单元SN3R的刷新。因此,参考电压电平从参考存储器单元、ESN2L、ESN3L、ESN2R、ESN3R转移到存储器单元SN0L、SN1L、SN0R、SN1R。
图6是根据本发明的各种实施例的包括支持铁电存储器的存储器阵列100'的存储器装置500的框图。存储器阵列100'可为被称为电子存储器设备的实例电路100,并且包含存储器控制器140及多个存储器单元105。举例来说,多个存储器单元105可包含图1A、3A及4A中的存储器单元区域100L及100R中的多个目标存储器单元及参考存储器单元。举例来说,多个隔离开关231可包含隔离开关ISO0L、ISO1L、ISO2L及ISO3L以及ISO0R、ISO1R、ISO2R及ISO3R。感测组件125可包含图1A、3A及4A中的感测放大器102。
存储器控制器140可包含偏置组件505及定时组件510,并且可如图1中所描述那样操作存储器装置500。存储器控制器140可与字线WLL、WLR、EWLL及EWLR电子通信,数字线115包含BL-CT(例如,DL0L、DL1L、DL2L、DL3L)及BT-CB(例如,DL0R、DL1R、DL2R及DL3R),且感测组件125包含参考图1A、3A及4A描述的感测放大器102。存储器控制器140还可与多个隔离开关231及多个开关235电子通信。
存储器控制器140可经配置以通过向字线及数字线施加电压来激活字线WLL、WLR、EWLL及EWLR或数字线115。举例来说,偏置组件505可经配置以施加电压来操作存储器单元105以读取或写入存储器单元105,如上文所描述。在一些情况下,存储器控制器140可包括行解码器、列解码器或两者,并且存储器控制器140可经配置以响应于行解码器及列解码器的解码结果来分别激活字线及位线。这可使存储器控制器140能够访问一或多个存储器单元105。偏置组件505可为感测组件125的操作提供电压电势。偏置组件505可包含例如经配置以在被激活时将阵列电压提供到一些数字线的驱动器电路,及/或经配置以在被激活时将其它数字线驱动到接地电势的驱动器电路。
存储器控制器140可基于接收对铁电存储器单元105的访问操作请求来激活隔离开关231-即,存储器控制器140可将存储器单元105电耦合到感测组件125,如上文所描述。存储器控制器140可进一步基于活跃感测组件125确定铁电存储器单元105的逻辑状态,并且将铁电存储器单元105的逻辑状态写回到铁电存储器单元105。
在一些情况下,存储器控制器140可使用定时组件510来执行其操作。举例来说,定时组件510可控制各种字线选择或单元顶部偏置的定时,其包含用于切换及电压施加以执行例如读取及刷新的存储器功能的定时,如本文所论述。在一些情况下,定时组件510可控制偏置组件505的操作。举例来说,存储器控制器140可控制偏置组件505以将阵列电压VARY提供到数字线BL-CT以改变存储器单元的电压、数字线BL-CB及感测组件125的感测节点A。然后,存储器控制器140可控制偏置组件505以将数字线BL-CB驱动到接地以改变存储器单元的电压、数字线BL-CT及感测节点B。在数字线BL-CB被驱动到接地之后,存储器控制器140可控制感测组件125以将感测节点B的电压与感测节点A的电压进行比较,感测节点A的电压处于自提供参考电压。
感测组件125可将来自存储器单元105的信号(通过数字线115)与参考电压进行比较。如先前所讨论的,在一些实施例中,参考电压可为自提供的,例如使用由存储器单元105的一对存储器单元产生的感测节点的参考电压。在确定及放大电压差时,感测组件125可锁存状态,其中可根据存储器阵列100'是其一部分的电子装置的操作来使用它。
图7是根据本发明的各种实施例的支持铁电存储器的系统600的框图。系统600包括装置605,装置605可为或包含印刷电路板以连接或物理支持各种组件。装置605可为计算机、笔记型计算机、膝上型计算机、平板计算机、移动电话或类似者。装置605可包含存储器阵列100',其可为参考图1A、3A、4A及5描述的实例电路100。存储器阵列100'可含有存储器控制器140及多个存储器单元105,其可为参考图5描述的存储器控制器140的实例以及参考图1A、3A、4A及5描述的多个存储器单元105。装置605还可包含处理器610、BIOS组件615、外围组件620及输入/输出控制组件625。装置605的组件可通过总线630彼此进行电子通信。
处理器610可经配置以通过存储器控制器140操作存储器阵列100'。在一些情况下,处理器610可执行参考图5描述的存储器控制器140的功能。在其它情况下,存储器控制器140可集成到处理器610中。处理器610可为通用处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或其它可编程逻辑装置、分立栅极或晶体管逻辑、分立硬件组件或者其可为这些类型组件的组合。处理器610可执行各种功能并且如本文所描述那样操作存储器阵列100'。举例来说,处理器610可经配置以执行存储在存储器阵列100'中的计算机可读指令,以使装置605执行各种功能或任务。
BIOS组件615可为包含作为固件操作的基本输入/输出系统(BIOS)的软件组件,其可初始化并运行系统600的各种硬件组件。BIOS组件615还可管理处理器610与各种组件(例如外围组件620、输入/输出控制组件625等)之间的数据流。BIOS组件615可包含存储在只读存储器(ROM)、闪存或任何其它非易失性存储器中的程序或软件。
外围组件620可为集成到装置605中的任何输入或输出装置或用于此类装置的接口。实例可包含磁盘控制器、声音控制器、图形控制器、以太网控制器、调制解调器、通用串行总线(USB)控制器、串行或并行端口或外围卡插槽,例如外围组件互连件(PCI)或加速图形端口(AGP)插槽。
输入/输出控制组件625可管理处理器610与外围组件620、输入装置635或输出装置640之间的数据通信。输入/输出控制组件625还可管理未集成到装置605中的外围设备。在一些情况下,输入/输出控制组件625可表示到外部外围设备的物理连接或端口。
输入635可表示装置605外部的装置或信号,其将输入提供到装置605或其组件。这可包含用户接口或与其它装置的接口或与其它装置之间的接口。在一些情况下,输入635可为经由外围组件620与装置605介接或者可由输入/输出控制组件625管理的外围设备。
输出640可表示装置605外部的装置或信号,其经配置以从装置605或其组件中的任何者接收输出。输出640的实例可包含显示器、音频扬声器、打印装置、另一处理器或印刷电路板等。在一些情况下,输出640可为经由外围组件620与装置605介接或由输入/输出控制组件625管理的外围设备。
存储器控制器140、装置605及存储器阵列100'的组件可由经设计以实行其功能的电路组成。这可包含各种电路元件,例如导线、晶体管、电容器、电感器、电阻器、放大器或其它有源或无源元件,其经配置以实行本文所描述的功能。
从前述内容将了解,尽管已出于说明的目的在本文中描述本发明的特定实施例,但是在不脱离本发明的精神及范围的情况下可进行各种修改。因此,除受所附权利要求书限制之外,本发明不受限制。
Claims (23)
1.一种设备,其包括:
字线;
第一存储器单元,其耦合到第一数字线并且经配置以响应于处于活跃状态的所述字线而将第一数据存储在所述第一数字线上;及
第二存储器单元,其耦合到第二数字线并且经配置以响应于处于所述活跃状态的所述字线而将第二数据存储在所述第二数字线上,
其中在刷新操作中,所述第一数字线耦合到第一电力电势,并且所述第二数字线耦合到第二电力电势。
2.根据权利要求1所述的设备,其进一步包括:
感测放大器,其包括第一感测节点及第二感测节点,
其中所述第一感测节点耦合到所述第一数字线,并且所述感测放大器经配置以在所述第一存储器单元处于数据模式时感测所述第一数字线的电压,并且
其中所述第一感测节点耦合到所述第一数字线及所述第二数字线,并且所述感测放大器经配置以在所述第一存储器单元及所述第二存储器单元处于参考模式时感测所述第二感测节点的电压。
3.根据权利要求1所述的设备,其进一步包括:
第二字线,其不同于作为所述字线的第一字线;及
第三存储器单元,其耦合到所述第一数字线并且经配置以响应于处于活跃状态的所述第二字线而将所述第一数据存储在所述第一数字线上,
其中所述第二字线与所述第一字线同时处于活跃状态。
4.一种方法,其包括:
响应于处于活跃状态的字线而将第一数据存储在第一存储器单元中的第一数字线上,所述第一存储器单元耦合到所述第一数字线;以及
响应于处于所述活跃状态的所述字线而将第二数据存储在第二存储器单元中的第二数字线上,所述第二存储器单元耦合到所述第二数字线,
其中在刷新操作中,所述第一数字线耦合到第一电力电势,并且所述第二数字线耦合到第二电力电势。
5.根据权利要求4所述的方法,其进一步包括:
响应于处于活跃状态的第二字线而将第三数据存储在第三存储器单元中的第三数字线上,所述第三存储器单元耦合到所述第三数字线;
当所述第一存储器单元处于数据模式时,感测感测放大器的第一感测节点处的所述第一数字线的电压;
当所述第一存储器单元及所述第二存储器单元处于参考模式时,将所述第一数字线及所述第二数字线耦合到所述第一感测节点;以及
当所述第一存储器单元及所述第二存储器单元处于参考模式时,感测所述感测放大器的第二感测节点的电压。
6.根据权利要求4所述的方法,其进一步包括:
将第三存储器单元耦合到所述第一数字线;以及
响应于处于活跃状态的第二字线,将所述第一数据存储在所述第一数字线上,所述第二字线不同于作为所述字线的第一字线,
其中所述第二字线与所述第一字线同时处于所述活跃状态。
7.一种设备,其包括:
第一数字线,其经配置以提供第一信号;
第一开关,其耦合在所述第一数字线与第一电力电势之间,并且经配置以响应于参考模式中处于活跃状态的控制信号而将所述第一数字线耦合到所述第一电力电势;
第二数字线,其经配置以提供第二信号;
第二开关,其耦合在所述第二数字线与第二电力电势之间,并且经配置以响应于所述参考模式中处于所述活跃状态的所述控制信号而将所述第二数字线耦合到所述第二电力电势;
字线,其经配置以在刷新操作中提供处于活跃状态的第三信号;
第一存储器单元,其包含:
第一电容器;及
第三开关,其耦合在所述第一数字线与所述第一电容器之间,并且经配置以响应于所述第三信号而将所述第一数字线耦合到所述第一电容器;
第二存储器单元,其包含:
第二电容器;及
第四开关,其耦合在所述第二数字线与所述第二电容器之间,并且经配置以响应于所述第三信号而将所述第二数字线耦合到所述第二电容器;
感测放大器,其包含第一感测节点及第二感测节点,并且经配置以参考所述第二感测节点的参考电压来感测具有第一逻辑电平的所述第一感测节点的电压,并且进一步经配置以将具有所述第一逻辑电平的放大电压提供到所述第一感测节点,并且将具有与所述第一逻辑电平相反的第二逻辑电平的放大电压提供到所述第二感测节点;
第一隔离开关,其经配置以将所述第一数字线耦合到所述第二感测节点;及
第二隔离开关,其经配置以将所述第二数字线耦合到所述第二感测节点。
8.根据权利要求7所述的设备,其中所述第一存储器单元及所述第二存储器单元是铁电存储器单元,并且所述第一电容器及所述第二电容器是铁电电容器。
9.根据权利要求7所述的设备,其中以数据模式感测所述第一感测节点的所述电压之后,所述控制信号经设置为所述活跃状态。
10.根据权利要求9所述的设备,其中在所述控制信号处于所述活跃状态之后,所述第三信号经设置为活跃状态。
11.根据权利要求7所述的设备,其中所述第一隔离开关及所述第二隔离开关经配置以在感测所述第一感测节点的所述电压之前激活。
12.根据权利要求7所述设备,其进一步包括:
第三数字线,其经配置以提供第四信号;
第三隔离开关,其经配置以将所述第三数字线耦合到所述第一感测节点;
第一字线,其为所述字线;
第二字线,其经配置以提供第五信号;
第三字线,其经配置以提供第六信号;
第三存储器单元,其包含:
第三电容器;及
第五开关,其耦合在所述第三数字线与所述第三电容器之间,并且经配置以在所述第三存储器单元处于数据模式时响应于所述第五信号而将所述第三数字线耦合到所述第三电容器;
第四存储器单元,其包含:
第四电容器;及
第六开关,其耦合在所述第三数字线与所述第四电容器之间,并且经配置以在所述第四存储器单元处于汇集模式时响应于所述第六信号而将所述第三数字线耦合到所述第四电容器,
其中所述第三电容器经配置以响应于所述第三数字线的电压及所述第二字线的激活而以所述数据模式存储数据,并且
其中所述第四电容器经配置以响应于所述第三数字线的所述电压及所述第三字线的激活而以所述汇集模式存储数据。
13.根据权利要求12所述的设备,其中所述第三隔离开关经配置以在感测之前激活及去激活。
14.根据权利要求12所述的设备,其进一步包括:
第四数字线,其经配置以提供第七信号;
第七开关,其耦合在所述第四数字线与所述第一电力电势之间,并且经配置以响应于处于活跃状态的第二控制信号而将所述第四数字线耦合到所述第一电力电势,且所述第二控制信号不同于作为所述控制信号的第一控制信号;
第四隔离开关,其经配置以将所述第四数字线耦合到所述第一感测节点;
第五存储器单元,其包含:
第五电容器;及
第八开关,其耦合在所述第四数字线与所述第五电容器之间,并且经配置以响应于所述第五信号而将所述第四数字线耦合到所述第五电容器;
第五数字线,其经配置以提供第八信号;
第九开关,其耦合在所述第五数字线与所述第二电力电势之间,并且经配置以响应于处于所述活跃状态的所述第二控制信号而将所述第五数字线耦合到所述第二电力电势;
第五隔离开关,其经配置以将所述第五数字线耦合到所述第一感测节点;及
第六存储器单元,其包含:
第六电容器;及
第十开关,其耦合在所述第五数字线与所述第六电容器之间,并且经配置以响应于所述第五信号而将所述第五数字线耦合到所述第六电容器。
15.根据权利要求14所述的设备,其中所述第四隔离开关及所述第五隔离开关经配置以在感测之后激活。
16.一种存储器刷新方法,其包括:
将第一信号提供到第一数字线;
将第二信号提供到第二数字线;
通过在所述活跃状态下提供处于活跃状态的控制信号来激活所述第一数字线与所述第一电力电势之间的第一开关,以耦合所述第一数字线及所述第一电力电势;
通过提供处于所述活跃状态的所述控制信号来激活所述第二数字线与所述第二电力电势之间的第二开关,以耦合所述第二数字线及所述第二电力电势;
在刷新操作中将第三信号提供到第一字线;
当第一存储器单元处于参考模式时,响应于所述第三信号,激活所述第一数字线与所述第一存储器单元中的第一电容器之间的所述第一存储器单元中的第三开关,以将所述第一数字线耦合到所述第一电容器;
当第二存储器单元处于参考模式时,响应于所述第三信号,激活所述第二数字线与所述第二存储器单元中的第二电容器之间的所述第二存储器单元中的第四开关,以将所述第二数字线耦合到所述第二电容器;及
激活第一隔离开关及第二隔离开关,其中所述第一隔离开关经配置以将所述第一数字线耦合到感测放大器的参考感测节点,并且其中所述第二隔离开关经配置以将所述第二数字线耦合到所述感测放大器的所述参考感测节点。
17.根据权利要求16所述的存储器刷新方法,其进一步包括:
感测所述感测放大器的数据感测节点的电压;以及
将所述控制信号设置为所述活跃状态。
18.根据权利要求17所述的存储器刷新方法,其进一步包括在所述控制信号经设置为所述活跃状态之后将所述第三信号设置为活跃状态。
19.根据权利要求18所述的存储器刷新方法,其进一步包括在感测所述数据感测节点的所述电压之前激活所述第一隔离开关及所述第二隔离开关。
20.根据权利要求19所述的存储器刷新方法,其进一步包括:
将第四信号提供到第三数字线;
将第五信号提供到第二字线;
将第六信号提供到第三字线;
激活第三隔离开关以将所述第三数字线耦合到所述数据感测节点;
当第三存储器单元处于数据模式时,响应所述第五信号,激活所述第三数字线与所述第三存储器单元中的第三电容器之间的所述第三存储器单元中的第五开关,以将所述第三数字线耦合到所述第三电容器;
当第四存储器单元处于汇集模式时,响应所述第六信号,激活所述第三数字线与所述第四存储器单元中的第四电容器之间的所述第四存储器单元中的第六开关,以将所述第三数字线耦合到所述第四电容器;
响应于所述第三数字线的电压及所述第二字线的激活,以所述数据模式将数据存储在所述第三电容器中;以及
响应于所述第三数字线的所述电压及所述第三字线的激活,以所述汇集模式将所述数据存储在所述第四电容器中。
21.根据权利要求20所述的存储器刷新方法,其进一步包括在感测所述数据感测节点之前激活及去激活所述第三隔离开关。
22.根据权利要求20所述的存储器刷新方法,其进一步包括:
将第七信号提供到所述第四数字线;
将第八信号提供到第五数字线;
通过处于活跃状态的第二控制信号激活耦合在所述第四数字线与所述第一电力电势之间的第七开关,以将所述第四数字线耦合到所述第一电力电势,所述第二控制信号不同于作为所述控制信号的第一控制信号;
激活第四隔离开关以将所述第四数字线耦合到所述数据感测节点;
响应于所述第五信号,激活耦合在所述第四数字线与第五存储器单元中的第五电容器之间的所述第五存储器单元中的第八开关,以将所述第四数字线耦合到所述第五电容器;
响应于处于所述活跃状态的所述第二控制信号,激活耦合在所述第五数字线与所述第二电力电势之间的第九开关,以将所述第五数字线耦合到所述第二电力电势;
激活第五隔离开关以将所述第五数字线耦合到所述数据感测节点;以及
响应于所述第五信号,激活耦合在所述第五数字线与第六存储器单元中的第六电容器之间的所述第六存储器单元中的第十开关,以将所述第五数字线耦合到所述第六电容器。
23.根据权利要求22所述的存储器刷新方法,其进一步包括在感测所述数据感测节点之后激活所述第四隔离开关及所述第五隔离开关。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/882,881 US10403347B2 (en) | 2018-01-29 | 2018-01-29 | Apparatuses and methods for accessing ferroelectric memory including providing reference voltage level |
US15/882,881 | 2018-01-29 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110097905A true CN110097905A (zh) | 2019-08-06 |
Family
ID=67392331
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910073020.4A Pending CN110097905A (zh) | 2018-01-29 | 2019-01-25 | 包含铁电存储器及用于访问铁电存储器的设备及方法 |
Country Status (2)
Country | Link |
---|---|
US (2) | US10403347B2 (zh) |
CN (1) | CN110097905A (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10403347B2 (en) | 2018-01-29 | 2019-09-03 | Micron Technology, Inc. | Apparatuses and methods for accessing ferroelectric memory including providing reference voltage level |
US11289151B2 (en) * | 2019-11-08 | 2022-03-29 | Micron Technology, Inc. | Cross-coupled transistor threshold voltage mismatch compensation and related devices, systems, and methods |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1101747A (zh) * | 1993-03-08 | 1995-04-19 | 莫托罗拉公司 | 一种铁电存储单元和读写其极化状态的方法 |
US6097623A (en) * | 1996-02-28 | 2000-08-01 | Hitachi, Ltd. | Ferroelectric memory device having two columns of memory cells precharged to separate voltages |
US6278630B1 (en) * | 1997-12-26 | 2001-08-21 | Nec Corporation | Ferroelectric memory device with a high-speed read circuit |
US6459609B1 (en) * | 2001-12-13 | 2002-10-01 | Ramtron International Corporation | Self referencing 1T/1C ferroelectric random access memory |
CN1825477A (zh) * | 2006-02-24 | 2006-08-30 | 北京芯技佳易微电子科技有限公司 | 互补动态存储器单元及其实现读、写、刷新操作的方法 |
CN1885428A (zh) * | 2005-06-22 | 2006-12-27 | 精工爱普生株式会社 | 铁电存储装置 |
CN1905057A (zh) * | 2005-07-28 | 2007-01-31 | 三洋电机株式会社 | 存储器 |
US9552864B1 (en) * | 2016-03-11 | 2017-01-24 | Micron Technology, Inc. | Offset compensation for ferroelectric memory cell sensing |
US9847117B1 (en) * | 2016-09-26 | 2017-12-19 | Micron Technology, Inc. | Dynamic reference voltage determination |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19812008A1 (de) * | 1998-03-19 | 1999-09-23 | Heidenhain Gmbh Dr Johannes | Optoelektronische Bauelementanordnung |
US6545902B2 (en) * | 1998-08-28 | 2003-04-08 | Hitachi, Ltd. | Ferroelectric memory device |
US6920059B2 (en) * | 2002-11-29 | 2005-07-19 | Infineon Technologies Aktiengesellschaft | Reducing effects of noise coupling in integrated circuits with memory arrays |
TW200721163A (en) * | 2005-09-23 | 2007-06-01 | Zmos Technology Inc | Low power memory control circuits and methods |
CA2593678C (en) * | 2007-07-13 | 2013-09-10 | Rapid Aid Ltd. | Combination tension wrap |
US10373665B2 (en) * | 2016-03-10 | 2019-08-06 | Micron Technology, Inc. | Parallel access techniques within memory sections through section independence |
US10082964B2 (en) * | 2016-04-27 | 2018-09-25 | Micron Technology, Inc | Data caching for ferroelectric memory |
US10403347B2 (en) | 2018-01-29 | 2019-09-03 | Micron Technology, Inc. | Apparatuses and methods for accessing ferroelectric memory including providing reference voltage level |
-
2018
- 2018-01-29 US US15/882,881 patent/US10403347B2/en active Active
-
2019
- 2019-01-25 CN CN201910073020.4A patent/CN110097905A/zh active Pending
- 2019-08-15 US US16/541,614 patent/US10916289B2/en active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1101747A (zh) * | 1993-03-08 | 1995-04-19 | 莫托罗拉公司 | 一种铁电存储单元和读写其极化状态的方法 |
US6097623A (en) * | 1996-02-28 | 2000-08-01 | Hitachi, Ltd. | Ferroelectric memory device having two columns of memory cells precharged to separate voltages |
US6278630B1 (en) * | 1997-12-26 | 2001-08-21 | Nec Corporation | Ferroelectric memory device with a high-speed read circuit |
US6459609B1 (en) * | 2001-12-13 | 2002-10-01 | Ramtron International Corporation | Self referencing 1T/1C ferroelectric random access memory |
CN1885428A (zh) * | 2005-06-22 | 2006-12-27 | 精工爱普生株式会社 | 铁电存储装置 |
CN1905057A (zh) * | 2005-07-28 | 2007-01-31 | 三洋电机株式会社 | 存储器 |
CN1825477A (zh) * | 2006-02-24 | 2006-08-30 | 北京芯技佳易微电子科技有限公司 | 互补动态存储器单元及其实现读、写、刷新操作的方法 |
US9552864B1 (en) * | 2016-03-11 | 2017-01-24 | Micron Technology, Inc. | Offset compensation for ferroelectric memory cell sensing |
US9847117B1 (en) * | 2016-09-26 | 2017-12-19 | Micron Technology, Inc. | Dynamic reference voltage determination |
Also Published As
Publication number | Publication date |
---|---|
US10403347B2 (en) | 2019-09-03 |
US20190371385A1 (en) | 2019-12-05 |
US20190237122A1 (en) | 2019-08-01 |
US10916289B2 (en) | 2021-02-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10998046B2 (en) | FeRAM-DRAM hybrid memory | |
US20200379655A1 (en) | Data caching for ferroelectric memory | |
US10418084B2 (en) | Pre-writing memory cells of an array | |
CN109767799A (zh) | 存储器电路以及包括该存储器电路的存储器设备 | |
JP2017522685A (ja) | クロスポイントメモリにおけるリファレンスアーキテクチャ | |
JP2010182353A (ja) | 半導体記憶装置とその読み出し方法 | |
JP2007141399A5 (zh) | ||
CN109390008B (zh) | 用于读取存储器单元的设备和方法 | |
KR20170030304A (ko) | 스위처블 감지 증폭기를 갖는 메모리 장치 | |
US8619462B2 (en) | VSS-sensing amplifier | |
WO2005124786A1 (ja) | 半導体メモリ | |
US10896710B2 (en) | Self-boost, source following, and sense-and-hold for accessing memory cells | |
TW574708B (en) | System and method for early write to memory by holding bitline at fixed potential | |
CN110097905A (zh) | 包含铁电存储器及用于访问铁电存储器的设备及方法 | |
CN113517008B (zh) | 一种动态钳位存内计算电路、存储器以及电子设备 | |
JP3980417B2 (ja) | 集積回路メモリ | |
US6639862B2 (en) | Semiconductor memory with refresh and method for operating the semiconductor memory | |
JP2012160230A (ja) | 半導体装置 | |
JPH0528764A (ja) | 半導体記憶装置 | |
JP2002208273A (ja) | メモリ内のメモリセルをポンピングする装置及び方法 | |
JP2002150765A (ja) | 半導体メモリ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20190806 |