CN109992205A - 数据存储的装置、方法及可读存储介质 - Google Patents

数据存储的装置、方法及可读存储介质 Download PDF

Info

Publication number
CN109992205A
CN109992205A CN201910236161.3A CN201910236161A CN109992205A CN 109992205 A CN109992205 A CN 109992205A CN 201910236161 A CN201910236161 A CN 201910236161A CN 109992205 A CN109992205 A CN 109992205A
Authority
CN
China
Prior art keywords
data
transmission buffer
write
token information
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910236161.3A
Other languages
English (en)
Other versions
CN109992205B (zh
Inventor
孙世博
何琼
邵金华
孙锦
段后利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuxi Hisky Medical Technologies Co Ltd
Original Assignee
Wuxi Hisky Medical Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuxi Hisky Medical Technologies Co Ltd filed Critical Wuxi Hisky Medical Technologies Co Ltd
Priority to CN201910236161.3A priority Critical patent/CN109992205B/zh
Publication of CN109992205A publication Critical patent/CN109992205A/zh
Priority to PCT/CN2020/071113 priority patent/WO2020192243A1/zh
Priority to CA3134397A priority patent/CA3134397A1/en
Priority to KR1020217031961A priority patent/KR102589643B1/ko
Priority to BR112021019117A priority patent/BR112021019117A2/pt
Priority to MX2021011706A priority patent/MX2021011706A/es
Priority to JP2021557121A priority patent/JP7236172B2/ja
Priority to EP20777221.1A priority patent/EP3951581A4/en
Priority to AU2020249862A priority patent/AU2020249862B2/en
Application granted granted Critical
Publication of CN109992205B publication Critical patent/CN109992205B/zh
Priority to US17/481,087 priority patent/US11836098B2/en
Priority to ZA2021/07227A priority patent/ZA202107227B/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1673Details of memory controller using buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1458Protection against unauthorised use of memory or access to memory by checking the subject access rights
    • G06F12/1483Protection against unauthorised use of memory or access to memory by checking the subject access rights using an access-table, e.g. matrix or list
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • G06F3/0613Improving I/O performance in relation to throughput
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0656Data buffering arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1052Security improvement

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Mathematical Physics (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Memory System Of A Hierarchy Structure (AREA)
  • Information Transfer Systems (AREA)
  • Memory System (AREA)

Abstract

本发明提供了一种数据存储的装置、方法及可读存储介质,该数据存储的装置,包括:处理器和存储器;处理器包括:缓存调度器,多个传输缓存器,接口缓存器,内存控制器;每个传输缓存器分别与缓存调度器和接口缓存器连接,接口缓存器通过内存控制器与存储器连接;缓存调度器,用于控制多个传输缓存器对数据进行写入并将数据读出发送给接口缓存器;接口缓存器,用于若接口缓存器中的存储的数据的容量小于预设容量阈值,则接收传输缓存器发送的数据,若接口缓存器中的存储的数据的容量大于或等于预设容量阈值,则停止接收传输缓存器发送的数据;内存控制器,用于控制存储器从接口缓存器中写入数据并对数据进行存储,能够提高数据存储的效率。

Description

数据存储的装置、方法及可读存储介质
技术领域
本发明实施例涉及大数据存储技术领域,尤其涉及一种数据存储的装置、方法及可读存储介质。
背景技术
随着互联网的发展以及科技的进步,在各个科技行业出现了数据的爆发式增长,形成了大量数据。例如在超高速超声成像技术领域,超高速超声成像系统产生了大量数据。这些数据需要在数据大量采集的过程中快速进行存储。
现有技术中并没有对大量产生的数据进行快速存储的方法,造成了存储缓慢,存储效率较低。
发明内容
本发明实施例提供一种数据存储的装置、方法及可读存储介质,解决了现有技术中存储缓慢,存储效率较低的技术问题。
第一方面,本发明实施例提供一种数据存储的装置,包括:处理器和存储器;所述处理器包括:缓存调度器,多个传输缓存器,接口缓存器,内存控制器;
每个所述传输缓存器分别与所述缓存调度器和所述接口缓存器连接,所述接口缓存器通过所述内存控制器与所述存储器连接;
所述缓存调度器,用于控制多个所述传输缓存器对数据进行写入并将所述数据读出发送给接口缓存器;
所述接口缓存器,用于若所述接口缓存器中的存储的数据的容量小于预设容量阈值,则接收所述传输缓存器发送的数据,若所述接口缓存器中的存储的数据的容量大于或等于预设容量阈值,则停止接收所述传输缓存器发送的数据;
所述内存控制器,用于控制所述存储器从所述接口缓存器中写入数据并对所述数据进行存储。
进一步地,如上所述的装置,所述内存控制器,具体用于控制所述存储器不间断地从所述接口缓存器中写入数据并对所述数据进行存储。
进一步地,如上所述的装置,所述缓存调度器,包括:入口调度器和出口调度器;
所述入口调度器,用于根据入口调度状态和写令牌信息控制拥有写入权限的传输缓存器写入数据;
所述出口调度器,用于根据出口调度状态和读令牌信息控制拥有读取权限的传输缓存器读取数据。
进一步地,如上所述的装置,所述入口调度状态包括:空闲状态和多个传输缓存器写入状态;
所述入口调度器,具体用于:若所述入口调度状态为空闲状态且所述写令牌信息为某一写令牌信息,则控制将所述空闲状态跳变为所述某一写令牌信息对应的传输缓存器写入状态,并控制该传输缓存器写入数据。
进一步地,如上所述的装置,所述入口调度器,还用于若当前传输缓存器写入数据达到第一预设长度值,则将当前传输缓存器写入状态更新为空闲状态,将当前写令牌信息更新为另一写令牌信息。
进一步地,如上所述的装置,所述入口调度器,具体用于根据每个传输缓存器等待写入时间确定等待写入时间最长的传输缓存器,将所述当前写令牌信息更新为等待写入时间最长的传输缓存器写令牌信息。
进一步地,如上所述的装置,所述出口调度状态包括:接口缓存器检测状态,多个传输缓存器读取状态;
所述出口调度器,具体用于:若所述出口调度状态为接口缓存器检测状态且所述读令牌信息为某一读令牌信息,则控制将所述接口缓存器检测状态跳变为所述某一读令牌信息对应的传输缓存器读取状态,并控制该传输缓存器读取数据。
进一步地,如上所述的装置,所述出口调度器,还用于若当前传输控制器读取数据达到第二预设长度值,则将所述当前传输缓存器读取状态更新为所述接口缓存器检测状态,将所述当前读令牌信息更新为另一读令牌信息。
进一步地,如上所述的装置,所述出口调度器,具体用于,根据每个传输缓存器等待读取时间确定等待读取时间最长的传输缓存器,将所述当前读令牌信息更新为等待读取时间最长的传输缓存器读令牌信息。
进一步地,如上所述的装置,所述数据为高帧频超声回波信号,所述装置还包括:发射接收阵列组件,所述处理器还包括:至少一个滑动窗控制器;
所述发射接收阵列组件与每个所述滑动窗控制器连接;
所述发射接收阵列组件,用于发射超声激励信号并接收高帧频超声回波信号;
所述滑动窗控制器,用于根据滑动窗参数从所述高帧频超声回波信号中筛选出待存储的信号,并将所述待存储的信号在所述缓存调度器的控制下发送给对应的传输缓存器。
第二方面,本发明实施例提供一种数据存储的方法,包括:缓存调度器控制多个所述传输缓存器对数据进行写入并将所述数据读出发送给接口缓存器;
若所述接口缓存器中的存储的数据的容量小于预设容量阈值,则所述接口缓存器接收所述传输缓存器发送的数据,若所述接口缓存器中的存储的数据的容量大于或等于预设容量阈值,则所述接口缓存器停止接收所述传输缓存器发送的数据;
所述内存控制器控制所述存储器从所述接口缓存器中写入数据并对数据进行存储。
进一步地,如上所述的方法,所述内存控制器控制所述存储器从所述接口缓存器中写入数据并对数据进行存储,具体包括:
所述内存控制器控制所述存储器不间断地从所述接口缓存器中写入数据并对所述数据进行存储。
进一步地,如上所述的方法,所述缓存调度器,包括:入口调度器和出口调度器;
所述缓存调度器控制多个所述传输缓存器对数据进行写入并将所述数据读出发送给接口缓存器,具体包括:
所述入口调度器根据入口调度状态和写令牌信息控制拥有写入权限的传输缓存器写入数据;
所述出口调度器根据出口调度状态和读令牌信息控制拥有读取权限的传输缓存器读取数据。
进一步地,如上所述的方法,所述入口调度状态包括:空闲状态和多个传输缓存器写入状态;
所述入口调度器根据入口调度状态和写令牌信息控制拥有写入权限的传输缓存器写入数据,具体包括:
若所述入口调度状态为空闲状态且所述写令牌信息为某一写令牌信息,则控制将所述空闲状态跳变为所述某一写令牌信息对应的传输缓存器写入状态,并控制该传输缓存器写入数据。
进一步地,如上所述的方法,所述控制该传输缓存器写入数据之后,还包括:
若当前传输缓存器写入数据达到第一预设长度值,则所述入口调度器将当前传输缓存器写入状态更新为空闲状态,将当前写令牌信息更新为另一写令牌信息。
进一步地,如上所述的方法,所述将当前写令牌信息更新为另一写令牌信息,具体包括:
所述入口调度器根据每个传输缓存器等待写入时间确定等待写入时间最长的传输缓存器,将所述当前写令牌信息更新为等待写入时间最长的传输缓存器写令牌信息。
进一步地,如上所述的方法,所述出口调度状态包括:接口缓存器检测状态,多个传输缓存器读取状态;
所述出口调度器根据出口调度状态和读令牌信息控制拥有读取权限的传输缓存器读取数据,具体包括:
若所述出口调度状态为接口缓存器检测状态且所述读令牌信息为某一读令牌信息,则控制将所述接口缓存器检测状态跳变为所述某一读令牌信息对应的传输缓存器读取状态,并控制该传输缓存器读取数据。
进一步地,如上所述的方法,所述控制该传输缓存器读取数据之后,还包括:
若当前传输控制器读取数据达到第二预设长度值,则将所述当前传输缓存器读取状态更新为所述接口缓存器检测状态,将所述当前读令牌信息更新为另一读令牌信息。
进一步地,如上所述的方法,将所述当前读令牌信息更新为另一读令牌信息,具体包括:
所述出口调度器根据每个传输缓存器等待读取时间确定等待读取时间最长的传输缓存器,将所述当前读令牌信息更新为等待读取时间最长的传输缓存器读令牌信息。
进一步地,如上所述的方法,所述数据为高帧频超声回波信号,所述缓存调度器控制多个所述传输缓存器对数据进行写入并将所述数据读出发送给接口缓存器之前,还包括:
发射接收阵列组件发射超声激励信号并接收高帧频超声回波信号;
滑动窗控制器根据滑动窗参数从所述高帧频超声回波信号中筛选出待存储的信号,并将所述待存储的信号在所述缓存调度器的控制下发送给对应的传输缓存器。
第三方面,本发明实施例提供一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行以实现第二方面任一项所述的方法。
本发明实施例提供一种数据存储的装置、方法及可读存储介质,该数据存储的装置,包括:处理器和存储器;处理器包括:缓存调度器,多个传输缓存器,接口缓存器,内存控制器;每个传输缓存器分别与缓存调度器和接口缓存器连接,接口缓存器通过内存控制器与存储器连接;缓存调度器,用于控制多个传输缓存器对数据进行写入并将数据读出发送给接口缓存器;接口缓存器,用于若接口缓存器中的存储的数据的容量小于预设容量阈值,则接收传输缓存器发送的数据,若接口缓存器中的存储的数据的容量大于或等于预设容量阈值,则停止接收传输缓存器发送的数据;内存控制器,用于控制存储器从接口缓存器中写入数据并对数据进行存储。由于缓存调度器能够对数据进行有序的调度,接口缓存器对传输缓存器中读取的大量数据进行有效的缓存,避免后端存储器进行数据写入时数据的堆积,进而实现数据的快速存储,提高数据存储的效率。
应当理解,上述发明内容部分中所描述的内容并非旨在限定本发明的实施例的关键或重要特征,亦非用于限制本发明的范围。本发明的其它特征将通过以下的描述变得容易理解。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例一提供的数据存储的装置的结构示意图;
图2为本发明实施例二提供的数据存储的装置的结构示意图;
图3为本发明实施例二提供的数据存储的装置中入口调度器的入口调度状态的跳转示意图;
图4为本发明实施例二提供的数据存储的装置中出口调度器的出口调度状态的跳转示意图;
图5为本发明实施例三提供的数据存储的装置的结构示意图;
图6为本发明实施例四提供的数据存储的方法的流程图;
图7为本发明实施例五提供的数据存储的方法的流程图;
图8为本发明实施例六提供的数据存储的方法的流程图。
附图标记
101-处理器 1011-缓存调度器 1011a-入口调度器 1011b-出口调度器 1012-第一传输缓存器 1013-第二传输缓存器 1014-接口缓存器 1015-内存控制器 1016-滑动窗控制器 102-存储器 103-发射接收阵列组件
具体实施方式
下面将参照附图更详细地描述本发明的实施例。虽然附图中显示了本发明的某些实施例,然而应当理解的是,本发明可以通过各种形式来实现,而且不应该被解释为限于这里阐述的实施例,相反提供这些实施例是为了更加透彻和完整地理解本发明。应当理解的是,本发明的附图及实施例仅用于示例性作用,并非用于限制本发明的保护范围。
本发明实施例的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明实施例如能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
实施例一
图1为本发明实施例一提供的数据存储的装置的流程图,如图1所示,本实施例提供的数据存储的装置包括:处理器101和存储器102。处理器101包括:缓存调度器1011,多个传输缓存器,接口缓存器1014,内存控制器1015。
其中,每个传输缓存器分别与缓存调度器1011和接口缓存器1014连接,接口缓存器1014通过内存控制器1015与存储器102连接。
具体地,本实施例中,缓存调度器1011,用于控制多个传输缓存器对数据进行写入并将数据读出发送给接口缓存器1014。接口缓存器1014,用于若接口缓存器1014中的存储的数据的容量小于预设容量阈值,则接收传输缓存器发送的数据,若接口缓存器1014中的存储的数据的容量大于或等于预设容量阈值,则停止接收传输缓存器发送的数据。内存控制器1015,用于控制存储器102从接口缓存器1014中写入数据并对数据进行存储。
本实施例中,对存储的数据的具体类型不作限定。需要存储的数据为不断生成需要采用本实施例中的数据存储的装置进行不断存储的数据。数据可由数据生成单元不断生成,生成的可以为单帧数据或多帧数据,本实施例中对此不作限定。
具体地,本实施例中,每个传输缓存器与数据生成单元连接,缓存调度器同一时间控制一个传输缓存器对数据进行写入,其中每个传输缓存器可拥有均等的写入权限,即可在一个传输缓存器写入数据后,另一传输缓存器继续写入数据。同时缓存调度器同一时间控制一个传输缓存器将数据读出发送给接口缓存器1014。其中每个传输缓存器也拥有均等的读取数据的权限,即可在一个传输缓存器读取数据完毕后,另一传输缓存器继续读取数据。
其中,在图1中包括两个传输缓存器,分别为第一传输缓存器1012和第二传输缓存器1013。
具体地,本实施例中,每个传输缓存器分别与接口缓存器1014连接,接口缓存器1014用于接收有读取权限的传输缓存器读取的数据,在接口缓存器1014接收有读取权限的传输缓存器读取的数据时,判断自身存储的数据的容量是否小于预设容量阈值,若自身存储的数据的容量小于预设容量阈值,则可向具有读取权限的传输缓存器发送读取请求,以使有读取权限的传输缓存器读取数据并将数据发送给接口缓存器1014。若自身存储的数据的容量大于或等于预设容量阈值,则可向具有读取权限的传输缓存器发送停止读取请求,以使有读取权限的传输缓存器不再读取数据,等待接口缓存器1014中存储的数据的容量小于预设容量阈值时再次向接口缓存器1014发送数据。以保证后续的存储器102在写入数据的过程中不会发生数据的阻塞。
其中,预设容量阈值可以为接口缓存器1014能够存储的容量总值,也可以为小于容量总值的数值,本实施例中对此不作限定。
具体地,本实施例中,内存控制器1015控制存储器102从接口缓存器1014中将数据写入到存储器102中,存储器102对写入的数据进行存储。
本实施例提供的数据存储的装置,包括:处理器101和存储器102;处理器101包括:缓存调度器1011,多个传输缓存器,接口缓存器1014,内存控制器1015;每个传输缓存器分别与缓存调度器1011和接口缓存器1014连接,接口缓存器1014通过内存控制器1015与存储器102连接;缓存调度器1011,用于控制多个传输缓存器对数据进行写入并将数据读出发送给接口缓存器1014;接口缓存器1014,用于若接口缓存器1014中的存储的数据的容量小于预设容量阈值,则接收传输缓存器发送的数据,若接口缓存器1014中的存储的数据的容量大于或等于预设容量阈值,则停止接收传输缓存器发送的数据;内存控制器1015,用于控制存储器102从接口缓存器1014中写入数据并对数据进行存储。由于缓存调度器1011能够对数据进行有序的调度,接口缓存器1014对传输缓存器中读取的大量数据进行有效的缓存,避免后端存储器102进行数据写入时数据的堆积,进而实现数据的快速存储,提高数据存储的效率。
实施例二
图2为本发明实施例二提供的数据存储的装置的结构示意图,如图2所示,本实施例提供的数据存储的装置,是在本发明实施例一提供的数据存储的装置的基础上,对内存控制器1015,缓存调度器1011的进一步细化,则本实施例提供的数据存储的装置中还包括以下技术方案。
进一步地,本实施例中,内存控制器1015,具体用于控制所述存储器不间断地从所述接口缓存器中写入数据并对所述数据进行存储。
具体地,本实施例中,内存控制器1015控制存储器102不间断地从接口缓存器1014中将数据写入到存储器102中,存储器102对写入的数据进行存储,以保证接口缓存器1014中存储的数据能够不间断地读出,进一步提高了数据的存储速度,进一步提高数据存储的效率。
进一步地,本实施例中,缓存调度器1011包括:入口调度器1011a和出口调度器1011b。
进一步地,入口调度器1011a,用于根据入口调度状态和写令牌信息控制拥有写入权限的传输缓存器写入数据。出口调度器1011b,用于根据出口调度状态和读令牌信息控制拥有读取权限的传输缓存器读取数据。
具体地,本实施例中,图3为本发明实施例二提供的数据存储的装置中入口调度器1011a的入口调度状态的跳转示意图,如图3所示,本实施例中,入口调度状态包括:空闲状态和多个传输缓存器写入状态。空闲状态为入口调度器1011a的初始状态。若传输缓存器为两个,则多个传输缓存器写入状态包括:第一传输缓存器写入状态和第二传输缓存器写入状态。其中,第一传输缓存器写入状态表示当前状态为第一传输缓存器1012写入状态,第二传输缓存器写入状态表示当前状态为第二传输缓存器1013写入状态。
其中,写令牌信息中包括传输缓存器的标识,写令牌信息表示某一传输缓存器具有写数据的权限的信息。
进一步地,本实施例中,入口调度器1011a,具体用于:若入口调度状态为空闲状态且写令牌信息为某一写令牌信息,则控制将空闲状态跳变为某一写令牌信息对应的传输缓存器写入状态,并控制该传输缓存器写入数据。
进一步地,入口调度器1011a,还用于若当前传输缓存器写入数据达到第一预设长度值,则将当前传输缓存器写入状态更新为空闲状态,将当前写令牌信息更新为另一写令牌信息。
其中,第一预设长度值为预先设定的所有传输缓存器每次写入数据的长度值。如可以为256bit,或其他数值,本实施例中对此不作限定。
进一步地,入口调度器1011a,具体用于根据每个传输缓存器等待写入时间确定等待写入时间最长的传输缓存器,将所述当前写令牌信息更新为等待写入时间最长的传输缓存器写令牌信息。
其中,传输缓存器的等待写入时间为上一次写入数据完毕后的时刻到再次开始写入数据时刻的时间间隔。
具体地,本实施例中,入口调度器1011a根据每个传输缓存器等待写入时间确定等待写入时间最长的传输缓存器,将所述当前写令牌信息更新为等待写入时间最长的传输缓存器写令牌信息,能够使多个传输缓存器具有均等写入权限。在初始未进行数据写入时,各传输缓存器等待写入时间相同,可预先定义多个传输缓存器写入数据的顺序。本实施例中,以两个传输缓存器为例进行说明。即入口调度状态包括:空闲状态和两个传输缓存器写入状态。则在入口调度器1011a中,首先入口调度状态处于初始状态,在有数据需要写入时,写令牌信息为第一写令牌信息,即第一传输缓存器1012具有写数据的权限,则当入口调度状态为空闲状态且写令牌信息为第一写令牌信息时,则控制将空闲状态跳变为第一传输缓存器写入状态,并控制第一传输缓存器1012写入数据。在第一传输缓存器1012写入数据的过程中,对写入数据的长度进行计数,若第一传输缓存器1012写入数据达到第一预设长度值,则将第一传输缓存器写入状态更新为空闲状态,并对某一写令牌信息进行更新,在对某一写令牌信息进行更新时,确定第二传输缓存器1013等待写入时间长于第一传输缓存器1012等待写入时间,则将某一写令牌信息更新为第二写令牌信息,表示第二传输缓存器1013具有写数据的权限,则控制将空闲状态跳变为第二传输缓存器写入状态,并控制第二传输缓存器1013写入数据。如此循环反复,使两个传输缓存器具有均等写入权限,并均等进行数据的写入。
本实施例提供的数据存储的装置中,传输缓存器包括:入口调度器1011a和出口调度器1011b。入口调度器1011a,用于根据入口调度状态和写令牌信息控制拥有写入权限的传输缓存器写入数据。入口调度状态包括:空闲状态和多个传输缓存器写入状态;入口调度器1011a,具体用于:若入口调度状态为空闲状态且写令牌信息为某一写令牌信息,则控制将空闲状态跳变为某一写令牌信息对应的传输缓存器写入状态,并控制该传输缓存器写入数据。入口调度器1011a,还用于若当前传输缓存器写入数据达到第一预设长度值,则将当前传输缓存器写入状态更新为空闲状态,将当前写令牌信息更新为另一写令牌信息,入口调度器1011a,具体用于根据每个传输缓存器等待写入时间确定等待写入时间最长的传输缓存器,将所述当前写令牌信息更新为等待写入时间最长的传输缓存器写令牌信息。通过设置多个入口调度状态及写令牌信息,使多个传输缓存器具有均等写入权限,并能够快读调度每个传输缓存器进行数据的写入。
进一步地,本实施例中,图4为本发明实施例二提供的数据存储的装置中出口调度器1011b的出口调度状态的跳转示意图,如图4所示,本实施例中,出口调度状态包括:接口缓存器检测状态,多个传输缓存器读取状态。
其中,接口缓存器1014检测状态为对接口缓存器1014进行检测的状态,若传输缓存器为两个,则多个传输缓存器读取状态包括:第一传输缓存器读取状态和第二传输缓存器读取状态。其中,第一传输缓存器读取状态表示当前状态为第一传输缓存器1012读取数据的状态,第二传输缓存器读取状态表示当前状态为第二传输缓存器1013读取数据的状态。
进一步地,本实施例中,出口调度器1011b,具体用于:若出口调度状态为接口缓存器检测状态且读令牌信息为某一读令牌信息,则控制将接口缓存器检测状态跳变为某一读令牌信息对应的传输缓存器读取状态,并控制该传输缓存器读取数据。
出口调度器1011b,还用于若当前传输控制器读取数据达到第二预设长度值,则将所述当前传输缓存器读取状态更新为所述接口缓存器检测状态,将所述当前读令牌信息更新为另一读令牌信息。
其中,读令牌信息中包括传输缓存器的标识,读令牌信息表示某一传输缓存器具有读取数据权限的信息。
其中,第二预设长度值为预先设定的所有传输缓存器每次读取数据的长度值。如可以为256bit,或其他数值,本实施例中对此不作限定。
进一步地,本实施例中,出口调度器1011b,具体用于,根据每个传输缓存器等待读取时间确定等待读取时间最长的传输缓存器,将所述当前读令牌信息更新为等待读取时间最长的传输缓存器读令牌信息。
其中,传输缓存器的等待读取时间为上一次读取数据完毕后的时刻到再次开始读取数据时刻的时间间隔。
具体地,本实施例中,出口调度器1011b根据每个传输缓存器等待读取时间确定等待读取时间最长的传输缓存器,将所述当前读令牌信息更新为等待读取时间最长的传输缓存器读令牌信息,能够使多个传输缓存器拥有均等读取权限,本实施例中,以两个传输缓存器为例进行说明。即出口调度状态包括:接口缓存器检测状态,第一传输缓存器读取状态,第二传输缓存器读取状态。则在出口调度器中,首先出口调度状态处于初始状态,以从某一传输缓存器读取数据并将数据传输到接口缓存器1014中。若出口调度状态为接口缓存器检测状态且读令牌信息为第一读令牌信息,则表示第一传输缓存器1012具有读取权限,控制出口调度状态从接口缓存器检测状态跳变为第一传输缓存器读取状态,控制第一传输缓存器1012读取数据。在第一传输缓存器1012读取数据过程中,对读取的数据长度进行计数,若第一传输缓存器1012写入数据达到第一预设长度值,则将第一传输缓存器读取状态更新为接口缓存器检测状态,并对第一读令牌信息进行更新,在对第一读令牌信息进行更新时,确定第二传输缓存器1013等待读取时间长于第一传输缓存器1012等待读取时间,则将第一读令牌信息更新为第二读令牌信息,表示第二传输缓存器1013具有读取数据的权限,在检测接口缓存器1014做好接收数据准备后,将接口缓存器检测状态跳变为第二传输缓存器读取状态,控制第二传输缓存器1013读取数据。如此循环反复,使两个传输缓存器具有均等读取权限,并均等进行数据的读取。
其中,在检测接口缓存器1014是否做好接收数据准备时,检查接口缓存器1014当前存储的数据的容量加上下次写入数据的长度后是否小于预设容量阈值,若是,则说明接口缓存器1014做好接收数据准备,若当前存储的数据的容量加上下次写入数据的长度后大于预设容量阈值,则说明接口缓存器1014没有做好接收数据准备。
本实施例提供的数据传输的装置,缓存调度器包括:出口调度器1011b,出口调度器1011b,用于根据出口调度状态和读令牌信息控制拥有读取权限的传输缓存器读取数据,出口调度状态包括:接口缓存器检测状态,多个传输缓存器读取状态;出口调度器1011b,具体用于:若出口调度状态为接口缓存器检测状态且读令牌信息为某一读令牌信息,则控制将接口缓存器检测状态跳变为某一读令牌信息对应的传输缓存器读取状态,并控制该传输缓存器读取数据。出口调度器1011b,还用于若当前传输控制器读取数据达到第二预设长度值,则将所述当前传输缓存器读取状态更新为所述接口缓存器检测状态,将所述当前读令牌信息更新为另一读令牌信息,出口调度器1011b,具体用于,根据每个传输缓存器等待读取时间确定等待读取时间最长的传输缓存器,将当前读令牌信息更新为等待读取时间最长的传输缓存器读令牌信息,通过设置多个出口调度状态及写令牌信息,使多个传输缓存器具有均等读取权限,能够快速调度每个传输缓存器进行数据的读取。
实施例三
图5为本发明实施例三提供的数据存储的装置的结构示意图,如图5所示,本实施例提供的数据存储的装置在本发明实施例二提供的数据存储的装置的基础上,数据为高帧频超声回波信号,则本实施例提供的数据存储的装置还包括:发射接收阵列组件103,处理器101还包括:至少一个滑动窗控制器1016。
其中,发射接收阵列组件103简称为:T/R阵列组件103。
其中,T/R阵列组件103与每个滑动窗控制器1016连接。
进一步地,本实施例中,T/R阵列组件103,用于发射超声激励信号并接收高帧频超声回波信号。滑动窗控制器1016,用于根据滑动窗参数从高帧频超声回波信号中筛选出待存储的信号,并将待存储的信号在缓存调度器1011的控制下发送给对应的传输缓存器。
其中,高帧频超声回波信号是在高帧频超声成像中的回波信号。高帧频超声成像相较于传统超声成像,帧频远高于传统超声成像的帧频,利用高帧频超声成像的高时间分辨率可以得到更多的信息,但采用高帧频超声回波信号进行成像的数据量大幅度增加,利用采用双精度采样,采样率为40MHz,采集深度为4cm,采集通道为128个,则此时的数据量约为每秒10G的数据量。
本实施例中,T/R阵列组件103用于接收高帧频超声回波信号,然后将高帧频超声回波信号发送给滑动窗控制器1016,滑动窗控制器1016能够设置滑动窗参数,包括滑动窗的起始地址和窗长,用于对高帧频超声回波信号进行筛选,选取的高帧频超声回波信号可以包括单帧或多帧回波信号。未选取的回波信号进行丢弃,选取的高帧频超声回波信号为待存储的信号,将选取的高帧频超声回波信号在缓存调度器1011的控制下发送给对应的传输缓存器。对应的传输缓存器对选取的高帧频超声回波信号进行写入。写入的选取的高帧频超声回波信号的大小取决于滑动窗控制器1016中窗长的最大值。若滑动窗控制器1016包括多个,则写入的选取的高帧频超声回波信号的大小取决于多个滑动窗控制器1016中的窗长的最大值。
本实施例中的数据的存储装置中,缓存调取器,传输缓存器,接口缓存器1014,内存控制器1015及存储器102的结构和功能与本发明实施例二中的数据的存储装置中的对应器件的结构和功能相似,在此不再一一赘述。
本实施例提供的数据存储的装置,数据为高帧频超声回波信号,装置还包括:T/R阵列组件103,处理器101还包括:至少一个滑动窗控制器1016;T/R阵列组件103与每个滑动窗控制器1016连接;T/R阵列组件103,用于发射超声激励信号并接收高帧频超声回波信号;滑动窗控制器1016,用于根据滑动窗参数从高帧频超声回波信号中筛选出待存储的信号,并将待存储的信号在缓存调度器1011的控制下发送给对应的传输缓存器。能够对高帧频超声信号进行快速采集和存储,提高了高帧频超声信号的采集和存储效率。
实施例四
图6为本发明实施例四提供的数据存储的方法的流程图,如图6所示,本实施例提供的数据存储的方法的执行主体为数据存储的装置,则本实施例提供的数据存储的方法包括以下步骤。
步骤601,缓存调度器控制多个传输缓存器对数据进行写入并将数据读出发送给接口缓存器。
步骤602,若接口缓存器中的存储的数据的容量小于预设容量阈值,则接口缓存器接收传输缓存器发送的数据,若接口缓存器中的存储的数据的容量大于或等于预设容量阈值,则接口缓存器停止接收传输缓存器发送的数据。
步骤603,内存控制器控制存储器从接口缓存器中写入数据并对数据进行存储。
本实施例中,采用本发明实施例一中提供的数据存储的装置可以执行本实施例中的数据传输的方法的技术方案。其实现原理和技术效果类似,此处不再一一赘述。
实施例五
图7为本发明实施例五提供的数据存储的方法的流程图,如图7所示,本实施例提供的数据存储的方法在本发明实施例四提供的数据存储的方法上,对步骤601和步骤603的进一步地细化,其中,缓存调度器,包括:入口调度器和出口调度器。则本实施例提供的数据存储的方法在实施例四中的步骤601具体包括以下步骤。
步骤601a,入口调度器根据入口调度状态和写令牌信息控制拥有写入权限的传输缓存器写入数据。
进一步地,入口调度状态包括:空闲状态和多个传输缓存器写入状态。
相应地,本实施例中,入口调度器根据入口调度状态和写令牌信息控制向拥有写入权限的传输缓存器写入数据,具体包括:
若入口调度状态为空闲状态且写令牌信息为某一写令牌信息,则控制将空闲状态跳变为某一写令牌信息对应的传输缓存器写入状态,并控制该传输缓存器写入数据。
步骤601b,若当前传输缓存器写入数据达到第一预设长度值,则入口调度器将当前传输缓存器写入状态更新为空闲状态,将当前写令牌信息更新为另一写令牌信息。
进一步地,本实施例中,将当前写令牌信息更新为另一写令牌信息具体包括:
入口调度器根据每个传输缓存器等待写入时间确定等待写入时间最长的传输缓存器,将当前写令牌信息更新为等待写入时间最长的传输缓存器写令牌信息。
步骤601c,出口调度器根据出口调度状态和读令牌信息控制拥有读取权限的传输缓存器读取数据。
进一步地,本实施例中,出口调度状态包括:接口缓存器检测状态,多个传输缓存器读取状态。
相应地,本实施例中,出口调度器根据出口调度状态和读令牌信息控制拥有读取权限的传输缓存器读取数据,具体包括:
若出口调度状态为接口缓存器检测状态且读令牌信息为某一读令牌信息,则控制将接口缓存器检测状态跳变为某一读令牌信息对应的传输缓存器读取状态,并控制该传输缓存器读取数据。
步骤601d,若当前传输控制器读取数据达到第二预设长度值,则将当前传输缓存器读取状态更新为接口缓存器检测状态,将当前读令牌信息更新为另一读令牌信息。
进一步地,本实施例中,将当前读令牌信息更新为另一读令牌信息,具体包括:
出口调度器根据每个传输缓存器等待读取时间确定等待读取时间最长的传输缓存器,将当前读令牌信息更新为等待读取时间最长的传输缓存器读令牌信息。
进一步地,本实施例中,步骤603,内存控制器控制存储器从接口缓存器中写入数据并对数据进行存储,具体为:
内存控制器控制存储器不间断地从接口缓存器中写入数据并对数据进行存储。
本实施例中,采用本发明实施例二中提供的数据传输的装置可以执行本实施例中的数据传输的方法的技术方案。其实现原理和技术效果类似,此处不再一一赘述。
实施例六
图8为本发明实施例六提供的数据存储的方法的流程图,如图8所示,本实施例提供的数据存储的方法在本发明实施例五提供的数据存储的方法上,数据为高帧频超声回波信号,则本实施例提供的数据存储的方法还包括:T/R阵列组件发射超声激励信号并接收高帧频超声回波信号,及滑动窗控制器根据滑动窗参数从高帧频超声回波信号中筛选出待存储的信号,并将待存储的信号在缓存调度器的控制下发送给对应的传输缓存器的步骤。则本实施例提供的数据存储的方法包括以下步骤。
步骤801,发射接收阵列组件发射超声激励信号并接收高帧频超声回波信号。
步骤802,滑动窗控制器根据滑动窗参数从高帧频超声回波信号中筛选出待存储的信号,并将待存储的信号在缓存调度器的控制下发送给对应的传输缓存器。
步骤803,缓存调度器控制多个传输缓存器对数据进行写入并将数据读出发送给接口缓存器。
本实施例中,步骤803的实现方式与本发明实施例五中的步骤601a-步骤601d的实现方式相同,在此不再一一赘述。
步骤804,若接口缓存器中的存储的数据的容量小于预设容量阈值,则接口缓存器接收传输缓存器发送的数据,若接口缓存器中的存储的数据的容量大于或等于预设容量阈值,则接口缓存器停止接收传输缓存器发送的数据。
步骤805,内存控制器控制存储器不间断地从接口缓存器中写入数据并对数据进行存储。
本实施例中,采用本发明实施例三中提供的数据存储的装置可以执行本实施例中的数据存储的方法的技术方案。其实现原理和技术效果类似,此处不再一一赘述。
实施例七
本发明实施例七还提供一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行以实现如本发明实施例一至实施例三任一项的方法。
在本发明所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或模块的间接耦合或通信连接,可以是电性,机械或其它的形式。
作为分离部件说明的模块可以是或者也可以不是物理上分开的,作为模块显示的部件可以是或者也可以不是物理模块,即可以位于一个地方,或者也可以分布到多个网络模块上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能模块可以集成在一个处理模块中,也可以是各个模块单独物理存在,也可以两个或两个以上模块集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用硬件加软件功能模块的形式实现。
用于实施本发明的方法的程序代码可以采用一个或多个编程语言的任何组合来编写。这些程序代码可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器或控制器,使得程序代码当由处理器或控制器执行时使流程图和/或框图中所规定的功能/操作被实施。程序代码可以完全在机器上执行、部分地在机器上执行,作为独立软件包部分地在机器上执行且部分地在远程机器上执行或完全在远程机器或服务器上执行。
在本发明的上下文中,机器可读介质可以是有形的介质,其可以包含或存储以供指令执行系统、装置或设备使用或与指令执行系统、装置或设备结合地使用的程序。机器可读介质可以是机器可读信号介质或机器可读储存介质。机器可读介质可以包括但不限于电子的、磁性的、光学的、电磁的、红外的、或半导体系统、装置或设备,或者上述内容的任何合适组合。机器可读存储介质的更具体示例会包括基于一个或多个线的电气连接、便携式计算机盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或快闪存储器)、光纤、便捷式紧凑盘只读存储器(CD-ROM)、光学储存设备、磁储存设备、或上述内容的任何合适组合。
此外,虽然采用特定次序描绘了各操作,但是这应当理解为要求这样操作以所示出的特定次序或以顺序次序执行,或者要求所有图示的操作应被执行以取得期望的结果。在一定环境下,多任务和并行处理可能是有利的。同样地,虽然在上面论述中包含了若干具体实现细节,但是这些不应当被解释为对本公开的范围的限制。在单独的实施例的上下文中描述的某些特征还可以组合地实现在单个实现中。相反地,在单个实现的上下文中描述的各种特征也可以单独地或以任何合适的子组合的方式实现在多个实现中。
尽管已经采用特定于结构特征和/或方法逻辑动作的语言描述了本主题,但是应当理解所附权利要求书中所限定的主题未必局限于上面描述的特定特征或动作。相反,上面所描述的特定特征和动作仅仅是实现权利要求书的示例形式。

Claims (21)

1.一种数据存储的装置,其特征在于,包括:处理器和存储器;所述处理器包括:缓存调度器,多个传输缓存器,接口缓存器,内存控制器;
每个所述传输缓存器分别与所述缓存调度器和所述接口缓存器连接,所述接口缓存器通过所述内存控制器与所述存储器连接;
所述缓存调度器,用于控制多个所述传输缓存器对数据进行写入并将所述数据读出发送给接口缓存器;
所述接口缓存器,用于若所述接口缓存器中的存储的数据的容量小于预设容量阈值,则接收所述传输缓存器发送的数据,若所述接口缓存器中的存储的数据的容量大于或等于预设容量阈值,则停止接收所述传输缓存器发送的数据;
所述内存控制器,用于控制所述存储器从所述接口缓存器中写入数据并对所述数据进行存储。
2.根据权利要求1所述的装置,其特征在于,所述内存控制器,具体用于控制所述存储器不间断地从所述接口缓存器中写入数据并对所述数据进行存储。
3.根据权利要求1所述的装置,其特征在于,所述缓存调度器,包括:入口调度器和出口调度器;
所述入口调度器,用于根据入口调度状态和写令牌信息控制拥有写入权限的传输缓存器写入数据;
所述出口调度器,用于根据出口调度状态和读令牌信息控制拥有读取权限的传输缓存器读取数据。
4.根据权利要求3所述的装置,其特征在于,所述入口调度状态包括:空闲状态和多个传输缓存器写入状态;
所述入口调度器,具体用于:若所述入口调度状态为空闲状态且所述写令牌信息为某一写令牌信息,则控制将所述空闲状态跳变为所述某一写令牌信息对应的传输缓存器写入状态,并控制该传输缓存器写入数据。
5.根据权利要求4所述的装置,其特征在于,所述入口调度器,还用于若当前传输缓存器写入数据达到第一预设长度值,则将当前传输缓存器写入状态更新为空闲状态,将当前写令牌信息更新为另一写令牌信息。
6.根据权利要求5所述的装置,其特征在于,所述入口调度器,具体用于根据每个传输缓存器等待写入时间确定等待写入时间最长的传输缓存器,将所述当前写令牌信息更新为等待写入时间最长的传输缓存器写令牌信息。
7.根据权利要求2所述的装置,其特征在于,所述出口调度状态包括:接口缓存器检测状态,多个传输缓存器读取状态;
所述出口调度器,具体用于:若所述出口调度状态为接口缓存器检测状态且所述读令牌信息为某一读令牌信息,则控制将所述接口缓存器检测状态跳变为所述某一读令牌信息对应的传输缓存器读取状态,并控制该传输缓存器读取数据。
8.根据权利要求7所述的装置,其特征在于,所述出口调度器,还用于若当前传输控制器读取数据达到第二预设长度值,则将所述当前传输缓存器读取状态更新为所述接口缓存器检测状态,将所述当前读令牌信息更新为另一读令牌信息。
9.根据权利要求8所述的装置,其特征在于,所述出口调度器,具体用于,根据每个传输缓存器等待读取时间确定等待读取时间最长的传输缓存器,将所述当前读令牌信息更新为等待读取时间最长的传输缓存器读令牌信息。
10.根据权利要求1所述的装置,其特征在于,所述数据为高帧频超声回波信号,所述装置还包括:发射接收阵列组件,所述处理器还包括:至少一个滑动窗控制器;
所述发射接收阵列组件与每个所述滑动窗控制器连接;
所述发射接收阵列组件,用于发射超声激励信号并接收高帧频超声回波信号;
所述滑动窗控制器,用于根据滑动窗参数从所述高帧频超声回波信号中筛选出待存储的信号,并将所述待存储的信号在所述缓存调度器的控制下发送给对应的传输缓存器。
11.一种数据存储的方法,其特征在于,包括:
缓存调度器控制多个所述传输缓存器对数据进行写入并将所述数据读出发送给接口缓存器;
若所述接口缓存器中的存储的数据的容量小于预设容量阈值,则所述接口缓存器接收所述传输缓存器发送的数据,若所述接口缓存器中的存储的数据的容量大于或等于预设容量阈值,则所述接口缓存器停止接收所述传输缓存器发送的数据;
所述内存控制器控制所述存储器从所述接口缓存器中写入数据并对数据进行存储。
12.根据权利要求11所述的方法,其特征在于,所述内存控制器控制所述存储器从所述接口缓存器中写入数据并对数据进行存储,具体包括:
所述内存控制器控制所述存储器不间断地从所述接口缓存器中写入数据并对所述数据进行存储。
13.根据权利要求11所述的方法,其特征在于,所述缓存调度器,包括:入口调度器和出口调度器;
所述缓存调度器控制多个所述传输缓存器对数据进行写入并将所述数据读出发送给接口缓存器,具体包括:
所述入口调度器根据入口调度状态和写令牌信息控制拥有写入权限的传输缓存器写入数据;
所述出口调度器根据出口调度状态和读令牌信息控制拥有读取权限的传输缓存器读取数据。
14.根据权利要求13所述的方法,其特征在于,所述入口调度状态包括:空闲状态和多个传输缓存器写入状态;
所述入口调度器根据入口调度状态和写令牌信息控制拥有写入权限的传输缓存器写入数据,具体包括:
若所述入口调度状态为空闲状态且所述写令牌信息为某一写令牌信息,则控制将所述空闲状态跳变为所述某一写令牌信息对应的传输缓存器写入状态,并控制该传输缓存器写入数据。
15.根据权利要求14所述的方法,其特征在于,所述控制该传输缓存器写入数据之后,还包括:
若当前传输缓存器写入数据达到第一预设长度值,则所述入口调度器将当前传输缓存器写入状态更新为空闲状态,将当前写令牌信息更新为另一写令牌信息。
16.根据权利要求15所述的方法,其特征在于,所述将当前写令牌信息更新为另一写令牌信息,具体包括:
所述入口调度器根据每个传输缓存器等待写入时间确定等待写入时间最长的传输缓存器,将所述当前写令牌信息更新为等待写入时间最长的传输缓存器写令牌信息。
17.根据权利要求11所述的方法,其特征在于,所述出口调度状态包括:接口缓存器检测状态,多个传输缓存器读取状态;
所述出口调度器根据出口调度状态和读令牌信息控制拥有读取权限的传输缓存器读取数据,具体包括:
若所述出口调度状态为接口缓存器检测状态且所述读令牌信息为某一读令牌信息,则控制将所述接口缓存器检测状态跳变为所述某一读令牌信息对应的传输缓存器读取状态,并控制该传输缓存器读取数据。
18.根据权利要求17所述的方法,其特征在于,所述控制该传输缓存器读取数据之后,还包括:
若当前传输控制器读取数据达到第二预设长度值,则将所述当前传输缓存器读取状态更新为所述接口缓存器检测状态,将所述当前读令牌信息更新为另一读令牌信息。
19.根据权利要求18所述的方法,其特征在于,将所述当前读令牌信息更新为另一读令牌信息,具体包括:
所述出口调度器根据每个传输缓存器等待读取时间确定等待读取时间最长的传输缓存器,将所述当前读令牌信息更新为等待读取时间最长的传输缓存器读令牌信息。
20.根据权利要求11所述的方法,其特征在于,所述数据为高帧频超声回波信号,所述缓存调度器控制多个所述传输缓存器对数据进行写入并将所述数据读出发送给接口缓存器之前,还包括:
发射接收阵列组件发射超声激励信号并接收高帧频超声回波信号;
滑动窗控制器根据滑动窗参数从所述高帧频超声回波信号中筛选出待存储的信号,并将所述待存储的信号在所述缓存调度器的控制下发送给对应的传输缓存器。
21.一种计算机可读存储介质,其特征在于,其上存储有计算机程序,所述计算机程序被处理器执行以实现如权利要求1-10中任一项所述的方法。
CN201910236161.3A 2019-03-27 2019-03-27 数据存储的装置、方法及可读存储介质 Active CN109992205B (zh)

Priority Applications (11)

Application Number Priority Date Filing Date Title
CN201910236161.3A CN109992205B (zh) 2019-03-27 2019-03-27 数据存储的装置、方法及可读存储介质
JP2021557121A JP7236172B2 (ja) 2019-03-27 2020-01-09 データ記憶用の装置、方法及び読み取り可能な媒体
AU2020249862A AU2020249862B2 (en) 2019-03-27 2020-01-09 Data storage apparatus and method, and readable storage medium
KR1020217031961A KR102589643B1 (ko) 2019-03-27 2020-01-09 데이터를 저장하는 장치, 방법 및 판독 가능 저장매체
BR112021019117A BR112021019117A2 (pt) 2019-03-27 2020-01-09 Aparelho de armazenamento de dados, método de armazenamento de dados e meio de armazenamento legível por computador
MX2021011706A MX2021011706A (es) 2019-03-27 2020-01-09 Aparato y metodo de almacenamiento de datos, y medio de almacenamiento legible.
PCT/CN2020/071113 WO2020192243A1 (zh) 2019-03-27 2020-01-09 数据存储的装置、方法及可读存储介质
EP20777221.1A EP3951581A4 (en) 2019-03-27 2020-01-09 DATA STORAGE APPARATUS AND METHOD AND READABLE STORAGE MEDIA
CA3134397A CA3134397A1 (en) 2019-03-27 2020-01-09 Data storage apparatus and method, and readable storage medium
US17/481,087 US11836098B2 (en) 2019-03-27 2021-09-21 Data storage apparatus and method, and readable storage medium
ZA2021/07227A ZA202107227B (en) 2019-03-27 2021-09-27 Data storage apparatus and method, and readable storage medium

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910236161.3A CN109992205B (zh) 2019-03-27 2019-03-27 数据存储的装置、方法及可读存储介质

Publications (2)

Publication Number Publication Date
CN109992205A true CN109992205A (zh) 2019-07-09
CN109992205B CN109992205B (zh) 2020-06-02

Family

ID=67131701

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910236161.3A Active CN109992205B (zh) 2019-03-27 2019-03-27 数据存储的装置、方法及可读存储介质

Country Status (11)

Country Link
US (1) US11836098B2 (zh)
EP (1) EP3951581A4 (zh)
JP (1) JP7236172B2 (zh)
KR (1) KR102589643B1 (zh)
CN (1) CN109992205B (zh)
AU (1) AU2020249862B2 (zh)
BR (1) BR112021019117A2 (zh)
CA (1) CA3134397A1 (zh)
MX (1) MX2021011706A (zh)
WO (1) WO2020192243A1 (zh)
ZA (1) ZA202107227B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020192243A1 (zh) * 2019-03-27 2020-10-01 无锡海斯凯尔医学技术有限公司 数据存储的装置、方法及可读存储介质
CN111813759A (zh) * 2020-07-13 2020-10-23 北京九维数安科技有限公司 小包数据并行处理装置和方法
CN113297115A (zh) * 2021-04-09 2021-08-24 上海联影微电子科技有限公司 数据传输方法、装置、计算机设备和存储介质
CN114268572A (zh) * 2020-09-16 2022-04-01 铠侠股份有限公司 通信系统、设备以及通信方法
CN115189711A (zh) * 2022-07-11 2022-10-14 天津津航计算技术研究所 一种通信设备和传输控制方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114115754B (zh) * 2022-01-28 2022-04-05 北京紫光青藤微系统有限公司 用于数据更新的方法及装置、电子设备、存储介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101021833A (zh) * 2007-03-19 2007-08-22 中国人民解放军国防科学技术大学 基于双缓冲结构的流缓冲器
CN102541458A (zh) * 2010-12-17 2012-07-04 西安奇维测控科技有限公司 一种提高电子硬盘数据写入速度的方法
US20150006762A1 (en) * 2013-06-26 2015-01-01 Samsung Electronics Co., Ltd. Method and apparatus for controlling memory operation
CN105342642A (zh) * 2015-11-26 2016-02-24 无锡海斯凯尔医学技术有限公司 弹性成像系统和方法
CN106803771A (zh) * 2015-11-26 2017-06-06 国网智能电网研究院 一种电力系统多业务光网络环境下安全隔离传输的系统及方法
CN107783729A (zh) * 2016-08-25 2018-03-09 爱思开海力士有限公司 数据存储装置
US20180295052A1 (en) * 2017-04-06 2018-10-11 Gvbb Holdings S.A.R.L. System and method for timely and uniform distribution for real-time packet transmission

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61242194A (ja) * 1985-04-19 1986-10-28 Fujitsu Ltd 外部フアイルメモリのコピ−方式
JPS6278933A (ja) * 1985-10-02 1987-04-11 Toshiba Corp 高速伝送用ラインモニタ装置
JPH04130561A (ja) * 1990-09-20 1992-05-01 Matsushita Electric Ind Co Ltd バッファ管理装置
DE69913535T2 (de) * 1999-11-12 2004-06-24 Alcatel Überlastregelung einer AAL2-Verbindung
JP3415567B2 (ja) 2000-06-21 2003-06-09 エヌイーシーマイクロシステム株式会社 Usb転送制御方法およびusbコントローラ
US6728212B1 (en) * 2000-06-23 2004-04-27 Alcatel Asymmetric void filling scheduler with bandwidth grabbing
JP2004206487A (ja) 2002-12-26 2004-07-22 Kyocera Mita Corp Fifoメモリ回路
US20060146853A1 (en) * 2004-12-30 2006-07-06 Nokia Corporation System and method for sending related data over a digital broadcast system
JP2007065948A (ja) * 2005-08-31 2007-03-15 Alpine Electronics Inc バッファメモリ装置及びデータ転送システム
US20080162737A1 (en) 2006-12-31 2008-07-03 Baojing Liu USB Controller with Full Transfer Automation
US8296534B1 (en) * 2007-06-29 2012-10-23 Emc Corporation Techniques for using flash-based memory in recovery processing
US8245101B2 (en) 2007-12-27 2012-08-14 Sandisk Enterprise Ip Llc Patrol function used in flash storage controller to detect data errors
KR100925371B1 (ko) * 2008-01-07 2009-11-09 주식회사 하이닉스반도체 반도체 집적 회로의 테스트 회로
TWI394049B (zh) * 2008-02-20 2013-04-21 Ralink Technology Corp 直接記憶體存取系統及其傳送/接收封包之方法
CN101504633B (zh) * 2009-03-27 2012-09-05 无锡中星微电子有限公司 一种多通道dma控制器
US8572341B2 (en) * 2009-09-15 2013-10-29 International Business Machines Corporation Overflow handling of speculative store buffers
US8615629B2 (en) * 2010-01-18 2013-12-24 Marvell International Ltd. Access scheduler
US8868508B2 (en) * 2010-02-09 2014-10-21 Google Inc. Storage of data in a distributed storage system
US9141568B2 (en) 2011-08-25 2015-09-22 Apple Inc. Proportional memory operation throttling
CN102833170A (zh) 2012-09-10 2012-12-19 中国航天科技集团公司第五研究院第五一三研究所 一种aos的虚拟信道动态调度方法
US8886844B2 (en) * 2012-10-05 2014-11-11 Analog Devices, Inc. Efficient scheduling of read and write transactions in dynamic memory controllers
US9535860B2 (en) 2013-01-17 2017-01-03 Intel Corporation Arbitrating memory accesses via a shared memory fabric
CN104956418B (zh) 2013-01-25 2018-01-23 三菱电机株式会社 移动辅助装置及移动辅助方法
US9389906B2 (en) 2013-12-23 2016-07-12 Intel Corporation Latency agnostic transaction buffer for request-grant protocols
KR101911734B1 (ko) * 2014-03-14 2018-10-25 알피니언메디칼시스템 주식회사 소프트웨어 기반의 초음파 이미징 시스템
CN105335747B (zh) 2014-08-04 2019-03-29 联想(北京)有限公司 一种数据处理方法及电子设备
JP5911548B1 (ja) * 2014-10-23 2016-04-27 インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation 共有メモリへのアクセス要求をスケジューリングするための装置、方法およびコンピュータプログラム
US10310997B2 (en) * 2016-09-22 2019-06-04 Advanced Micro Devices, Inc. System and method for dynamically allocating memory to hold pending write requests
CN110072466B (zh) 2016-12-15 2022-07-19 皇家飞利浦有限公司 产前超声成像
CN109992205B (zh) * 2019-03-27 2020-06-02 无锡海斯凯尔医学技术有限公司 数据存储的装置、方法及可读存储介质

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101021833A (zh) * 2007-03-19 2007-08-22 中国人民解放军国防科学技术大学 基于双缓冲结构的流缓冲器
CN102541458A (zh) * 2010-12-17 2012-07-04 西安奇维测控科技有限公司 一种提高电子硬盘数据写入速度的方法
US20150006762A1 (en) * 2013-06-26 2015-01-01 Samsung Electronics Co., Ltd. Method and apparatus for controlling memory operation
CN105342642A (zh) * 2015-11-26 2016-02-24 无锡海斯凯尔医学技术有限公司 弹性成像系统和方法
CN106803771A (zh) * 2015-11-26 2017-06-06 国网智能电网研究院 一种电力系统多业务光网络环境下安全隔离传输的系统及方法
CN107783729A (zh) * 2016-08-25 2018-03-09 爱思开海力士有限公司 数据存储装置
US20180295052A1 (en) * 2017-04-06 2018-10-11 Gvbb Holdings S.A.R.L. System and method for timely and uniform distribution for real-time packet transmission

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020192243A1 (zh) * 2019-03-27 2020-10-01 无锡海斯凯尔医学技术有限公司 数据存储的装置、方法及可读存储介质
US11836098B2 (en) 2019-03-27 2023-12-05 Wuxi Hisky Medical Technologies Co., Ltd. Data storage apparatus and method, and readable storage medium
CN111813759A (zh) * 2020-07-13 2020-10-23 北京九维数安科技有限公司 小包数据并行处理装置和方法
CN114268572A (zh) * 2020-09-16 2022-04-01 铠侠股份有限公司 通信系统、设备以及通信方法
CN114268572B (zh) * 2020-09-16 2024-01-16 铠侠股份有限公司 通信系统、设备以及通信方法
CN113297115A (zh) * 2021-04-09 2021-08-24 上海联影微电子科技有限公司 数据传输方法、装置、计算机设备和存储介质
CN115189711A (zh) * 2022-07-11 2022-10-14 天津津航计算技术研究所 一种通信设备和传输控制方法

Also Published As

Publication number Publication date
EP3951581A1 (en) 2022-02-09
JP2022528349A (ja) 2022-06-10
JP7236172B2 (ja) 2023-03-09
MX2021011706A (es) 2021-10-22
US20220004510A1 (en) 2022-01-06
KR102589643B1 (ko) 2023-10-16
BR112021019117A2 (pt) 2021-11-30
AU2020249862B2 (en) 2023-06-29
ZA202107227B (en) 2022-08-31
US11836098B2 (en) 2023-12-05
AU2020249862A1 (en) 2021-10-14
CN109992205B (zh) 2020-06-02
WO2020192243A1 (zh) 2020-10-01
EP3951581A4 (en) 2022-05-18
KR20210134749A (ko) 2021-11-10
CA3134397A1 (en) 2020-10-01

Similar Documents

Publication Publication Date Title
CN109992205A (zh) 数据存储的装置、方法及可读存储介质
JP3140939B2 (ja) 入力/出力装置に対する複数チャネル・パスを有する入力/出力制御システム
US4567606A (en) Data processing apparatus and method for use in speech recognition
CN103970260A (zh) 一种非接触式手势控制方法及电子终端设备
CN110109853A (zh) 数据采集和处理装置及方法
US11100733B2 (en) Vehicle inspection device and vehicle inspection method
JP5496411B2 (ja) 制御装置、制御システムおよび通信方法
CN108182151B (zh) 顺序流缓存与检测的方法、装置、存储介质及终端设备
CN109408426B (zh) 一种灵活通用的串行通信方法及系统
EP1852847A1 (en) Speech recognition system, speech recognition method, and speech recognition program
CN111258765B (zh) 一种负载均衡方法、装置、计算设备和存储介质
US7424556B1 (en) Method and system for sharing a receive buffer RAM with a single DMA engine among multiple context engines
CN108182116A (zh) 一种标书分析方法、装置、设备及存储介质
CN113268269A (zh) 一种针对动态规划算法的加速方法、系统及装置
EP0028891A1 (en) A data processing system
KR100449017B1 (ko) 실시간 데이터 고속 수집 및 저장방법
US11528164B2 (en) Method for operating a network subscriber and network subscriber
JP3007445B2 (ja) プロッタ制御方法およびプロッタ装置
CN104699446A (zh) 数控系统及方法
CN108154022A (zh) 少针脚型接口lpc从设备及lpc主设备验证方法
CN112305910A (zh) 伺服驱动器的控制方法、控制装置、控制设备及介质
SU636603A1 (ru) Устройство дл обмена
KR19990024203A (ko) 회수 유가증권의 영상정보저장과 검색장치
CN117221788A (zh) 一种多路音频信号实时采集、分离、存储和分析方法
CN108415315A (zh) 一种声波探伤仪的控制系统及其控制流程

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant