CN109920848A - 无界面层的ZrO2基反铁电存储器 - Google Patents

无界面层的ZrO2基反铁电存储器 Download PDF

Info

Publication number
CN109920848A
CN109920848A CN201910205699.8A CN201910205699A CN109920848A CN 109920848 A CN109920848 A CN 109920848A CN 201910205699 A CN201910205699 A CN 201910205699A CN 109920848 A CN109920848 A CN 109920848A
Authority
CN
China
Prior art keywords
zro
substrate
electrode
dielectric layer
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910205699.8A
Other languages
English (en)
Inventor
韩根全
刘欢
刘艳
郝跃
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xidian University
Original Assignee
Xidian University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xidian University filed Critical Xidian University
Priority to CN201910205699.8A priority Critical patent/CN109920848A/zh
Publication of CN109920848A publication Critical patent/CN109920848A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Semiconductor Memories (AREA)

Abstract

本发明公开了一种无界面层ZrO2基反铁电存储器,主要解决现有存储器存在的唤醒效应、印刻效应和极化疲劳而导致的保持特性较差的问题。其自下而上包括衬底(1)、栅介质层(2)、栅电极(3);衬底(1)两边设有源电极(4)和漏电极(5);其特征在于:栅介质层(2)采用ZrO2基反铁电材料,以消除唤醒效应、印刻效应和极化疲劳。本发明可达到10ns级别的写入速度,具有长达十年以上的保持特性,能获得更好的耐久特性,且与CMOS工艺具有很好的兼容性,可用于非易失性存储设备。

Description

无界面层的ZrO2基反铁电存储器
技术领域
本发明属于微电子器件领域,特别涉及一种ZrO2基反铁电存储器,可用于非易失性存储设备。
技术背景
存储器作为集成电路产业里最重要的一部分,产量大,应用广,一直备受关注。存储器主要分为易失性存储器和非易失性存储器,传统的易失性存储器要求读写速度快,但断电时数据丢失,需不断周期性刷新数据;非易失性存储器可以保持数据,但写入速度慢,写入功耗大。随着电子信息领域的迅速发展,人们对高性能的存储器的需求也越来越高。相对于传统存储器,新型材料和新型结构的存储器具有更高的密度,更快的写入速度和更低的功耗等优点。
铁电存储器作为一种最具潜力的新型存储器,因其具有低功耗,高存储密度,读写速度快,非易失性和CMOS工艺兼容的优点,而被广泛应用于电子信息领域,这些优点都得益于铁电材料的特殊物理特性。铁电材料具有自发极化的特性,调节铁电材料上的电场,使铁电电畴具有两种不同极化取向,铁电材料可以保持在不同的剩余极化状态,利用非易失特性使铁电材料应用于非易失性铁电存储器。但目前研究的基于HfO2的铁电薄膜的存储器由于在铁电薄膜和衬底之间界面质量较差,因而会产生唤醒效应、印刻效应和极化疲劳,导致存储器可靠性严重降低。同时由于铁电薄膜本身具有相对较高的剩余极化强度,会造成明显的极化退化现象,使得存储器的保持特性和耐久性较差。
目前有研究表明,反铁电材料具有较低的剩余极化,并且可以有效避免唤醒效应、印刻效应和极化疲劳,将反铁电材料应用于存储器会有更好的数据保持特性,具有非常好的应用前景。
发明内容
本发明的目的在于针对上述现有技术的不足,提供一种无界面层ZrO2基反铁电存储器,以避免存储器中存在的唤醒效应、印刻效应和极化疲劳,提高存储器保持特性。
为实现上述目的,本发明给出如下两种技术方案:
技术方案1,一种无界面层ZrO2基反铁电存储器,自下而上包括衬底、栅介质层、栅电极;衬底两边设有源电极和漏电极;其特征在于:栅介质层采用无掺杂ZrO2材料,以避免存储器中的唤醒效应、印刻效应和极化疲劳。
进一步,所述衬底采用硅Si,锗Ge,硅锗SiGe,绝缘体上硅SOI,绝缘体上锗GOI中的任意一种。
进一步,所述栅电极采用金属钨、金属钛、金属铜、金属铝、金属铂、金属铱、金属钌、氮化钨、氮化钛、氮化钽、氧化铱、氧化钌、碳化钨、碳化钛、硅化钨、硅化钛和硅化钽中的任意一种。
技术方案2,一种ZrO2基反铁电负电容场效应晶体管,自下而上包括衬底、栅介质层、栅电极;衬底两边设有源电极和漏电极;其特征在于:栅介质层采用含掺杂ZrO2材料,以避免存储器中的唤醒效应、印刻效应和极化疲劳。
进一步,所述含掺杂的ZrO2材料,其掺杂剂包括碳C、硅Si、镁Mg、铝Al、钇Y、氮N、锗Ge、锡Sn、锶Sr、铅Pb、钙Ca、钡Ba、钛Ti、钆Gd和镧La中的至少一种元素。
本发明与现有技术相比,由于将反铁电材料ZrO2基应用到存储器,可以达到10ns级别的写入速度,长达十年以上的保持特性,可获得更好的耐久特性,且与CMOS工艺具有很好的兼容性。
附图说明
图1为本发明第一实例无界面层ZrO2基反铁电存储器的截面示意图;
图2为本发明第一实例的制作流程示意图;
图3为本发明第二实例无界面层ZrO2基反铁电存储器的截面示意图;
图4为本发明第二实例的制作流程示意图;
具体实施方式
实施例1
参照图1,本实例包括衬底1、栅介质层2、栅电极3、源电极4和漏电极5。衬底1、栅介质层2和栅电极3自下而上设置;源电极4和漏电极5设置在衬底1的两边。其中,衬底1采用硅Si,锗Ge,硅锗SiGe,绝缘体上硅SOI,绝缘体上锗GOI中的任意一种,本实例采用锗Ge;栅介质层2采用氧化锆材料,以避免存储器中的唤醒效应、印刻效应和极化疲劳;栅电极3采用金属钨、金属钛、金属铜、金属铝、金属铂、金属铱、金属钌、氮化钨、氮化钛、氮化钽、氧化铱、氧化钌、碳化钨、碳化钛、硅化钨、硅化钛和硅化钽中的任意一种,本实例采用但不限于氮化钽;源电极4和漏电极5都采用NiGe,能有效减小源漏金属接触电阻。
参照图2,本实例1的制作步骤如下;
步骤1,选择衬底。
本实例选择n型锗片Ge作为衬底1,该衬底的表面为(100)晶面。
步骤2,沉积反铁电ZrO2薄膜,图2(a)所示。
用等离子体增强型原子层沉积PEALD设备在衬底1上沉积5nm反铁电ZrO2作为栅介质层2,沉积的工艺条件为:使用四二甲氨基锆作为前驱体锆源,水为前驱体氧源,沉积温度为250度。
步骤3,采用射频反应磁控溅射设备在反铁电ZrO2栅介质2上沉积100nm氮化钽TaN,作为栅电极,如图2(b)所示。
步骤4,定义栅电极图形及离子注入,如图2(c)所示。
在TaN表面先进行光刻定义栅电极图形,再刻蚀形成栅电极3和源漏区域,然后进行BF2 +离子注入,注入能量为30Kev,注入剂量为1×1015cm-2
步骤5,在图2(c)所示的结构表面进行光刻,定义出需要沉积金属镍的区域,沉积20nm厚的Ni,放入丙酮溶液中进行剥离处理,形成源电极4和漏电极5,如图2(d)所示。
步骤6,将整个制作完的器件在500度30s条件下退火激活。
实施例2
参照图3,本实例包括衬底1、栅介质层2、栅电极3、源电极4和漏电极5。衬底1、栅介质层2和栅电极3自下而上设置;源电极4和漏电极5设置在衬底1的两边。其中衬底1,采用绝缘体上锗片GOI;栅介质层2,采用含掺杂的氧化锆材料;栅电极3,采用但不限于氮化钽;源电极4,采用NiGe;漏电极5,采用NiGe。
所述含掺杂的ZrO2材料,其掺杂剂包括碳C、硅Si、镁Mg、铝Al、钇Y、氮N、锗Ge、锡Sn、锶Sr、铅Pb、钙Ca、钡Ba、钛Ti、钆Gd和镧La中的至少一种元素。本实例采用但不限于掺杂钇的ZrO2材料。
参照图4,本实例2的制作步骤如下;
步骤一,选择衬底。
本实例选择n型绝缘体上锗片GeOI作为衬底1,该衬底的表面为(100)晶面。
步骤二,沉积掺杂钇的ZrO2薄膜,如图4(a)所示。
用等离子体增强型原子层沉积PEALD设备在氧化铝薄膜上沉积5nm掺杂钇的ZrO2作为栅介质层2,沉积的工艺条件为:使用四二甲氨基锆作为前驱体锆源,三(2,2,6,6-四甲基-3,5-庚二酮)钇作为Y源,水为前驱体氧源,沉积温度为250度。
步骤三,采用射频反应磁控溅射设备在反铁电ZrO2栅介质2上沉积100nm氮化钽TaN,作为栅金属如图4(b)所示。
步骤四,定义栅电极图形及离子注入,如图4(c)所示。
在TaN表面先进行光刻定义栅电极图形,然后刻蚀形成栅电极3和源漏区域,接着进行BF2 +离子注入,注入能量为30Kev,注入剂量为1×1015cm-2
步骤五,在图4(c)所示的结构表面进行光刻,定义出需要沉积金属镍的区域,沉积20nm厚的Ni,放入丙酮溶液中进行剥离处理,形成源电极4和漏电极5,如图2(d)所示。
步骤六,将整个制作完的器件在500度30s条件下退火激活。
以上描述仅是本发明的两个具体实例,并未构成对本发明的任何限制,显然对于本领域的专业人员来说,在了解了本发明内容和原理后,都可能在不背离本发明原理、结构的情况下,进行形式和细节上的各种修改和改变,但是这些基于本发明思想的修正和改变仍在本发明的权利要求保护范围之内。

Claims (5)

1.一种无界面层ZrO2基反铁电存储器,自下而上包括衬底(1)、栅介质层(2)、栅电极(3)、源电极(4)和漏电极(5),该源、漏电极位于衬底(1)的两边,其特征在于:栅介质层(2)采用无掺杂ZrO2材料,以避免唤醒效应、印刻效应和极化疲劳。
2.根据权利要求1所述的无界面层ZrO2基反铁电存储器,其特征在于,衬底(1)为半导体材料,包括硅Si,锗Ge,硅锗SiGe,绝缘体上硅SOI,绝缘体上锗GOI。
3.根据权利要求1所述的无界面层ZrO2基反铁电存储器,其特征在于栅电极(3)采用金属钨、金属钛、金属铜、金属铝、金属铂、金属铱、金属钌、氮化钨、氮化钛、氮化钽、氧化铱、氧化钌、碳化钨、碳化钛、硅化钨、硅化钛和硅化钽中的一种。
4.一种无界面层ZrO2基反铁电存储器,自下而上包括衬底(1)、栅介质层(2)、栅电极(3)、源电极(4)和漏电极(5),该源、漏电极位于衬底的两边,其特征在于:栅介质层(2)采用含掺杂的ZrO2材料,以避免唤醒效应、印刻效应和极化疲劳。
5.根据权利要求4所述的无界面层ZrO2基反铁电存储器,所述含掺杂的ZrO2材料,其掺杂剂包括碳C、硅Si、镁Mg、铝Al、钇Y、氮N、锗Ge、锡Sn、锶Sr、铅Pb、钙Ca、钡Ba、钛Ti、钆Gd和镧La中的至少一种元素。
CN201910205699.8A 2019-03-18 2019-03-18 无界面层的ZrO2基反铁电存储器 Pending CN109920848A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910205699.8A CN109920848A (zh) 2019-03-18 2019-03-18 无界面层的ZrO2基反铁电存储器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910205699.8A CN109920848A (zh) 2019-03-18 2019-03-18 无界面层的ZrO2基反铁电存储器

Publications (1)

Publication Number Publication Date
CN109920848A true CN109920848A (zh) 2019-06-21

Family

ID=66965457

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910205699.8A Pending CN109920848A (zh) 2019-03-18 2019-03-18 无界面层的ZrO2基反铁电存储器

Country Status (1)

Country Link
CN (1) CN109920848A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111769122A (zh) * 2020-07-06 2020-10-13 中国科学院微电子研究所 反铁电存储器
CN114093935A (zh) * 2022-01-20 2022-02-25 之江实验室 场效应晶体管、存算一体芯片、电路及设备

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100006953A1 (en) * 2008-07-10 2010-01-14 Qimonda Ag Integrated circuit including a dielectric layer
CN106463513A (zh) * 2014-05-20 2017-02-22 美光科技公司 极性、手性及非中心对称铁电材料,包含此类材料的存储器单元及相关装置及方法
CN108735749A (zh) * 2018-04-17 2018-11-02 大连理工大学 一种钇掺杂二氧化锆铁电薄膜的制备方法及应用
US20180331113A1 (en) * 2017-05-09 2018-11-15 Micron Technology, Inc. Semiconductor structures, memory cells and devices comprising ferroelectric materials, systems including same, and related methods
CN109148454A (zh) * 2017-06-27 2019-01-04 爱思开海力士有限公司 铁电存储器件
CN109196654A (zh) * 2016-05-25 2019-01-11 美光科技公司 铁电装置及形成铁电装置的方法
CN110277410A (zh) * 2018-03-15 2019-09-24 爱思开海力士有限公司 铁电存储器件

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100006953A1 (en) * 2008-07-10 2010-01-14 Qimonda Ag Integrated circuit including a dielectric layer
CN106463513A (zh) * 2014-05-20 2017-02-22 美光科技公司 极性、手性及非中心对称铁电材料,包含此类材料的存储器单元及相关装置及方法
CN109196654A (zh) * 2016-05-25 2019-01-11 美光科技公司 铁电装置及形成铁电装置的方法
US20180331113A1 (en) * 2017-05-09 2018-11-15 Micron Technology, Inc. Semiconductor structures, memory cells and devices comprising ferroelectric materials, systems including same, and related methods
CN109148454A (zh) * 2017-06-27 2019-01-04 爱思开海力士有限公司 铁电存储器件
CN110277410A (zh) * 2018-03-15 2019-09-24 爱思开海力士有限公司 铁电存储器件
CN108735749A (zh) * 2018-04-17 2018-11-02 大连理工大学 一种钇掺杂二氧化锆铁电薄膜的制备方法及应用

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
LIU HUAN等: "High-Mobility Ge pMOSFETs With Crystalline ZrO2 Dielectric", 《IEEE ELECTRON DEVICE LETTERS》 *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111769122A (zh) * 2020-07-06 2020-10-13 中国科学院微电子研究所 反铁电存储器
CN111769122B (zh) * 2020-07-06 2023-07-28 中国科学院微电子研究所 反铁电存储器
CN114093935A (zh) * 2022-01-20 2022-02-25 之江实验室 场效应晶体管、存算一体芯片、电路及设备
WO2023137927A1 (zh) * 2022-01-20 2023-07-27 之江实验室 场效应晶体管、存算一体芯片、电路及设备
JP7514334B2 (ja) 2022-01-20 2024-07-10 之江実験室 電界効果トランジスタ、コンピュートインメモリチップ、回路及び機器

Similar Documents

Publication Publication Date Title
US11552082B2 (en) Reducing gate induced drain leakage in DRAM wordline
TWI427706B (zh) 具有奈米柱之半導體裝置及其方法
CN102224578B (zh) 介电膜、介电膜的生产方法、半导体装置和记录介质
KR100296126B1 (ko) 고집적 메모리 소자의 게이트전극 형성방법
TW200427055A (en) Transistor devices, CMOS constructions, capacitor constructions, and methods of forming transistor devices and capacitor constructions
US11004867B2 (en) Embedded ferroelectric memory in high-k first technology
TW201637172A (zh) 記憶體結構
KR20080061250A (ko) 반도체 집적회로장치
US20240055519A1 (en) Sidewall spacer structure to increase switching performance of ferroelectric memory device
US20220336737A1 (en) Multi-doped data storage structure configured to improve resistive memory cell performance
CN109920848A (zh) 无界面层的ZrO2基反铁电存储器
CN114927526A (zh) 一种铁电存储器及其铁电电容和制备方法
CN109817706A (zh) ZrO2基反铁电负电容场效应晶体管
CN109003985A (zh) 存储器结构及其形成方法
CN110459611B (zh) 一种铁电场效应晶体管及其制备方法
Yang et al. Perspective on ferroelectric devices: lessons from interfacial chemistry
CN102231365B (zh) 不挥发电荷存储器件的制备方法、所得不挥发电荷存储器件及其应用
US20220139937A1 (en) Memory cell, capacitive memory structure, and methods thereof
Liu et al. Robustly stable intermediate memory states in HfO2− based ferroelectric field− effect transistors
CN114141880B (zh) 基于反铁电栅介质与氧化物半导体沟道的FeFET及其制备方法
CN108807393A (zh) 存储器及其形成方法
JP5608317B2 (ja) キャパシタ用電極及びその製造方法、半導体装置
TW418531B (en) Manufacture method of capacitor of DRAM cell
CN114664940A (zh) 可移动离子薄膜及铁电场效应晶体管、电容、制备方法
Lehninger et al. Ferroelectric HfO 2/ZrO 2 Superlattices with Improved Leakage at Bias and Temperature Stress

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20190621