CN109698208B - 图像传感器的封装方法、图像传感器封装结构和镜头模组 - Google Patents

图像传感器的封装方法、图像传感器封装结构和镜头模组 Download PDF

Info

Publication number
CN109698208B
CN109698208B CN201710986559.XA CN201710986559A CN109698208B CN 109698208 B CN109698208 B CN 109698208B CN 201710986559 A CN201710986559 A CN 201710986559A CN 109698208 B CN109698208 B CN 109698208B
Authority
CN
China
Prior art keywords
image sensor
layer
photosurface
metal
passivation layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710986559.XA
Other languages
English (en)
Other versions
CN109698208A (zh
Inventor
畅丽萍
于德泽
张万宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sunlight Technology Singapore Ltd
Original Assignee
Inno Pach Technology Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inno Pach Technology Pte Ltd filed Critical Inno Pach Technology Pte Ltd
Priority to CN201710986559.XA priority Critical patent/CN109698208B/zh
Priority to US15/904,902 priority patent/US10727260B2/en
Priority to US16/757,623 priority patent/US11282879B2/en
Priority to PCT/CN2018/108630 priority patent/WO2019076189A1/zh
Publication of CN109698208A publication Critical patent/CN109698208A/zh
Application granted granted Critical
Publication of CN109698208B publication Critical patent/CN109698208B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14618Containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/1469Assemblies, i.e. hybrid integration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • H01L27/14627Microlenses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14632Wafer-level processed structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14634Assemblies, i.e. Hybrid structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14698Post-treatment for the devices, e.g. annealing, impurity-gettering, shor-circuit elimination, recrystallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2401Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24101Connecting bonding areas at the same height
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24105Connecting bonding areas at different heights
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24153Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate
    • H01L2224/24155Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • H01L27/14623Optical shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • H01L27/14645Colour imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14685Process for coatings or optical elements
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electromagnetism (AREA)
  • Manufacturing & Machinery (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

本发明提供了图像传感器的封装方法、图像传感器封装结构和镜头模组,利用所述图像传感器的封装方法,将多个图像传感器芯片形成于成型层的内部,因此可以显著降低所形成的封装结构的厚度,有利于所形成封装结构的薄型化;并且上述封装方法不需要打线工艺,而是在感光面一侧的非感光区域形成的薄膜金属层将焊盘引出,其形成过程对感光面的影响较小,因此焊盘与感光面在平行于感光面方向上的间隔较打线工艺可以进一步减小,从而可以减小图像传感器芯片的尺寸。所形成的封装结构用以形成镜头模组时,有利于镜头模组的空间设计,例如易于实现小型化。

Description

图像传感器的封装方法、图像传感器封装结构和镜头模组
技术领域
本发明涉及图像传感器领域,特别涉及图像传感器的封装方法、图像传感器封装结构和镜头模组。
背景技术
图像传感器是一种能够感受外部光线并将其转换成电信号的半导体器件装置。目前利用集成电路工艺可以在同一晶圆上制作成百上千个图像传感器芯片,图像传感器芯片制作完成后,要对其进行封装形成图像传感器封装结构,后续将图像传感器封装结构的焊盘引出,再安装镜座支架和镜头,可构成镜头模组。镜头模组可用于摄像头、智能手机、数码相机、汽车图像系统和玩具等电子设备。
现有技术中常用的一种图像传感器的封装方法为COB(Chip On Board,板上芯片)封装,是将图像传感器芯片用导电或非导电胶贴附在互联基板(通常采用PCB板)上,然后进行引线键合实现其电气连接,之后可在图像传感器芯片的感光面上通过例如环氧树脂等封装粘合剂覆盖一保护玻璃(例如为红外玻璃,即对红外线具有过滤功能的玻璃),以保护图像传感器芯片的感光面。
图1是利用现有技术的COB封装工艺得到的图像传感器封装结构的剖面示意图,如图1所示,在垂直于图像传感器芯片10的感光面11(即接收外界光线并进行光电转换的区域)的方向上,图像传感器封装结构包括背面金属电极16、互联基板15、图像传感器芯片10(包括基底12、感光面11、焊盘13)、覆盖感光面11的保护玻璃14以及连接焊盘13与互连基板15的金属引线17,一方面,由于图像传感器芯片10叠加在互连基板15上,导致所形成的传感器封装结构的厚度(图1中纵向方向)较大,另一方面,由于金属引线17通过打线方式在焊盘13和互连基板15上形成,由于工艺限制,焊盘13和感光面11在图像传感器芯片10上的间隔d(平行于感光面11的方向)通常应大于500微米,因而限制了图像传感器封装结构面积的进一步缩小,并且,两方面的原因均会造成图1所示结构在后续构成镜头模组时尺寸上的限制。
发明内容
本发明所解决的技术问题是利用COB封装工艺所得到的图像传感器封装结构的厚度较大不利于图像传感器封装结构的薄片化问题。
为解决上述问题,一方面,本发明提供了一种图像传感器的封装方法,包括:
将多个图像传感器芯片间隔贴附在一载板表面,所述图像传感器芯片包括感光面和与所述感光面相对的背面,并且,贴附之后的多个所述图像传感器芯片其感光面在同一方向;
制作成型层,所述成型层覆盖多个所述图像传感器芯片之间的载板表面,并且包括与所述感光面相同方向的第一表面和与所述背面相同方向的第二表面;
去除载板;
其中,所述成型层的第一表面和第二表面之间的距离大于或者等于所述图像传感器芯片的感光面与背面之间的距离。
可选的,所述成型层包括热固性树脂。
可选的,所述图像传感器芯片还包括在所述感光面一侧的非感光区域形成的焊盘,所述焊盘用于所述图像传感器芯片与外部电路连接。
可选的,所述封装方法还包括:形成贯穿所述成型层的若干金属通孔,所述金属通孔中填充有导电材料;在所述感光面一侧形成正面结构,所述正面结构包括在所述感光面以外的区域依次形成的第一钝化层、薄膜金属层以及第二钝化层;在所述图像传感器芯片的背面一侧形成背面结构,所述背面结构包括覆盖所述第二表面和所述背面的第三钝化层以及在所述第三钝化层的表面形成的背面金属层;其中,所述薄膜金属层和所述背面金属层均与所述金属通孔接触,所述薄膜金属层还与所述焊盘接触。
可选的,所述封装方法还包括:在第一钝化层内设置有第一接触孔和第二接触孔,所述薄膜金属层分别通过第一接触孔和第二接触孔与所述金属通孔和所述焊盘接触,以及,在所述第三钝化层中形成第三接触孔,所述背面金属层通过第三接触孔与所述金属通孔接触。
另一方面,本发明还提供了一种图像传感器封装结构,包括:
多个间隔分布的图像传感器芯片,所述图像传感器芯片包括感光面和与所述感光面相对的背面,多个所述图像传感器芯片的感光面在同一方向;
包围所述图像传感器芯片的成型层,所述成型层填充多个所述图像传感器芯片之间的间隙,并且包括与所述感光面相同方向的第一表面和与所述背面相同方向的第二表面;
其中,所述成型层的第一表面和第二表面之间的距离大于或者等于所述图像传感器芯片的感光面与背面之间的距离。
可选的,所述封装结构还包括:
在所述感光面一侧的非感光区域设置的焊盘,所述焊盘用于所述图像传感器芯片与外部电路连接;
在所述成型层内设置的金属通孔,所述金属通孔被导电材料填充;
在所述感光面一侧设置的正面结构,所述正面结构包括在所述感光面以外的区域依次层叠设置的第一钝化层、薄膜金属层以及第二钝化层;
在所述图像传感器芯片的背面一侧设置的背面结构,所述背面结构包括覆盖所述成型层的第二表面和所述图像传感器芯片的背面的第三钝化层以及在所述第三钝化层表面设置的背面金属层;
其中,所述薄膜金属层和所述背面金属层均与所述金属通孔接触,所述薄膜金属层还与所述焊盘接触。
可选的,在所述第一钝化层内设置有第一接触孔和第二接触孔,所述薄膜金属层分别通过所述第一接触孔和所述第二接触孔与所述金属通孔和所述焊盘接触,以及,在所述第三钝化层中形成第三接触孔,所述背面金属层通过所述第三接触孔与所述金属通孔接触。
可选的,所述图像传感器封装结构还包括一保护玻璃,所述保护玻璃覆盖所述第二钝化层以及所述感光面。
可选的,在平行于所述感光面的方向上,所述焊盘与所述感光面的间隔小于50微米。
可选的,所述成型层包括热固性树脂。
再一方面,本发明还提供一种镜头模组,包括上述的图像传感器封装结构。
利用本发明提供的图像传感器的封装方法,将多个图像传感器芯片间隔贴附在一载板表面,并且在多个图像传感器芯片之间制作成型层,接着去除载板,所述成型层的厚度大于或者等于所述图像传感器芯片厚度(均是指垂直于感光面方向的尺寸),即所述图像传感器芯片嵌入成型层中,与现有技术的COB封装工艺相比,不需要互连基板,降低了所形成的图像传感器封装结构的厚度,有利于实现图像传感器芯片的薄片化,本发明提供的图像传感器的封装结构的厚度较低,在用于构成镜头模组时,更易于实现小型化。
进一步的,在所述图像传感器芯片的感光面一侧的非感光区域形成有焊盘,利用本发明提供的图像传感器的封装方法,不需要打线工艺形成金属引线,利用半导体薄膜工艺形成的薄膜金属层用于图像传感器芯片上的焊盘引出,因此焊盘与感光面在平行于感光面的方向上的间隔可以减小到50微米以下,即图像传感器芯片的尺寸可以进一步减少,有利于提高集成度。
附图说明
图1是利用现有技术的COB封装工艺形成的图像传感器封装结构的剖面示意图。
图2是本发明实施例的图像传感器的封装方法的流程示意图。
图3a至图3e是本发明实施例的图像传感器的封装方法各步骤的剖面示意图。
附图标记说明:
10、100-图像传感器芯片;12-基底;16-背面金属电极;15-互连基板;14-保护玻璃;17-金属引线;200-载板;11、100a-感光面;100c-非感光区域;100b-背面;13、101-焊盘;150-成型层;160-金属通孔;150a-第一表面;150b-第二表面;110-第一钝化层;120-薄膜金属层;130-第二钝化层;111-第一接触孔;112-第二接触孔;171-第三接触孔;300-正面结构;400-背面结构;170-第三钝化层;180-背面金属层;181-金属保护膜。
具体实施方式
以下结合附图和具体实施例对本发明的图像传感器的封装方法、图像传感器封装结构和镜头模组作进一步详细说明。根据下面的说明和附图,本发明的优点和特征将更清楚,然而,需说明的是,本发明技术方案的构思可按照多种不同的形式实施,并不局限于在此阐述的特定实施例。附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
在说明书和权利要求书中的术语“第一”“第二”等用于在类似要素之间进行区分,且未必是用于描述特定次序或时间顺序。要理解,在适当情况下,如此使用的这些术语可替换,例如可使得本文所述的本发明实施例能够以不同于本文所述的或所示的其他顺序来操作。类似的,如果本文所述的方法包括一系列步骤,且本文所呈现的这些步骤的顺序并非必须是可执行这些步骤的唯一顺序,且一些所述的步骤可被省略和/或一些本文未描述的其他步骤可被添加到该方法。若某附图中的构件与其他附图中的构件相同,虽然在所有附图中都可轻易辨认出这些构件,但为了使附图的说明更为清楚,本说明书不会将所有相同构件的标号标于每一图中。
本发明中所称图像传感器的封装方法主要指的是将图像传感器芯片封装形成图像传感器封装结构的方法。
图2是本发明实施例的图像传感器的封装方法的流程示意图。包括如下步骤:
S1:将多个图像传感器芯片间隔贴附在一载板表面,所述图像传感器芯片包括感光面和与所述感光面相对的背面,所述图像传感器芯片还包括在所述感光面一侧的非感光区域形成的焊盘,并且,贴附之后的多个所述图像传感器芯片的感光面在同一方向;
S2:制作成型层,所述成型层覆盖多个所述图像传感器芯片之间的载板表面,并且包括与所述感光面相同方向的第一表面和与所述背面相同方向的第二表面,其中,所述成型层的第一表面和第二表面之间的距离大于或者等于所述图像传感器芯片的感光面与背面之间的距离;
S3:去除载板,形成贯穿所述成型层的若干金属通孔,所述金属通孔被导电材料填充;
S4:在所述感光面一侧形成正面结构,所述正面结构包括在所述感光面以外的区域依次形成的第一钝化层、薄膜金属层以及第二钝化层;
S5:在所述图像传感器芯片的背面一侧形成背面结构,所述背面结构包括覆盖所述第二表面和所述背面的第三钝化层以及在所述第三钝化层的表面形成的背面金属层,其中,所述薄膜金属层和所述背面金属层均与所述金属通孔接触,所述薄膜金属层还与所述焊盘接触。
图3a至图3e是本发明实施例的图像传感器的封装方法各步骤的剖面示意图。以下结合图2和图3a至图3e对本实施例的图像传感器的封装方法做进一步详细的说明。
结合图2和图3a,执行步骤S1,将多个图像传感器芯片100间隔贴附在一载板200表面,图像传感器芯片100包括感光面100a和与所述感光面相对的背面100b,图像传感器芯片100还包括在所述感光面100a一侧的非感光区域100c形成的焊盘101,并且,贴附之后的多个所述图像传感器芯片100其感光面100a在同一方向。
需要说明的是,虽然图3a中仅示出了两个图像传感器芯片100,但是,本实施例中是将多个相同的图像传感器芯片100贴附在载板200表面。在另一实施例中,除了本实施例中所述的图像传感器芯片100之外,还可以将其他功能芯片或器件,例如图像处理芯片、中央处理芯片、被动元器件等贴附在载板200表面,并且相互之间间隔设置。本领域技术人员可以不脱离本发明的发明构思的范围内,对图像传感器芯片100的数量和分布进行变型。
具体的,所述载板200为一辅助(或临时性)载板,其材质例如为玻璃、陶瓷或聚合物材料,其贴附图像传感器芯片100的表面可以是平面,其形状可以是方形或圆形的板形。
在另一实施例中,所述载板200还可包括设置于其边缘的围墙,该围墙的高度可以大于或者等于图像传感器芯片100的厚度(感光面100a与背面100b之间的距离),此外,围墙可设置为可拆卸结构。
图像传感器芯片100可通过粘合剂(未示出)贴附到载板200表面。
图像传感器芯片100例如为CMOS或CCD图像传感器芯片,本实施例中以CMOS图像传感器芯片为例,其具有一感光面100a,即图像传感器芯片100的感光区域,以及一背面100b,即与感光面100a远离的表面。在感光面100a上,设置了微透镜结构,以利于光线(主要是可见光)的入射效率,在图像传感器芯片100内部可包括分别对应红(R)、绿(G)、蓝(B)的感光单元,入射至各感光单元的入射光通过光电转换,可转化成电信号并通过内部电路(未示出)传输至外部电路。本实施例中,感光面100a是具有感光功能(通过微透镜结构入射后进行R、G、B光电转换的表面),在感光面100a的同一侧,还包括非感光区域100c,在非感光区域100c,设置有用于与外部电路连接的两个焊盘101,即图像传感器芯片100内部电路的引出区域,并且,在平行于感光面100a的方向上焊盘101与感光面100a隔开一距离d'。在其他实施例中,焊盘101也可以为1个,或者焊盘101也可以设置于图像传感器芯片的背面100b一侧。
本实施例的本实施例中通过粘合剂将感光面100a与载板200粘合,而背面100b远离载板200。但本发明不限于此,在其他实施例中,根据图像传感器芯片100的具体结构,也可以使背面100b通过粘合剂贴附在载板200上。
本实施例中,多个图像传感器芯片100并非连续贴附在载板100表面,而是任意两个图像传感器芯片100隔开一定距离分布,例如贴附完成之后可在载板100表面形成一芯片阵列,图像传感器芯片100之间的距离可以根据贴片设备以及制程的要求进行设置,本发明对此不做限制。
结合图2和图3b,执行步骤S2,制作成型层150,所述成型层150覆盖多个所述图像传感器芯片100之间的载板200表面,所述成型层150包括与所述感光面100a相同方向的第一表面150a和与所述背面100b相同方向的第二表面150b,其中,所述成型层150的第一表面150a和第二表面150b之间的距离大于或者等于所述图像传感器芯片100的感光面100a与背面100b之间的距离。
成型层150可包括吸收至少一部分光的材料、光反射材料或光散射材料,还可以包括对可见光(例如波长在380~750nm范围内的光)是半透明或不透明的绝缘材料,并且也可以包括对红外线(例如波长在750nm~1mm范围内的光)透光率接近于零的绝缘材料。例如,成型层150可包括诸如聚碳酸脂(PC)、聚对苯二甲酸乙二醇酯(PET)、聚醚砜、聚苯醚、聚酰胺、聚醚酰亚胺、甲基丙烯酸树脂或环聚烯烃系树脂的热塑性树脂,以及诸如环氧树脂、酚树脂、聚氨酯树脂、亚克力树脂、乙烯酯树脂、酰亚胺类树脂、聚氨酯类树脂、尿素树脂或三聚氰胺树脂的热固性树脂,或者诸如聚苯乙烯(PS)、聚丙烯腈等有机绝缘材料,但本发明不限于此。
在另一实施例中,成型层150可包括诸如氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛、氧化钽或氧化锌的无机氧化物或者无机氮化物的无机绝缘材料。但本发明不限于此。
在又一实施例中,成型层150可包括如黑色矩阵材料的不透明材料。黑色矩阵材料可包括有机树脂、包含玻璃膏和黑色颜料的树脂或膏。
本实施例中成型层150优选为包括热固性树脂,例如为环氧树脂,热固性树脂的加入,可以提高成型层150在受热状态下的平整性能,从而提高多个图像传感器芯片100的平整度,例如,在测试温度达到260度时,多个图像传感器芯片100的平整度的变化小于20微米。而利用现有COB封装技术,在相同测试温度下,多个图像传感器芯片100的平整度变化在70~90微米。
具体的,可以利用旋涂工艺在载板200的表面涂布环氧树脂。由于载板200表面间隔贴附有图像传感器芯片100,因此,成型层150首先会分布于多个图像传感器芯片100之间的载板200的表面,并且可通过设置环氧树脂的量使得成型层150填满多个图像传感器芯片100之间的间隙,接着可通过例如刮板的方法使环氧树脂与图像传感器芯片100基本齐平,但在容许厚度范围内,成型层150的也可以形成为高于图像传感器芯片100的背面100d。本发明不限于此,所述成型层150的第一表面150a和第二表面150b之间的距离可以大于或者等于所述图像传感器芯片100的感光面100a与背面100b之间的距离。随后可以通过烘烤使环氧树脂固化。另外可利用例如干法刻蚀感光面100a的成型层150以便暴露出图像传感器芯片100的背面100b,所得到的成型层150将图像传感器芯片100包围。在另一实施例中,也可以利用喷墨打印(Ink JetPrinting,IJP)工艺在多个图像传感器芯片100之间制作成型层150。但不局限于此,成型层150的制作可以根据所选择的材料的性质选择适当的工艺进行制作。
结合图2和图3c,执行步骤S3,去除载板200,形成贯穿所述成型层150的若干金属通孔160,所述金属通孔160被导电材料填充。
本实施例中由于载板200与图像传感器芯片100通过粘合剂粘接,该粘合剂例如是热熔胶,则可以通过加热载板200的方式改变热熔胶的粘度,以将载板200去除。需要注意的是,该热熔胶的加热温度应低于成型层150的固化温度,以避免影响成型层150。在另一实施例中,该粘合剂的粘度可变,并且可以借以激光、红外线或超声波等方式定位粘合剂的位置,同时加热载板200,使得粘合剂粘性变差,从而去除载板200。在又一实施例中,还可以在载板200与图像传感器芯片100的感光面100a施加使二者相反方向移动的力,从而去除载板200,但本发明不限于此,例如也可以采用激光剥离或机械切割的方式将载板200去除。
去除载板200之后,可在成型层150中通过机械打孔、激光打孔或者干法刻蚀等方法形成贯穿所述成型层150的若干通孔,具体可以根据成型层150的材料性质选择适当的打孔方法形成通孔。本实施例中对于环氧树脂制作的成型层150,可以利用激光打孔工艺形成通孔。通孔可围绕图像传感器芯片100分布,即,可以在一个图像传感器芯片100周围的成型层150中,形成一个或多个通孔。
接着,可以在通孔中填充导电材料形成金属通孔160。金属通孔160可以将在成型层150某一表面上形成的电气连接导引到成型层150的另一表面,弥补传统半导体芯片二维布线的局限性,这种互连方式把不同工艺材料和不同的功能模块集成到一起,可以提高芯片封装的集成度,给芯片整体性能优化带来很大方便。本实施例中,可以通过例如电镀或者化学镀的方法在通孔中填充Cu(铜)形成金属通孔160。但本发明不限于此,导电材料还可以是W(钨)、Ag(银)或Au(金)等导电金属、导电合金或者导电胶,并且金属通孔160的形成工艺也可以利用本领域的公知的方法。
结合图2和图3d,执行步骤S4,在所述感光面100a一侧形成正面结构300,所述正面结构300包括在所述感光面100a以外的区域依次形成的第一钝化层110、薄膜金属层120以及第二钝化层130。
正面结构300用于将图像传感器芯片100的焊盘101引出并形成电气互联,以便与外部电路连接,以控制部分或全部的图像传感器芯片100。
具体的,参照图3d(与图3c相比,图像传感器芯片100的感光面100a经翻转朝上示意),首先在感光面100a一侧但不包括感光面100a的区域(本实施例中包括成型层150的第一表面150a以及非感光区域100c)形成第一钝化层110,第一钝化层110的厚度例如约5~25微米;接着,可以在金属通孔160的正上方的第一钝化层110中形成第一接触孔111,并在图像传感器芯片100的焊盘101的正上方的第一钝化层110中形成第二接触孔112;接着利用导电材料填充第一接触孔111和第二接触孔112,并在第一钝化层110表面形成图案化的金属薄膜从而形成连接图像传感器芯片100和金属通孔160的薄膜金属层120,所形成的薄膜金属层120通过第一接触孔111与金属通孔160接触,并且通过第二接触孔112中与图像传感器芯片100的焊盘101接触;然后,形成第二钝化层130,第二钝化层130的厚度例如约5~25微米,所述第二钝化层130覆盖第一钝化层110以及金属引线120,但暴露出感光面100a。
第一钝化层110和第二钝化层130可以隔离薄膜金属层120避免短路,因此二者优选为绝缘材料,第一钝化层110和第二钝化层130可以是同种材料也可以是不同材料,本实施例中第一钝化层110和第二钝化层130为高分子材料,例如是聚酰亚胺(polyimides)、苯并环丁烯(BCB)或者聚对二恶唑苯(PBO)中的一种或者他们的组合。第一钝化层110和第二钝化层130可以采用旋涂成膜、热固化、曝光、显影、气体灰化、脱模等工艺形成。但本发明不限于此,第一钝化层110和第二钝化层130的成膜以及图案化可以根据所选材料的性质选择适当的工艺进行。
第一接触孔111和第二接触孔112可以采用例如半导体工艺中的干法刻蚀工艺形成。形成第一接触孔111和第二接触孔112之后,可以利用PVD(Plasma Vapor Deposition,等离子体气相沉积)或者热蒸镀工艺在第一接触孔111和第二接触孔112内部以及外部形成金属种子层,并在该金属种子层上电镀金属以得到所需的厚度。然后再进行光阻涂布、曝光、显影、蚀刻、去除光阻的工艺,使金属层图案化从而形成薄膜金属层120。具体的,本实施例中薄膜金属层120包括在第一接触孔111和第二接触孔中填充的导电材料,以及在第一钝化层110表面形成的图案化的金属层材料。
薄膜金属层120具体可以是Cu、Ag、W或Au等金属材料、导电合金、导电氧化物(例如ITO),但不限于此,薄膜金属层120也可以是导电的有机材料,例如导电聚合物,在某些实施例中,可以采用例如打印的方式形成薄膜金属层120。所述薄膜金属层120在第一钝化层110表面上的厚度约3~10微米,优选3~5微米。
利用上述半导体薄膜工艺形成薄膜金属层120,其可以用于图像传感器芯片10与外部电路的连接,与PCB封装工艺中的打线相比,对感光面100a的影响较小,因此,利用本实施例中的薄膜金属层120的形成方法,焊盘101与感光面100a在平行于感光面100a的方向上的间隔d'减少,在本实施例中,d'值可以降到50微米以下,与之相对的,如背景技术所述,PCB封装工艺中,焊盘与感光面的间隔d通常大于500微米。d'值变小,有利于图像传感器芯片100的集成度提高,也有利于集成多个图像传感器芯片100所形成的封装结构的小型化。
结合图2和图3e,执行步骤S5,在所述图像传感器芯片100的背面100d一侧形成背面结构400,所述背面结构400包括覆盖所述第二表面150b和所述背面100d的第三钝化层170以及在所述第三钝化层170的表面形成的背面金属层180,其中,所述薄膜金属层130和所述背面金属层180均与所述金属通孔160接触。
本实施例中第三钝化层170可以选择与第一钝化层110或第二钝化层130相同的材料以及半导体成膜工艺形成。第三钝化层170的厚度约5~50μm。
形成第三钝化层170之后,可以在金属通孔160正下方的第三钝化层170中形成第三接触孔171,并且在第三接触孔171中填充与金属通孔160中的导电材料相同或不同的导电材料;接着形成覆盖第三接触孔171以及部分第三钝化层170的背面金属层180。背面金属层180的形成方法可以采用与薄膜金属层120相同的工艺形成,也可以采用公知的其他半导体成膜工艺形成,本实施例中,在第三接触孔171中利用PVD工艺填充Cu,接着利用电镀工艺进行金属增厚,即在第三钝化层170表面形成Cu膜,随后进行刻蚀工艺,形成背面金属层180,具体的,此处背面金属层180包括在第三接触孔171中填充的导电材料,以及在第三钝化层170表面形成的图案化的导电层,背面金属层180通过第三接触孔171可以与金属通孔160接触。
优选方案中,背面金属层180表面还形成有金属保护膜181。所述金属保护膜181例如是NiAu(镍金)薄膜或者Sn(锡)膜。NiAu薄膜可采用电镀工艺形成,而Sn膜可通过锡焊的工艺形成。
经过上述步骤S1至S5,所形成的图像传感器封装结构如图3e所示。其中,将多个图像传感器芯片100形成于成型层150内部,并且通过正面结构300和背面结构400与外部电路进行电气连接。后续可在感光面100a一侧安装相应的镜头(例如为一组光学镜片)及镜头支架构成镜头模组。
利用本实施例提供的图像传感器的封装方法,一方面,以成型层150、第三钝化层170和背面金属层180作为基底层,并且将多个图像传感器芯片100形成于成型层150的内部,因此可以显著降低所形成的封装结构的厚度(垂直于感光面100a方向的距离),有利于所形成封装结构的薄型化;另一方面,上述封装方法不需要打线工艺,而是在感光面100a一侧但不包括感光面100a的区域形成的薄膜金属层120将焊盘101引出,其形成过程对感光面100a的影响较小,因此焊盘101与感光面100a的在平行于感光面100a方向上的间隔d'较打线工艺可以进一步减小,具体的d'值可以减小到50微米以下,从而图像传感器芯片100的尺寸可以减小,可以提高所形成的封装结构的集成度。所形成的封装结构用以形成镜头模组时,有利于镜头模组的空间设计,例如易于实现小型化。
本实施例还提供了一种图像传感器封装结构,如图3e所示,所述图像传感器封装结构包括:
多个间隔分布的图像传感器芯片100,所述图像传感器芯片100包括感光面100a和与所述感光面100a相对的背面100b,在所述感光面100a一侧的非感光区域设置的焊盘101,多个所述图像传感器芯片100的感光面100a在同一方向;
包围所述图像传感器芯片100的成型层150,所述成型层150填充了多个所述图像传感器芯片100之间的间隙,并且包括与所述感光面100a相同方向的第一表面150a和与所述背面100b相同方向的第二表面150b,其中,第一表面150a和第二表面150b之间的距离大于或者等于所述图像传感器芯片100的感光面100a与背面100b之间的距离;
在所述成型层150内设置有金属通孔160,所述金属通孔160被导电材料填充;
在所述感光面100a一侧设置的正面结构300,所述正面结构300包括在所述感光面100a以外的区域依次层叠设置的第一钝化层110、薄膜金属层120以及第二钝化层130;以及,
在所述图像传感器芯片100的背面100b一侧设置的背面结构400,所述背面结构400包括覆盖所述成型层150的第二表面150b和所述图像传感器芯片100的背面100b的第三钝化层170以及在所述第三钝化层170表面设置的背面金属层180,其中,所述薄膜金属层120和所述背面金属层170均与所述金属通孔160接触,所述薄膜金属层120还与所述焊盘101接触。
具体的,在第一钝化层110内还可设置第一接触孔111和第二接触孔112,并且第一接触孔111和第二接触孔112同样填充有导电材料;通过第一接触孔111和第二接触孔112,薄膜金属层120分别与金属通孔160和图像传感器芯片100的焊垫101相接触;在第三钝化层170内还可设置第三接触孔171,所述第三接触孔171也填充有导电材料,背面金属层180通过第三接触孔171与金属通孔160相接触。
本实施例中,背面金属层180表面可设置金属保护膜181,所述金属保护膜181例如为NiAu薄膜或者Sn膜。
另外,本实施例的图像传感器封装结构还可包括一保护玻璃,所述保护玻璃覆盖所述第二钝化层130以及感光面100a。保护玻璃可以是一红外玻璃,即对红外线(例如波长在750nm~1mm范围内的光)具有阻挡和/或过滤作用的玻璃,优选方案中,可选择对红外线的透过率接近或者等于0的玻璃作为保护玻璃。所述保护玻璃可以通过粘合剂与第二钝化层130粘接,粘合剂的厚度例如约10μm。
本实施例中由于成型层150与感光面100a填满了图像传感器芯片10之间的间隙,即其第一表面150a与感光面100a齐平或者高于感光面100a,而包括第一钝化层110、薄膜金属层120以及第二钝化层130的正面结构300形成于成型层150a的表面,因此,保护玻璃虽然位于感光面100a的上方并覆盖感光面100a,但可以不与感光面100a接触,从而可以避免施加到保护玻璃上的载荷对感光面100a造成影响。
本实施例还提供了一种镜头模组,包括如图3e所示的图像传感器封装结构。
所述镜头模组可包括光学镜头,例如是应用于手机摄像头的一个或一组光学镜片,所述光学镜头覆盖所述第二钝化层130以及感光面100a。所述光学镜头与第二钝化层130可以粘接固定(在具有保护玻璃的情况下,则是与保护玻璃粘结固定),或者所述光学镜头可设置于一镜头支架,并且通过镜头支架与上述图像传感器封装结构嵌合固定。
本实施例的镜头模组,其中图像传感器封装结构以成型层150、第三钝化层和背面金属层180作为基底层,由于多个图像传感器芯片100形成于成型层150内部,可以不需要PCB基板,与现有技术的COB封装工艺相比,镜头模组中的图像传感器封装结构的厚度可以大大降低,另外图像传感器封装结构中的焊盘101与感光面100a的横向(平行于感光面100a的方向)间隔d'小于CMOB封装工艺中的对应间隔d,从而实现了所述封装结构的薄型化和小型化,因而在形成镜头模组时,有利于镜头模组的空间设计,例如易于实现小型化。
需要说明的是,本实施例中的方法和结构采用递进的方式描述,在后的方法和结构的描述重点说明的都是与在前的方法和结构的不同之处,对于本实施例公开的结构而言,由于与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
上述描述仅是对本发明较佳实施例的描述,并非对本发明权利范围的任何限定,任何本领域技术人员在不脱离本发明的精神和范围内,都可以利用上述揭示的方法和技术内容对本发明技术方案做出可能的变动和修改,因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化及修饰,均属于本发明技术方案的保护范围。

Claims (7)

1.一种图像传感器的封装方法,其特征在于,包括:
将多个图像传感器芯片间隔贴附在一载板表面,所述图像传感器芯片包括感光面和与所述感光面相对的背面,并且,贴附之后的多个所述图像传感器芯片其感光面在同一方向,所述图像传感器芯片还包括在所述感光面一侧的非感光区域形成的焊盘,所述焊盘用于所述图像传感器芯片与外部电路连接;
制作成型层,所述成型层覆盖多个所述图像传感器芯片之间的载板表面而不覆盖所述图像传感器芯片,并且包括与所述感光面相同方向的第一表面和与所述背面相同方向的第二表面;
去除所述载板,其中,所述成型层的第一表面和第二表面之间的距离大于或者等于所述图像传感器芯片的感光面与背面之间的距离;
所述封装方法还包括:
形成贯穿所述成型层的若干金属通孔,所述金属通孔中填充有导电材料;
在所述感光面一侧形成正面结构,所述正面结构包括在所述感光面以外的区域依次形成的第一钝化层、薄膜金属层以及第二钝化层,其中,在所述第一钝化层内形成第一接触孔和第二接触孔,所述薄膜金属层分别通过所述第一接触孔和所述第二接触孔与所述金属通孔和所述焊盘接触;
在所述图像传感器芯片的背面一侧形成背面结构,所述背面结构包括覆盖所述第二表面和所述背面的第三钝化层以及在所述第三钝化层的表面形成的背面金属层,其中,在所述第三钝化层中形成第三接触孔,所述背面金属层通过所述第三接触孔与所述金属通孔接触。
2.如权利要求1所述的图像传感器的封装方法,其特征在于,所述成型层包括热固性树脂。
3.一种图像传感器封装结构,其特征在于,包括:
多个间隔分布的图像传感器芯片,所述图像传感器芯片包括感光面和与所述感光面相对的背面,多个所述图像传感器芯片的感光面在同一方向;
包围所述图像传感器芯片的成型层,所述成型层填充多个所述图像传感器芯片之间的间隙而不覆盖所述图像传感器芯片,并且包括与所述感光面相同方向的第一表面和与所述背面相同方向的第二表面,其中,所述成型层的第一表面和第二表面之间的距离大于或者等于所述图像传感器芯片的感光面与背面之间的距离;
在所述感光面一侧的非感光区域设置的焊盘,所述焊盘用于所述图像传感器芯片与外部电路连接;
在所述成型层内设置的金属通孔,所述金属通孔被导电材料填充;
在所述感光面一侧设置的正面结构,所述正面结构包括在所述感光面以外的区域依次层叠设置的第一钝化层、薄膜金属层以及第二钝化层,在所述第一钝化层内设置有第一接触孔和第二接触孔,所述薄膜金属层分别通过所述第一接触孔和所述第二接触孔与所述金属通孔和所述焊盘接触;
在所述图像传感器芯片的背面一侧设置的背面结构,所述背面结构包括覆盖所述成型层的第二表面和所述图像传感器芯片的背面的第三钝化层以及在所述第三钝化层表面设置的背面金属层,在所述第三钝化层中形成有第三接触孔,所述背面金属层通过所述第三接触孔与所述金属通孔接触。
4.如权利要求3所述的图像传感器封装结构,其特征在于,所述图像传感器封装结构还包括一保护玻璃,所述保护玻璃覆盖所述第二钝化层以及所述感光面。
5.如权利要求3所述的图像传感器封装结构,其特征在于,其特征在于,在平行于所述感光面的方向上,所述焊盘与所述感光面的间隔小于50微米。
6.如权利要求3至5中任一项所述的图像传感器封装结构,其特征在于,所述成型层包括热固性树脂。
7.一种镜头模组,其特征在于,包括如权利要求3至6中任一权利要求所述的图像传感器封装结构。
CN201710986559.XA 2017-10-20 2017-10-20 图像传感器的封装方法、图像传感器封装结构和镜头模组 Active CN109698208B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201710986559.XA CN109698208B (zh) 2017-10-20 2017-10-20 图像传感器的封装方法、图像传感器封装结构和镜头模组
US15/904,902 US10727260B2 (en) 2017-10-20 2018-02-26 Image sensor packaging method, image sensor package and lens module
US16/757,623 US11282879B2 (en) 2017-10-20 2018-09-29 Image sensor packaging method, image sensor packaging structure, and lens module
PCT/CN2018/108630 WO2019076189A1 (zh) 2017-10-20 2018-09-29 图像传感器的封装方法、图像传感器封装结构和镜头模组

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710986559.XA CN109698208B (zh) 2017-10-20 2017-10-20 图像传感器的封装方法、图像传感器封装结构和镜头模组

Publications (2)

Publication Number Publication Date
CN109698208A CN109698208A (zh) 2019-04-30
CN109698208B true CN109698208B (zh) 2023-06-30

Family

ID=66169566

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710986559.XA Active CN109698208B (zh) 2017-10-20 2017-10-20 图像传感器的封装方法、图像传感器封装结构和镜头模组

Country Status (3)

Country Link
US (2) US10727260B2 (zh)
CN (1) CN109698208B (zh)
WO (1) WO2019076189A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10553515B2 (en) * 2016-04-28 2020-02-04 Intel Corporation Integrated circuit structures with extended conductive pathways
CN110440929B (zh) * 2019-09-17 2021-03-16 昆明北方红外技术股份有限公司 热像仪安装基准面偏差消除装调方法
CN110867137B (zh) * 2019-10-30 2021-07-06 深圳市华星光电半导体显示技术有限公司 显示面板的制备方法及显示面板
CN113990856A (zh) * 2020-11-10 2022-01-28 神盾股份有限公司 光学感测封装体
TWI799943B (zh) * 2021-08-12 2023-04-21 致伸科技股份有限公司 鏡頭模組與應用於其中之製造方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103247639A (zh) * 2012-02-07 2013-08-14 中国科学院上海微系统与信息技术研究所 图像传感器圆片级封装方法及其结构
CN106898625A (zh) * 2015-12-18 2017-06-27 中芯国际集成电路制造(上海)有限公司 图像传感器芯片的封装结构及封装方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6548759B1 (en) 2001-06-28 2003-04-15 Amkor Technology, Inc. Pre-drilled image sensor package
US6747348B2 (en) * 2001-10-16 2004-06-08 Micron Technology, Inc. Apparatus and method for leadless packaging of semiconductor devices
US20080136012A1 (en) * 2006-12-08 2008-06-12 Advanced Chip Engineering Technology Inc. Imagine sensor package and forming method of the same
US8053900B2 (en) * 2008-10-21 2011-11-08 Taiwan Semiconductor Manufacturing Company, Ltd. Through-substrate vias (TSVs) electrically connected to a bond pad design with reduced dishing effect
US9018725B2 (en) * 2011-09-02 2015-04-28 Optiz, Inc. Stepped package for image sensor and method of making same
US9564413B2 (en) * 2011-09-15 2017-02-07 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming semiconductor die with active region responsive to external stimulus
WO2014083750A1 (ja) * 2012-11-30 2014-06-05 パナソニック株式会社 光学装置及びその製造方法
JP5784775B2 (ja) * 2014-03-19 2015-09-24 新光電気工業株式会社 半導体パッケージ及びその製造方法
KR20160080166A (ko) 2014-12-29 2016-07-07 에스케이하이닉스 주식회사 이미지 센서 내장형 패키지 및 그 제조방법
CN104485320A (zh) 2014-12-30 2015-04-01 华天科技(西安)有限公司 一种有垂直通孔的埋入式传感芯片封装结构及其制备方法
CN105845635B (zh) * 2015-01-16 2018-12-07 恒劲科技股份有限公司 电子封装结构
DE102015104886A1 (de) * 2015-03-30 2016-10-06 Osram Opto Semiconductors Gmbh Optoelektronischer Halbleiterchip, optoelektronisches Halbleiterbauelement und Verfahren zur Herstellung eines optoelektronischen Halbleiterchips
US10276402B2 (en) * 2016-03-21 2019-04-30 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor package and manufacturing process thereof
JP2017175004A (ja) * 2016-03-24 2017-09-28 ソニー株式会社 チップサイズパッケージ、製造方法、電子機器、および内視鏡
US9691708B1 (en) * 2016-07-20 2017-06-27 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor package and manufacturing method thereof
US10446504B2 (en) * 2017-05-18 2019-10-15 Xintec Inc. Chip package and method for forming the same

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103247639A (zh) * 2012-02-07 2013-08-14 中国科学院上海微系统与信息技术研究所 图像传感器圆片级封装方法及其结构
CN106898625A (zh) * 2015-12-18 2017-06-27 中芯国际集成电路制造(上海)有限公司 图像传感器芯片的封装结构及封装方法

Also Published As

Publication number Publication date
US20200343284A1 (en) 2020-10-29
WO2019076189A1 (zh) 2019-04-25
US11282879B2 (en) 2022-03-22
US10727260B2 (en) 2020-07-28
US20190123081A1 (en) 2019-04-25
CN109698208A (zh) 2019-04-30

Similar Documents

Publication Publication Date Title
CN109698208B (zh) 图像传感器的封装方法、图像传感器封装结构和镜头模组
CN110491859B (zh) 晶片封装体及其制造方法
KR100839976B1 (ko) 웨이퍼 수준에서 카메라 모듈을 제조하는 방법
CN107808887B (zh) 光学装置及其制造方法
TWI508235B (zh) 晶片封裝體及其製作方法
US20100053407A1 (en) Wafer level compliant packages for rear-face illuminated solid state image sensors
US8194162B2 (en) Imaging device
US9379072B2 (en) Chip package and method for forming the same
KR101420934B1 (ko) Cmos 이미지 센서를 위한 와이어 본드 인터포저 패키지 및 그 제조 방법
US9966400B2 (en) Photosensitive module and method for forming the same
TW201508882A (zh) 電子元件封裝體及其製造方法
CN109872986B (zh) 光学传感器的封装结构及光学传感器的封装方法
US9881959B2 (en) Chip package and method of manufacturing the same
US20090289318A1 (en) Electronics device package and fabrication method thereof
TWI442535B (zh) 電子元件封裝體及其製作方法
CN111163255A (zh) 影像感测模块
US9219091B2 (en) Low profile sensor module and method of making same
CN110797358B (zh) 晶片封装体及其制造方法
CN110943100A (zh) 超薄成像芯片及其形成方法、成像模组及其形成方法
US9978788B2 (en) Photosensitive module and method for forming the same
JP5045952B2 (ja) 光デバイス、光モジュール及び電子機器
JP4292383B2 (ja) 光デバイスの製造方法
CN112897449B (zh) 半导体封装及其制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20231114

Address after: No. 10, 65th Street, Hongmao Bridge, Singapore

Patentee after: Sunlight Technology Singapore Ltd.

Address before: 11 11th Street, 10th Floor, 8th Wulan, Singapore

Patentee before: INNO-PACH TECHNOLOGY Pte. Ltd.