CN109686291A - 一种Notch显示屏的GIP驱动电路及Notch显示屏 - Google Patents

一种Notch显示屏的GIP驱动电路及Notch显示屏 Download PDF

Info

Publication number
CN109686291A
CN109686291A CN201910059881.7A CN201910059881A CN109686291A CN 109686291 A CN109686291 A CN 109686291A CN 201910059881 A CN201910059881 A CN 201910059881A CN 109686291 A CN109686291 A CN 109686291A
Authority
CN
China
Prior art keywords
stage
switch transistor
source
control terminal
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910059881.7A
Other languages
English (en)
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujian Huajiacai Co Ltd
Original Assignee
Fujian Huajiacai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujian Huajiacai Co Ltd filed Critical Fujian Huajiacai Co Ltd
Priority to CN201910059881.7A priority Critical patent/CN109686291A/zh
Publication of CN109686291A publication Critical patent/CN109686291A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

本发明涉及一种Notch显示屏的GIP驱动电路及Notch显示屏,所述GIP驱动电路包括开关管T1、T2、T3、T4、T5、T6、T7及电容C1、C2;所述开关管T1的控制端连接于扫描信号Gn的上级扫描信号Gn‑1,源端连接于电压信号Vfwd,漏端连接于开关管T2的控制端及T4的控制端,所述开关管T2的源端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T3的控制端通过电容C1连接于第一时钟信号,源端连接于开关管T1的漏端,漏端连接于电压信号Vss,所述开关管T4的源端连接于第一始终信号,漏端连接于开关管T5的源端及T6的源端;通过输入这种可变波形来达到屏幕亮度平均的目的,避免制程中电容电阻精准误差的影响。

Description

一种Notch显示屏的GIP驱动电路及Notch显示屏
技术领域
本发明设计Notch显示技术领域,特别涉及一种Notch显示屏的GIP驱动电路及Notch显示屏。
背景技术
刘海屏是一种追求更高屏占比和屏幕正上方极致边框的设计,会使用异形切割将屏幕正上方切成Notch的形状。
如图1所示Notch显示屏,包括Notch区和直线区。Notch的设计虽然能有效的增加屏占比,但根据Notch屏的Data传输路径,从A端到B端,由于Notch区域一行所拥有的像素相对较少,Data经过Notch区的像素较少,Notch区对应的RC值也较小,相同驱动电压下像素会偏亮。因此,为了使Notch区域亮度一致,就需要进行RC电路补偿。目前的做法是在Notch的中间走线中加入电容电阻,但这种做法增加了制程,会面临蚀刻不精准导致RC值存在偏差的问题。
发明内容
为此,需要提供一种Notch显示屏的GIP驱动电路及Notch显示屏,解决现有对RC电路补偿增加额外的电容电阻增加了制程,存在蚀刻不精准导致RC值存在偏差的问题。
为实现上述目的,发明人提供了一种Notch显示屏的GIP驱动电路,包括开关管T1、T2、T3、T4、T5、T6、T7及电容C1、C2;
所述开关管T1的控制端连接于扫描信号Gn的上级扫描信号Gn-1,源端连接于电压信号Vfwd,漏端连接于开关管T2的控制端及T4的控制端,所述开关管T1在t1阶段时打开,在t2阶段时关闭;
所述开关管T2的源端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T2在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T3的控制端通过电容C1连接于第一时钟信号,源端连接于开关管T1的漏端,漏端连接于电压信号Vss,所述开关管T3在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T4的源端连接于第一始终信号,漏端连接于开关管T5的源端及T6的源端,所述开关管T4在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T5的控制端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T5在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T6的控制端连接于第二始终信号,漏端连接于电压信号Vss,所述开关管T5在在t1阶段、t3阶段、t4阶段及t5阶段时打开,在t2阶段时关闭;
所述开关管T7的控制端连接于扫描信号Gn的下级扫描信号Gn+1,源端连接于电压信号Vbwd,所述开关管T7在T3阶段时打开;
所述电容C2的一端连接于开关管T4的控制端,另一端连接于T4的漏端。
进一步优化,所述开关管T1、T2、T3、T4、T5、T6、T7均为薄膜晶体管。
进一步优化,所述第一时钟信号在t1阶段、t3阶段及t5阶段处于低电位,在t2阶段及t4阶段处于高电位;
所述第二时钟信号在t1阶段、t3阶段及t5阶段处于高电位,在t2阶段及t4阶段处于低电位;
所述扫描信号Gn在t2阶段时处于高电位,在在t1阶段、t3阶段、t4阶段及t5阶段处于低电位。
发明人还提供了另一个技术方案:一种Notch显示屏,包括GIP驱动电路,所述GIP驱动电路包括开关管T1、T2、T3、T4、T5、T6、T7及电容C1、C2;
所述开关管T1的控制端连接于扫描信号Gn的上级扫描信号Gn-1,源端连接于电压信号Vfwd,漏端连接于开关管T2的控制端及T4的控制端,所述开关管T1在t1阶段时打开,在t2阶段时关闭;
所述开关管T2的源端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T2在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T3的控制端通过电容C1连接于第一时钟信号,源端连接于开关管T1的漏端,漏端连接于电压信号Vss,所述开关管T3在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T4的源端连接于第一始终信号,漏端连接于开关管T5的源端及T6的源端,所述开关管T4在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T5的控制端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T5在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T6的控制端连接于第二始终信号,漏端连接于电压信号Vss,所述开关管T5在在t1阶段、t3阶段、t4阶段及t5阶段时打开,在t2阶段时关闭;
所述开关管T7的控制端连接于扫描信号Gn的下级扫描信号Gn+1,源端连接于电压信号Vbwd,所述开关管T7在T3阶段时打开;
所述电容C2的一端连接于开关管T4的控制端,另一端连接于T4的漏端。
进一步优化,所述开关管T1、T2、T3、T4、T5、T6、T7均为薄膜晶体管。
进一步优化,所述第一时钟信号在t1阶段、t3阶段及t5阶段处于低电位,在t2阶段及t4阶段处于高电位;
所述第二时钟信号在t1阶段、t3阶段及t5阶段处于高电位,在t2阶段及t4阶段处于低电位;
所述扫描信号Gn在t2阶段时处于高电位,在在t1阶段、t3阶段、t4阶段及t5阶段处于低电位。
区别于现有技术,上述技术方案,通过采用7个开关管及2个电容构成7T2C结构的GIP驱动电路,然后通过7T2C结构的GIP驱动电路输出一种可变的信号,分别在Notch区和直线区提供不同的波形,通过输入这种可变波形来达到屏幕亮度平均的目的,同时无需在走线中添加额外的电阻电容,避免制程中电容电阻精准误差的影响。
附图说明
图1为背景技术所述Notch显示屏的一种结构示意图;
图2为具体实施方式所述Notch显示屏的GIP驱动电路;
图3为具体实施方式所述Notch显示屏的GIP驱动电路在t1阶段及t2阶段时的电路示意图;
图4为具体实施方式所述Notch显示屏的GIP驱动电路在t1阶段及t2阶段时的电路示意图;
图5为具体实施方式所述Notch显示屏的GIP驱动电路输出的面板驱动信号的示意图;
图6为具体实施方式所述Notch显示屏的GIP驱动电路的时序示意图。
具体实施方式
为详细说明技术方案的技术内容、构造特征、所实现目的及效果,以下结合具体实施例并配合附图详予说明。
请参阅图2,本实施例所述Notch显示屏的GIP驱动电路,包括开关管T1、T2、T3、T4、T5、T6、T7及电容C1、C2;
所述开关管T1的控制端连接于扫描信号Gn的上级扫描信号Gn-1,源端连接于电压信号Vfwd,漏端连接于开关管T2的控制端及T4的控制端,所述开关管T1在t1阶段时打开,在t2阶段时关闭;
所述开关管T2的源端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T2在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T3的控制端通过电容C1连接于第一时钟信号,源端连接于开关管T1的漏端,漏端连接于电压信号Vss,所述开关管T3在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T4的源端连接于第一始终信号,漏端连接于开关管T5的源端及T6的源端,所述开关管T4在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T5的控制端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T5在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T6的控制端连接于第二始终信号,漏端连接于电压信号Vss,所述开关管T5在在t1阶段、t3阶段、t4阶段及t5阶段时打开,在t2阶段时关闭;
所述开关管T7的控制端连接于扫描信号Gn的下级扫描信号Gn+1,源端连接于电压信号Vbwd,所述开关管T7在T3阶段时打开;
所述电容C2的一端连接于开关管T4的控制端,另一端连接于T4的漏端。
其中,开关管T1、T2、T3、T4、T5、T6、T7可以为P场效应管、N场效应管、三极管等多种实施方式,对应的控制端为栅极或基极,其余的开关管端根据本领域技术人员的常识可以确定接通即可。在本实施例中所述开关管T1、T2、T3、T4、T5、T6、T7均为薄膜晶体管。
如图3所示Notch显示屏的GIP驱动电路在t1阶段及t2阶段时的电路示意图;当在t1阶段时,开关管T1及开关管T6打开,此时Q点处于高电位;此时开关管T2及开关管T4打开,P点和扫描信号Gn为低电位,此时开关管T3及开光管T5关闭;而当在t2阶段时,开关管t1及开关管t6关闭,Q点处于高电位,开关管t2及开光管t4打开,P点为低电位,而Gn为该点位,使得Q点电位两倍高电位2H,此开关管T3及T5关闭。
而如图4所示Notch显示屏的GIP驱动电路在t1阶段及t2阶段时的电路示意图;当在t3阶段时,此时开关管T7和开关管T6开启,Q点处于低电位;进而开关管T2及开光管T4关闭,P点和扫描信号Gn为低电位;此时开光管T3及开关管T5关闭;而当T4阶段时,开光管T6关闭,Q点为低电位,此时开关管T2及开光管T4关闭,P点为高电位,此时开关管T3和开光管T5开启,Q点被开光管T3下拉,扫描信号Gn为低电位;而当t5阶段时,开光管T6开启,Q点和P点为低电位,此时,开关管T2、T3、T4、T5关闭,扫描信号Gn为低信号。
其中,通过电容C1的耦合控制开关管T3及开关管T5的打开,通过电容C2的耦合控制开关管T4打开。
如图5所示Notch显示屏的GIP驱动电路输出的面板驱动信号的示意图;通过上述在不同阶段中控制不同开关管的开启和关闭,在Notch区输出Notch区驱动信号,在直线区输出直线区驱动信号,分别在Notch区和直线区提供不同的波形,通过调整IC输入这种可变波形对Notch显示屏进行RC补偿,使其面内像素亮度一致,达到屏幕亮度平均的目的,同时无需再走线中增加额外的电阻电容,避免制程误差。
如图6所示Notch显示屏的GIP驱动电路的时序示意图,而为了实现在不同阶段实现不同开关管的打开和闭合,所述第一时钟信号CK在t1阶段、t3阶段及t5阶段处于低电位,在t2阶段及t4阶段处于高电位;所述第二时钟信号在t1阶段、t3阶段及t5阶段处于高电位,在t2阶段及t4阶段处于低电位;所述扫描信号Gn在t2阶段时处于高电位,在在t1阶段、t3阶段、t4阶段及t5阶段处于低电位。通过控制第一时钟信号CK及第二时钟信号在不同阶段输入高电位或低电位进行控制不同开关管的打开或关闭,实现可变波形,分别在Notch区和直线区提供不同的波形,通过调整IC输入这种可变波形对Notch显示屏进行RC补偿,使其面内像素亮度一致,达到屏幕亮度平均的目的,同时无需再走线中增加额外的电阻电容,避免制程误差。
在另一个实施例中,一种Notch显示屏,包括GIP驱动电路,所述GIP驱动电路包括开关管T1、T2、T3、T4、T5、T6、T7及电容C1、C2;
所述开关管T1的控制端连接于扫描信号Gn的上级扫描信号Gn-1,源端连接于电压信号Vfwd,漏端连接于开关管T2的控制端及T4的控制端,所述开关管T1在t1阶段时打开,在t2阶段时关闭;
所述开关管T2的源端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T2在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T3的控制端通过电容C1连接于第一时钟信号,源端连接于开关管T1的漏端,漏端连接于电压信号Vss,所述开关管T3在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T4的源端连接于第一始终信号,漏端连接于开关管T5的源端及T6的源端,所述开关管T4在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T5的控制端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T5在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T6的控制端连接于第二始终信号,漏端连接于电压信号Vss,所述开关管T5在在t1阶段、t3阶段、t4阶段及t5阶段时打开,在t2阶段时关闭;
所述开关管T7的控制端连接于扫描信号Gn的下级扫描信号Gn+1,源端连接于电压信号Vbwd,所述开关管T7在T3阶段时打开;
所述电容C2的一端连接于开关管T4的控制端,另一端连接于T4的漏端。
如图3所示Notch显示屏的GIP驱动电路在t1阶段及t2阶段时的电路示意图;当在t1阶段时,开关管T1及开关管T6打开,此时Q点处于高电位;此时开关管T2及开关管T4打开,P点和扫描信号Gn为低电位,此时开关管T3及开光管T5关闭;而当在t2阶段时,开关管t1及开关管t6关闭,Q点处于高电位,开关管t2及开光管t4打开,P点为低电位,而Gn为该点位,使得Q点电位两倍高电位2H,此开关管T3及T5关闭。
而如图4所示Notch显示屏的GIP驱动电路在t1阶段及t2阶段时的电路示意图;当在t3阶段时,此时开关管T7和开关管T6开启,Q点处于低电位;进而开关管T2及开光管T4关闭,P点和扫描信号Gn为低电位;此时开光管T3及开关管T5关闭;而当T4阶段时,开光管T6关闭,Q点为低电位,此时开关管T2及开光管T4关闭,P点为高电位,此时开关管T3和开光管T5开启,Q点被开光管T3下拉,扫描信号Gn为低电位;而当t5阶段时,开光管T6开启,Q点和P点为低电位,此时,开关管T2、T3、T4、T5关闭,扫描信号Gn为低信号。
其中,通过电容C1的耦合控制开关管T3及开关管T5的打开,通过电容C2的耦合控制开关管T4打开。
如图5所示Notch显示屏的GIP驱动电路输出的面板驱动信号的示意图;通过上述在不同阶段中控制不同开关管的开启和关闭,在Notch区输出Notch区驱动信号,在直线区输出直线区驱动信号,分别在Notch区和直线区提供不同的波形,通过调整IC输入这种可变波形对Notch显示屏进行RC补偿,使其面内像素亮度一致,达到屏幕亮度平均的目的,同时无需再走线中增加额外的电阻电容,避免制程误差。
如图6所示Notch显示屏的GIP驱动电路的时序示意图,而为了实现在不同阶段实现不同开关管的打开和闭合,所述第一时钟信号CK在t1阶段、t3阶段及t5阶段处于低电位,在t2阶段及t4阶段处于高电位;所述第二时钟信号在t1阶段、t3阶段及t5阶段处于高电位,在t2阶段及t4阶段处于低电位;所述扫描信号Gn在t2阶段时处于高电位,在在t1阶段、t3阶段、t4阶段及t5阶段处于低电位。通过控制第一时钟信号CK及第二时钟信号在不同阶段输入高电位或低电位进行控制不同开关管的打开或关闭,实现可变波形,分别在Notch区和直线区提供不同的波形,通过调整IC输入这种可变波形对Notch显示屏进行RC补偿,使其面内像素亮度一致,达到屏幕亮度平均的目的,同时无需再走线中增加额外的电阻电容,避免制程误差。
需要说明的是,尽管在本文中已经对上述各实施例进行了描述,但并非因此限制本发明的专利保护范围。因此,基于本发明的创新理念,对本文所述实施例进行的变更和修改,或利用本发明说明书及附图内容所作的等效结构或等效流程变换,直接或间接地将以上技术方案运用在其他相关的技术领域,均包括在本发明的专利保护范围之内。

Claims (6)

1.一种Notch显示屏的GIP驱动电路,其特征在于,包括开关管T1、T2、T3、T4、T5、T6、T7及电容C1、C2;
所述开关管T1的控制端连接于扫描信号Gn的上级扫描信号Gn-1,源端连接于电压信号Vfwd,漏端连接于开关管T2的控制端及T4的控制端,所述开关管T1在t1阶段时打开,在t2阶段时关闭;
所述开关管T2的源端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T2在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T3的控制端通过电容C1连接于第一时钟信号,源端连接于开关管T1的漏端,漏端连接于电压信号Vss,所述开关管T3在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T4的源端连接于第一始终信号,漏端连接于开关管T5的源端及T6的源端,所述开关管T4在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T5的控制端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T5在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T6的控制端连接于第二始终信号,漏端连接于电压信号Vss,所述开关管T5在在t1阶段、t3阶段、t4阶段及t5阶段时打开,在t2阶段时关闭;
所述开关管T7的控制端连接于扫描信号Gn的下级扫描信号Gn+1,源端连接于电压信号Vbwd,所述开关管T7在T3阶段时打开;
所述电容C2的一端连接于开关管T4的控制端,另一端连接于T4的漏端。
2.根据权利要求1所述Notch显示屏的GIP驱动电路,其特征在于,所述开关管T1、T2、T3、T4、T5、T6、T7均为薄膜晶体管。
3.根据权利要求1所述Notch显示屏的GIP驱动电路,其特征在于,所述第一时钟信号在t1阶段、t3阶段及t5阶段处于低电位,在t2阶段及t4阶段处于高电位;
所述第二时钟信号在t1阶段、t3阶段及t5阶段处于高电位,在t2阶段及t4阶段处于低电位;
所述扫描信号Gn在t2阶段时处于高电位,在在t1阶段、t3阶段、t4阶段及t5阶段处于低电位。
4.一种Notch显示屏,其特征在于,包括GIP驱动电路,所述GIP驱动电路包括开关管T1、T2、T3、T4、T5、T6、T7及电容C1、C2;
所述开关管T1的控制端连接于扫描信号Gn的上级扫描信号Gn-1,源端连接于电压信号Vfwd,漏端连接于开关管T2的控制端及T4的控制端,所述开关管T1在t1阶段时打开,在t2阶段时关闭;
所述开关管T2的源端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T2在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T3的控制端通过电容C1连接于第一时钟信号,源端连接于开关管T1的漏端,漏端连接于电压信号Vss,所述开关管T3在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T4的源端连接于第一始终信号,漏端连接于开关管T5的源端及T6的源端,所述开关管T4在t1阶段及t2阶段时打开,在t3阶段、t4阶段及t5阶段时关闭;
所述开关管T5的控制端通过电容C1连接于第一时钟信号,漏端连接于电压信号Vss,所述开关管T5在t4阶段时打开,在t1阶段、t2阶段、t3阶段及t5阶段时关闭;
所述开关管T6的控制端连接于第二始终信号,漏端连接于电压信号Vss,所述开关管T5在在t1阶段、t3阶段、t4阶段及t5阶段时打开,在t2阶段时关闭;
所述开关管T7的控制端连接于扫描信号Gn的下级扫描信号Gn+1,源端连接于电压信号Vbwd,所述开关管T7在T3阶段时打开;
所述电容C2的一端连接于开关管T4的控制端,另一端连接于T4的漏端。
5.根据权利要求4所述Notch显示屏,其特征在于,所述开关管T1、T2、T3、T4、T5、T6、T7均为薄膜晶体管。
6.根据权利要求4所述Notch显示屏,其特征在于,所述第一时钟信号在t1阶段、t3阶段及t5阶段处于低电位,在t2阶段及t4阶段处于高电位;
所述第二时钟信号在t1阶段、t3阶段及t5阶段处于高电位,在t2阶段及t4阶段处于低电位;
所述扫描信号Gn在t2阶段时处于高电位,在在t1阶段、t3阶段、t4阶段及t5阶段处于低电位。
CN201910059881.7A 2019-01-22 2019-01-22 一种Notch显示屏的GIP驱动电路及Notch显示屏 Pending CN109686291A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910059881.7A CN109686291A (zh) 2019-01-22 2019-01-22 一种Notch显示屏的GIP驱动电路及Notch显示屏

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910059881.7A CN109686291A (zh) 2019-01-22 2019-01-22 一种Notch显示屏的GIP驱动电路及Notch显示屏

Publications (1)

Publication Number Publication Date
CN109686291A true CN109686291A (zh) 2019-04-26

Family

ID=66193832

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910059881.7A Pending CN109686291A (zh) 2019-01-22 2019-01-22 一种Notch显示屏的GIP驱动电路及Notch显示屏

Country Status (1)

Country Link
CN (1) CN109686291A (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6556646B1 (en) * 1998-10-21 2003-04-29 Lg. Philips Lcd Co., Ltd. Shift register
CN104269151A (zh) * 2014-10-22 2015-01-07 友达光电股份有限公司 一种可实现信号双向传输的栅极驱动电路
CN104575436A (zh) * 2015-02-06 2015-04-29 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN105469754A (zh) * 2015-12-04 2016-04-06 武汉华星光电技术有限公司 降低馈通电压的goa电路
CN106910450A (zh) * 2017-04-10 2017-06-30 昆山龙腾光电有限公司 栅极驱动电路和显示装置
CN107068074A (zh) * 2016-12-27 2017-08-18 武汉华星光电技术有限公司 Goa电路
CN107731180A (zh) * 2017-09-12 2018-02-23 昆山龙腾光电有限公司 栅极驱动电路
CN108062935A (zh) * 2017-12-08 2018-05-22 昆山龙腾光电有限公司 一种栅极驱动电路及显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6556646B1 (en) * 1998-10-21 2003-04-29 Lg. Philips Lcd Co., Ltd. Shift register
CN104269151A (zh) * 2014-10-22 2015-01-07 友达光电股份有限公司 一种可实现信号双向传输的栅极驱动电路
CN104575436A (zh) * 2015-02-06 2015-04-29 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN105469754A (zh) * 2015-12-04 2016-04-06 武汉华星光电技术有限公司 降低馈通电压的goa电路
CN107068074A (zh) * 2016-12-27 2017-08-18 武汉华星光电技术有限公司 Goa电路
CN106910450A (zh) * 2017-04-10 2017-06-30 昆山龙腾光电有限公司 栅极驱动电路和显示装置
CN107731180A (zh) * 2017-09-12 2018-02-23 昆山龙腾光电有限公司 栅极驱动电路
CN108062935A (zh) * 2017-12-08 2018-05-22 昆山龙腾光电有限公司 一种栅极驱动电路及显示装置

Similar Documents

Publication Publication Date Title
CN104091577B (zh) 应用于2d-3d信号设置的栅极驱动电路
US10180752B2 (en) Display device and gate driving circuit thereof
CN104392699B (zh) 像素电路及其驱动方法、显示面板和显示装置
CN103309507B (zh) 一种触摸显示驱动电路、方法和显示装置
CN108648704B (zh) 电压补偿方法及装置、显示面板、显示装置
CN105788508B (zh) 一种栅极驱动电路及显示面板
TWI450158B (zh) 光感應式觸控面板之光感應單元及其控制方法
CN108766380A (zh) Goa电路
CN105632560A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
TWI681400B (zh) 移位暫存電路及閘極驅動器
KR101451090B1 (ko) 두 개의 클록으로 안정적인 출력 신호를 생성하기 위한 게이트 드라이버 회로
CN106960655B (zh) 一种栅极驱动电路及显示面板
CN105630242B (zh) 移位暂存电路
CN107038992A (zh) 一种像素电路、驱动方法及显示器
CN105741807A (zh) 栅极驱动电路及显示屏
CN109949739A (zh) 一种像素电路、驱动方法及显示器
CN109979381A (zh) 发光控制驱动器
US20180218685A1 (en) Goa circuit
KR20070095585A (ko) 게이트 구동회로 및 이를 갖는 표시 장치
CN113223471B (zh) 一种具有补偿功能的gip电路及补偿方法
US20200035137A1 (en) Goa circuit, and display panel and display apparatus including the same
CN204257176U (zh) 像素电路、显示面板和显示装置
CN109686291A (zh) 一种Notch显示屏的GIP驱动电路及Notch显示屏
US9299453B2 (en) Shift register and voltage adjusting circuit and voltage adjusting method thereof
TWI732254B (zh) 顯示裝置及畫素電路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20190426