CN109390307B - 半导体装置及其制造方法 - Google Patents

半导体装置及其制造方法 Download PDF

Info

Publication number
CN109390307B
CN109390307B CN201711192001.0A CN201711192001A CN109390307B CN 109390307 B CN109390307 B CN 109390307B CN 201711192001 A CN201711192001 A CN 201711192001A CN 109390307 B CN109390307 B CN 109390307B
Authority
CN
China
Prior art keywords
substrate
passivation layer
electrical conductor
height
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201711192001.0A
Other languages
English (en)
Other versions
CN109390307A (zh
Inventor
林俊成
郑礼辉
蔡柏豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Original Assignee
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Manufacturing Co TSMC Ltd filed Critical Taiwan Semiconductor Manufacturing Co TSMC Ltd
Publication of CN109390307A publication Critical patent/CN109390307A/zh
Application granted granted Critical
Publication of CN109390307B publication Critical patent/CN109390307B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • H01L23/49894Materials of the insulating layers or coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/1012Auxiliary members for bump connectors, e.g. spacers
    • H01L2224/10122Auxiliary members for bump connectors, e.g. spacers being formed on the semiconductor or solid-state body to be connected
    • H01L2224/10125Reinforcing structures
    • H01L2224/10126Bump collar
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/1012Auxiliary members for bump connectors, e.g. spacers
    • H01L2224/10152Auxiliary members for bump connectors, e.g. spacers being formed on an item to be connected not being a semiconductor or solid-state body
    • H01L2224/10155Reinforcing structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11011Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature
    • H01L2224/11013Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature for holding or confining the bump connector, e.g. solder flow barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • H01L2224/13007Bump connector smaller than the underlying bonding area, e.g. than the under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16238Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本揭露关于半导体装置和其制造方法。本发明的一些实施例揭露一种半导体装置,其包含衬底、电导体及钝化层。所述电导体中的每一者包含穿过所述衬底的第一部分,及位于所述衬底的表面上方且连接到所述第一部分的第二部分。所述钝化层位于所述衬底的所述表面上方,其中所述钝化层部分地覆盖所述电导体中的每一者的所述第二部分的边缘。

Description

半导体装置及其制造方法
技术领域
本揭露关于半导体装置和其制造方法。
背景技术
在集成电路的封装中,半导体裸片可通过接合而进行堆叠,且可接合到其它封装组件,例如中介层及封装衬底。所得封装称为三维集成电路(3DIC)。然而,晶片破裂及应力问题是3DIC中的挑战。
发明内容
本发明的一个实施例是关于一种半导体装置,其包括:衬底,其包含第一表面;多个第一电导体,其中所述多个第一电导体中的每一者包括穿过所述衬底的第一部分,及位于所述衬底的所述第一表面上方且连接到所述第一部分的第二部分;及钝化层,其位于所述衬底的所述第一表面上方,其中所述钝化层部分地覆盖所述多个第一电导体中的每一者的所述第二部分的边缘。
本发明的另一个实施例是关于一种半导体装置,其包括:衬底,其包含第一表面;电导体,其位于所述衬底的所述第一表面上方;及钝化层,其位于所述衬底的所述第一表面上方,其中所述钝化层包含与所述电导体的边缘接触的第一部分,及连接到所述第一部分且与所述电导体的所述边缘隔开的第二部分,且所述钝化层的所述第一部分具有弯曲表面。
本发明的另一个实施例是关于一种制造半导体装置的方法,其包括:接收衬底;在所述衬底的表面上方形成电导体;在所述衬底的所述表面上方选择性地施配光可固化材料;及对所述光可固化材料进行辐照以在所述衬底的所述表面上方形成钝化层,其中所述钝化层部分地覆盖所述电导体的边缘。
附图说明
依据与附图一起阅读的以下详细描述最佳地理解本揭露的实施例的方面。应注意,根据工业中的标准实践,各种结构未必按比例绘制。实际上,为论述清晰起见,可任意地增加或减小各种结构的尺寸。
图1是图解说明根据本揭露的一或多个实施例的各种方面的制造半导体装置的方法的流程图。
图2A、图2B、图2C、图2D、图2E、图2F及图2G是根据本揭露的一或多个实施例的制造半导体装置的各种操作中的一者处的示意图。
图3A及图3B是根据本揭露的一或多个实施例的半导体装置的示意图。
图4A及图4B是根据本揭露的一或多个实施例的半导体装置的示意图。
图5A、图5B、图5C及图5D是根据本揭露的一或多个实施例的制造半导体装置的各种操作中的一者处的示意图。
图6A、图6B及图6C是根据本揭露的一或多个实施例的制造半导体装置的各种操作中的一者处的示意图。
图7A及图7B是根据本揭露的一或多个实施例的半导体装置的示意图。
图8A及图8B是根据本揭露的一或多个实施例的半导体装置的示意图。
具体实施方式
以下揭露提供用于实施所提供标的物的不同构件的许多不同实施例或实例。下文描述元件及布置的特定实例以简化本揭露实施例。当然,这些仅为实例且并非打算为限制性的。举例来说,在描述中第一构件在第二构件上方或所述第二构件上形成可包含其中第一构件与第二构件直接接触地形成的实施例且还可包含其中额外构件可形成于第一构件与第二构件之间使得第一构件与第二构件可不直接接触的实施例。另外,本揭露实施例可在各种实例中重复参考编号及/或字母。此重复是出于简单及清晰目的且并非本质上指示所论述的各种实施例及/或配置之间的关系。
此外,可在本文中为易于描述而使用空间相对术语(例如“下方”、“下面”、“下部”、“上面”、“上部”、“上”等等)来描述一个元件或构件与另一元件或构件的关系,如各图中所图解说明。所述空间相对术语打算囊括在使用或操作中的装置的除图中所描绘定向之外的不同定向。设备可以其它方式定向(旋转90度或以其它定向)且可因此同样地理解本文中所使用的空间相对描述语。
如本文中所使用,例如“第一”、“第二”及“第三”等术语描述各种元件、组件、区域、层及/或区段,这些元件、组件、区域、层及/或区段不应由这些术语限制。这些术语可仅用于将一个元件、组件、区域、层或区段与另一元件、组件、区域、层或区段进行区分。例如“第一”、“第二”及“第三”等术语在用于本文中时并不暗指序列或次序,除非上下文明确指示。
如本文中所使用,术语“大约”、“大体上”、“实质”及“约”用于描述并计及小的变化。当结合事件或情况使用时,所述术语可指其中所述事件或情况精确地发生的实例以及其中所述事件或情况接近近似地发生的实例。举例来说,当结合数值使用时,所述术语可指小于或等于那个数值的±10%(例如小于或等于±5%、小于或等于±4%、小于或等于±3%、小于或等于±2%、小于或等于±1%、小于或等于±0.5%、小于或等于±0.1%或者小于或等于±0.05%)的变化范围。举例来说,如果两个数值之间的差小于或等于所述值的平均值的±10%(例如小于或等于±5%、小于或等于±4%、小于或等于±3%、小于或等于±2%、小于或等于±1%、小于或等于±0.5%、小于或等于±0.1%或者小于或等于±0.05%),那么所述值可被视为“大体上”相同或相等的。举例来说,“大体上”平行可指相对于0°的小于或等于±10°(例如小于或等于±5°、小于或等于±4°、小于或等于±3°、小于或等于±2°、小于或等于±1°、小于或等于±0.5°、小于或等于±0.1°或者小于或等于±0.05°)的角度变化范围。举例来说,“大体上”垂直可指相对于90°的小于或等于±10°(例如小于或等于±5°、小于或等于±4°、小于或等于±3°、小于或等于±2°、小于或等于±1°、小于或等于±0.5°、小于或等于±0.1°或者小于或等于±0.05°)的角度变化范围。
还可包含其它构件及过程。举例来说,可包含测试结构以帮助对3D封装或3DIC装置进行验证测试。举例来说,测试结构可包含形成于重布层中或衬底上的测试垫,所述衬底允许对3D封装或3DIC的测试、对探针及/或探针卡的使用等等。可对中间结构以及最终结构执行验证测试。另外,本文中所揭示的结构及方法可结合并入对已知良好裸片的中间验证以增加合格率且降低成本的测试方法来使用。
在本揭露的一些实施例中,提供一种半导体装置,所述半导体装置包含覆盖衬底的表面且封围电导体的边缘的钝化层。所述钝化层帮助增强电导体的稳健性,且减轻衬底与电导体之间的应力以便减小破裂的风险。
图1是根据本揭露的一或多个实施例的图解说明各种方面的制造半导体装置的方法的流程图。方法100以操作110开始,在操作110中,接收衬底。方法以操作120继续进行,在操作120中,在衬底的表面上方形成电导体。方法以操作130继续进行,在操作130中,在衬底的表面上方选择性地施配光可固化材料。方法以操作140继续,在操作140中,对光可固化材料进行辐照以在衬底的表面上方形成钝化层,其中钝化层部分地覆盖电导体的边缘。
方法100仅为实例,且并不打算限制本揭露实施例超出权利要求书中所明确陈述的内容。可在方法100之前、期间及之后提供额外操作,且可针对方法的额外实施例而替换、消除或来回移动所描述的一些操作。
图2A、图2B、图2C、图2D、图2E、图2F及图2G是根据本揭露的一或多个实施例的制造半导体装置的各种操作中的一者处的示意图,其中图2A、图2B、图2C、图2D、图2E及图2F是示意性部分经放大横截面图,且图2G是示意性横截面图。应注意,一些实施例的方法可为晶片层级方法。如图2A中所描绘,接收衬底10。在一些实施例中,衬底10可包含晶片、半导体衬底、中介层、封装衬底等等。衬底10包含一表面(例如,第一表面10A)及另一表面(例如,与第一表面10A相对的第二表面10B)。在一些实施例中,衬底10包含穿透衬底10的一或多个通孔10H。在一些实施例中,通孔10H可从衬底10的第一表面10A形成。在一些实施例中,通孔10H可从衬底10的第二表面10B形成。在一些实施例中,通孔10H可通过以下操作而形成:使衬底10的第一表面10A或第二表面10B中的一者凹陷而不穿透衬底10,且接着从第一表面10A或第二表面10B中的另一者将衬底10薄化。在一些实施例中,衬底10是具有呈微米级的厚度的薄衬底。在一些实施例中,衬底10的厚度大体上介于从约5微米到约15微米的范围内(例如约10微米),但不限于此。在一些实施例中,通孔10H可通过各向同性蚀刻、各向异性蚀刻、其组合或其它适合操作而形成。在一些实施例中,通孔10H的侧壁可大体上垂直于第一表面10A或第二表面10B。在一些实施例中,通孔10H的侧壁可相对于第一表面10A或第二表面10B而倾斜。在一些实施例中,接近于第二表面10B的通孔10H的尺寸比接近于第一表面10A的通孔10H的尺寸大。在一些实施例中,接近于第一表面10A的通孔10H的尺寸比接近于第二表面10B的通孔10H的尺寸大。
如图2B中所描绘,在衬底10的第一表面10A上方形成一或多个电导体(例如,第一电导体20)。在一些实施例中,第一电导体20可包含但不限于导电凸块,例如可控塌陷芯片连接凸块(C4凸块)等等。在一些实施例中,第一电导体20可包含第一部分21及连接到第一部分21的第二部分22。在一些实施例中,第一部分21大体上形成于通孔10H中,且第二部分22形成于衬底10的第一表面10A上方及通孔10H外部。第一电导体20可包含例如金属或合金等导电材料,但不限于其。在一些实施例中,第一电导体20的材料可包含但不限于铜、其合金等等。第一电导体20可通过电镀、沉积或其它适合操作而形成。在一些实施例中,第一电导体20的第一部分21及第二部分22可由相同材料形成,但不限于此。在一些实施例中,第一电导体20的第一部分21及第二部分22可单独地形成。在一些实施例中,第一部分21可从衬底10的第二表面10B形成于通孔10H中,而第二部分22可在形成第一部分21之后形成于衬底10的第一表面10A上方。在一些实施例中,第一电导体20的第一部分21及第二部分22可从衬底10的第一表面10A形成。在一些实施例中,第一电导体20的第一部分21包含第一宽度W1,且第一电导体20的第二部分22包含比第一宽度W1宽的第二宽度W2。在一些实施例中,第二部分22的高度Ha大于第一部分21的高度,但不限于此。通过实例方式,第二部分22的高度Ha大体上介于从约10微米到约50微米的范围内,且第一部分21的高度Hb大体上介于从约5微米到约20微米的范围内(例如约10微米),但不限于此。
在一些实施例中,导电凸块26可形成于第一电导体20的第二部分22上方。导电凸块26可经配置以电连接到封装衬底或其它电子装置。在一些实施例中,导电凸块26由具有比第一电导体20的熔点低的熔点的导电材料形成。在一些实施例中,导电凸块26的材料可包含但不限于锡(Sn)、其合金等等。
在一些实施例中,在衬底10的第一表面10A上方形成钝化层。在一些实施例中,钝化层可通过图2C及图2D中所图解说明的操作而形成,但不限于此。如图2C中所描绘,在衬底10的第一表面10A上方选择性地施配光可固化材料27。在一些实施例中,光可固化材料27包含具有光敏特性的聚合材料。在一些实施例中,用于光可固化材料27的聚合材料可包含但不限于环氧树脂、丙烯酸树脂、聚酰亚胺(PI)、聚苯并唑(PBO)等等。在一些实施例中,可通过印刷等等而穿过喷嘴28选择性地施配光可固化材料27。在一些实施例中,光可固化材料27在被施配的同时由光束29(例如UV束或其它磁波)进行辐照。在一些实施例中,辐照帮助减小光可固化材料27的流动性且使光可固化材料27凝固。
如图2D中所描绘,钝化层30可形成于衬底10的第一表面10A上方,从而在光可固化材料27被固化及凝固之后部分地覆盖第一电导体20的边缘。在一些实施例中,钝化层30部分地覆盖第一电导体20的第二部分22的边缘22E。在一些实施例中,钝化层30并不放置于第一电导体20的第一部分21的边缘21E与通孔10H的侧壁之间。在一些实施例中,钝化层30包含与第一电导体20的第二部分22的边缘22E接触的第一部分31,及与第二部分22的边缘22E隔开的第二部分32,所述第二部分32覆盖衬底10的第一表面10A且连接到第一部分31。在一些实施例中,钝化层30的第一部分31至少部分地覆盖边缘22E且部分地暴露第一电导体20的第二部分22的边缘22E。在一些实施例中,钝化层30的第一部分31可包含环绕第二部分22的边缘22E的圈形(即,环形)结构,且第二部分32连接到第一部分31并覆盖衬底10的第一表面10A。在一些实施例中,钝化层30的第一部分31的第一高度H1比第一电导体20的第二部分22的高度Ha低,如图2D中所展示。在一些替代实施例中,钝化层30的第一部分31的第一高度H1可大体上等于第一电导体20的第二部分22的高度Ha,如图2E中所展示。在一些实施例中,第一部分31的第一高度H1约为第二部分22的高度Ha的一半或小于第二部分22的高度Ha的一半,但不限于此。在一些实施例中,钝化层30的第一部分31的第一高度H1比钝化层30的第二部分32的第二高度H2大。在一些实施例中,第一高度H1与第二高度H2的比率大于1且大体上小于约15、大体上大于约1.5且大体上小于约15,或大体上大于约1.5且大体上小于约8,但不限于此。在一些实施例中,第一部分31的第一高度H1大体上介于从约5微米到约50微米的范围内、大体上介于从约5微米到约40微米的范围内或大体上介于从约5微米到约30微米的范围内,但不限于此。在一些实施例中,第二部分32的第二高度H2大体上介于从约2微米到约15微米的范围内,但不限于此。
在一些实施例中,举例来说在衬底10为较薄的情况下,钝化层30的第二部分32帮助保护衬底10免遭破裂。在一些实施例中,钝化层30的具有较高高度H1的第一部分31帮助增强第一电导体20的稳健性,且帮助减轻衬底10与第一电导体20之间的应力。
在一些实施例中,光可固化材料27的材料为亲水性的,此由于毛细管现象而帮助光可固化材料27覆盖第一电导体20的第二部分22的边缘22E。在此情形中,可在无需额外光刻操作的情况下形成具有不同轮廓的钝化层30。在一些实施例中,光可固化材料27可经选择性地施配以避免第一电导体20上的残留物,且可省略额外除渣处理(例如等离子体处理)。在一些实施例中,钝化层30的由亲水性材料形成的第一部分31可具有弯曲表面31S。通过实例方式,弯曲表面30S可包含凹形表面,如图2F中所描绘。
如图2G中所描绘,其它组件或层可在形成第一电导体20及钝化层30之前或之后形成于衬底的第二表面10B上方。在一些实施例中,电路层40形成于衬底10的第二表面10B上方且电连接到第一电导体20。在一些实施例中,电路层40可包含但不限于重布层(RDL)、导电柱状物(post)、导电柱、其组合等等。在一些实施例中,至少一个半导体裸片50形成于电路层40上方。在一些实施例中,至少一个半导体裸片50可包含主动半导体裸片、被动半导体裸片或其组合。通过实例方式,至少一个半导体裸片50可包含系统单芯片(SOC)裸片、存储器裸片等等。在一些实施例中,第二电导体42可形成于至少一个半导体裸片50与电路层40之间,且电连接到至少一个半导体裸片50及电路层40。在一些实施例中,第二电导体42可包含导电凸块、导电球、导电膏等等。在一些实施例中,底胶层44可形成于衬底10的第二表面10B上方、介于至少一个半导体裸片50与电路层40之间且围绕第二电导体42。在一些实施例中,底胶层44经配置以保护并固定至少一个半导体裸片50及第二电导体42。在一些实施例中,囊封剂46可形成于衬底10的第二表面10B上方。在一些实施例中,囊封剂46可横向封围至少一个半导体裸片50及底胶层44。在一些实施例中,囊封剂46可进一步覆盖至少一个半导体裸片50的上部表面。在一些实施例中,囊封剂46的材料可包含但不限于模塑料,例如环氧树脂等等。在一些实施例中,半导体装置1可为晶片上覆芯片(CoW)装置,但不限于此。在一些实施例中,可执行单粒化操作(例如切割操作)以形成半导体装置1。在一些实施例中,半导体装置1可通过第一电导体20电连接到封装衬底以形成衬底上覆晶片上覆芯片(chip-on-wafer-on-substrate)(CoWoS)封装。
在本揭露的一些实施例中,具有较厚第一部分31的钝化层30密封第一电导体20的第二部分22的边缘22E,且因此帮助增强第一电导体20的稳健性。具有覆盖第二部分22的边缘22E的第一部分31及覆盖衬底10的第一表面10A的第二部分32的钝化层30还可帮助补偿或减轻衬底10与第一电导体20之间的应力,且因此可帮助减轻衬底10的翘曲。在一些实施例中,钝化层30可通过选择性地施配而由光可固化材料27形成。光可固化材料27可为亲水性材料,其可由于毛细管现象而爬升到第一电导体20的第二部分22的边缘22E。在此情形中,可在无需额外光刻操作的情况下形成具有不同轮廓的钝化层30。在一些实施例中,光可固化材料27可经选择性地施配以避免第一电导体20上的残留物,且可省略额外除渣处理。
本揭露的半导体装置及其制造方法不限于上文所提及的实施例,而是可具有其它不同实施例。为简化描述且为方便进行本揭露的实施例中的每一者之间的比较,以相同编号来标记以下实施例中的每一者中的相同组件。为了更容易地比较实施例之间的差异,以下描述将详述不同实施例当中的不同点且将不多余地描述相同构件。
图3A及图3B是根据本揭露的一或多个实施例的半导体装置的示意图,其中图3A是示意性横截面图,且图3B是示意性部分经放大横截面图。如图3A及图3B中所描绘,不同于图2E的半导体装置1,半导体装置2可进一步包含在形成第一电导体20的第二部分22之前形成于衬底10的第一表面10A上方的绝缘层24。在一些实施例中,绝缘层24可包含通过低温操作而形成的聚合材料。在一些实施例中,绝缘层24的材料可包含但不限于聚酰亚胺。在一些实施例中,绝缘层24的厚度大体上介于从约0.5微米到约15微米的范围内(例如约4微米),但不限于此。在一些实施例中,第一电导体20的第二部分22形成于绝缘层24上方,且电连接到第一部分21。在一些实施例中,钝化层30形成于绝缘层24上方,从而部分地覆盖第一电导体20的边缘。在一些实施例中,钝化层30可以与图2C中所揭示类似的方式形成,但不限于此。在一些实施例中,钝化层30包含具有第一高度H1且与第一电导体20的第二部分22的边缘22E接触的第一部分31,及具有第二高度H2且与第一电导体20的第二部分22的边缘22E隔开并连接到第一部分31的第二部分32。
图4A及图4B是根据本揭露的一或多个实施例的半导体装置的示意图,其中图4A是示意性横截面图,且图4B是示意性部分经放大横截面图。如图4A及图4B中所描绘,不同于图3A及图3B的半导体装置2,半导体装置3的绝缘层24可在形成第一电导体20的第一部分21及第二部分22之前形成于衬底10的第一表面10A上方。在一些实施例中,第一电导体20的第一部分21形成于衬底10中,且绝缘层24延伸于衬底10与第一电导体20的第一部分21的边缘21E之间。在一些实施例中,第一电导体20的第二部分22形成于绝缘层24上方,且电连接到第一部分21。在一些实施例中,钝化层30形成于绝缘层24上方,从而部分地覆盖第一电导体20的边缘。在一些实施例中,钝化层30包含具有第一高度H1且与第一电导体20的第二部分22的边缘22E接触的第一部分31,及具有第二高度H2且与第一电导体20的第二部分22的边缘22E隔开并连接到第一部分31的第二部分32。
图5A、图5B、图5C及图5D是根据本揭露的一或多个实施例的制造半导体装置的各种操作中的一者处的示意图,其中图5A、图5B及图5C是示意性横截面图,且图5D是示意性部分经放大横截面图。如图5A中所描绘,接收衬底10。在一些实施例中,电路层40形成于衬底10的第二表面10B上方。在一些实施例中,介电层41(图5D中所展示)可形成于衬底10的第二表面10B与电路层40之间。在一些实施例中,至少一个半导体裸片50形成于电路层40上方。在一些实施例中,第二电导体42可形成于至少一个半导体裸片50与电路层40之间,且电连接到至少一个半导体裸片50及电路层40。在一些实施例中,底胶层44可形成于衬底10的第二表面10B上方、介于至少一个半导体裸片50与电路层40之间且围绕第二电导体42。在一些实施例中,囊封剂46可形成于衬底10的第二表面10B上方。
在一些实施例中,第一电导体20可形成于衬底10的第一表面10A上方。在一些实施例中,第一电导体20可包含第一部分21及连接到第一部分21的第二部分22。在一些实施例中,第一部分21大体上形成于通孔10H中,且第二部分22形成于衬底10的第一表面10A上方及通孔10H外部。在一些实施例中,第一部分21及第二部分22可由相同导电材料形成。在一些实施例中,第一电导体20的材料可包含但不限于锡、其合金等等。在一些实施例中,第二部分22的宽度比第一部分21的宽度宽。
如图5B中所描绘,钝化层30形成于衬底10的第一表面10A上方,从而部分地覆盖第一电导体20的边缘。在一些实施例中,钝化层30可以与图2C中所揭示类似的方式形成,但不限于此。在一些实施例中,钝化层30包含具有第一高度H1(图5D中所展示)且与第一电导体20的第二部分22的边缘22E接触的第一部分31,及具有第二高度H2(图5D中所展示)且与第一电导体20的第二部分22的边缘22E隔开并连接到第一部分31的第二部分32。在一些实施例中,钝化层30可环绕第一电导体20的第二部分22的边缘22E。在一些实施例中,绝缘层24(图5D中所展示)可在形成钝化层30之前形成。在一些实施例中,钝化层30的第二部分32帮助保护衬底10免遭破裂。在一些实施例中,钝化层30的具有较高高度H1的第一部分31帮助增强第一电导体20的稳健性,且帮助减轻衬底10与第一电导体20之间的应力。在一些实施例中,第一电导体20的第二部分22可包含由钝化层30横向覆盖的第一子部分221,及从钝化层30横向暴露的第二子部分222。
如图5C及图5D中所展示,在形成钝化层30之后对第一电导体20执行回焊操作以形成半导体装置4。在一些实施例中,第一电导体20的第一部分21在回焊操作期间由衬底10约束,且因此具有与在回焊操作之前的宽度大体上相同的第一宽度W1。在一些实施例中,第一电导体20的第二部分22的第一子部分221在回焊操作期间由钝化层30的第一部分31约束,且因此具有与在回焊操作之前的宽度大体上相同的第二宽度W2。在一些实施例中,第一电导体20的第二部分22的第二子部分222从钝化层30的第一部分31暴露,借此在回焊操作之后横向延伸,且因此具有第三宽度W3。在回焊操作之后,第二宽度W2比第一宽度W1宽、第三宽度W3比第二宽度W2宽,且第二子部分222横向突出以与钝化层30部分地重叠。
图6A、图6B及图6C是根据本揭露的一或多个实施例的制造半导体装置的各种操作中的一者处的示意图,其中图6A及图6B是示意性横截面图,且图6C是示意性部分经放大横截面图。如图6A中所描绘,不同于图5C及图5D的半导体装置4,在形成钝化层30之前对第一电导体20执行回焊操作。由于第一电导体20的第二部分22在不具有约束的情况下被回焊,因此第一电导体20的第二部分22经延伸以具有大体上球形状。
如图6B及图6C中所描绘,钝化层30形成于衬底10的第一表面10A上方,从而部分地覆盖第一电导体20的边缘以形成半导体装置5。在一些实施例中,钝化层30可以与图2C中所揭示类似的方式形成,但不限于此。在一些实施例中,钝化层30包含具有第一高度H1且与第一电导体20的第二部分22的边缘22E的一部分接触的第一部分31,及具有第二高度H2且与第一电导体20的第二部分22的边缘22E隔开并连接到第一部分31的第二部分32。在一些实施例中,第一电导体20的第二部分22的第二宽度W2比第一电导体20的第一部分21的第一宽度W1宽。
图7A及图7B是根据本揭露的一或多个实施例的半导体装置的示意图,其中图7A是示意性横截面图,且图7B是示意性部分经放大横截面图。如图7A及图7B中所描绘,不同于图2E的半导体装置1,半导体装置6的钝化层30至少部分地覆盖第二部分22的边缘22E,但暴露衬底10的第一表面10A。在一些实施例中,钝化层30可包含环绕第二部分22的边缘22E的圈形结构。钝化层30可具有低于或等于第一电导体20的第二部分22的高度Ha的高度H。在一些实施例中,具有圈形结构的钝化层30可应用于本揭露的其它实施例。
图8A及图8B是根据本揭露的一或多个实施例的半导体装置的示意图,其中图8A是示意性横截面图,且图8B是示意性部分经放大横截面图。如图8A及图8B中所描绘,半导体装置7包含衬底10、邻近于衬底10的第一表面10A的第一电导体20及位于衬底10的第一表面10A上方的钝化层30。在一些实施例中,第一电导体20中的每一者包含穿过衬底10的第一部分21及位于衬底10的第一表面10A上方且连接到第一部分21的第二部分22。在一些实施例中,第一电导体20的第一部分21包含第一宽度W1,且第一电导体20的第二部分22包含比第一宽度W1宽的第二宽度W2。在一些实施例中,钝化层30包含覆盖第一部分21的边缘21E的第一部分33,及介于第二部分22的表面22B与衬底10的第一表面10A之间的第二部分34。在一些实施例中,半导体装置7可进一步包含放置于衬底10的第二表面10B上方的电路层40、至少一个半导体裸片50、第二电导体42、底胶层44及囊封剂46。
在一些实施例中,钝化层30的第二部分34具有大体上大于约10微米的高度H。在一些实施例中,第二部分34的高度H大体上介于从约10微米到约40微米的范围内,或大体上介于从约10微米到约15微米的范围内,但不限于此。在一些实施例中,钝化层30可包含聚合钝化层,且可以与图2C中所揭示类似的方式形成,但不限于此。具有较厚厚度的第二部分34可帮助提供缓冲器且减轻衬底10与第一电导体20之间的应力,以便减小衬底10的破裂及第一电导体20的脱层的风险。
在本揭露的一些实施例中,具有覆盖电导体的边缘的较厚部分的钝化层帮助增强电导体的稳健性,且帮助补偿或减轻衬底与电导体之间的应力。在本揭露的一些实施例中,电导体与衬底之间的钝化层帮助提供缓冲器且减轻衬底与电导体之间的应力。在本揭露的一些实施例中,钝化层可通过选择性地施配而由亲水性光可固化材料形成,且可爬升到电导体的边缘。
在一个示范性方面中,一种半导体装置包含衬底、第一电导体及钝化层。所述衬底包含第一表面。所述第一电导体中的每一者包括穿过所述衬底的第一部分,及位于所述衬底的所述第一表面上方且连接到所述第一部分的第二部分。所述钝化层位于所述衬底的所述第一表面上方,其中所述钝化层部分地覆盖所述第一电导体中的每一者的所述第二部分的边缘。
在另一方面中,一种半导体装置包含衬底、电导体及钝化层。所述衬底包含第一表面。所述电导体位于所述衬底的所述第一表面上方。所述钝化层位于所述衬底的所述第一表面上方。所述钝化层包含与所述电导体的边缘接触的第一部分,及连接到所述第一部分且与所述电导体的所述边缘隔开的第二部分。所述钝化层的所述第一部分具有弯曲表面。
在又一方面中,提供一种用于制造半导体装置的方法。接收衬底。在所述衬底的表面上方形成电导体。在所述衬底的所述表面上方选择性地施配光可固化材料。对所述光可固化材料进行辐照以在所述衬底的所述表面上方形成钝化层,其中所述钝化层部分地覆盖所述电导体的边缘。
前述内容概述数个实施例的构件,使得所属领域的技术人员可较好地理解本揭露实施例的方面。所属领域的技术人员应了解,其可容易地使用本揭露实施例作为设计或修改用于实施与本文中介绍的实施例相同的目的及/或实现与所述实施例相同的优点的其它过程及结构的基础。所属领域的技术人员还应认识到,此类等效构造并不背离本揭露实施例的精神及范围,且其可在不背离本揭露实施例的精神及范围的情况下在本文中做出各种改变、替换及更改。

Claims (33)

1.一种半导体装置,其包括:
衬底,其包含第一表面以及与所述第一表面相对的第二表面;
多个第一电导体,其中所述多个第一电导体中的每一者包括穿过所述衬底的第一部分,及位于所述衬底的所述第一表面上方且连接到所述第一部分的第二部分,所述第二部分进一步包含第一子部分及连接到所述第一子部分的第二子部分,其中所述第一部分在所述第一表面的第一宽度大于所述第一部分在所述第二表面的宽度;
电路层,直接设置于所述衬底的所述第二表面上方且电连接到所述多个第一电导体;
多个第二电导体,设置于所述电路层上方,且透过所述电路层电连接到所述多个第一电导体;及
钝化层,其位于所述衬底的所述第一表面上方,其中所述钝化层部分地覆盖所述多个第一电导体中的每一者的所述第二部分的边缘,所述第一子部分由所述钝化层横向覆盖,所述第二子部分通过所述钝化层而被暴露,所述第一电导体的所述第一部分与所述第二部分的所述第一子部分及所述第二子部分为整体式结构,所述第二子部分完全地包括凸形表面,所述钝化层包含与所述第二部分的所述边缘接触的第一部分,及与所述第二部分的所述边缘间隔开的第二部分,且所述钝化层的所述第一部分的第一高度大于所述钝化层的所述第二部分的第二高度,
其中所述第一子部分的第三高度等于所述第一高度。
2.根据权利要求1所述的半导体装置,其中所述钝化层的材料包含聚合钝化层。
3.根据权利要求1所述的半导体装置,其中所述第一高度与所述第二高度的比率大于1且小于15。
4.根据权利要求1所述的半导体装置,其中所述钝化层的所述第一部分的所述第一高度低于所述第一电导体的所述第二部分的高度。
5.根据权利要求1所述的半导体装置,其进一步包括绝缘层,所述绝缘层介于所述钝化层与所述衬底的所述第一表面之间,且介于所述多个第一电导体中的每一者的所述第一部分的边缘与所述衬底之间。
6.根据权利要求1所述的半导体装置,其中所述多个第一电导体中的每一者的所述第二部分具有第二宽度,且所述第二宽度比所述第一宽度宽。
7.根据权利要求1所述的半导体装置,其中所述第二部分的所述第一子部分具有第二宽度,所述第二部分的所述第二子部分具有第三宽度,所述第二宽度比所述第一宽度宽,且所述第三宽度比所述第二宽度宽。
8.根据权利要求1所述的半导体装置,进一步包括:
至少一个半导体裸片,其位于所述电路层上方,
其中所述多个第二电导体介于所述至少一个半导体裸片与所述电路层之间,且电连接到所述至少一个半导体裸片及所述电路层。
9.根据权利要求1所述的半导体装置,其中所述钝化层包含接近于所述第二部分的所述边缘的表面,且所述钝化层的所述表面相对于所述衬底的所述第一表面倾斜。
10.根据权利要求1所述的半导体装置,其中所述钝化层环绕所述第二部分的所述边缘。
11.一种半导体装置,其包括:
衬底,其包含第一表面以及与所述第一表面相对的第二表面;
第一电导体,其包括穿过所述衬底的第一部分,及位于所述衬底的所述第一表面上方且连接到所述第一部分的第二部分,其中所述第二部分进一步包含第一子部分及连接到所述第一子部分的第二子部分;
电路层,直接设置于所述衬底的所述第二表面上方且电连接到所述第一电导体;
多个第二电导体,设置于所述电路层上方,且透过所述电路层电连接到所述第一电导体;
钝化层,其位于所述衬底上方,其中所述钝化层包含环绕所述第一电导体的所述第二部分的边缘且与所述边缘接触的第一部分,及与所述第一电导体的所述第二部分的所述边缘间隔开的第二部分,且所述钝化层的所述第一部分的第一高度大于所述钝化层的所述第二部分的第二高度,所述第一子部分由所述钝化层横向覆盖,所述第二子部分的侧壁的一部分通过所述钝化层而被暴露,且所述第一子部分具有均匀的第一宽度,所述第二子部分具有均匀的第二宽度,其中所述第一宽度与所述第二宽度相同;及
导电凸块,其位于所述第一电导体的所述第二部分的上方,其中所述导电凸块不与所述钝化层接触,
其中所述第一子部分的第三高度等于所述第一高度。
12.根据权利要求11所述的半导体装置,其中所述钝化层的材料包含聚合钝化层。
13.根据权利要求11所述的半导体装置,其进一步包括绝缘层,所述绝缘层介于所述钝化层与所述衬底之间,且介于所述第一电导体的所述第一部分的边缘与所述衬底之间。
14.根据权利要求11所述的半导体装置,其中所述第一高度与所述第二高度的比率大于1且小于15。
15.一种半导体装置,其包括:
衬底,其包含第一表面,及与所述第一表面相对的第二表面;
第一电导体,其穿过所述衬底且从所述衬底的所述第一表面及所述第二表面暴露,其中所述第一电导体包括由所述衬底横向环绕的第一部分,及位于所述衬底的所述第一表面上方且连接到所述第一部分的第二部分,所述第二部分进一步包含第一子部分及连接到所述第一子部分的第二子部分,其中所述第一部分在所述第一表面的宽度大于所述第一部分在所述第二表面的宽度;
电路层,直接设置于所述衬底的所述第二表面上方且电连接到所述第一电导体;
多个第二电导体,设置于所述电路层上方,且透过所述电路层电连接到所述第一电导体;及
钝化层,其位于所述衬底的所述第一表面上方,其中所述钝化层部分地覆盖所述第一电导体的所述第二部分的边缘,所述第一子部分由所述钝化层横向覆盖,所述第一电导体的所述第一部分与所述第二部分的所述第一子部分及所述第二子部分为整体式结构,且所述钝化层与所述第二部分的所述第一子部分之间的界面为弯曲界面,
其中所述第二子部分的侧壁与所述第一子部分的所述侧壁为连续平滑弯曲面,以及所述钝化层包含与所述第一电导体的所述第二部分的所述边缘接触的第一部分,其中所述第一子部分的第三高度等于所述钝化层的所述第一部分的第一高度。
16.根据权利要求15所述的半导体装置,其进一步包括:
电路层,其位于所述衬底的所述第二表面上方且电连接到所述第一电导体;
至少一个半导体裸片,其位于所述电路层上方;及
第二电导体,其介于所述至少一个半导体裸片与所述电路层之间,且电连接到所述至少一个半导体裸片及所述电路层。
17.根据权利要求15所述的半导体装置,其中所述钝化层包含与所述第一电导体的所述第二部分的所述边缘接触的第一部分,及与所述第一电导体的所述第二部分的所述边缘间隔开的第二部分,且所述钝化层的所述第一部分的第一高度大于所述钝化层的所述第二部分的第二高度。
18.根据权利要求17所述的半导体装置,其中所述第一高度与所述第二高度的比率大于1.5且小于15。
19.根据权利要求15所述的半导体装置,其进一步包括绝缘层,所述绝缘层介于所述钝化层与所述衬底的所述第一表面之间,且介于多个第一电导体中的每一者的所述第一部分的边缘与所述衬底的边缘之间。
20.一种半导体装置,其包括:
衬底,其包含第一表面以及与所述第一表面相对的第二表面;
第一电导体,其位于所述衬底的所述第一表面上方,其中所述第一电导体包括穿过所述衬底的第一部分,及位于所述衬底的所述第一表面上方且连接到所述第一部分的第二部分,其中所述第二部分具有垂直于所述第一表面的平滑侧壁;
电路层,直接设置于所述衬底的所述第二表面上方;
多个第二电导体,设置于所述电路层上,且透过所述电路层电连接所述第一电导体;
钝化层,其位于所述衬底的所述第一表面上方,其中所述钝化层包含与所述第一电导体的所述第二部分的所述平滑侧壁接触的第一部分,及连接到所述第一部分且与所述第一电导体的边缘间隔开的第二部分,并且所述钝化层的所述第一部分具有弯曲表面;及
导电凸块,放置于所述第一电导体上方,其中所述导电凸块不接触所述钝化层,
其中所述平滑侧壁的高度大于所述第一部分的第一高度。
21.根据权利要求20所述的半导体装置,其中所述钝化层的所述第一部分的所述弯曲表面包含凹形表面。
22.根据权利要求20所述的半导体装置,其中所述钝化层的所述第一部分的第一高度大于所述钝化层的所述第二部分的第二高度。
23.根据权利要求20所述的半导体装置,其中所述钝化层的所述第一部分的所述第一高度低于所述第一电导体的所述第二部分的高度。
24.根据权利要求20所述的半导体装置,其中所述第一电导体的所述第二部分进一步包括由所述钝化层横向覆盖的第一子部分、通过所述钝化层而被暴露的第二子部分,且所述第一子部分的宽度与所述第二子部分的宽度大体上相同。
25.根据权利要求20所述的半导体装置,其中所述导电凸块的熔点小于所述第一电导体的熔点。
26.一种半导体装置,其包括:
衬底;
多个第一电导体,其位于所述衬底上方;
电路层,直接设置于所述衬底的表面上方,其中所述衬底位于所述多个第一电导体与所述电路层之间;
多个第二电导体,设置于所述电路层上并且透过所述电路层电连接所述多个第一电导体;
钝化层,其位于所述衬底以及所述多个第一电导体的一部分上方,其中所述钝化层包括分别耦合到所述多个第一电导体中的一者的多个第一部分及耦合到两个邻近第一部分的至少第二部分,其中所述多个第一部分中的每一者包含弯曲表面,所述第二部分具有耦合到邻近两个弯曲表面的平坦表面,且所述第一部分的厚度大于所述第二部分的厚度;及
导电凸块,放置于所述多个第一电导体中的每一者上方,其中所述导电凸块不接触所述钝化层,
其中所述多个第一电导体中的每一者包括穿过所述衬底的第一部分,穿过所述钝化层、连接到所述第一部分的第二部分,及通过钝化层而被暴露并连接到所述第二部分的第三部分,其中所述第三部分的宽度等于所述第二部分的宽度,其中所述第二部分的侧壁与所述第三部分的侧壁为垂直于所述衬底的连续平滑面。
27.根据权利要求26所述的半导体装置,其中所述钝化层的所述弯曲表面包含凹形表面。
28.根据权利要求26所述的半导体装置,其中所述多个第一导电体的所述第二部分的高度与所述多个第一导电体的所述第三部分的高度的总和大于所述多个第一导电体的所述第一部分的高度。
29.根据权利要求26所述的半导体装置,其中所述多个第一导电体的所述第二部分的宽度及所述多个第一导电体的所述第三部分的宽度大于所述多个第一导电体的所述第一部分的宽度。
30.根据权利要求26所述的半导体装置,其中所述导电凸块的熔点小于所述多个第一电导体的熔点。
31.一种制作半导体装置的方法,其包括:
接收衬底,其中所述衬底包含第一表面以及与所述第一表面相对的第二表面;
在所述衬底的所述第一表面上方形成第一电导体,其中所述第一电导体中包括穿过所述衬底的第一部分,及位于所述衬底的所述第一表面上方且连接到所述第一部分的第二部分,所述第二部分进一步包含第一子部分及连接到所述第一子部分的第二子部分,其中所述第一部分在所述第一表面的第一宽度大于所述第一部分在所述第二表面的宽度;
在所述衬底的所述第一表面上方选择性地施配光可固化材料;
对所述光可固化材料进行辐照以在所述衬底的所述第一表面上方形成钝化层,其中所述钝化层部分地覆盖所述第一电导体的所述第二部分的边缘,其中所述边缘为一连续平滑面,且所述边缘的高度大于所述钝化层的高度,且等于所述第一子部分的高度;
在所述衬底的所述第二表面上形成电路层,其中所述电路层直接设置于所述第二表面上方;及
在所述电路层上形成多个第二电导体,其中所述多个第二电导体透过所述电路层电连接至所述第一电导体。
32.根据权利要求31所述的方法,其中所述钝化层包含与所述第一电导体的所述第二部分的所述边缘接触的第一部分,及与所述第一电导体的所述第二部分的所述边缘间隔开且连接到所述钝化层的所述第一部分的第二部分,并且所述钝化层的所述第一部分的第一高度大于所述钝化层的所述第二部分的第二高度。
33.根据权利要求31所述的方法,其中同时执行所述在所述衬底的所述第一表面上方选择性地施配所述光可固化材料及所述辐照所述光可固化材料。
CN201711192001.0A 2017-08-10 2017-11-24 半导体装置及其制造方法 Active CN109390307B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/674,104 US10535591B2 (en) 2017-08-10 2017-08-10 Semiconductor device and method of manufacturing the same
US15/674,104 2017-08-10

Publications (2)

Publication Number Publication Date
CN109390307A CN109390307A (zh) 2019-02-26
CN109390307B true CN109390307B (zh) 2023-01-10

Family

ID=65275629

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711192001.0A Active CN109390307B (zh) 2017-08-10 2017-11-24 半导体装置及其制造方法

Country Status (3)

Country Link
US (3) US10535591B2 (zh)
CN (1) CN109390307B (zh)
TW (1) TWI741090B (zh)

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7169327B2 (en) * 2001-01-29 2007-01-30 Jsr Corporation Composite particle for dielectrics, ultramicroparticulate composite resin particle, composition for forming dielectrics and use thereof
US6794273B2 (en) * 2002-05-24 2004-09-21 Fujitsu Limited Semiconductor device and manufacturing method thereof
US7772116B2 (en) * 2005-09-01 2010-08-10 Micron Technology, Inc. Methods of forming blind wafer interconnects
US8252665B2 (en) 2009-09-14 2012-08-28 Taiwan Semiconductor Manufacturing Company, Ltd. Protection layer for adhesive material at wafer edge
US8951839B2 (en) * 2010-03-15 2015-02-10 Stats Chippac, Ltd. Semiconductor device and method of forming conductive vias through interconnect structures and encapsulant of WLCSP
KR20120012602A (ko) 2010-08-02 2012-02-10 삼성전자주식회사 반도체 장치, 그 제조 방법 및 반도체 패키지의 제조 방법
US8797057B2 (en) 2011-02-11 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. Testing of semiconductor chips with microbumps
US9978656B2 (en) * 2011-11-22 2018-05-22 Taiwan Semiconductor Manufacturing Company, Ltd. Mechanisms for forming fine-pitch copper bump structures
US8803316B2 (en) * 2011-12-06 2014-08-12 Taiwan Semiconductor Manufacturing Company, Ltd. TSV structures and methods for forming the same
KR101972431B1 (ko) 2011-12-12 2019-04-26 삼성디스플레이 주식회사 표시 기판 및 이의 제조 방법
US8857220B2 (en) 2012-02-23 2014-10-14 Corning Incorporated Methods of making a stub lens element and assemblies using same for optical coherence tomography applications
US8803292B2 (en) 2012-04-27 2014-08-12 Taiwan Semiconductor Manufacturing Company, Ltd. Through-substrate vias and methods for forming the same
US9443783B2 (en) 2012-06-27 2016-09-13 Taiwan Semiconductor Manufacturing Company, Ltd. 3DIC stacking device and method of manufacture
US9082776B2 (en) * 2012-08-24 2015-07-14 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor package having protective layer with curved surface and method of manufacturing same
WO2014033977A1 (ja) * 2012-08-29 2014-03-06 パナソニック株式会社 半導体装置
KR20140073610A (ko) * 2012-11-26 2014-06-17 삼성전자주식회사 반도체 장치 및 이의 제조 방법
US8802504B1 (en) 2013-03-14 2014-08-12 Taiwan Semiconductor Manufacturing Company, Ltd. 3D packages and methods for forming the same
US9299649B2 (en) 2013-02-08 2016-03-29 Taiwan Semiconductor Manufacturing Company, Ltd. 3D packages and methods for forming the same
US8993380B2 (en) 2013-03-08 2015-03-31 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for 3D IC package
US9281254B2 (en) 2014-02-13 2016-03-08 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming integrated circuit package
US9425126B2 (en) 2014-05-29 2016-08-23 Taiwan Semiconductor Manufacturing Company, Ltd. Dummy structure for chip-on-wafer-on-substrate
US9496189B2 (en) 2014-06-13 2016-11-15 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked semiconductor devices and methods of forming same
JP2016058655A (ja) * 2014-09-11 2016-04-21 株式会社ジェイデバイス 半導体装置の製造方法
KR20190044694A (ko) * 2014-10-01 2019-04-30 세키스이가가쿠 고교가부시키가이샤 액체 토출 장치
JP6533680B2 (ja) * 2015-03-20 2019-06-19 新光電気工業株式会社 配線基板、半導体装置及び配線基板の製造方法

Also Published As

Publication number Publication date
US10535591B2 (en) 2020-01-14
TW201911497A (zh) 2019-03-16
CN109390307A (zh) 2019-02-26
US20230146652A1 (en) 2023-05-11
US11605579B2 (en) 2023-03-14
TWI741090B (zh) 2021-10-01
US20190051589A1 (en) 2019-02-14
US20200152560A1 (en) 2020-05-14

Similar Documents

Publication Publication Date Title
US20210366871A1 (en) Semiconductor device and manufacturing method thereof
US11574878B2 (en) Semiconductor structure and manufacturing method thereof
US10276548B2 (en) Semiconductor packages having dummy connectors and methods of forming same
KR101802570B1 (ko) 반도체 디바이스를 위한 패키징 디바이스 및 그 제조방법
US10777531B2 (en) Package contact structure, semiconductor package and manufacturing method thereof
US8957524B2 (en) Pillar structure for use in packaging integrated circuit products and methods of making such a pillar structure
US20210210464A1 (en) Package structure and method of manufacturing the same
US20160079205A1 (en) Semiconductor package assembly
US20190043819A1 (en) Electronic package having redistribution structure
US10340198B2 (en) Semiconductor package with embedded supporter and method for fabricating the same
US9583367B2 (en) Methods and apparatus for bump-on-trace chip packaging
US9899307B2 (en) Fan-out chip package with dummy pattern and its fabricating method
KR20130140643A (ko) 중합체성 충전재 트렌치를 갖는 반도체 칩 디바이스
KR102415484B1 (ko) 패키지 구조체 및 그 제조 방법
US11508696B2 (en) Semiconductor device
US11699597B2 (en) Package structure and manufacturing method thereof
KR20210050427A (ko) 반도체 디바이스, 이를 포함하는 전자 디바이스, 및 이의 제조 방법
US20240071909A1 (en) Semiconductor package with improved interposer structure
US20210375711A1 (en) Semiconductor package and manufacturing method thereof
US20220344225A1 (en) Semiconductor package including test line structure
US20190139842A1 (en) Semiconductor structure
CN109390307B (zh) 半导体装置及其制造方法
US20230062468A1 (en) Package structure and manufacturing method thereof
TWI757864B (zh) 封裝結構及其形成方法
US20150014830A1 (en) Semiconductor device utilzing redistribution layers to couple stacked die

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant