CN109388526A - 一种控制电路及复位操作的方法 - Google Patents

一种控制电路及复位操作的方法 Download PDF

Info

Publication number
CN109388526A
CN109388526A CN201811296110.1A CN201811296110A CN109388526A CN 109388526 A CN109388526 A CN 109388526A CN 201811296110 A CN201811296110 A CN 201811296110A CN 109388526 A CN109388526 A CN 109388526A
Authority
CN
China
Prior art keywords
conversion chip
information
host
control
reset operation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811296110.1A
Other languages
English (en)
Other versions
CN109388526B (zh
Inventor
李鹏
郑志林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201811296110.1A priority Critical patent/CN109388526B/zh
Publication of CN109388526A publication Critical patent/CN109388526A/zh
Application granted granted Critical
Publication of CN109388526B publication Critical patent/CN109388526B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1441Resetting or repowering

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请实施例公开了一种控制电路及复位操作的方法,用于通过转换芯片,在固态硬盘SSD原有设计基础上,增加了对SSD系统内部从器件的复位机制,通过此复位机制,保证总线不会挂死,使SSD内部监控动作能够正常运行,提高系统稳定性。本申请实施例电路包括:主机、转换芯片、主器件、从器件;所述转换芯片与所述主机连接,所述转换芯片与所述从器件连接,所述从器件与所述主器件连接,所述主器件与所述主机连接;所述主机,用于检测到所述主器件与所述从器件通信异常时,向所述转换芯片发送异常状态信息;所述转换芯片,用于获取所述异常状态信息,控制所述从器件进行复位操作。

Description

一种控制电路及复位操作的方法
技术领域
本申请涉及电学领域,具体涉及一种控制电路及复位操作的方法。
背景技术
集成电路总线(inter-integrated circuit,IIC)是常用的通信总线,其由飞利浦半导体于上世纪八十年代设计出来的,其由两根信号组成,数据线和控制线,数据线是双向输入输出的,用来传输数据,控制线是时钟信号,由主器件发送给从器件,主器件可以下挂多个从器件,从而实现了同主器件和多个从器件的信息交互。
在固态硬盘(solid state drives,SSD)系统中,一般有一个SSD控制器,其下挂很多片NAND Flash用来存储数据,除此之外,其板内还需要有一些IIC从器件,比如用来监控板上电压,存储关键产品信息(vital product data,VPD)的存储芯片(electricallyerasable programmable read only memory,EEPROM),还有时钟缓冲芯片等。
但是,当SSD内部如果某个IIC从器件出现问题时,会将IIC总线拉死,从而主器件无法正常同其他IIC从器件通信,导致系统无法正常运行,影响系统稳定性。
发明内容
本申请实施例公开了一种控制电路及复位操作的方法,用于通过IO转换芯片,在固态硬盘SSD原有设计基础上,增加了对SSD系统内部从器件的复位机制,通过此复位机制,保证总线不会挂死,使SSD内部监控动作能够正常运行,提高系统稳定性。
为达到上述目的,本申请实施例提供如下技术方案:
本申请第一方面提供一种控制电路,该控制电路可应用于SSD系统中,该控制电路控制的方法在执行过程中涉及到的控制设备在SSD系统中对应相应的功能实体。该控制电路可以包括:主机、转换芯片、主器件、从器件;该转换芯片与该主机连接,该转换芯片与该从器件连接,该从器件与该主器件连接,该主器件与该主机连接;该主机,用于检测到该主器件与该从器件通信异常时,向该转换芯片发送异常状态信息;该转换芯片,用于获取该异常状态信息,控制该从器件进行复位操作。
可选的,在本申请的一些实施例中,该从器件包括第一目标从器件和第二目标从器件;该主机,还用于检测到该主器件与该第一从器件和该第二从器件未建立通信连接时,向该转换芯片发送第一指示信息;该转换芯片,还用于接收该第一指示信息,根据该第一指示信息控制该第一从器件进行复位操作;该主机,还用于检测到该主器件与该第一从器件建立通信连接时,向该转换芯片发送第二指示信息;该转换芯片,还用于接收该第二指示信息,根据该第二指示信息控制该第二从器件进行复位操作。
可选的,在本申请的一些实施例中,该从器件包括第三目标从器件和第四目标从器件;该主机,还用于检测到该主器件与该第一从器件和该第二从器件未建立通信连接时,向该转换芯片发送第一指示信息;该转换芯片,还用于接收该第一指示信息,根据该第一指示信息控制该第一从器件进行复位操作;该主机,还用于检测到该主器件与该第一从器件未建立通信连接时,生成第一标记信息,该第一标记信息为指示该第一从器件异常的标记信息。
可选的,在本申请的一些实施例中,该转换芯片,具体用于设置该从器件的管脚状态为低电平状态;当该从器件处于该低电平状态的时长大于预置时长时,设置该从器件的管脚状态为高电平状态。
可选的,在本申请的一些实施例中,该电路还包括总线,该主机,具体用于检测到该主器件与该从器件通信异常时,通过总线向该转换芯片发送异常状态信息。
本申请第二方面提供一种复位操作的方法,通过该方法可以实现上述第一方面或第一方面任意一种可能实现方式的控制电路的功能。该方法可以包括:检测该主器件与该从器件通信异常信息;获取该异常状态信息;控制该从器件进行复位操作。
可选的,在本申请的一些实施例中,该从器件包括第一目标从器件和第二目标从器件;该控制该从器件进行复位操作之后,该方法还可以包括:当检测到该主器件与该第一从器件和该第二从器件未建立通信连接时,接收该第一指示信息;根据该第一指示信息控制该第一从器件进行复位操作;当检测到该主器件与该第一从器件建立通信连接时,接收该第二指示信息;根据该第二指示信息控制该第二从器件进行复位操作。
可选的,在本申请的一些实施例中,该从器件包括第三目标从器件和第四目标从器件;该控制该从器件进行复位操作之后,该方法还可以包括:当检测到该主器件与该第一从器件和该第二从器件未建立通信连接时,接收该第一指示信;根据该第一指示信息控制该第一从器件进行复位操作;当检测到该主器件与该第一从器件未建立通信连接时,生成第一标记信息,该第一标记信息为指示该第一从器件异常的标记信息。
可选的,在本申请的一些实施例中,该控制该从器件进行复位操作,可以包括:设置该从器件的管脚状态为低电平状态;当该从器件处于该低电平状态的时长大于预置时长时,设置该从器件的管脚状态为高电平状态。
可选的,在本申请的一些实施例中,该获取该异常状态信息,可以包括:通过该总线获取该异常状态信息,该总线用于主机传输该异常状态信息。
第三方面,本申请实施例提供一种转换芯片,该转换芯片可应用于第一方面中任一项所述的控制电路,该转换芯片可以包括终端设备或者芯片等实体,所述转换芯片包括:处理器、存储器和输入/输出(I/O)接口;所述存储器用于存储指令;所述处理器用于执行所述存储器中的所述指令,使得所述转换芯片执行如前述第二方面中任一项所述的方法。
第四方面,本申请提供了一种芯片系统,该芯片系统包括处理器,用于支持转换芯片实现上述方面中所涉及的功能,例如,发送或处理上述方法中所涉及的数据和/或信息。在一种可能的设计中,所述芯片系统还包括存储器,所述存储器,用于保存控制设备必要的程序指令和数据。该芯片系统,既可以是转换芯片,也可以是应用在转换芯片中执行相应功能的系统芯片。
第五方面,本申请实施例提供一种计算机程序产品,当其在计算机上运行时,使得计算机执行如前述第二方面及任一可选实现方式中所述的方法。
第六方面,本申请实施例提供一种计算机存储介质,包括指令,当其在计算机上运行时,使得计算机执行如前述第二方面及任一可选实现方式中所述的方法。
该计算机存储介质包括:U盘、移动硬盘、只读存储器(read-only memory,ROM)、随机存取存储器(random access memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
从以上技术方案可以看出,本申请实施例具有以下优点:
通过输入输出转换芯片,在SSD原有设计基础上,增加了对SSD系统内部IIC从器件的复位机制,具体为所述主机检测到所述主器件与所述从器件通信异常时,向所述转换芯片发送异常状态信息;所述转换芯片获取所述异常状态信息,控制所述从器件进行复位操作。从而确保在SSD的内部IIC从器件任一出现故障时,通过此复位机制,保证IIC总线不会挂死,使SSD内部监控动作能够正常运行,提高系统稳定性。
附图说明
图1是现有技术中SSD系统的架构示意图;
图2是本申请实施例提供的一种控制电路的实施例示意图;
图3是本申请实施例提供的一种SSD控制电路示意图;
图4是本申请实施例提供的一种复位操作的方法的实施例示意图;
图5是本申请实施例提供的另一种复位操作的方法的实施例示意图;
图6是本申请实施例提供的一种转换芯片的结构示意图;
图7是本申请实施例提供的另一种转换芯片的结构示意图。
具体实施方式
下面结合附图,对本申请的实施例进行描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。本领域普通技术人员可知,随着技术的发展和新场景的出现,本申请实施例提供的技术方案对于类似的技术问题,同样适用。
本申请实施例公开了一种控制电路及复位操作的方法,用于通过转换芯片,在固态硬盘SSD原有设计基础上,增加了对SSD系统内部从器件的复位机制,通过此复位机制,保证总线不会挂死,使SSD内部监控动作能够正常运行,提高系统稳定性。
IIC是常用的通信总线,其由飞利浦半导体于上世纪八十年代设计出来的,其由两根信号组成,数据线和控制线,数据线是双向输入输出的,用来传输数据,控制线是时钟信号,由主器件发送给从器件,主器件可以下挂多个从器件,从而实现了同主器件和多个从器件的信息交互。
如图1所示,是现有技术中SSD系统的架构示意图,在SSD系统中,通过PCIe接口和SMbus同Host进行通信,一般用PCIe接口进行数据和指令的传输,Host还可以通过Smbus接口来获取SSD的VPD信息,VPD信息一般包含SSD盘的型号、容量、规格、出厂日期等一系列的信息。在SSD内部,有很多IIC器件,用来监控板内温度信息,如果温度超过一定值,会报警给上级Host,从而保证SSD能够正常工作;除此之外,还有IIC器件用来监控板内电源电压是否正常,如果出现异常,立刻进行掉电保护操作。一般有一个SSD控制器,其下挂很多片NANDFlash用来存储数据,除此之外,其板内还需要有一些IIC从器件,比如用来监控板上电压,存储关键产品信息的存储芯片,还有时钟缓冲芯片等。
但是,当SSD内部如果某个IIC从器件出现问题时,回将IIC总线拉死,从而主器件无法正常同其他IIC从器件通信,导致系统无法正常运行,影响系统稳定性。
本申请实施例提出的电路用以解决该问题,为便于理解,下面对本实施例中的电路具体组成进行描述,如图2所示,是本申请实施例提供的一种控制电路的实施例示意图,该控制电路由主机、转换芯片、主器件和从器件组成。
所述转换芯片与所述主机连接,所述转换芯片与所述从器件连接,所述从器件与所述主器件连接,所述主器件与所述主机连接;所述主机,用于检测到所述主器件与所述从器件通信异常时,向所述转换芯片发送异常状态信息;所述转换芯片,用于获取所述异常状态信息,控制所述从器件进行复位操作。
本申请实施例中,通过转换芯片控制系统内部从器件的电源通断,主器件同从器件进行信息交互正常时,转换芯片管脚是高状态,保证从器件供电正常;当从器件有异常时,即主器件无法正常同从器件进行通信时,通过扩展总线上报给主机,主机通过系统管理总线下发命令,通过转换芯片将各从器件的电源切断,即管脚置于低电平100ms后再拉高,可以使IIC从器件均初始化。
上述申请实施例通过转换芯片,在固态硬盘SSD原有设计基础上,增加了对SSD系统内部从器件的复位机制,通过此复位机制,保证总线不会挂死,使SSD内部监控动作能够正常运行,提高系统稳定性。
应当注意的是,本申请实施例所用表达均为功能性概括,具体部件名称以实际情况而定,此处不做限定。
在一种具体的场景电路中,上述申请实施例的电路逻辑可应用于其中,如图3所示,是本申请实施例提供的一种SSD控制电路示意图。
本申请实施例中,单片机、温度传感器、掉电保护监控模块为从器件,控制器为主器件,应当注意的是,本申请实施例所提供的从器件与主器件是一种使用场景,具体器件以实际情况而定。
本申请实施例中,转换芯片可以为IO转换芯片,主器件可以为SSD控制器,从器件可以为IIC从器件,即通过IO转换芯片控制系统内部IIC从器件的电源通断,SSD控制器同IIC从器件进行信息交互正常时,IO转换芯片IO管脚是高状态,保证IIC从器件供电正常;当IIC从器件有异常时,即SSD控制器无法正常同IIC从器件进行通信时,通过PCIe上报给Host,Host通过SMbus下发命令,通过IO转换芯片将各IIC从器件的电源切断,即IO管脚置于低电平100ms后再拉高,可以使IIC从器件均初始化。
在一种具体的场景中,温度传感器发生了异常,SSD控制器无法与温度传感器进行通信,此时无法获取系统内部的温度状况,于是SSD控制器通过PCIe上报给主机Host,Host通过SMbus下发命令,通过IO转换芯片将各IIC从器件的电源切断,即IO管脚置于低电平100ms后再拉高,可以使IIC从器件均初始化。
应当注意的是,上述初始化操作仅为功能性说明,具体等待时间以实际情况而定,此处不做限定;另外,上路SSD控制器可以为专用集成电路(application specificintegrated circuit,ASIC),也可以为其他带有控制功能的部件,具体部件以实际情况而定,此处不做限定。
为进一步说明上述实施例控制电路的运行逻辑,该控制电路的思路可以概括为一种复位操作的方法,下面结合附图进行说明。
本实施例提出的方法用以说明该控制电路,为便于理解,下面对本实施例中的具体流程进行描述,如图4所示,是本申请实施例提供的一种复位操作的方法的实施例示意图,该方法包括但不限于如下步骤:
401、检测主器件与从器件通信异常信息;
本申请实施例中,检测主器件与从器件通信异常信息可以为检测主器件与从器件信息交互是否正常,例如:SSD控制器需要获取系统的温度信息,则向温度传感器发送需求指令,若温度传感器反馈了所述温度信息,则通信正常,若温度传感器没有反馈所述温度信息,则SSD控制器生成关于温度传感器异常的信息。
402、获取异常状态信息;
本申请实施例中,转换芯片可以为IO转换芯片,具体为IO转换芯片根据异常状态信息切换IO管脚,以达到复位初始化的功能。
403、控制从器件进行复位操作;
本申请实施例中,IO转换芯片通过控制IO管脚置于低电平100ms后再拉高,使IIC从器件均复位初始化。
在一种场景中,从器件均复位初始化后依然无法与主器件进行通信,为解决这一问题,下面根据附图进行说明。
本实施例提出的方法用以解决问题,为便于理解,下面对本实施例中的具体流程进行描述,如图5所示,是本申请实施例提供的另一种复位操作的方法的实施例示意图,该方法包括但不限于如下步骤:
501、检测主器件与第一从器件通信异常信息;
本步骤操作与步骤401类似,此处不做赘述。
502、控制第一从器件进行复位操作;
本步骤操作与步骤403类似,此处不做赘述。
503、检测主器件与第二从器件通信异常信息;
本申请实施例中,第二从器件为与第一从器件并列的从器件,例如:第一从器件为温度传感器,第二从器件为掉电保护模块,具体部件因实际情况而定,此处不做限定。
504、控制第二从器件进行复位操作;
本步骤操作与步骤403类似,此处不做赘述。
505、生成异常从器件信息;
本申请实施例中,通过判断对第一从器件与第二从器件分别复位操作后的通信状态,生成异常从器件信息,例如:第一从器件复位操作后与主器件通信正常,而第二从器件复位操作后与主器件无法通信,则第二从器件为异常从器件,SSD控制器通过PCIe接口上报异常,此时Host将第二从器件标记为故障,等待运维人员确认。
通过对各从器件逐步的复位操作,可以判断出具体的异常从器件,方便后期运维人员的检查,提高SSD系统的工作稳定性。
本申请实施例可以根据上述方法应用于转换芯片中,并对转换芯片进行功能模块的划分,例如,可以对应各个功能划分各个功能模块,也可以将两个或两个以上的功能集成在一个处理模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。
比如,以采用集成的方式划分各个功能单元的情况下,如图6所示,是本申请实施例提供的一种转换芯片的结构示意图。
如图6示,本申请实施例提供的转换芯片600包括检测单元601、获取单元602和控制单元603。
检测单元601,用于检测所述主器件与所述从器件通信异常信息;
获取单元602,用于获取所述异常状态信息;
控制单元603,用于控制所述从器件进行复位操作。
可选的,获取单元602,还用于当检测到所述主器件与所述第一从器件和所述第二从器件未建立通信连接时,接收所述第一指示信息;
控制单元603,还用于根据所述第一指示信息控制所述第一从器件进行复位操作;
获取单元602,还用于当检测到所述主器件与所述第一从器件建立通信连接时,接收所述第二指示信息;
控制单元603,还用于根据所述第二指示信息控制所述第二从器件进行复位操作。
可选的,获取单元602,还用于当检测到所述主器件与所述第一从器件和所述第二从器件未建立通信连接时,接收所述第一指示信;
控制单元603,还用于根据所述第一指示信息控制所述第一从器件进行复位操作;
获取单元602,还用于当检测到所述主器件与所述第一从器件未建立通信连接时,生成第一标记信息,所述第一标记信息为指示所述第一从器件异常的标记信息。
可选的,控制单元603,具体用于设置所述从器件的管脚状态为低电平状态;当所述从器件处于所述低电平状态的时长大于预置时长时,设置所述从器件的管脚状态为高电平状态。
可选的,获取单元602,具体用于通过所述总线获取所述异常状态信息,所述总线用于主机传输所述异常状态信息。
其中,上述方法实施例涉及的各步骤的所有相关内容均可以援引到对应功能单元的功能描述,在此不再赘述。
在本实施例中,转换芯片600可以采用集成的方式划分各个功能模块的形式来呈现。这里的“模块”可以指特定应用集成电路,执行一个或多个软件或固件程序的处理器和存储器,集成逻辑电路,和/或其他可以提供上述功能的器件。在一个简单的实施例中,本领域的技术人员可以想到转换芯片600可以采用图7所示的形式。
如图7所示,是本申请实施例提供的另一种转换芯片的结构示意图,转换芯片700包括:输入/输出(I/O)接口701、处理器702、存储器703。具体的,图7中的处理器702可以通过调用存储器703中存储的计算机执行指令,使得转换芯片700执行上述方法实施例中的实现复位操作的方法。
具体的,图6中的检测单元601、获取单元602和控制单元603的功能/实现过程可以通过图7中的处理器702调用存储器703中存储的计算机执行指令来实现。或者,图6中的检测单元601、获取单元602和控制单元603的功能/实现过程可以通过图7中的输入/输出(I/O)接口701来实现。
由于本申请实施例提供的转换芯片700可用于执行复位操作的方法,因此其所能获得的技术效果可参考上述方法实施例,在此不再赘述。
可选的,本申请实施例提供了一种芯片系统,该芯片系统包括处理器,用于支持转换芯片实现上述复位操作的方法。在一种可能的设计中,该芯片系统还包括存储器。该存储器,用于保存转换芯片必要的程序指令和数据。该芯片系统,可以由芯片构成,也可以包含芯片和其他分立器件,本申请实施例对此不作具体限定。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。
所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本申请实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存储的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘solid state disk(SSD))等。
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的内容以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或模块的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或模块,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或模块。在本申请中出现的对步骤进行的命名或者编号,并不意味着必须按照命名或者编号所指示的时间/逻辑先后顺序执行方法流程中的步骤,已经命名或者编号的流程步骤可以根据要实现的技术目的变更执行次序,只要能达到相同或者相类似的技术效果即可。本申请中所出现的模块的划分,是一种逻辑上的划分,实际应用中实现时可以有另外的划分方式,例如多个模块可以结合成或集成在另一个系统中,或一些特征可以忽略,或不执行,另外,所显示的或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,模块之间的间接耦合或通信连接可以是电性或其他类似的形式,本申请中均不作限定。并且,作为分离部件说明的模块或子模块可以是也可以不是物理上的分离,可以是也可以不是物理模块,或者可以分布到多个电路模块中,可以根据实际的需要选择其中的部分或全部模块来实现本申请方案的目的。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于一计算机可读存储介质中,存储介质可以包括:ROM、RAM、磁盘或光盘等。
以上对本申请实施例所提供的控制电路、复位操作的方法、转换芯片以及系统进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种控制电路,其特征在于,包括:
主机、转换芯片、主器件、从器件;
所述转换芯片与所述主机连接,所述转换芯片与所述从器件连接,所述从器件与所述主器件连接,所述主器件与所述主机连接;
所述主机,用于检测到所述主器件与所述从器件通信异常时,向所述转换芯片发送异常状态信息;
所述转换芯片,用于获取所述异常状态信息,控制所述从器件进行复位操作。
2.根据权利要求1所述的控制电路,其特征在于,所述从器件包括第一目标从器件和第二目标从器件;
所述主机,还用于检测到所述主器件与所述第一从器件和所述第二从器件未建立通信连接时,向所述转换芯片发送第一指示信息;
所述转换芯片,还用于接收所述第一指示信息,根据所述第一指示信息控制所述第一从器件进行复位操作;
所述主机,还用于检测到所述主器件与所述第一从器件建立通信连接时,向所述转换芯片发送第二指示信息;
所述转换芯片,还用于接收所述第二指示信息,根据所述第二指示信息控制所述第二从器件进行复位操作。
3.根据权利要求1所述的控制电路,其特征在于,所述从器件包括第三目标从器件和第四目标从器件;
所述主机,还用于检测到所述主器件与所述第一从器件和所述第二从器件未建立通信连接时,向所述转换芯片发送第一指示信息;
所述转换芯片,还用于接收所述第一指示信息,根据所述第一指示信息控制所述第一从器件进行复位操作;
所述主机,还用于检测到所述主器件与所述第一从器件未建立通信连接时,生成第一标记信息,所述第一标记信息为指示所述第一从器件异常的标记信息。
4.根据权利要求1所述的控制电路,其特征在于,
所述转换芯片,具体用于设置所述从器件的管脚状态为低电平状态;当所述从器件处于所述低电平状态的时长大于预置时长时,设置所述从器件的管脚状态为高电平状态。
5.根据权利要求1-4任一所述的控制电路,其特征在于,所述电路还包括总线,
所述主机,具体用于检测到所述主器件与所述从器件通信异常时,通过总线向所述转换芯片发送异常状态信息。
6.一种复位操作的方法,其特征在于,包括:
检测所述主器件与所述从器件通信异常信息;
获取所述异常状态信息;
控制所述从器件进行复位操作。
7.根据权利要求6所述的方法,其特征在于,所述从器件包括第一目标从器件和第二目标从器件;
所述控制所述从器件进行复位操作之后,所述方法还包括:
当检测到所述主器件与所述第一从器件和所述第二从器件未建立通信连接时,接收所述第一指示信息;
根据所述第一指示信息控制所述第一从器件进行复位操作;
当检测到所述主器件与所述第一从器件建立通信连接时,接收所述第二指示信息;
根据所述第二指示信息控制所述第二从器件进行复位操作。
8.根据权利要求6所述的方法,其特征在于,所述从器件包括第三目标从器件和第四目标从器件;
所述控制所述从器件进行复位操作之后,所述方法还包括:
当检测到所述主器件与所述第一从器件和所述第二从器件未建立通信连接时,接收所述第一指示信;
根据所述第一指示信息控制所述第一从器件进行复位操作;
当检测到所述主器件与所述第一从器件未建立通信连接时,生成第一标记信息,所述第一标记信息为指示所述第一从器件异常的标记信息。
9.根据权利要求6所述的方法,其特征在于,所述控制所述从器件进行复位操作,包括:
设置所述从器件的管脚状态为低电平状态;
当所述从器件处于所述低电平状态的时长大于预置时长时,设置所述从器件的管脚状态为高电平状态。
10.根据权利要求6-9任一所述的方法,其特征在于,所述获取所述异常状态信息,包括:
通过所述总线获取所述异常状态信息,所述总线用于主机传输所述异常状态信息。
CN201811296110.1A 2018-11-01 2018-11-01 一种控制电路及复位操作的方法 Active CN109388526B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811296110.1A CN109388526B (zh) 2018-11-01 2018-11-01 一种控制电路及复位操作的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811296110.1A CN109388526B (zh) 2018-11-01 2018-11-01 一种控制电路及复位操作的方法

Publications (2)

Publication Number Publication Date
CN109388526A true CN109388526A (zh) 2019-02-26
CN109388526B CN109388526B (zh) 2023-01-24

Family

ID=65427196

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811296110.1A Active CN109388526B (zh) 2018-11-01 2018-11-01 一种控制电路及复位操作的方法

Country Status (1)

Country Link
CN (1) CN109388526B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111103960A (zh) * 2019-12-22 2020-05-05 北京浪潮数据技术有限公司 一种Nvme SSD及其复位方法和系统
CN111277820A (zh) * 2020-02-07 2020-06-12 北京小马智行科技有限公司 相机系统的失效检测的方法、装置以及检测与恢复方法
CN113296998A (zh) * 2021-06-22 2021-08-24 中国第一汽车股份有限公司 数据通信异常恢复方法、装置、电子设备及存储介质
CN115220489A (zh) * 2022-07-12 2022-10-21 江苏时代新能源科技有限公司 烘烤系统及其控制方法、装置
WO2024082801A1 (zh) * 2022-10-21 2024-04-25 荣耀终端有限公司 复位方法和电子设备

Citations (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0884153A (ja) * 1994-03-31 1996-03-26 D 2 B Syst Co Ltd 通信バスシステムおよびそれに用いるマスタ局
US6496890B1 (en) * 1999-12-03 2002-12-17 Michael Joseph Azevedo Bus hang prevention and recovery for data communication systems employing a shared bus interface with multiple bus masters
US20070112990A1 (en) * 2005-11-15 2007-05-17 Matsushita Electric Industrial Co., Ltd. Iic bus communication system, slave device, and method for controlling iic bus communication
JP2010055474A (ja) * 2008-08-29 2010-03-11 Internatl Business Mach Corp <Ibm> シリアルバスシステム及びハングアップスレーブリセット方法
CN202150272U (zh) * 2011-07-12 2012-02-22 惠州大亚湾华北工控实业有限公司 板载固态硬盘防瞬间掉电造成固件丢失的电路
CN102521187A (zh) * 2011-11-29 2012-06-27 广东东研网络科技有限公司 一种i2c总线通信死锁解决方法
CN103686357A (zh) * 2013-11-14 2014-03-26 乐视致新电子科技(天津)有限公司 一种mcu复位控制装置、电视系统及方法
CN203608311U (zh) * 2013-11-14 2014-05-21 乐视致新电子科技(天津)有限公司 一种mcu复位控制装置、电视系统
CN203849731U (zh) * 2014-04-25 2014-09-24 杭州海康威视数字技术股份有限公司 一种基于i2c总线实现的数据处理设备
CN104572371A (zh) * 2014-12-25 2015-04-29 记忆科技(深圳)有限公司 一种硬盘异常掉电测试系统
CN106649180A (zh) * 2016-09-09 2017-05-10 锐捷网络股份有限公司 一种解除i2c总线死锁的方法及装置
CN106776054A (zh) * 2016-12-27 2017-05-31 东莞新能德科技有限公司 一种死锁检测方法、装置和电路
CN206251066U (zh) * 2016-12-13 2017-06-13 深圳Tcl数字技术有限公司 芯片复位电路及电子设备
CN107093437A (zh) * 2016-02-17 2017-08-25 爱思开海力士有限公司 时钟发生电路、接口电路和使用其的半导体系统
CN107196352A (zh) * 2016-03-15 2017-09-22 法雷奥汽车内部控制(深圳)有限公司 电池单元控制电路
CN206627943U (zh) * 2017-03-30 2017-11-10 北京经纬恒润科技有限公司 一种控制电路
CN107894900A (zh) * 2017-12-06 2018-04-10 郑州云海信息技术有限公司 一种mcu升级的方法及系统
CN108027723A (zh) * 2016-02-24 2018-05-11 华为技术有限公司 一种光线路终端及其主、从设备升级的方法
CN108363475A (zh) * 2016-09-09 2018-08-03 广东乐源数字技术有限公司 一种手环触摸复位的方法

Patent Citations (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0884153A (ja) * 1994-03-31 1996-03-26 D 2 B Syst Co Ltd 通信バスシステムおよびそれに用いるマスタ局
US6496890B1 (en) * 1999-12-03 2002-12-17 Michael Joseph Azevedo Bus hang prevention and recovery for data communication systems employing a shared bus interface with multiple bus masters
US20070112990A1 (en) * 2005-11-15 2007-05-17 Matsushita Electric Industrial Co., Ltd. Iic bus communication system, slave device, and method for controlling iic bus communication
JP2010055474A (ja) * 2008-08-29 2010-03-11 Internatl Business Mach Corp <Ibm> シリアルバスシステム及びハングアップスレーブリセット方法
CN202150272U (zh) * 2011-07-12 2012-02-22 惠州大亚湾华北工控实业有限公司 板载固态硬盘防瞬间掉电造成固件丢失的电路
CN102521187A (zh) * 2011-11-29 2012-06-27 广东东研网络科技有限公司 一种i2c总线通信死锁解决方法
CN103686357A (zh) * 2013-11-14 2014-03-26 乐视致新电子科技(天津)有限公司 一种mcu复位控制装置、电视系统及方法
CN203608311U (zh) * 2013-11-14 2014-05-21 乐视致新电子科技(天津)有限公司 一种mcu复位控制装置、电视系统
CN203849731U (zh) * 2014-04-25 2014-09-24 杭州海康威视数字技术股份有限公司 一种基于i2c总线实现的数据处理设备
CN104572371A (zh) * 2014-12-25 2015-04-29 记忆科技(深圳)有限公司 一种硬盘异常掉电测试系统
CN107093437A (zh) * 2016-02-17 2017-08-25 爱思开海力士有限公司 时钟发生电路、接口电路和使用其的半导体系统
CN108027723A (zh) * 2016-02-24 2018-05-11 华为技术有限公司 一种光线路终端及其主、从设备升级的方法
CN107196352A (zh) * 2016-03-15 2017-09-22 法雷奥汽车内部控制(深圳)有限公司 电池单元控制电路
CN106649180A (zh) * 2016-09-09 2017-05-10 锐捷网络股份有限公司 一种解除i2c总线死锁的方法及装置
CN108363475A (zh) * 2016-09-09 2018-08-03 广东乐源数字技术有限公司 一种手环触摸复位的方法
CN206251066U (zh) * 2016-12-13 2017-06-13 深圳Tcl数字技术有限公司 芯片复位电路及电子设备
CN106776054A (zh) * 2016-12-27 2017-05-31 东莞新能德科技有限公司 一种死锁检测方法、装置和电路
CN206627943U (zh) * 2017-03-30 2017-11-10 北京经纬恒润科技有限公司 一种控制电路
CN107894900A (zh) * 2017-12-06 2018-04-10 郑州云海信息技术有限公司 一种mcu升级的方法及系统

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
KOTA TSURUMI 等: "0.6 V operation, 16 % faster set/reset ReRAM boost converter with adaptive buffer voltage for ReRAM and NAND flash hybrid solid-state drives", 《2017 18TH INTERNATIONAL SYMPOSIUM ON QUALITY ELECTRONIC DESIGN (ISQED)》 *
陈超等: "一线总线在计算机数控系统中的应用", 《机械与电子》 *
黄梦玲等: "ATA总线控制器接口在固态硬盘中的应用", 《计算机测量与控制》 *

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111103960A (zh) * 2019-12-22 2020-05-05 北京浪潮数据技术有限公司 一种Nvme SSD及其复位方法和系统
CN111103960B (zh) * 2019-12-22 2021-06-29 北京浪潮数据技术有限公司 一种Nvme SSD及其复位方法和系统
CN111277820A (zh) * 2020-02-07 2020-06-12 北京小马智行科技有限公司 相机系统的失效检测的方法、装置以及检测与恢复方法
CN113296998A (zh) * 2021-06-22 2021-08-24 中国第一汽车股份有限公司 数据通信异常恢复方法、装置、电子设备及存储介质
CN115220489A (zh) * 2022-07-12 2022-10-21 江苏时代新能源科技有限公司 烘烤系统及其控制方法、装置
CN115220489B (zh) * 2022-07-12 2024-04-12 江苏时代新能源科技有限公司 烘烤系统及其控制方法、装置
WO2024082801A1 (zh) * 2022-10-21 2024-04-25 荣耀终端有限公司 复位方法和电子设备

Also Published As

Publication number Publication date
CN109388526B (zh) 2023-01-24

Similar Documents

Publication Publication Date Title
CN109388526A (zh) 一种控制电路及复位操作的方法
CN106339058B (zh) 动态管理电力供应的方法和系统
CN106603265B (zh) 管理方法、网络装置以及非暂态计算机可读介质
CN110489365A (zh) 交换设备、外围部件互连高速系统及其初始化方法
CN106165350B (zh) 设计辅助装置、设计辅助方法及计算机可读存储介质
WO2013147767A1 (en) Configurable and fault-tolerant baseboard management controller arrangement
US8397053B2 (en) Multi-motherboard server system
JP2019160279A (ja) マルチマスタートポロジーシステムにおけるcpldキャッシュの適用
CN104838373A (zh) 基于单个微控制器的多个计算节点管理
CN109388604A (zh) 一种基于PCIe的热插拔控制方法、装置及存储介质
US8392638B2 (en) Master-slave device communication circuit and ID address setting method thereof
CN105306352A (zh) 一种工业现场总线协议网关装置
CN104571294A (zh) 服务器系统
CN102255766B (zh) 服务器系统
CN103412838A (zh) 一种扩展系统、通信方法、地址配置方法、设备及装置
CN107239423A (zh) 一种基于扩展iic接口的装置
CN105487621A (zh) 一种电子装置
US20130138852A1 (en) Electronic device with baseboard management controller
JP6009977B2 (ja) データ通信システムとそのマスタユニットおよびデータ通信方法
CN105068962A (zh) I2c控制器访问方法及系统
CN105116854A (zh) 一种基于nfc技术的分布式传感器网络系统
CN103514137A (zh) 一种vxi板结构自定义总线嵌入式控制器组件
RU101551U1 (ru) Контроллер для управления сложным объектом
CN204965148U (zh) 基于nfc技术的分布式传感器网络系统
CN104834535A (zh) Soc芯片系统及其开机方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant