CN105068962A - I2c控制器访问方法及系统 - Google Patents

I2c控制器访问方法及系统 Download PDF

Info

Publication number
CN105068962A
CN105068962A CN201510437798.0A CN201510437798A CN105068962A CN 105068962 A CN105068962 A CN 105068962A CN 201510437798 A CN201510437798 A CN 201510437798A CN 105068962 A CN105068962 A CN 105068962A
Authority
CN
China
Prior art keywords
controller
access
status register
controller access
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510437798.0A
Other languages
English (en)
Inventor
陆丹宏
钟捷群
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Feixun Data Communication Technology Co Ltd
Original Assignee
Shanghai Feixun Data Communication Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Feixun Data Communication Technology Co Ltd filed Critical Shanghai Feixun Data Communication Technology Co Ltd
Priority to CN201510437798.0A priority Critical patent/CN105068962A/zh
Publication of CN105068962A publication Critical patent/CN105068962A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol

Abstract

本发明提供I2C控制器访问方法及系统,在访问I2C控制器各个所述状态寄存器时,采用轮询方式,解决现有I2C访问效率不高的问题。

Description

I2C控制器访问方法及系统
技术领域
本发明涉及嵌入式电子技术领域,特别是涉及I2C控制器访问方法及系统。
背景技术
在嵌入式项目中,经常会用到I2C(Inter-IntegratedCircuit)总线。I2C总线自问世以来,因其具有接口线小,控制方式简单,器件封装形式小,通信速率较高等优点,而备受各企业的青睐。然而I2C总线读取数据的效率也会受到软件方案的影响,如果软件方案设计得不好,其访问效率也会大大降低。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供I2C控制器访问方法及系统,解决现有技术中I2C总线读取数据的效率低的问题。
为实现上述目标及其他相关目标,本发明提供一种I2C控制器访问方法,所述I2C控制器包含状态寄存器,所述方法包括:在访问各个所述状态寄存器时,采用轮询方式。
可选的,所述的I2C控制器访问方法,包括:在对所述I2C控制中除状态寄存器以外的其它类型寄存器的访问发生之前和完成之后不进行延时。
可选的,所述访问包括读或写操作。
可选的,所述I2C控制器是基于飞思卡尔公司的MPC837x系列芯片架构的。
为实现上述目标及其他相关目标,本发明提供一种I2C控制器访问系统,所述I2C控制器包含状态寄存器,所述访问系统包括:访问控制模块,用于在访问各个所述状态寄存器时,采用轮询方式。
可选的,所述访问控制模块,对所述I2C控制中除状态寄存器以外的其它类型寄存器的访问发生之前和完成之后不进行延时。
可选的,所述访问包括读或写操作。
可选的,所述I2C控制器是基于飞思卡尔公司的MPC837x系列芯片架构的。
如上所述,本发明提供I2C控制器访问方法及系统,在访问I2C控制器各个所述状态寄存器时,采用轮询方式,解决现有I2C访问效率不高的问题。
附图说明
图1显示为本发明一实施例中I2C控制器访问方法的流程示意图。
图2显示为本发明一实施例中I2C控制器访问系统的结构示意图。
元件标号说明
1I2C控制器访问系统
11访问控制模块
2I2C控制器
21状态寄存器
22其它类型寄存器
S1~S2方法步骤
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
如图1所示,本发明提供一种I2C控制器访问方法,所述I2C控制器包含状态寄存器,在一实施例中,I2C(Inter-IntegratedCircuit)总线是由PHILIPS公司开发的两线式串行总线,用于连接微控制器及其外围设备。是微电子通信控制领域广泛采用的一种总线标准。它是同步通信的一种特殊形式,具有接口线少,控制方式简单,器件封装形式小,通信速率较高等优点。I2C总线支持任何IC生产过程(CMOS、双极性)。通过串行数据(SDA)线和串行时钟(SCL)线在连接到总线的器件间传递信息。每个器件都有一个唯一的地址识别(无论是微控制器——MCU、LCD驱动器、存储器或键盘接口),而且都可以作为一个发送器或接收器(由器件的功能决定)。
在一实施例中,所述I2C控制器是基于飞思卡尔公司的MPC837x系列芯片架构的,MPC837X系列处理器属于Freescale公司的PowerQuiccIIpro系列的一款网络处理器。他高度集成e300的PowerPC内核,CPU系统包括了DDRSDRAM控制器、PCI控制器、2个千兆网控制器、2个异步串口控制器等等,这种设计降低系统的组成开销且具有较高的集成度。高集成度的结果是简化了电路板的设计,降低了功耗和加快了开发调试时间。这种低成本多用途的集成处理器设计目标是使用以太网接口的网络基础结构、电讯和其它嵌入式领域的应用。可用于电力设备处理器、网络处理应用和图像显示系统。
基于嵌入式软件操作系统例如Vxworks开发系统对该芯片进行开发,而提供相配合的控制软件,从而实现本发明的方法。
所述方法包括:
步骤S1:访问所述I2C控制器。
在一实施例中,所述访问指的是读或写操作。
步骤S2:在访问各个所述状态寄存器时,采用轮询方式。
在一实施例中,所述轮询(Polling)方式,是以例如一定的周期按次访问每一个状态寄存器,若允许访问则进行访问,若不能访问则接着查询下一个状态寄存器,采用轮询方式,这样可以尽量减少等待时间。
当然,对于除状态寄存器以外的其它类型寄存器(例如命令寄存器、地址寄存器等)的访问,所述的I2C控制器访问方法,包括:对所述I2C控制中除状态寄存器以外的其它类型寄存器的访问发生之前和完成之后不进行延时,从而避免现有技术中对这些没有必要延时的其它类型寄存器的访问进行延时,影响效率
如图2所示,本发明提供一种I2C控制器2访问系统1,与所述方法原理基本相同,因此可以通用的技术细节不再重复赘述;所述I2C控制器2包含状态寄存器21,在一实施例中,I2C(Inter-IntegratedCircuit)总线是由PHILIPS公司开发的两线式串行总线,用于连接微控制器及其外围设备。是微电子通信控制领域广泛采用的一种总线标准。它是同步通信的一种特殊形式,具有接口线少,控制方式简单,器件封装形式小,通信速率较高等优点。I2C总线支持任何IC生产过程(CMOS、双极性)。通过串行数据(SDA)线和串行时钟(SCL)线在连接到总线的器件间传递信息。每个器件都有一个唯一的地址识别(无论是微控制器——MCU、LCD驱动器、存储器或键盘接口),而且都可以作为一个发送器或接收器(由器件的功能决定)。
基于嵌入式软件操作系统例如Vxworks开发系统对该芯片进行开发,而提供相配合的控制软件,从而实现本发明的访问系统1,该访问系统1的软件可以存储于所述I2C控制器2所在芯片的存储器内并可运行,或者在I2C控制器2所在芯片之外的其它设备上皆可。
所述访问系统1包括:访问控制模块11,用于在访问各个所述状态寄存器21时,采用轮询方式。在一实施例中,所述访问包括读或写操作;所述轮询(Polling)方式,是以例如一定的周期按次访问每一个状态寄存器21,若允许访问则进行访问,若不能访问则接着查询下一个状态寄存器21,采用轮询方式,这样可以尽量减少等待时间。
在一实施例中,对于除状态寄存器21以外的其它类型寄存器22(例如命令寄存器、地址寄存器等)的访问,所述访问控制模块11,对所述I2C控制中除状态寄存器21以外的其它类型寄存器22的访问发生之前和完成之后不进行延时。
综上所述,本发明提供I2C控制器访问方法及系统,在访问I2C控制器各个所述状态寄存器时,采用轮询方式,解决现有I2C访问效率不高的问题。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。

Claims (8)

1.一种I2C控制器访问方法,所述I2C控制器包含状态寄存器,其特征在于,所述方法包括:
在访问各个所述状态寄存器时,采用轮询方式。
2.根据权利要求1所述的I2C控制器访问方法,其特征在于,包括:
在对所述I2C控制中除状态寄存器以外的其它类型寄存器的访问发生之前和完成之后不进行延时。
3.根据权利要求1所述的I2C控制器访问方法,其特征在于,所述访问包括读或写操作。
4.根据权利要求1所述的I2C控制器访问方法,其特征在于,所述I2C控制器是基于飞思卡尔公司的MPC837x系列芯片架构的。
5.一种I2C控制器访问系统,所述I2C控制器包含状态寄存器,其特征在于,所述访问系统包括:
访问控制模块,用于在访问各个所述状态寄存器时,采用轮询方式。
6.根据权利要求5所述的I2C控制器访问系统,其特征在于,所述访问控制模块,对所述I2C控制中除状态寄存器以外的其它类型寄存器的访问发生之前和完成之后不进行延时。
7.根据权利要求5所述的I2C控制器访问系统,其特征在于,所述访问包括读或写操作。
8.根据权利要求5所述的I2C控制器访问系统,其特征在于,所述I2C控制器是基于飞思卡尔公司的MPC837x系列芯片架构的。
CN201510437798.0A 2015-07-23 2015-07-23 I2c控制器访问方法及系统 Pending CN105068962A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510437798.0A CN105068962A (zh) 2015-07-23 2015-07-23 I2c控制器访问方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510437798.0A CN105068962A (zh) 2015-07-23 2015-07-23 I2c控制器访问方法及系统

Publications (1)

Publication Number Publication Date
CN105068962A true CN105068962A (zh) 2015-11-18

Family

ID=54498338

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510437798.0A Pending CN105068962A (zh) 2015-07-23 2015-07-23 I2c控制器访问方法及系统

Country Status (1)

Country Link
CN (1) CN105068962A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106970890A (zh) * 2016-08-31 2017-07-21 上海博达通信科技有限公司 一种多级i2c总线控制方法
CN107526703A (zh) * 2016-06-22 2017-12-29 联咏科技股份有限公司 内部集成电路系统中的内部集成电路装置及其控制方法
CN109062624A (zh) * 2018-08-22 2018-12-21 上海稊米汽车科技有限公司 一种用于汽车电子控制单元中断唤醒的处理方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1321004A (zh) * 2000-04-25 2001-11-07 华为技术有限公司 交换机的主备倒换方法及其实现装置
CN1758232A (zh) * 2004-10-10 2006-04-12 中兴通讯股份有限公司 一种接口转换模块和对fpga进行配置的方法
US20080059679A1 (en) * 2006-09-01 2008-03-06 Freescale Semiconductor, Inc Application processor circuit incorporating both sd host and slave functions and electronic device including same
CN103186447A (zh) * 2011-12-27 2013-07-03 安凯(广州)微电子技术有限公司 一种总线读写检测装置
CN103840844A (zh) * 2012-11-27 2014-06-04 美国频顺通讯科技公司 射频收发器和基带芯片之间的串行数字接口

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1321004A (zh) * 2000-04-25 2001-11-07 华为技术有限公司 交换机的主备倒换方法及其实现装置
CN1758232A (zh) * 2004-10-10 2006-04-12 中兴通讯股份有限公司 一种接口转换模块和对fpga进行配置的方法
US20080059679A1 (en) * 2006-09-01 2008-03-06 Freescale Semiconductor, Inc Application processor circuit incorporating both sd host and slave functions and electronic device including same
CN103186447A (zh) * 2011-12-27 2013-07-03 安凯(广州)微电子技术有限公司 一种总线读写检测装置
CN103840844A (zh) * 2012-11-27 2014-06-04 美国频顺通讯科技公司 射频收发器和基带芯片之间的串行数字接口

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107526703A (zh) * 2016-06-22 2017-12-29 联咏科技股份有限公司 内部集成电路系统中的内部集成电路装置及其控制方法
CN107526703B (zh) * 2016-06-22 2020-05-15 联咏科技股份有限公司 内部集成电路系统中的内部集成电路装置及其控制方法
CN106970890A (zh) * 2016-08-31 2017-07-21 上海博达通信科技有限公司 一种多级i2c总线控制方法
CN106970890B (zh) * 2016-08-31 2020-04-28 上海博达通信科技有限公司 一种多级i2c总线控制方法
CN109062624A (zh) * 2018-08-22 2018-12-21 上海稊米汽车科技有限公司 一种用于汽车电子控制单元中断唤醒的处理方法

Similar Documents

Publication Publication Date Title
US8898358B2 (en) Multi-protocol communication on an I2C bus
CN101604301B (zh) 使用绑定选择在pci配置空间中转换的适配器
US9043528B2 (en) Bridge between a peripheral component interconnect express interface and a universal serial bus 3.0 device
CN107066746B (zh) 基于i2c接口通过cpld来实现pca9555功能的方法
CN108062234B (zh) 一种通过mailbox协议实现服务器主机访问BMC FLASH的系统及方法
CN104021101A (zh) 基于lpc1768平台的usb接口系统及实现方法
CN104156333A (zh) 一种基于fpga的uart多接口扩展系统和方法
US9665526B2 (en) Implementing IO expansion cards
CN105068962A (zh) I2c控制器访问方法及系统
CN110968352A (zh) 一种pcie设备的复位系统及服务器系统
CN109189203B (zh) 服务器节电系统及其节电方法
WO2020046909A1 (en) Aggregated in-band interrupt
CN105335548A (zh) 一种用于ice的mcu仿真方法
US9158609B2 (en) Universal serial bus testing device
CN101515436B (zh) 嵌入式led显示屏控制系统
CN102708079B (zh) 应用于微控制器的控制数据传输的方法及系统
CN104714907A (zh) 一种pci总线转换为isa和apb总线设计方法
CN203930809U (zh) 一种兼容不同gpu的管理系统
CN204270290U (zh) 通过串口调试的iic总线实验装置
CN102591817B (zh) 一种多总线桥控制器及其实现方法
WO2012124431A1 (ja) 半導体装置
CN104038551A (zh) 一种基于龙芯2h的本地及远程管理系统及其管理方法
CN207148820U (zh) 一种基于龙芯2H芯片应用的COMe_nano核心板
US20150095540A1 (en) External device and a transmission system and the method of the heterogeneous device
CN204706031U (zh) 串行外设接口spi总线电路以及电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20151118

RJ01 Rejection of invention patent application after publication