CN1092577A - 时钟恢复电路 - Google Patents

时钟恢复电路 Download PDF

Info

Publication number
CN1092577A
CN1092577A CN93121644A CN93121644A CN1092577A CN 1092577 A CN1092577 A CN 1092577A CN 93121644 A CN93121644 A CN 93121644A CN 93121644 A CN93121644 A CN 93121644A CN 1092577 A CN1092577 A CN 1092577A
Authority
CN
China
Prior art keywords
sampling
clock pulse
clock
frequency
time difference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN93121644A
Other languages
English (en)
Other versions
CN1070666C (zh
Inventor
岩崎玄弥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of CN1092577A publication Critical patent/CN1092577A/zh
Application granted granted Critical
Publication of CN1070666C publication Critical patent/CN1070666C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/002Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation
    • H04L7/0029Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation interpolation of received data signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Filters That Use Time-Delay Elements (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Noise Elimination (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

时钟恢复电路中异步振荡器以n倍基带信号频 率的频率产生第一时钟脉冲,取样器的响应第一时钟 脉冲取样基带信号。触发器响应压控振荡器提供的 第二时钟脉冲保持并递送取样信号。检测第一和第 二时钟脉冲间的时间差,按时间差选一组分支增益 值。从触发器取出的取样被分支延迟线连续延时以 产生分支信号,分支信号各由选择的分支增益值加 权。加权的取样相加以计算中间取样。计算的取样 相对发射信号时钟周期的时钟相位误差被确定来控 制VCO。

Description

本发明涉及一种时钟恢复电路,用于根据收到的基带信号提取时钟信息。
在一已知时钟恢复电路中,接收到的基带信号由A/D转换器取样。计算该取样信号相对发射信号时钟周期的时钟误差,并滤除在该相位误差中的高频分量,用于控制产生该取样时钟的压控振荡器,由此该相位误差被减至零。由于通常使用一低价高分辨率A/D转换器,该取样时钟频率必须数百倍于接收信号的频率。然而,在如此高的取样频率上控制该VCO不可能简单地获得。这就如像在低取样频率场合,其中,来自独立时钟源的高频率取样脉冲用一可变分频器适当地加以分频。因此价格限制问题提到该已知的时钟电路。按照另外已知的技术,一异步振荡器被用于对该基带信号进行取样。该被取样的基带信号加到内扦滤波器用于计算最佳取样值,从该值提取时钟周期。当该滤波器输入和该计算的取样值之间的相位差减少至零时,一般认为最佳时钟周期已被检测到。但是,精确地用发射信号的时钟周期去匹配该计算的周期将是有难度的。
因此本发明的一个目的是用简单的数字电路提供一个低价的时钟恢复电路。
本发明的该种时钟恢复电路包括一个异步振荡器,用于以n倍于基带信号频率的频率产生第一时钟脉冲,这里n是大于1的整数。一取样器用于响应该第一时钟脉冲对该基带信号进行取样,以便产生第一取样。该第一取样被保持,并响应由一压控振荡器提供的第二时钟脉冲中被取出作为第二取样。检测该第一和第二时钟脉冲之间的时间差,并按该时间差选择一组分支增益值。为了计算一个最佳的中间取样,提供了一个横向滤波器,用于连续地延迟该第二取样,用该分支增益值分别加权该连续被延迟的取样,并产生表示加权取样和的一个输出信号,以作为该中间取样的计算的表示式。检测该中间取样相对发射信号时钟周期的时钟相位误差,同时按检测的时钟相位误差控制该压控振荡器。当该时钟相位误差减少至零时,将获得一最佳中间取样值,而压控振荡器的输出被控制到该发射信号的时钟周期。
参照附图更详尽地描述本发明,其中:
图1是按本发明的一种时钟恢复电路的方块图;以及
图2是图1中使用的横向滤波器的分接延迟线的电路图。
现在参见图1,这里表示按本发明用于一种数字无线电接收机的一种时钟恢复电路。一频率在ft的最初基带信号被调制在一个载波上并从一发射机发送出去。在接收机端,该被调载波被解调并恢复该最初的基带信号R(t)。该基带信号R(t)加到取样器1,在那里它响应一个异步的或自身运转在频率fs(等于n.ft,n=4)的振荡器9的输出产生一个被取样的基带信号Rs(t)。在一个最佳实施例中,取样器1是由一个A/D转换器做成的。由于该振荡器9与发射的基带信号的时钟(记号)计时不同步,取样频率fs等于n.ft+△fs,这里△fs是频率误差。该被取样的基带信号Rs(t)是包括频率分量fs,2fs和3fs的一个分立信号。该信号Rs(t)被表示成:
Rs(t)=R(t)δ(t-klfs)=Rkδ(t-klfs)(1)这里δ(t)是delta函数,它在t=O时为1,而在其他时间为O,K是任意整数,而K/f。表示瞬间“t”,在该瞬间,信号R(t)由取样器1进行取样,并且Rk=R(t)=R(k/fs)。
该被取样信号Rs(t)加到触发器2,在那里各取样Rs(t)被保持,并且当该触发器由一压控振荡器7施加时钟脉冲时从触发器输出。VC07通过待描述的闭环操作被精确地控制在频率n·ft上。该触发器2的输出被加到一个横向滤波器3用于计算一个处在最初由取样器1产生的连续取样之间的最佳的取样。
横向滤波器3包括一个分支的延迟线30,许多分支增益乘法器31,连接到该延迟线30的接连的分支,还包括一加法器32。分支延迟线30包括一连串延迟元件D(见图2)。它们由VCO7提供的频率为1/n·ft的时钟脉驱动,并从触发器2接收那样,以便在该延迟线的接连的分支上产生分支信号,每一分支信号被延迟一单位延迟时间1/n·ft。该分支增益乘法器31借助于使用储存在ROM4中的分支增益(或分支加权)值hij(i=1、2、……l、j=1、2……m)在各自的分支信号上运行。这些分支增益值代表了横向滤波器3的脉冲响应,响应由计数器8提供的一个输入信号,分支增益值hlj,h2j,……h1j,分别从存储器4读出并加到该分支增益乘法器31,在那里它们由各自的分支增益值加权。该分支增益乘法器31的输出由加法器32相加,以便产生该横向滤波器3的输出信号Rf(t)。
时钟相位误差检测器5连到横向滤波器3的输出,以便按文章“Devolopment    of    variacce-Rete    Digital    Modem    for    Digital    Satellite    Communicotion:Systems”Susumu    Otani    et    al,(CH2535-3/88/0000-0148.1988.IEEE)所描述方式,相对该发射信号的时钟周期计算信号Rt(t)的时钟周期的相位误差。环路滤波器6滤除相位差信号的高频分量,并将一个频率控制电压加到VCO7。
计数器8由时钟脉冲源10供给频率为m·fs的高速时钟脉冲。计数器8随来自异步振荡器9的一个时钟脉冲起动,以便开始对该高速时钟脉冲计数,并且随来自VCO7的一个时钟脉冲终止计数操作,以便产生一计数值“C”。该计数值“C”等于m·fs△t,这里△t是基带信号R(t)由取样器1取样的时间K/fs和VCO7的时钟周期之间的时间差,该时钟周期最终将与发射信号的时钟周期一致。响应于一个计数值“C”,从储存的“M”组分支增益值中选择一组“1”分支增益值hij,并将其从ROM4分别加到横向滤波器的分支增益乘法器31。
由于该横向滤波器提供卷积积分,因此该横向滤波器3的输出信号Rf(t)被表示成:
Rf(t)=∫R (t-τ)h(τ)dτ
-∞
=∫R(t-τ) (t-τ-k/f
Figure 931216443_IMG3
)h(Z)dτ
-∞
=∑Rk.h(t-k/f8) (2)
k-∞
这里τ是时间变量或激励时间,t是响应时间,而h(t)是该横向滤波器3的脉冲响应(参见An    Indrodnction    Ao    Anatog    and    Digital    Communications,John    Wiley    Sons,Simon    Haykin,第84至87页)。由于该卷积在理论上在K=-∞和K=∞之间执行。所以等式(2)能写成:
Rf(t)=∑R
Figure 931216443_IMG4
h(k/f8+△t) (3)
K=-∞
由于脉冲响应h(t)随时间增加而下降,所以对于横向滤波器3,在有限值±K。范围内提供卷积就显足够,这样等式(3)成为:
K0
Rf(t)≈∑R
Figure 931216443_IMG5
hk(△t) (4)
K=-k0
这里hk(△t)=h(k/fs+△t)。由于横向滤波器的脉冲响应能够变化为时间差△t的函数,储存在存储器4中的分支增益值hk(△t)可被确定,因此,当由相位误差检测器5检测的时钟相位误差被减少至零时,即可获得一个最佳取样。例如,如果一时间差△t1存在于取样时间k/fs②和VCO7的时钟周期之间,时钟恢复电路的闭环将搜寻一组最佳的脉冲响应,直到相位误差减小到零。当这种情况出现时,一组分支增益值h11,h12,……h11从ROM4读出并送入横向滤波器,并且获得适当的中间的取样值,而VCO7的输出被准确地控制到发射信号的时钟周期,并从该时钟恢复电路取出作为接收器的时钟周期。

Claims (2)

1、一种时钟恢复电路,包括
一个异步振荡器(9),用于以n倍于一基带信号的频率的频率产生第一时钟脉冲,n是大于1的整数;
取样装置(1),用于响应所说第一时钟脉冲,取样所说基带信号,并产生第一取样;
一压控振荡器(7),用于在一控制频率上产生第二时钟脉冲;
闭锁装置(2),用于保持所说第一取样,并响应所说第二时钟脉冲取出该保持的第一取样作为第二取样;
时间差检测装置(10,8),用于检测介于所说第一时钟脉冲和所说第二时钟脉冲之间的时间差;
装置(4),用于响应所说时间差产生一组分支增益值;
一横向滤波器(3),用于连续地延迟所说第二取样,分别用所说分支增益值加权连续延迟的第二取样,并产生代表该加权的第二取样的和的一个输出信号;以及
时钟相位误差检测装置(5、6),用于检测所说横向滤波器输出信号相对接收基带信号的时钟周期的相位误差,并按该检测的时钟相位误差控制所说压控振荡器(7)。
2、如权利要求1的时钟恢复电路,其中所说用于产生一组分支增益值的装置(4)包括用于储存M组分支增益值的存储器,其中,所说时间差检测装置(10.8)包括:
装置(10),用于以M倍于第一时钟脉冲频率的频率产生第四时钟脉冲;以及
一计数器(8),响应每一个所说第一时钟脉冲,对所说第四时钟脉冲计数,以增加一个计数值,以及响应所说第二时钟脉冲之一用于维持所说计数值作为所说时间差的样品,以及响应于维持的计数值从所说存储器读出所说M组分支增益值的其中之一,并将读出的这组分支增益值施加到所说横向滤波器(3)。
CN93121644A 1992-11-25 1993-11-25 一种时钟恢复电路及方法 Expired - Fee Related CN1070666C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP314469/92 1992-11-25
JP31446992A JPH0828702B2 (ja) 1992-11-25 1992-11-25 クロック再生器
JP314469/1992 1992-11-25

Publications (2)

Publication Number Publication Date
CN1092577A true CN1092577A (zh) 1994-09-21
CN1070666C CN1070666C (zh) 2001-09-05

Family

ID=18053713

Family Applications (1)

Application Number Title Priority Date Filing Date
CN93121644A Expired - Fee Related CN1070666C (zh) 1992-11-25 1993-11-25 一种时钟恢复电路及方法

Country Status (7)

Country Link
US (1) US5384552A (zh)
EP (1) EP0599311B1 (zh)
JP (1) JPH0828702B2 (zh)
CN (1) CN1070666C (zh)
AU (1) AU672444B2 (zh)
CA (1) CA2109877C (zh)
DE (1) DE69325778T2 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100459605C (zh) * 2000-08-10 2009-02-04 英特尔公司 Cmi信号定时恢复的方法和设备
US7660376B2 (en) 2005-02-03 2010-02-09 Mediatek Inc. Clock recovering circuit utilizing a delay locked loop for generating an output clock locked to an analog input signal and related method thereof
CN102437849A (zh) * 2010-09-24 2012-05-02 剑桥硅无线电有限公司 注入锁定振荡器
CN104126282A (zh) * 2012-02-16 2014-10-29 高通股份有限公司 用于时钟和数据恢复(cdr)电路的可复位压控振荡器(vco)以及相关系统和方法

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5696639A (en) * 1995-05-12 1997-12-09 Cirrus Logic, Inc. Sampled amplitude read channel employing interpolated timing recovery
US5717619A (en) * 1995-10-20 1998-02-10 Cirrus Logic, Inc. Cost reduced time varying fir filter
US5760984A (en) * 1995-10-20 1998-06-02 Cirrus Logic, Inc. Cost reduced interpolated timing recovery in a sampled amplitude read channel
US5812336A (en) * 1995-12-05 1998-09-22 Cirrus Logic, Inc. Fixed sample rate sampled amplitude read channel for zoned magnetic recording
US5726818A (en) * 1995-12-05 1998-03-10 Cirrus Logic, Inc. Magnetic disk sampled amplitude read channel employing interpolated timing recovery for synchronous detection of embedded servo data
US6819514B1 (en) 1996-04-30 2004-11-16 Cirrus Logic, Inc. Adaptive equalization and interpolated timing recovery in a sampled amplitude read channel for magnetic recording
US5802118A (en) * 1996-07-29 1998-09-01 Cirrus Logic, Inc. Sub-sampled discrete time read channel for computer storage systems
US5966415A (en) * 1997-06-13 1999-10-12 Cirrus Logic, Inc. Adaptive equalization in a sub-sampled read channel for a disk storage system
US6363129B1 (en) * 1998-11-09 2002-03-26 Broadcom Corporation Timing recovery system for a multi-pair gigabit transceiver
KR100406565B1 (ko) 1998-12-30 2004-03-24 주식회사 하이닉스반도체 데이타전송장치
US6765931B1 (en) 1999-04-13 2004-07-20 Broadcom Corporation Gateway with voice
AU4645400A (en) * 1999-04-13 2000-11-14 Broadcom Corporation Gateway with voice
US7933295B2 (en) 1999-04-13 2011-04-26 Broadcom Corporation Cable modem with voice processing capability
US6912209B1 (en) 1999-04-13 2005-06-28 Broadcom Corporation Voice gateway with echo cancellation
US6556933B1 (en) 1999-10-28 2003-04-29 Seagate Technology Llc Transducer instability detection in a digital channel
AU2094201A (en) 1999-12-13 2001-06-18 Broadcom Corporation Voice gateway with downstream voice synchronization
US7023941B1 (en) 2003-03-11 2006-04-04 Pmc-Sierra, Inc. Joint equalization and timing acquisition for RZ signals
JP4335586B2 (ja) * 2003-06-11 2009-09-30 Necエレクトロニクス株式会社 クロックアンドデータリカバリ回路
CN101431816B (zh) * 2008-11-19 2010-07-28 华为终端有限公司 一种频率差的获取方法及终端
US8258775B2 (en) * 2009-04-15 2012-09-04 Via Technologies, Inc. Method and apparatus for determining phase error between clock signals
JP5661806B2 (ja) 2010-02-17 2015-01-28 トランスモード システムス エービー デジタルクロック再生器
JP5560778B2 (ja) * 2010-03-05 2014-07-30 日本電気株式会社 クロック乗せ換え回路、及びクロック乗せ換え方法
CN103783597A (zh) * 2013-09-27 2014-05-14 钟跃平 一种红枣醋酸饮料及其制备方法
CN111323796B (zh) * 2020-03-18 2021-11-09 中国科学院国家空间科学中心 一种gnss接收机高采样钟差解算方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4453259A (en) * 1982-04-20 1984-06-05 Trw Inc. Digital synchronization technique
US4595992A (en) * 1982-06-07 1986-06-17 Eaton Corporation Encoding and decoding device for narrow bandwidth coherent signals
JP3003826B2 (ja) * 1992-12-11 2000-01-31 三菱電機株式会社 クロック再生回路
JP2689842B2 (ja) * 1993-02-26 1997-12-10 日本電気株式会社 π/4QPSKクロック再生器

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100459605C (zh) * 2000-08-10 2009-02-04 英特尔公司 Cmi信号定时恢复的方法和设备
US7660376B2 (en) 2005-02-03 2010-02-09 Mediatek Inc. Clock recovering circuit utilizing a delay locked loop for generating an output clock locked to an analog input signal and related method thereof
CN102437849A (zh) * 2010-09-24 2012-05-02 剑桥硅无线电有限公司 注入锁定振荡器
CN104126282A (zh) * 2012-02-16 2014-10-29 高通股份有限公司 用于时钟和数据恢复(cdr)电路的可复位压控振荡器(vco)以及相关系统和方法

Also Published As

Publication number Publication date
EP0599311B1 (en) 1999-07-28
DE69325778D1 (de) 1999-09-02
DE69325778T2 (de) 2000-04-27
CA2109877A1 (en) 1994-05-26
JPH06188870A (ja) 1994-07-08
AU5196193A (en) 1994-06-09
JPH0828702B2 (ja) 1996-03-21
US5384552A (en) 1995-01-24
AU672444B2 (en) 1996-10-03
EP0599311A3 (en) 1994-09-21
CN1070666C (zh) 2001-09-05
CA2109877C (en) 1999-02-16
EP0599311A2 (en) 1994-06-01

Similar Documents

Publication Publication Date Title
CN1092577A (zh) 时钟恢复电路
FI84954B (fi) Anordning foer mottagning av digital data.
NL8201832A (nl) Werkwijze en inrichting voor de overdracht van numerieke gegevens met hoge bitsnelheid in sterkstroomcircuits met sterke harmonische stoorsignalen.
WO1999044328A1 (en) Bit synchronizers and methods of synchronizing and calculating error
CN1139321A (zh) 用于定时恢复和频率估算的接收机及其有关方法
CA1115777A (en) Method and device for acquiring the initial phase of the clock in a synchronous data receiver
US5815017A (en) Forced oscillator circuit and method
EP0523307B1 (en) Decimation filter for a sigma-delta converter and data circuit terminating equipment including the same
CA2048933A1 (en) Carrier aquisition apparatus for digital satellite communication system
CA2092786C (en) Synchronization method and device realizing said method
US4870660A (en) Variable frequency rate receiver
CN1152387A (zh) 用于产生数据段同步信号的装置和方法
EP0793365A3 (en) Filter in a digital timing recovery system
SU1434560A1 (ru) Когерентный демодул тор цифровых сигналов
EP0384595A2 (en) Digital phase shifter
SU661842A1 (ru) Устройство дл приема фазоманипулированных псевдослучайных сигналов
EP1741198B1 (en) Reconfigurable pulse detector in wireless communications system
Ohsawa et al. Adaptive rate conversion filter
SU1450129A1 (ru) Демодул тор фазоманипулированных сигналов
SU1054922A1 (ru) Устройство дл приема фазоманипулированных сигналов
RU2097925C1 (ru) Устройство для приема шумоподобных сигналов
JP2002111499A (ja) デジタル/アナログ変換装置及び数値制御発振装置
SU1732422A1 (ru) Фазовый дискриминатор
JPS6318369B2 (zh)
KR100191307B1 (ko) 디지털심볼타이밍복구장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20010905

Termination date: 20091225