CN109216212A - 背面密封晶片的方法 - Google Patents
背面密封晶片的方法 Download PDFInfo
- Publication number
- CN109216212A CN109216212A CN201710538436.XA CN201710538436A CN109216212A CN 109216212 A CN109216212 A CN 109216212A CN 201710538436 A CN201710538436 A CN 201710538436A CN 109216212 A CN109216212 A CN 109216212A
- Authority
- CN
- China
- Prior art keywords
- wafer substrates
- sealing backside
- wafer
- edge
- oxide layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 51
- 238000007789 sealing Methods 0.000 title claims abstract description 31
- 239000000758 substrate Substances 0.000 claims abstract description 38
- 238000005498 polishing Methods 0.000 claims abstract description 22
- 238000004140 cleaning Methods 0.000 claims abstract description 6
- 239000002002 slurry Substances 0.000 claims description 8
- 230000008569 process Effects 0.000 claims description 6
- 239000000126 substance Substances 0.000 claims description 5
- 238000004518 low pressure chemical vapour deposition Methods 0.000 claims description 4
- 230000003647 oxidation Effects 0.000 claims description 4
- 238000007254 oxidation reaction Methods 0.000 claims description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 3
- 229910000420 cerium oxide Inorganic materials 0.000 claims description 3
- 239000008119 colloidal silica Substances 0.000 claims description 3
- 239000006185 dispersion Substances 0.000 claims description 3
- BMMGVYCKOGBVEV-UHFFFAOYSA-N oxo(oxoceriooxy)cerium Chemical compound [Ce]=O.O=[Ce]=O BMMGVYCKOGBVEV-UHFFFAOYSA-N 0.000 claims description 3
- 239000010410 layer Substances 0.000 description 46
- 230000008859 change Effects 0.000 description 5
- 239000002019 doping agent Substances 0.000 description 5
- 238000000151 deposition Methods 0.000 description 4
- 230000008021 deposition Effects 0.000 description 4
- 239000003344 environmental pollutant Substances 0.000 description 4
- 231100000719 pollutant Toxicity 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000005137 deposition process Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000007789 gas Substances 0.000 description 2
- 239000002344 surface layer Substances 0.000 description 2
- 238000003631 wet chemical etching Methods 0.000 description 2
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 229910021419 crystalline silicon Inorganic materials 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000000407 epitaxy Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- NJPPVKZQTLUDBO-UHFFFAOYSA-N novaluron Chemical compound C1=C(Cl)C(OC(F)(F)C(OC(F)(F)F)F)=CC=C1NC(=O)NC(=O)C1=C(F)C=CC=C1F NJPPVKZQTLUDBO-UHFFFAOYSA-N 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 230000000704 physical effect Effects 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
- 239000012495 reaction gas Substances 0.000 description 1
- 239000000565 sealant Substances 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 229910000077 silane Inorganic materials 0.000 description 1
- ZDHXKXAHOVTTAH-UHFFFAOYSA-N trichlorosilane Chemical compound Cl[SiH](Cl)Cl ZDHXKXAHOVTTAH-UHFFFAOYSA-N 0.000 description 1
- 239000005052 trichlorosilane Substances 0.000 description 1
- 238000010792 warming Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
Abstract
本发明提供一种背面密封晶片的方法,包括以下步骤:提供一完成双面、边缘和切口抛光的晶片衬底;在所述晶片衬底的背面形成氧化层;采用边缘氧化物抛光的方法去除所述晶片衬底背面边缘斜角处的氧化层;对所述晶片衬底进行正面抛光和清洗。在晶片衬底上生长外延层之前采用本发明方法对晶片衬底进行背面密封,可有效防止外延晶片时出现自掺杂的问题,方法易于实施,简便实用。
Description
技术领域
本发明涉及半导体技术领域,特别是涉及一种背面密封晶片的方法。
背景技术
在晶片正面生长具有精确定义的电学和物理性质的外延层,是在晶片上制作各种器件的初始步骤。为了生长外延层,晶片通常配合基座的支撑放置在外延反应腔室中,提升反应腔室的温度,例如升温至800-1150摄氏度,通入反应气体,使该气体与晶片反应,在晶片正面形成外延层。为了在硅晶片上生长一层晶体硅,可以通入硅烷气体,如三氯氢硅(TCS),使之流过硅晶片的正面。
在晶片正面淀积外延层之前,为了防止自掺杂,往往需要在外延淀积之前密封晶片背面。自掺杂通常是指从晶片背面释放掺杂物或污染物,以及在外延淀积过程中正面释放的掺杂物或污染物的沉积。在背面密封晶片缺失的情况下,由于外延淀积需要高温处理,在外延淀积过程中通常会发生自掺杂。自掺杂特别不利于器件的制作,因为在外延淀积期间沉积在晶片正面的掺杂物和污染物会改变外延层的电学特性,如改变电阻率等。掺杂物和污染物通常沉积在晶片正面相对于中心区域的边缘区域,因此,所得外延层的电学特性,由于自掺杂,会有方向上的变化。具体来说,由于自掺杂,额外的掺杂物会沿着晶片的某些区域沉积,从而导致外延层的电阻率会在晶片中心到这些区域的直径方向上发生变化。在实际应用中,如果要求外延层的电学特性在晶片的整个正面上相当均匀,那么由自掺杂引起的外延层电学特性的变化是非常不利的,并且可能导致所生产的晶片被废弃,特别是对于重掺杂的基片晶片。
现有的背面密封工艺一般采用在晶片衬底的双面形成多晶硅层或低温氧化层,然后在晶片的背面贴一层保护膜,再用湿法化学腐蚀方法将晶片正面的多晶硅层或低温氧化层去除。该工艺流程较复杂,且需要购置额外的贴膜设备。
发明内容
鉴于以上所述现有技术,本发明的目的在于提供一种背面密封晶片的方法,用于解决现有技术中外延晶片时出现自掺杂的问题。
为实现上述目的及其他相关目的,本发明提供一种背面密封晶片的方法,包括以下步骤:
提供一完成双面、边缘和切口抛光的晶片衬底;
在所述晶片衬底的背面形成氧化层;
采用边缘氧化物抛光的方法去除所述晶片衬底背面边缘斜角(bevel)处的氧化层;
对所述晶片衬底进行正面抛光和清洗。
可选地,采用硅胶分散浆料完成所述晶片衬底的双面、边缘和切口抛光。
可选地,所述氧化层为低温氧化层(Low temperature oxide,LTO)。
可选地,所述氧化层采用低压化学气相沉积法得到。
可选地,采用包括氧化铈的化学机械研磨(CMP)浆料进行边缘氧化物抛光以实现边缘斜角清除。
进一步可选地,边缘斜角清除的厚度小于等于3mm。
为实现上述目的及其他相关目的,本发明还提供一种外延晶片的方法,在进行外延生长之前,采用前述背面密封晶片的方法对晶片衬底进行背面密封,然后在所述晶片衬底的正面生长外延层。
如上所述,本发明的背面密封晶片的方法,具有以下有益效果:
本发明在晶片背面形成有氧化层作为密封层,并在形成氧化层后采用边缘氧化物抛光的方法对晶片背面边缘斜角进行清除,在外延生长前利用该方法对晶片背面进行密封即可有效防止外延晶片时出现自掺杂的问题,方法易于实施,简便实用。
附图说明
图1显示为本发明实施例提供的背面密封晶片方法的示意图。
图2a-2d显示为本发明实施例提供的背面密封晶片及生长外延层的工艺流程示意图。
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。
需要说明的是,以下实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
现有的背面密封工艺一般采用在晶片衬底的双面形成多晶硅层或低温氧化层,然后在晶片的背面贴一层保护膜,再用湿法化学腐蚀方法将晶片正面的多晶硅层或低温氧化层去除。该工艺流程较复杂,且需要购置额外的贴膜设备。为了有效防止外延晶片时出现自掺杂的问题,本实施例将提供一种可用于外延生长的背面密封晶片的新方法。
请参阅图1,本实施例提供的一种背面密封晶片的方法,包括以下步骤:
S1提供一完成双面、边缘和切口抛光的晶片衬底;
S2在所述晶片衬底的背面形成氧化层;
S3采用边缘氧化物抛光的方法去除所述晶片衬底背面边缘斜角处的氧化层;
S4对所述晶片衬底进行正面抛光和清洗。
在外延工艺中,进行外延生长之前,可采用该方法对晶片衬底进行背面密封,然后再在所述晶片衬底的正面生长外延层,以避免自掺杂现象,从而有利于提高外延层在整个晶片衬底上电学和物理性质的均匀性。
下面结合附图进一步详细说明本实施例提供的背面密封晶片的方法。
首先,准备一片完成双面、边缘和切口抛光的晶片衬底。所述晶片衬底可以是半导体晶圆,如硅晶圆。
本实施例中,完成双面、边缘和切口抛光可以采用硅胶分散浆料或其他适合的抛光浆料。其中,晶片双面、边缘和切口抛光的工艺方法可以采用本领域技术人员的习知的技术手段,故在此不做赘述。
然后,在所述晶片衬底的背面形成氧化层。所述氧化层可以为低温氧化层(Lowtemperature oxide,LTO)。形成所述氧化层可以采用化学气相沉积,如低压化学气相沉积(LPCVD)等方法。本实施例中,采用一低压化学气相沉积炉,于低温条件下,在所述晶片衬底的背面沉积一层低温氧化层。形成低温氧化层可以采用本领域技术人员习知的技术手段,具体条件和参数本领域技术人员可以根据实际情况进行选取。
如图2a所示,该步骤后,在晶片衬底100的背面沉积有低温氧化层200’。
接下来,如图2b所示,采用边缘氧化物抛光(edge oxide polishing)的方法去除所述晶片衬底100背面边缘斜角处的低温氧化层200’,最终在晶片衬底100背面所保留下来的低温氧化层即为氧化物密封层200。
具体地,可以采用包括氧化铈的化学机械研磨(CMP)浆料或其他适合的抛光浆料进行边缘氧化物抛光以实现边缘斜角清除。边缘斜角清除的厚度可以为0-3mm。
随后,对所述晶片衬底100进行正面抛光和清洗,得到可用于外延的背面密封晶片。如图2c所示,得到的背面密封晶片在背面设有氧化物密封层200,且在所述晶片的背面清除了边缘斜角。该步骤中的抛光和清洗方法可以采用本领域技术人员习知的技术手段,故在此不做赘述。
最后,如图2d所示,可以根据实际应用的需要,在所述晶片衬底100的正面生长外延层300。
综上所述,本发明在晶片背面形成有氧化层作为密封,并在形成氧化层后边缘氧化物抛光的方法对晶片背面边缘斜角进行清除,在外延生长前利用该方法对晶片背面进行密封即可有效防止外延晶片时出现自掺杂的问题,方法易于实施,简便实用。
所以,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
Claims (7)
1.一种背面密封晶片的方法,其特征在于,所述方法包括以下步骤:
提供一完成双面、边缘和切口抛光的晶片衬底;
在所述晶片衬底的背面形成氧化层;
采用边缘氧化物抛光的方法去除所述晶片衬底背面边缘斜角处的氧化层;
对所述晶片衬底进行正面抛光和清洗。
2.根据权利要求1所述的背面密封晶片的方法,其特征在于:采用硅胶分散浆料完成所述晶片衬底的双面、边缘和切口抛光。
3.根据权利要求1所述的背面密封晶片的方法,其特征在于:所述氧化层为低温氧化层。
4.根据权利要求1所述的背面密封晶片的方法,其特征在于:所述氧化层采用低压化学气相沉积法得到。
5.根据权利要求1所述的背面密封晶片的方法,其特征在于:采用包括氧化铈的化学机械研磨浆料进行边缘氧化物抛光以实现边缘斜角清除。
6.根据权利要求5所述的背面密封晶片的方法,其特征在于:边缘斜角清除的厚度小于等于3mm。
7.一种外延晶片的方法,其特征在于:在进行外延生长之前,采用权利要求1-6中任一项所述的背面密封晶片的方法对晶片衬底进行背面密封,然后在所述晶片衬底的正面生长外延层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710538436.XA CN109216212A (zh) | 2017-07-04 | 2017-07-04 | 背面密封晶片的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710538436.XA CN109216212A (zh) | 2017-07-04 | 2017-07-04 | 背面密封晶片的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109216212A true CN109216212A (zh) | 2019-01-15 |
Family
ID=64992385
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710538436.XA Pending CN109216212A (zh) | 2017-07-04 | 2017-07-04 | 背面密封晶片的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109216212A (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5225235A (en) * | 1987-05-18 | 1993-07-06 | Osaka Titanium Co., Ltd. | Semiconductor wafer and manufacturing method therefor |
US5998283A (en) * | 1996-08-19 | 1999-12-07 | Shin-Etsu Handotai Co., Ltd. | Silicon wafer having plasma CVD gettering layer with components/composition changing in depth-wise direction and method of manufacturing the silicon wafer |
CN1685478A (zh) * | 2002-09-25 | 2005-10-19 | 硅电子股份公司 | 用于晶圆的两层lto背面密封 |
-
2017
- 2017-07-04 CN CN201710538436.XA patent/CN109216212A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5225235A (en) * | 1987-05-18 | 1993-07-06 | Osaka Titanium Co., Ltd. | Semiconductor wafer and manufacturing method therefor |
US5998283A (en) * | 1996-08-19 | 1999-12-07 | Shin-Etsu Handotai Co., Ltd. | Silicon wafer having plasma CVD gettering layer with components/composition changing in depth-wise direction and method of manufacturing the silicon wafer |
CN1685478A (zh) * | 2002-09-25 | 2005-10-19 | 硅电子股份公司 | 用于晶圆的两层lto背面密封 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106757324B (zh) | 一种硅外延片的制造方法 | |
KR101727544B1 (ko) | 탄화 규소 반도체장치의 제조방법 | |
CN103820849B (zh) | 一种减压生产12寸单晶硅外延片的工艺 | |
CN102157359B (zh) | 6英寸powermos管外延层的制造方法 | |
CN104078331A (zh) | 单晶4H-SiC衬底及其制造方法 | |
CN109216156A (zh) | 一种背面密封晶片的方法 | |
CN104867818B (zh) | 一种减少碳化硅外延材料缺陷的方法 | |
CN104412362A (zh) | 碳化硅外延晶片及其制备方法 | |
CN110071038A (zh) | 一种半导体薄膜平坦度改善的方法 | |
JP6381229B2 (ja) | 炭化珪素エピタキシャルウエハの製造方法 | |
CN104947184A (zh) | 一种基于原位Si气氛作用在大直径4H/6H-SiC硅面衬底外延生长石墨烯的方法 | |
CN103346078A (zh) | 化学机械研磨的方法 | |
CN109216155A (zh) | 一种晶片背面密封的方法 | |
TW202302937A (zh) | 一種改善外延晶圓平坦度的方法以及外延晶圓 | |
CN109216157A (zh) | 晶片背面密封的方法 | |
CN109216212A (zh) | 背面密封晶片的方法 | |
CN103928386B (zh) | 一种浅沟槽隔离结构的制造方法 | |
CN109545653A (zh) | 改善外延硅片边缘平坦度的方法 | |
CN104428872A (zh) | 碳化硅外延晶片及其制造方法 | |
JP2020100528A (ja) | 積層体、積層体の製造方法および炭化珪素多結晶基板の製造方法 | |
JP7255473B2 (ja) | 炭化ケイ素多結晶基板の製造方法 | |
CN103021842B (zh) | 一种在单晶硅晶圆上实现高速率沉积SiO2薄膜的背封工艺 | |
JP2001035794A (ja) | 半導体装置の製造方法および製造装置 | |
JP2013051348A (ja) | エピタキシャルウェーハ及びその製造方法 | |
CN110246761A (zh) | 一种去除晶圆背面氮化硅薄膜的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190115 |