CN109164373B - 一种用于测试线材通断的方法 - Google Patents

一种用于测试线材通断的方法 Download PDF

Info

Publication number
CN109164373B
CN109164373B CN201811063480.0A CN201811063480A CN109164373B CN 109164373 B CN109164373 B CN 109164373B CN 201811063480 A CN201811063480 A CN 201811063480A CN 109164373 B CN109164373 B CN 109164373B
Authority
CN
China
Prior art keywords
pin
wire
short
standard
short circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811063480.0A
Other languages
English (en)
Other versions
CN109164373A (zh
Inventor
赵浩华
王恒斌
刘亚国
周玉
冯斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changzhou Tonghui Electronics Co ltd
Original Assignee
Changzhou Tonghui Electronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changzhou Tonghui Electronics Co ltd filed Critical Changzhou Tonghui Electronics Co ltd
Priority to CN201811063480.0A priority Critical patent/CN109164373B/zh
Publication of CN109164373A publication Critical patent/CN109164373A/zh
Application granted granted Critical
Publication of CN109164373B publication Critical patent/CN109164373B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/281Specific types of tests or tests for a specific type of fault, e.g. thermal mapping, shorts testing
    • G01R31/2812Checking for open circuits or shorts, e.g. solder bridges; Testing conductivity, resistivity or impedance

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)

Abstract

本发明涉及一种用于测试线材通断的方法,包括以下步骤:1)选取一根脚位数量为n的标准线材,扫描并记录该标准线材的各脚位的电平数据,制作短断路表,该短断路表记为标准短断路表;2)选取脚位数量与标准线材脚位数量相同的被测线材,扫描并记录该被测线材的各脚位的电平数据,制作短断路表,该短断路表记为被测短断路表;3)将被测短断路表与标准短断路表中的相同位置的数据相减,得出被测线材各脚位之间的通断关系。本发明能够准确的扫描出带有二极管的线材的短断路表,并通过与标准短路表的比较得出线材的通断与否。

Description

一种用于测试线材通断的方法
技术领域
本发明涉及电子电路测试技术领域,尤其是一种用于测试线材通断的方法。
背景技术
现有技术中,测试线材通断的方法通常采用的是二分法,二分法虽然测试速度很快,但是线路中如果存在二极管元件时,扫描所得的短断路表就不能完整描述线材的实际结构。因为二极管是正向导通,反向截止,是单向导通特性;例如,当扫描得到脚位1到脚位2是短路,那么二分法同时认为脚位2到脚位1也是短路。所以二分法只能扫描单纯的线材,如果扫描带有二极管的线材就不适用了。因此二分法只能扫描双向导通的单纯线材。
但是,随着线材的发展,特别是自从USB3.1标准发布以来,Typec线材的运用越来越广泛,而Typec线材中就带有若干二极管元件,因此使用二分法进行扫描短断路表时,往往会产生错误。
发明内容
本发明要解决的技术问题是:提供一种用于测试线材通断的方法,可以准确测试出带有二极管的线材的通断。
本发明解决其技术问题所采用的技术方案是:一种用于测试线材通断的方法,包括以下步骤:
1)选取一根脚位数量为n的标准线材,扫描并记录该标准线材的各脚位的电平数据,制作短断路表,该短断路表记为标准短断路表;
2)选取脚位数量与标准线材脚位数量相同的被测线材,扫描并记录该被测线材的各脚位的电平数据,制作短断路表,该短断路表记为被测短断路表;
3)将被测短断路表与标准短断路表中的相同位置的数据相减,得出被测线材各脚位之间的通断关系。
进一步的说,本发明所述的步骤1)中,制作标准短断路表的方法是:
A、在线材的任意一个脚位上施加一个高电平;读取线材所有脚位的电平,并记录;其中,高电平记为1,低电平记为0;
B、重复步骤A,逐一在线材的其余脚位施加高电平,读取并记录每个脚位的电平;
C、根据得到的数据制作n×n的标准短断路表。
再进一步的说,本发明所述的步骤2)中,制作被测短断路表的方法是:
i、在线材的任意一个脚位上施加一个高电平;读取线材所有脚位的电平,并记录;其中,高电平记为1,低电平记为0;
ii、重复步骤A,逐一在线材的其余脚位施加高电平,读取并记录每个脚位的电平;
iii、根据得到的数据制作n×n的被刺短断路表。
再进一步的说,本发明所述的步骤3)中,被测短断路表与标准短断路表中的相同位置的数据相减,结果为0记为线材脚位m与其余脚位关系正常,-1记为线材脚位m与其余脚位关系断路,1记为线材脚位m与其余脚位关系短路。
再进一步的说,本发明所述的线材为带有一个或多个二极管的线材。
本发明的有益效果是,解决了背景技术中存在的缺陷,能够准确的扫描出带有二极管的线材的短断路表,并通过与标准短路表的比较得出线材的通断与否。
附图说明
下面结合附图和实施例对本发明进一步说明。
图1是一根带有一个二极管的8脚位标准线材示意图;
图2是一根与图1脚位相同的不良线材示意图。
具体实施方式
现在结合附图和优选实施例对本发明作进一步详细的说明。这些附图均为简化的示意图,仅以示意方式说明本发明的基本结构,因此其仅显示与本发明有关的构成。
一种用于测试线材通断的方法,假设现有一个线材,总共有n个脚位,那么逐一在每个脚位上施加高电平,同时读取每个脚位的电平,并且记录下来,高电平记为1,低电平记为0。总共需要扫描n次,每次扫描的数据都是独立的,表达了该脚位与其他脚位的关系。如果线材中有个二极管,正极为脚位1,负极为脚位2,在脚位1施加高电平,会得到脚位1和2均为高电平,表示脚位1到脚位2为短路;在脚位2施加高电平,只得到脚位2为高电平,表示脚位2到脚位1为断路;如此便可以准确地描述二极管2个脚位的关系。
下面举例来说明。
假设有一个8个脚位的线材,其中包含一个二极管,如下图1所示:
第1步:在脚位1上施加一个高电平(5V电压),接着读取所有脚位的电平,如果为高电平记为1,如果为低电平则记为0。
因为脚位1和脚位5是短路关系,所以脚位5也是高电平,所以结果为:
1 0 0 0 1 0 0 0
第2步:在脚位2上施加一个高电平(5V电压),接着读取所有脚位的电平。
因为脚位2和脚位6是短路关系,所以脚位6也是高电平,所以结果为:
0 1 0 0 0 1 0 0
第3步:在脚位3上施加一个高电平(5V电压),接着读取所有脚位的电平。
因为脚位3和脚位7是短路关系,所以脚位7也是高电平,所以结果为:
0 0 1 0 0 0 1 0
第4步:在脚位4上施加一个高电平(5V电压),接着读取所有脚位的电平。
因为脚位4和脚位8之间是二极管,并且是反方向,所以脚位8是低电平,所以结果为:
0 0 0 1 0 0 0 0
第5步:在脚位5上施加一个高电平(5V电压),接着读取所有脚位的电平。
因为脚位5和脚位1是短路关系,所以脚位1也是高电平,所以结果为:
1 0 0 0 1 0 0 0
第6步:在脚位6上施加一个高电平(5V电压),接着读取所有脚位的电平。
因为脚位6和脚位2是短路关系,所以脚位2也是高电平,所以结果为:
0 1 0 0 0 1 0 0
第7步:在脚位7上施加一个高电平(5V电压),接着读取所有脚位的电平。
因为脚位7和脚位3是短路关系,所以脚位3也是高电平,所以结果为:
0 0 1 0 0 0 1 0
第8步:在脚位8上施加一个高电平(5V电压),接着读取所有脚位的电平。
因为脚位8和脚位4之间是二极管,并且是正方向,所以脚位4也是高电平,所以结果为:
0 0 0 1 0 0 0 1
将第1步到第8步的结果整理到一张表格中,这张表格就是使用一对其他法测试得到的短断路表,
如下表所示:
脚位1 脚位2 脚位3 脚位4 脚位5 脚位6 脚位7 脚位8
第1次 1 0 0 0 1 0 0 0
第2次 0 1 0 0 0 1 0 0
第3次 0 0 1 0 0 0 1 0
第4次 0 0 0 1 0 0 0 0
第5次 1 0 0 0 1 0 0 0
第6次 0 1 0 0 0 1 0 0
第7次 0 0 1 0 0 0 1 0
第8次 0 0 0 1 0 0 0 1
表1
判断线材短路和断路的不良情况,如下所示:
如图2所示,有这样一个不良的线材:
脚位1和脚位5发生了断路;
脚位2和脚位3发生了短路;
按照一对其他法进行测试,得到此线材的短断路表为:
脚位1 脚位2 脚位3 脚位4 脚位5 脚位6 脚位7 脚位8
第1次 1 0 0 0 0 0 0 0
第2次 0 1 1 0 0 1 1 0
第3次 0 1 1 0 0 1 1 0
第4次 0 0 0 1 0 0 0 0
第5次 0 0 0 0 1 0 0 0
第6次 0 1 1 0 0 1 1 0
第7次 0 1 1 0 0 1 1 0
第8次 0 0 0 1 0 0 0 1
表2
表1是标准件的短断路表;
表2是未知被测件的短断路表;
将表2减去表1,两个表相同位置的两个数相减,那么我们得到如下的数据表:
脚位1 脚位2 脚位3 脚位4 脚位5 脚位6 脚位7 脚位8
第1次 0 0 0 0 -1 0 0 0
第2次 0 0 1 0 0 0 1 0
第3次 0 1 0 0 0 1 0 0
第4次 0 0 0 0 0 0 0 0
第5次 -1 0 0 0 0 0 0 0
第6次 0 0 1 0 0 0 1 0
第7次 0 1 0 0 0 1 0 0
第8次 0 0 0 0 0 0 0 0
表3
其中0表示正常,-1表示断路,1表示短路,那么从表3中可以读出:
脚位1:与脚位5是断路;
脚位2:与脚位3、脚位7是短路;
脚位3:与脚位2、脚位6是短路;
脚位4:正常;
脚位5:与脚位1是断路;
脚位6:与脚位3、脚位7是短路;
脚位7:与脚位2、脚位6是短路;
脚位8:正常;
继而可以分析得到:
脚位1与脚位5之间断路;
脚位2、3、6、7之间短路。
以上说明书中描述的只是本发明的具体实施方式,各种举例说明不对本发明的实质内容构成限制,所属技术领域的普通技术人员在阅读了说明书后可以对以前所述的具体实施方式做修改或变形,而不背离发明的实质和范围。

Claims (2)

1.一种用于测试线材通断的方法,其特征在于包括以下步骤:
1)选取一根脚位数量为n的标准线材,扫描并记录该标准线材的各脚位的电平数据,制作短断路表,该短断路表记为标准短断路表;制作标准短断路表的方法是:
A、在线材的任意一个脚位上施加一个高电平;读取线材所有脚位的电平,并记录;其中,高电平记为1,低电平记为0;
B、重复步骤A,逐一在线材的其余脚位施加高电平,读取并记录每个脚位的电平;
C、根据得到的数据制作n×n的标准短断路表;
2)选取脚位数量与标准线材脚位数量相同的被测线材,扫描并记录该被测线材的各脚位的电平数据,制作短断路表,该短断路表记为被测短断路表;制作被测短断路表的方法是:
i、在线材的任意一个脚位上施加一个高电平;读取线材所有脚位的电平,并记录;其中,高电平记为1,低电平记为0;
ii、重复步骤A,逐一在线材的其余脚位施加高电平,读取并记录每个脚位的电平;
iii、根据得到的数据制作n×n的被测短断路表;
3)将被测短断路表与标准短断路表中的相同位置的数据相减,得出被测线材各脚位之间的通断关系;结果为0记为线材脚位m与其余脚位关系正常,-1记为线材脚位m与其余脚位关系断路,1记为线材脚位m与其余脚位关系短路。
2.如权利要求1所述的一种用于测试线材通断的方法,其特征在于:所述的线材为带有一个或多个二极管的线材。
CN201811063480.0A 2018-09-12 2018-09-12 一种用于测试线材通断的方法 Active CN109164373B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811063480.0A CN109164373B (zh) 2018-09-12 2018-09-12 一种用于测试线材通断的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811063480.0A CN109164373B (zh) 2018-09-12 2018-09-12 一种用于测试线材通断的方法

Publications (2)

Publication Number Publication Date
CN109164373A CN109164373A (zh) 2019-01-08
CN109164373B true CN109164373B (zh) 2020-12-25

Family

ID=64894804

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811063480.0A Active CN109164373B (zh) 2018-09-12 2018-09-12 一种用于测试线材通断的方法

Country Status (1)

Country Link
CN (1) CN109164373B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113534016A (zh) * 2021-05-31 2021-10-22 北京航天光华电子技术有限公司 一种适用于测试仪的自学习测试系统及方法
CN113671416B (zh) * 2021-08-23 2024-04-02 常州同惠电子股份有限公司 用于扫描TypeC线材通断的扫描方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203376424U (zh) * 2013-05-22 2014-01-01 宁德时代新能源科技有限公司 线束检测装置
CN103529353A (zh) * 2013-10-31 2014-01-22 上海沪工焊接集团股份有限公司 排线检测方法及排线检测系统
CN103713230A (zh) * 2013-12-27 2014-04-09 深圳宝龙达信息技术股份有限公司 线材测试系统及方法
CN203606449U (zh) * 2013-10-23 2014-05-21 延锋伟世通汽车电子有限公司 用于电子产品连接器管脚间短路测量的装置
KR20160043271A (ko) * 2014-10-13 2016-04-21 현대모비스 주식회사 전자소자의 오류검출 회로
CN106226637A (zh) * 2016-08-04 2016-12-14 深圳市燕麦科技股份有限公司 一种Short测试方法
CN107643472A (zh) * 2017-09-13 2018-01-30 常州同惠电子股份有限公司 计算短断路表差异度的方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203376424U (zh) * 2013-05-22 2014-01-01 宁德时代新能源科技有限公司 线束检测装置
CN203606449U (zh) * 2013-10-23 2014-05-21 延锋伟世通汽车电子有限公司 用于电子产品连接器管脚间短路测量的装置
CN103529353A (zh) * 2013-10-31 2014-01-22 上海沪工焊接集团股份有限公司 排线检测方法及排线检测系统
CN103713230A (zh) * 2013-12-27 2014-04-09 深圳宝龙达信息技术股份有限公司 线材测试系统及方法
KR20160043271A (ko) * 2014-10-13 2016-04-21 현대모비스 주식회사 전자소자의 오류검출 회로
CN106226637A (zh) * 2016-08-04 2016-12-14 深圳市燕麦科技股份有限公司 一种Short测试方法
CN107643472A (zh) * 2017-09-13 2018-01-30 常州同惠电子股份有限公司 计算短断路表差异度的方法

Also Published As

Publication number Publication date
CN109164373A (zh) 2019-01-08

Similar Documents

Publication Publication Date Title
US8838408B2 (en) Misalignment indication decision system and method
CN109164373B (zh) 一种用于测试线材通断的方法
US7856332B2 (en) Real time system for monitoring the commonality, sensitivity, and repeatability of test probes
CN103954905B (zh) 数字电路故障检测电路及利用该电路测试故障的方法
JP7224313B2 (ja) 電子デバイスを自動テストするための装置及び方法
CN108984575B (zh) 一种三维系统集成电路晶圆测试探针台数据结构保存方法
DE10323230A1 (de) Verfahren und Vorrichtungen zum Charakterisieren von Platinentestabdeckung
CN108037433B (zh) 一种集成电路测试数据的筛选方法及装置
US10068786B1 (en) Data structures for semiconductor die packaging
US6636825B1 (en) Component level, CPU-testable, multi-chip package using grid arrays
EP0439922A2 (en) Integrated circuit transfer test device system utilizing lateral transistors
CN102128991B (zh) 一种老化测试装置及测试方法
JP4925200B2 (ja) 半導体ウェハ検査装置
US9329235B2 (en) Localizing fault flop in circuit by using modified test pattern
CN110095933A (zh) 摄像头模组及其标准化测试方法
US20190056445A1 (en) Dut continuity test with only digital io structures apparatus and methods associated thereof
CN106249120B (zh) 用于模型数据测试的中心晶片的挑选方法
CN112698174B (zh) 一种肖特基芯片iv不良曲线的测试筛选方法
CN104899364B (zh) 一种用于器件建模的标准单元选择方法
US9478469B2 (en) Integrated circuit comprising buffer chain
CN108226750B (zh) 防止探针卡烧针的方法
CN111220892A (zh) 组件测试方法及其结构
US7305601B2 (en) Method and test apparatus for testing integrated circuits using both valid and invalid test data
DE10323228A1 (de) Verfahren und Vorrichtungen zum Charakterisieren von Platinentestabdeckung
CN114355136A (zh) 半导体器件高阻失效的测试方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant