CN109041459A - 一种槽底图形阶梯槽的制作方法及pcb - Google Patents
一种槽底图形阶梯槽的制作方法及pcb Download PDFInfo
- Publication number
- CN109041459A CN109041459A CN201811012943.0A CN201811012943A CN109041459A CN 109041459 A CN109041459 A CN 109041459A CN 201811012943 A CN201811012943 A CN 201811012943A CN 109041459 A CN109041459 A CN 109041459A
- Authority
- CN
- China
- Prior art keywords
- stepped groove
- slot bottom
- bonding material
- conductive bonding
- production method
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Laminated Bodies (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
本发明实施例公开了一种槽底图形阶梯槽的制作方法及PCB,该方法包括:提供芯板和半固化片;对层压过程中置于底层的芯板在欲形成阶梯槽槽底的区域进行去铜,并在去铜后的区域填充导电粘结材料;将芯板和半固化片层压形成多层板,并制作阶梯槽;对阶梯槽槽底的导电粘结材料的非槽底图形区域进行激光烧蚀,制作槽底图形。相对于现有技术,无设计限制,工艺方法更简单,无需特殊设备或者特殊流程,既降低了操作难度,还提高工作效率,适合大批量制作。
Description
技术领域
本发明实施例涉及印制电路板技术领域,尤其涉及一种槽底图形阶梯槽的制作方法及PCB。
背景技术
随着科技的进步,电子产品已成为人们生活中不可缺少的日常用品,而PCB(Printed Circuit Board,印制电路板)是电子产品的重要组成部分,近年来人们对电子产品的功能需求越来越多,由此对PCB也提出了更高的要求。
阶梯槽由于具有特殊的结构和电气性能,在立体三维组装,减小电气设备组装体积,特殊电气性能等方面具有广泛的应用,目前关于阶梯槽线路板制作工艺方法多种多样,但是对于阶梯槽槽底图形的制作方法一般为:预先制作槽底图形(子板或者芯板),然后制作阶梯槽。此方法存在以下问题:对于侧壁非金属化阶梯槽,由于预先制作图形,母板必须保护阶梯槽槽内图形,对结构设计限制多,制作难度大,流程复杂,制约了阶梯槽图形板的推广应用。
发明内容
本发明提供一种槽底图形阶梯槽的制作方法及PCB,以解决现有技术的不足。
为实现上述目的,本发明提供以下的技术方案:
第一方面,本发明实施例提供一种槽底图形阶梯槽的制作方法,该方法包括:
提供芯板和半固化片;
对层压过程中置于底层的芯板在欲形成阶梯槽槽底的区域进行去铜,并在去铜后的区域填充导电粘结材料;
将芯板和半固化片层压形成多层板,并制作阶梯槽;
对阶梯槽槽底的导电粘结材料的非槽底图形区域进行激光烧蚀,制作槽底图形。
进一步地,所述制作方法中,所述将芯板和半固化片层压形成多层板,并制作阶梯槽的步骤包括:
对芯板和半固化片在欲形成阶梯槽的对应位置分别开设通槽;
在通槽内埋置阻胶垫片,并在高温高压下进行层压,形成内部埋置有阻胶垫片的多层板;
对多层板进行控深铣直到显露出所述阻胶垫片,并取出所述阻胶垫片,得到槽底显露出所述导电粘结材料的阶梯槽;
进一步地,所述制作方法中,在对多层板进行控深铣直到显露出所述阻胶垫片,并取出所述阻胶垫片,得到槽底显露出所述导电粘结材料的阶梯槽的步骤之前,还包括:
对多层板的非外层图形区域进行化学蚀刻,制作外层图形。
进一步地,所述制作方法中,所述导电粘结材料为导电胶,则在去铜后的区域填充导电胶时采用丝印机丝印的方式。
进一步地,所述制作方法中,所述导电粘结材料为导电粘结片,则在去铜后的区域填充导电粘结片时采用人工手动贴片或贴片机自动贴片的方式。
进一步地,所述制作方法中,所述导电粘结材料的填充厚度与铜层厚度一致。
进一步地,所述制作方法中,所述导电粘结材料的组成成分包括树脂基体、导电粒子、分散添加剂和助剂。
第二方面,本发明实施例还提供一种PCB,包括槽底图形阶梯槽,其特征在于,所述阶梯槽根据第一方面任一项所述的制作方法制成。
与现有技术相比,本发明具有以下有益效果:
应用本发明实施例,可制成一槽底图形阶梯槽;在制作过程中,通过在阶梯槽槽底区域印刷导电粘结材料代替铜层,能够实现侧壁非金属化阶梯槽槽底图形的通用型制作,无需提前制作槽底图形。相对于现有技术,无设计限制,工艺方法更简单,无需特殊设备或者特殊流程,既降低了操作难度,还提高工作效率,适合大批量制作。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。
图1是本发明实施例一提供的一种槽底图形阶梯槽的制作方法的流程示意图;
图2是本发明实施例一提供的去铜并填充导电粘结材料的结构视图;
图3为图2进行开槽后的结构视图;
图4为图3在通槽内埋置阻胶垫片并进行层压后的多层板的结构视图;
图5为图4所示多层板制作外层图形后的结构视图;
图6为图5所示多层板取出阻胶垫片后的结构视图;
图7为图6所示多层板制作槽底图形后的结构视图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
实施例一
请参阅图1,本实施例一提供了一种槽底图形阶梯槽的制作方法,包括步骤:
S101、提供芯板和半固化片。
S102、对层压过程中置于底层的芯板在欲形成阶梯槽槽底的区域进行去铜,并在去铜后的区域填充导电粘结材料,如图2所示。
其中,所述导电粘结材料的组成成分包括但不限于树脂基体、导电粒子、分散添加剂和助剂,常用的基体一般为热固性胶黏剂如环氧树脂、有机硅树脂、聚酰亚胺树脂、酚醛树脂、聚氨酯、丙烯酸树脂等胶黏剂体系。这些胶黏剂在固化后形成了导电粘结材料的分子骨架结构,提供了力学性能和粘接性能保障,并使导电填料粒子形成通道。优选的,这些树脂体系与CCL常用树脂体系基本一致:环氧树脂、酚醛树脂等,可吸收的红外波长基本相同,在激光烧蚀过程中所需能力也基本一致。
所述导电粘结材料的填充厚度与芯板上的铜层厚度一致。所述导电粘结材料为导电胶或导电粘结片;相应的,在去铜后的区域填充导电胶时采用丝印机丝印的方式;而在去铜后的区域填充导电粘结片时则采用人工手动贴片或贴片机自动贴片的方式。
具体对去铜后的区域进行填充导电粘结材料,形成去铜区域全填导电粘结材料的状态。
需要说明的是,除了使用导电粘结材料之外,还可选择其它具有导电功能、优选所需能量与树脂不同的物质替代铜层,以制作槽底图形。
本实施例通过芯板和半固化片开料,以制得侧壁非金属化阶梯槽线路板槽底图形。示例性的,去铜时去铜区域可大于等于实际的阶梯槽槽底区域。
S103、将芯板和半固化片层压形成多层板,并制作阶梯槽。
具体地,S103进一步包括:
(1)对芯板和半固化片在欲形成阶梯槽的对应位置分别开设通槽,如图3所示。
其中,半固化片根据实际需求进行选材。示例性的,为了降低成本,选用普通的FR-4半固化片进行压板。
(2)在通槽内埋置阻胶垫片,并在高温高压下进行层压,形成内部埋置有阻胶垫片的多层板,如图4所示。
其中,所述阻胶垫片的材质为聚四氟乙烯(Poly tetra fluoroethylene,PTFE),通过铣机加工而成。
(3)对多层板进行控深铣直到显露出所述阻胶垫片,并取出所述阻胶垫片,得到槽底显露出所述导电粘结材料的阶梯槽,如图6所示。
此时,阶梯槽槽底的导电粘结材料裸露。
优选的,在步骤(3)之前,还包括对多层板的非外层图形区域进行化学蚀刻,制作外层图形,如图5所示。
具体的,可采用碱性或酸性的化学蚀刻方式进行外层图形的制作。
S104、对阶梯槽槽底的导电粘结材料的非槽底图形区域进行激光烧蚀,制作槽底图形,如图7所示。
其中,槽底图形是指槽底线路图形。
在激光烧蚀时,使用激光设备对导电粘结材料进行切割,调整参数只切断导电粘结材料,不损伤基板,将阶梯槽槽底非槽底图形的区域通过激光烧蚀去除。
本发明实施例提供的一种槽底图形阶梯槽的制作方法,可制成一槽底图形阶梯槽;在制作过程中,通过在阶梯槽槽底区域印刷导电粘结材料代替铜层,能够实现侧壁非金属化阶梯槽槽底图形的通用型制作,无需提前制作槽底图形。相对于现有技术,无设计限制,工艺方法更简单,无需特殊设备或者特殊流程,既降低了操作难度,还提高工作效率,适合大批量制作。
实施例二
本实施例二提供了一种PCB,包括槽底图形阶梯槽,该阶梯槽按照实施例一提供的制作方法制成。
以上所述,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
Claims (8)
1.一种槽底图形阶梯槽的制作方法,其特征在于,包括:
提供芯板和半固化片;
对层压过程中置于底层的芯板在欲形成阶梯槽槽底的区域进行去铜,并在去铜后的区域填充导电粘结材料;
将芯板和半固化片层压形成多层板,并制作阶梯槽;
对阶梯槽槽底的导电粘结材料的非槽底图形区域进行激光烧蚀,制作槽底图形。
2.根据权利要求1所述的槽底图形阶梯槽的制作方法,其特征在于,所述将芯板和半固化片层压形成多层板,并制作阶梯槽的步骤包括:
对芯板和半固化片在欲形成阶梯槽的对应位置分别开设通槽;
在通槽内埋置阻胶垫片,并在高温高压下进行层压,形成内部埋置有阻胶垫片的多层板;
对多层板进行控深铣直到显露出所述阻胶垫片,并取出所述阻胶垫片,得到槽底显露出所述导电粘结材料的阶梯槽。
3.根据权利要求2所述的槽底图形阶梯槽的制作方法,其特征在于,在对多层板进行控深铣直到显露出所述阻胶垫片,并取出所述阻胶垫片,得到槽底显露出所述导电粘结材料的阶梯槽的步骤之前,还包括:
对多层板的非外层图形区域进行化学蚀刻,制作外层图形。
4.根据权利要求1所述的槽底图形阶梯槽的制作方法,其特征在于,所述导电粘结材料为导电胶,则在去铜后的区域填充导电胶时采用丝印机丝印的方式。
5.根据权利要求1所述的槽底图形阶梯槽的制作方法,其特征在于,所述导电粘结材料为导电粘结片,则在去铜后的区域填充导电粘结片时采用人工手动贴片或贴片机自动贴片的方式。
6.根据权利要求1所述的深微孔制作方法,其特征在于,所述导电粘结材料的填充厚度与铜层厚度一致。
7.根据权利要求1所述的深微孔制作方法,其特征在于,所述导电粘结材料的组成成分包括树脂基体、导电粒子、分散添加剂和助剂。
8.一种PCB,包括槽底图形阶梯槽,其特征在于,所述阶梯槽根据权利要求1至7任一项所述的制作方法制成。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811012943.0A CN109041459B (zh) | 2018-08-31 | 2018-08-31 | 一种槽底图形阶梯槽的制作方法及pcb |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811012943.0A CN109041459B (zh) | 2018-08-31 | 2018-08-31 | 一种槽底图形阶梯槽的制作方法及pcb |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109041459A true CN109041459A (zh) | 2018-12-18 |
CN109041459B CN109041459B (zh) | 2020-01-17 |
Family
ID=64622683
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811012943.0A Active CN109041459B (zh) | 2018-08-31 | 2018-08-31 | 一种槽底图形阶梯槽的制作方法及pcb |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109041459B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110996510A (zh) * | 2019-12-31 | 2020-04-10 | 生益电子股份有限公司 | 一种阶梯槽制作方法 |
WO2021134904A1 (zh) * | 2019-12-31 | 2021-07-08 | 深南电路股份有限公司 | 印刷电路板的制作方法及印刷电路板 |
CN114877781A (zh) * | 2022-06-07 | 2022-08-09 | 广东骏亚电子科技股份有限公司 | 一种阶梯槽的制作方法 |
US11641719B2 (en) | 2019-12-31 | 2023-05-02 | Shennan Circuits Co., Ltd. | Manufacturing method of printed circuit board |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007115987A (ja) * | 2005-10-21 | 2007-05-10 | Toyota Motor Corp | 半導体装置と半導体装置の組立方法 |
CN102271463A (zh) * | 2010-06-07 | 2011-12-07 | 富葵精密组件(深圳)有限公司 | 电路板制作方法 |
EP2405723A1 (en) * | 2004-12-03 | 2012-01-11 | NGK Spark Plug Co., Ltd. | Ceramic package for housing light emitting element |
US20140264788A1 (en) * | 2013-03-18 | 2014-09-18 | Fujitsu Limited | High-frequency module |
CN104902683A (zh) * | 2014-03-06 | 2015-09-09 | 深南电路有限公司 | 台阶槽电路板及其加工方法 |
CN106973526A (zh) * | 2017-05-09 | 2017-07-21 | 生益电子股份有限公司 | 一种pcb的制作方法及pcb |
-
2018
- 2018-08-31 CN CN201811012943.0A patent/CN109041459B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2405723A1 (en) * | 2004-12-03 | 2012-01-11 | NGK Spark Plug Co., Ltd. | Ceramic package for housing light emitting element |
JP2007115987A (ja) * | 2005-10-21 | 2007-05-10 | Toyota Motor Corp | 半導体装置と半導体装置の組立方法 |
CN102271463A (zh) * | 2010-06-07 | 2011-12-07 | 富葵精密组件(深圳)有限公司 | 电路板制作方法 |
US20140264788A1 (en) * | 2013-03-18 | 2014-09-18 | Fujitsu Limited | High-frequency module |
CN104902683A (zh) * | 2014-03-06 | 2015-09-09 | 深南电路有限公司 | 台阶槽电路板及其加工方法 |
CN106973526A (zh) * | 2017-05-09 | 2017-07-21 | 生益电子股份有限公司 | 一种pcb的制作方法及pcb |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110996510A (zh) * | 2019-12-31 | 2020-04-10 | 生益电子股份有限公司 | 一种阶梯槽制作方法 |
CN110996510B (zh) * | 2019-12-31 | 2021-04-23 | 生益电子股份有限公司 | 一种阶梯槽制作方法 |
WO2021134904A1 (zh) * | 2019-12-31 | 2021-07-08 | 深南电路股份有限公司 | 印刷电路板的制作方法及印刷电路板 |
US11641719B2 (en) | 2019-12-31 | 2023-05-02 | Shennan Circuits Co., Ltd. | Manufacturing method of printed circuit board |
CN114877781A (zh) * | 2022-06-07 | 2022-08-09 | 广东骏亚电子科技股份有限公司 | 一种阶梯槽的制作方法 |
Also Published As
Publication number | Publication date |
---|---|
CN109041459B (zh) | 2020-01-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109041459A (zh) | 一种槽底图形阶梯槽的制作方法及pcb | |
US8687380B2 (en) | Wiring board and method for manufacturing the same | |
US20140374153A1 (en) | Printed circuit board and method for manufacturing same | |
TWI531284B (zh) | 電路板及其製作方法 | |
JP4316483B2 (ja) | プリント基板の製造方法及びプリント基板 | |
EP2001271A2 (en) | Method for making a multilayered circuitized substrate | |
US10064292B2 (en) | Recessed cavity in printed circuit board protected by LPI | |
JP2007059846A (ja) | 凹凸多層回路板モジュール及びその製造方法 | |
JP2006165299A5 (zh) | ||
US10292279B2 (en) | Disconnect cavity by plating resist process and structure | |
CN103108491A (zh) | 电路板及其制作方法 | |
CN103442525A (zh) | 一种刚挠结合印制电路板及其制作方法 | |
CN110691466A (zh) | 一种hdi板制作方法和装置 | |
CN108811323B (zh) | 印刷电路板及其制造方法 | |
JP2017135357A (ja) | 印刷配線板およびその製造方法 | |
JP2007005815A (ja) | 多層印刷回路基板およびその製造方法 | |
JP2009010266A (ja) | プリント配線板の製造方法及びプリント配線板 | |
KR100704922B1 (ko) | 페이스트 범프를 이용한 인쇄회로기판 및 그 제조방법 | |
KR100657410B1 (ko) | 다층 인쇄회로기판 제조방법 | |
KR20070079794A (ko) | 인쇄회로기판의 제조방법 | |
CN104582265A (zh) | 一种埋入电容的实现方法及电路板 | |
CN209861268U (zh) | 同时具有贯孔及盲孔的多层电路板结构 | |
KR100733814B1 (ko) | 인쇄회로기판 제조방법 | |
KR100657406B1 (ko) | 다층 인쇄회로기판 제조방법 | |
CN110708864B (zh) | 一种含有散热介质的印制电路板及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |