CN108804247A - 一种处理器的启动判断方法和装置 - Google Patents

一种处理器的启动判断方法和装置 Download PDF

Info

Publication number
CN108804247A
CN108804247A CN201710305355.5A CN201710305355A CN108804247A CN 108804247 A CN108804247 A CN 108804247A CN 201710305355 A CN201710305355 A CN 201710305355A CN 108804247 A CN108804247 A CN 108804247A
Authority
CN
China
Prior art keywords
processor
information
base station
timer
starting state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710305355.5A
Other languages
English (en)
Inventor
李鑫维
邓兵
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Datang Mobile Communications Equipment Co Ltd
Original Assignee
Datang Mobile Communications Equipment Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Datang Mobile Communications Equipment Co Ltd filed Critical Datang Mobile Communications Equipment Co Ltd
Priority to CN201710305355.5A priority Critical patent/CN108804247A/zh
Publication of CN108804247A publication Critical patent/CN108804247A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0793Remedial or corrective actions

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明实施例提供了一种处理器的启动判断方法和装置,应用于基站中所述处理器位于基站的板卡中,所述板卡包括复杂可编程逻辑器件CPLD,所述方法包括:所述CPLD在板卡复位启动操作以后,判断所述处理器是否启动成功;若所述处理器启动失败,则重新触发所述处理器执行复位启动操作。在本发明实施例中,在基站所包含的CPLD器件中设置基站处理器的启动判断方法,当触发基站板卡复位启动操作后,判断基站处理器是否启动成功,如果处理器启动失败,则会重新触发该处理器执行复位启动操作,直至基站处理器启动成功,从而可以大大提高基站处理器启动的成功率,大大提高了基站启动的可靠性和成功率,弥补了看门狗的监控漏洞。

Description

一种处理器的启动判断方法和装置
技术领域
本发明涉及通信技术领域,特别是涉及一种处理器的启动判断方法和装置。
背景技术
随着通信技术的快速发展,基站也在不断的更新换代,基站中的板卡、处理器、内存等都在逐步升级。基站中的处理器处理能力越来越强,外设的存储空间越来越大,要求的数据交互速率越来越快,也就意味着内存的读写数据越来越快。
内存的时序窗口虽然宽泛,但是需要找到一个稳定性很好的参数需要长时间的压力测试才能找到,即使找到了一组经过长时间高低温压力测试都没有数据错误的时序参数,也不能确保基站板卡在生命周期内不出现数据错误而导致的基站处理器启动异常的现象,进而基站启动失败,小区建立故障,需要人为手动重启板卡或者复位处理器才能解决。
虽然基站中有ECC(Error Correcting Code,错误检查和纠正)模块,但是ECC只能发现以及纠正部分错误,当出现大面积读写校验错误的时候基站处理器启动会发生异常,上报大量ECC校准错误,此时内存控制器的ECC模块已经无法自动恢复错误数据。
另外,虽然基站系统中还有看门狗来监控基站处理器的状态,但是那只是基站处理器启动之后的事情,需要软件去开启看门狗功能,并不能保证基站处理器安全可靠的启动。
发明内容
鉴于上述问题,提出了本发明实施例以便提供一种克服上述问题或者至少部分地解决上述问题的一种处理器的启动判断方法和装置。
为了解决上述问题,本发明实施例公开了一种的方法,应用于基站中,所述处理器位于基站的板卡中,所述板卡包括复杂可编程逻辑器件CPLD,所述方法包括:
所述CPLD在板卡复位启动操作以后,判断所述处理器是否启动成功;
若所述处理器启动失败,则重新触发所述处理器执行复位启动操作。
优选地,所述板卡还包括板级支持包BSP固件,所述CPLD在板卡复位启动操作以后,判断所述处理器是否启动成功的步骤包括:
所述CPLD在板卡复位启动操作以后,启动预设的计时器;
获取所述BSP固件的启动状态信息,所述启动状态信息包括成功状态信息或者失败状态信息;
若所述启动状态信息为成功状态信息,则判定所述处理器启动成功;
若所述启动状态信息为失败状态信息,则判定所述处理器启动失败。
优选地,所述若所述处理器启动失败,则重新触发所述处理器执行复位启动操作的步骤包括:
若所述处理器启动失败,则判断所述计时器所设定的计时时长是否到达;
若所述计时时长没有到达,则等待至所述计时时长到达;
若所述计时时长到达,则重新触发所述处理器执行复位启动操作。
优选地,所述方法还包括:
若所述处理器启动成功,则停止所述计时器的计时。
优选地,所述获取所述BSP固件的启动状态信息的步骤之前还包括:
获取所述处理器的初始配置信息;
依据所述初始配置信息,对所述处理器进行初始化;
启动所述BSP固件。
优选地,所述方法还包括:
获取启动失败的处理器的故障信息;
保存所述故障信息。
优选地,所述CPLD器件包括寄存器,所述寄存器包括所述BSP固件启动成功的基准信息,所述获取所述BSP固件的启动状态信息的步骤包括:
判断所述启动状态信息与所述基准信息是否一致;
若一致,则判定所述启动状态信息为成功状态信息;
若不一致,则判定所述启动状态信息为失败状态信息。
优选地,所述若所述处理器启动失败,则判断所述计时器所设定的计时时长是否到达的步骤包括:
在所述计时器开启时,按照预设的计数周期进行计数;
当所述计数的次数达到预先设定的次数阈值时,判定所述计时器所设定的计时时长到达;
当所述计数的次数没有达到预先设定的次数阈值时,判定所述计时器所设定的计时时长没有到达。
本发明实施例还公开了一种处理器的启动判断装置,应用于基站中,所述处理器位于基站的板卡中,所述板卡包括复杂可编程逻辑器件CPLD,所述装置包括:
处理器启动判断模块,用于所述CPLD在板卡复位启动操作以后,判断所述处理器是否启动成功;
处理器复位启动模块,用于若所述处理器启动失败,则重新触发所述处理器执行复位启动操作。
优选地,所述板卡还包括板级支持包BSP固件,所述处理器启动判断模块包括:
计时器子模块,用于所述CPLD在板卡复位启动操作以后,启动预设的计时器;
BSP固件的启动状态信息获取子模块,用于获取所述BSP固件的启动状态信息,所述启动状态信息包括成功状态信息或者失败状态信息;
处理器启动成功判定子模块,用于若所述启动状态信息为成功状态信息,则判定所述处理器启动成功;
处理器启动失败判定子模块,用于若所述启动状态信息为失败状态信息,则判定所述处理器启动失败。
优选地,所述处理器复位启动模块包括:
计时时长判断子模块,用于若所述处理器启动失败,则判断所述计时器所设定的计时时长是否到达;
计时等待子模块,用于若所述计时时长没有到达,则等待至所述计时时长到达;
触发子模块,用于若所述计时时长到达,则重新触发所述处理器执行复位启动操作。
优选地,所述装置还包括:
计时停止模块,用于若所述处理器启动成功,则停止所述计时器的计时。
优选地,所述处理器启动判断模块还包括:
初始配置信息获取子模块,用于获取所述处理器的初始配置信息;
初始化子模块,用于依据所述初始配置信息,对所述处理器进行初始化;
BSP固件启动子模块,用于启动所述BSP固件。
优选地,所述装置还包括:
故障信息获取模块,用于获取启动失败的处理器的故障信息;
故障信息保存模块,用于保存所述故障信息。
优选地,所述CPLD器件包括寄存器,所述寄存器包括所述BSP固件启动成功的基准信息,所述BSP固件的启动状态信息获取子模块包括:
启动状态信息判断子模块,用于判断所述启动状态信息与所述基准信息是否一致;
成功状态信息判定子模块,用于若一致,则判定所述启动状态信息为成功状态信息;
失败状态信息判定子模块,用于若不一致,则判定所述启动状态信息为失败状态信息。
优选地,所述计时时长判断子模块包括:
计数子模块,用于在所述计时器开启时,按照预设的计数周期进行计数;
计时时长到达判定子模块,用于当所述计数的次数达到预先设定的次数阈值时,判定所述计时器所设定的计时时长到达;
计时时长未到达判定子模块,用于当所述计数的次数没有达到预先设定的次数阈值时,判定所述计时器所设定的计时时长没有到达。
本发明实施例包括以下优点:
在本发明实施例中,在基站所包含的CPLD器件中设置基站处理器的启动判断方法,当触发基站板卡复位启动操作后,判断基站处理器是否启动成功,如果处理器启动失败,则会重新触发该处理器执行复位启动操作,直至基站处理器启动成功,从而可以大大提高基站处理器启动的成功率,大大提高了基站启动的可靠性和成功率,弥补了看门狗的监控漏洞。
进一步的,如果处理器启动失败,还可以不立即触发处理器执行复位启动操作,而是当指定的计时时长还未到达时暂停等待,直至计时时长到达后才触发处理器执行复位启动操作,使得操作人员可以更好的控制基站的处理器启动,减少了基站系统负荷。
进一步的,本发明实施例还利用了基站中已有的CPLD器件实现基站处理器的启动判断方法,提高基站启动的可靠性和成功率的同时,并没有增加设备成本。
进一步的,如果处理器启动失败,还可以获取处理器启动失败的故障信息并保存,便于后续的检查和修复工作。
附图说明
图1是本发明实施例的一种处理器的启动判断方法实施例一的步骤流程图;
图2是本发明实施例的一种处理器的启动判断方法实施例二的步骤流程图;
图3是本发明实施例二的一种基站的处理器依据初始配置信息启动时序流程图;
图4是本发明实施例二的一种分级分频计时方法示意图;
图5是本发明实施例的一种处理器的启动判断装置实施例的结构框图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
本发明实施例的核心构思之一在于,在基站所包含的CPLD(ComplexProgrammable Logic Device,复杂可编程逻辑器件)器件中设置基站处理器的启动判断方法,当触发基站板卡复位启动操作后,判断基站处理器是否启动成功,如果处理器启动失败,则会重新触发该处理器执行复位启动操作,直至基站处理器启动成功,从而可以大大提高基站处理器启动的成功率,大大提高了基站启动的可靠性和成功率。
参照图1,示出了本发明实施例的一种处理器的启动判断方法实施例一的步骤流程图,所述方法应用于基站中,所述处理器位于基站的板卡中,所述板卡包括复杂可编程逻辑器件CPLD,所述方法可以包括如下步骤:
步骤101,所述CPLD在板卡复位启动操作以后,判断所述处理器是否启动成功;
步骤102,若所述处理器启动失败,则重新触发所述处理器执行复位启动操作。
在本发明实施例中,在基站所包含的CPLD器件中设置基站处理器的启动判断方法,当触发基站板卡复位启动操作后,判断基站处理器是否启动成功,如果处理器启动失败,则会重新触发该处理器执行复位启动操作,直至基站处理器启动成功,从而可以大大提高基站处理器启动的成功率,大大提高了基站启动的可靠性和成功率。
参照图2,示出了本发明实施例的一种处理器的启动判断方法实施例二的步骤流程图,所述方法应用于基站中,所述处理器位于基站的板卡中,所述板卡包括复杂可编程逻辑器件CPLD,所述方法可以包括如下步骤:
步骤201,所述CPLD在板卡复位启动操作以后,判断所述处理器是否启动成功;
具体的,基站是利用OFDMA(Orthogonal Frequency Division Multiple Access,正交频分多址)技术在一定的无线电覆盖区中,通过移动通信交换中心,与移动终端之间进行信息传递的无线电收发信电台。
在实际中,基站在完成建立工作之后,需要触发复位启动操作,而且基站复位启动成功之后,基站才能发挥其通信的作用,其中,复位启动操作可以包括上电冷复位操作,热插拔热复位操作等复位操作。
在本发明实施例中,基站的硬件系统中可以包括基站的板卡,在板卡上还可以设有基站的处理器和CPLD器件。
基站的板卡是基站功能实现的核心载体,在板卡上承载了基站的系统时钟同步,主控和传输功能。
CPLD器件可以是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过下载电缆将代码传送到目标芯片中,实现设计的数字系统。
在本发明实施例中,可以在CPLD器件中设置判断处理器是否成功的判断逻辑,丰富了CPLD器件的功能,并且由于CPLD器件的功耗低,使得该判断逻辑的代价较低。
在本发明的一种优选实施例中,板卡中还可以包括BSP固件,该BSP固件是介于底层硬件和基站软件之间的一个接口,位于板卡内部存储器件上。
作为一种示例,BSP固件可以包括系统引导文件boot固件和内核core固件。
在本发明实施例的一种优选实施例中,步骤201可以包括如下子步骤:
子步骤S11,所述CPLD在板卡复位启动操作以后,启动预设的计时器;
本发明实施例的基站还可以包括计时器,在实际工作中基站的板卡复位启动操作之后,计时器同时开始启动,记录板卡复位启动操作的启动时间,以便于后续判断,随后,BSP固件启动。
子步骤S12,获取所述BSP固件的启动状态信息;
在本发明实施例中,CPLD器件可以对BSP固件进行监控,当BSP固件启动后,可以生成一个启动状态信息,当CPLD器件监控到该启动状态信息生成以后,可以获得该启动状态信息。
作为一种示例,启动状态信息可以包括成功状态信息或者失败状态信息。
在本发明的一种优选实施例中,子步骤S12进一步可以包括如下子步骤:判断所述启动状态信息与所述基准信息是否一致,若一致,则判定所述启动状态信息为成功状态信息,若不一致,则判定所述启动状态信息为失败状态信息。
CPLD器件可以通过内部的寄存器来获取启动状态信息,在实现中,该寄存器中可以预先设置有基准信息,该基准信息用于指示BSP固件启动成功的状态。
当寄存器获得启动状态信息以后,将该启动状态信息与所述基准信息进行比较,判断两者是否一致,若一致,则判定所述启动状态信息为成功状态信息,若不一致,则判定所述启动状态信息为失败状态信息。
例如,该基准信息可以表示为数值“1”,若寄存器中获得的启动状态信息为数值“0”(即与基准信息不一致)时,则表明BSP固件启动未成功,寄存器中获得的启动状态信息为数值“1”(即与基准信息一致)时,则表明BSP固件启动成功。
子步骤S13,若所述启动状态信息为成功状态信息,则判定所述处理器启动成功;
具体的,若判定BSP固件的启动状态信息为成功状态信息,则可以判定处理器启动成功。
子步骤S14,若所述启动状态信息为失败状态信息,则判定所述处理器启动失败。
具体的,若判定启动状态信息为失败状态信息,则可以判定处理器启动失败。
在本发明的一种优选实施例中,在子步骤S12之前还可以包括:获取所述处理器的初始配置信息,依据所述初始配置信息,对所述处理器进行初始化,启动所述BSP固件。
在基站建立过程中,可以预先设置基站处理器的初始配置信息,以便于基站启动时按照该初始配置信息进行初始化后启动,更好的实现基站建立的目的。
作为一种示例,该初始配置信息可以包括:基站处理器内部时钟锁相环PLL的配置参数、高速链路运行的速率、支持的协议,双倍速率同步动态随机存储器DDR控制器的连接方式以及其运行速率中的至少一种。
当基站启动时,在获取处理器的初始配置信息之后,可以依据该初始配置信息,对该处理器进行初始化,之后开始启动BSP固件。
例如,参照图3示出的本发明实施例二的一种基站的处理器依据初始配置信息启动时序流程图,当基站板卡复位启动操作以后,在SYSCLK(SYSTEM CLOCK,系统时钟)信号初始还不稳定时,不作处理,当SYSCLK信号在稳定的第二个周期时,上电复位PORESET_B(POWER RESET_B)的高电位信号检测到拉低至预设的硬复位HRESET_B(HARD RESET_B)的低电位信号之后,开始读取处理器的初始配置信息,即POR Configs(POWER Configs)信号,当在预设的SYSCLK信号时刻检测到HRESET_B信号电位拉高之后,表明这些初始配置信息读取成功,处理器初始化成功,然后开始启动BSP固件。
需要说明的是,该时序图中复位请求RESET_REQ_B(RESET_REQUEST_B)信号,休眠ASLEEP信号在处理器初始化过程中都处于高阻抗high impedance状态,设置这两个信号的目的是为了与外部电路相连,当需要检测处理器是否成功初始化时才会启用。
步骤202,若所述处理器启动失败,则重新触发所述处理器执行复位启动操作;
在本发明实施例中,当处理器启动失败后,此时基站还没有正常启动,不能正常工作,则可以重新触发处理器执行复位启动操作,使得板卡再一次复位启动,以便能提高处理器的启动成功率。
在本发明的一种优选实施例中,步骤202可以包括如下子步骤:
子步骤S21,若所述处理器启动失败,则判断所述计时器所设定的计时时长是否到达;
在本发明实施例中,当处理器启动失败后,此时则会判断在计时器中所设定的计时时长是否到达,来决定后续操作。
在本发明的一种优选实施例中,子步骤S21进一步可以包括如下子步骤:在所述计时器开启时,按照预设的计数周期进行计数,当所述计数的次数达到预先设定的次数阈值时,判定所述计时器所设定的计时时长到达,当所述计数的次数没有达到预先设定的次数阈值时,判定所述计时器所设定的计时时长没有到达。
在具体实现中,计时器可以包括逻辑时钟,可以利用逻辑时钟的分级分频的方法来判断计时时长有没有到达,当计时器开启时,逻辑时钟可以通过分级分频设置一个预设的计数频率,对应有一个计数周期,计时器计时通过计数周期的次数来体现,当计数次数大于或等于预设的次数阈值(预设的次数阈值即为计时时长对应的计数次数)时,则判定计时器所设定的计时时长到达,当计数次数小于预设的次数阈值时,则判定计时器所设定的计时时长没有到达。
例如,在计时器中设定的计时时长为2分钟,由于CPLD中计时器的逻辑时钟的逻辑时钟信号的频率为25MHz,即40ns,如果直接使用该逻辑时钟计时,不仅会使得逻辑时钟超长比特计数,占用逻辑资源较大,复用率不高,而且时钟准确性较差,因此可以参照图4示出的本发明实施例二的一种分级分频计时方法示意图,将25MHz的逻辑时钟信号经过26分频,8分频,120分频,1000分频,降低至1Hz的预设频率,此时1HZ对应的周期为1s(此1s即为逻辑时钟的预设的计数周期),计时时长2分钟相当于该周期的120倍(此120即为预先设定的次数阈值),当需要判断2分钟的计时时长是否到达时,只需要判断计时器从开启至当前时刻时,该逻辑时钟信号所经历的周期数是否达到120次,如果是,则2分钟的计时时长已经到达,否则,没有到达。
子步骤S22,若所述计时时长没有到达,则等待至所述计时时长到达;
在本发明实施例中,当处理器启动失败时,距离板卡开始启动的时长小于计时器中所设定的计时时长,即计时器中所设定的计时时长没有到达,则暂停所述处理器执行复位启动操作,减小系统负荷,等待所述计时时长到达后跳转到步骤S23。
子步骤S23,若所述计时时长到达,则重新触发所述处理器执行复位启动操作。
在本发明实施例中,当处理器启动失败时,距离板卡开始启动的时长大于或等于计时器中所设定的计时时长,即计时器中所设定的计时时长已经到达,则可以重新触发所述处理器执行复位启动操作,板卡再一次复位启动,以便能提高处理器的启动成功率。
步骤203,获取启动失败的处理器的故障信息;
步骤204,保存所述故障信息;
在本发明实施例中,当处理器启动失败时,还可以获取处理器启动失败的故障信息并保存,以便于后续的检查和修复工作。
作为一种示例,可以通过CPLD器件中的寄存器来获取并保存处理器启动失败的故障信息。
当然,本领域技术人员还可以通过其他方式实现处理器启动失败的故障信息的获取和保存工作,本发明实施例对此不作限制。
步骤205,若所述处理器启动成功,则停止所述计时器的计时。
在本发明实施例中,当处理器启动成功时,则完成了基站的处理器启动,基站正常工作,同时在该基站的板卡上设置的计时器停止了该计时工作。
在本发明实施例中,在基站所包含的CPLD器件中设置基站处理器的启动判断方法,当触发基站板卡复位启动操作后,判断基站处理器是否启动成功,如果处理器启动失败,则会重新触发该处理器执行复位启动操作,直至基站处理器启动成功,从而可以大大提高基站处理器启动的成功率,大大提高了基站启动的可靠性和成功率,弥补了看门狗的监控漏洞。
进一步的,如果处理器启动失败,还可以不立即触发处理器执行复位启动操作,而是当指定的计时时长还未到达时暂停等待,直至计时时长到达后才触发处理器执行复位启动操作,使得操作人员可以更好的控制基站的处理器启动,减少了基站系统负荷。
进一步的,本发明实施例还利用了基站中已有的CPLD器件实现基站处理器的启动判断方法,提高基站启动的可靠性和成功率的同时,并没有增加设备成本。
进一步的,如果处理器启动失败,还可以获取处理器启动失败的故障信息并保存,便于后续的检查和修复工作。
需要说明的是,对于方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明实施例并不受所描述的动作顺序的限制,因为依据本发明实施例,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作并不一定是本发明实施例所必须的。
参照图5,示出了本发明实施例的一种处理器的启动判断装置实施例的结构框图,应用于基站中,所述处理器位于基站的板卡中,所述板卡包括复杂可编程逻辑器件CPLD,所述装置可以包括如下模块:
处理器启动判断模块301,用于所述CPLD在板卡复位启动操作以后,判断所述处理器是否启动成功;
处理器复位启动模块302,用于若所述处理器启动失败,则重新触发所述处理器执行复位启动操作。
优选地,所述板卡还包括板级支持包BSP固件,所述处理器启动判断模块包括:
计时器子模块,用于所述CPLD在板卡复位启动操作以后,启动预设的计时器;
BSP固件的启动状态信息获取子模块,用于获取所述BSP固件的启动状态信息,所述启动状态信息包括成功状态信息或者失败状态信息;
处理器启动成功判定子模块,用于若所述启动状态信息为成功状态信息,则判定所述处理器启动成功;
处理器启动失败判定子模块,用于若所述启动状态信息为失败状态信息,则判定所述处理器启动失败。
优选地,所述处理器复位启动模块包括:
计时时长判断子模块,用于若所述处理器启动失败,则判断所述计时器所设定的计时时长是否到达;
计时等待子模块,用于若所述计时时长没有到达,则等待至所述计时时长到达;
触发子模块,用于若所述计时时长到达,则重新触发所述处理器执行复位启动操作。
优选地,所述装置还包括:
计时停止模块,用于若所述处理器启动成功,则停止所述计时器的计时。
优选地,所述处理器启动判断模块还包括:
初始配置信息获取子模块,用于获取所述处理器的初始配置信息;
初始化子模块,用于依据所述初始配置信息,对所述处理器进行初始化;
BSP固件启动子模块,用于启动所述BSP固件。
优选地,所述装置还包括:
故障信息获取模块,用于获取启动失败的处理器的故障信息;
故障信息保存模块,用于保存所述故障信息。
优选地,所述CPLD器件包括寄存器,所述寄存器包括所述BSP固件启动成功的基准信息,所述BSP固件的启动状态信息获取子模块包括:
启动状态信息判断子模块,用于判断所述启动状态信息与所述基准信息是否一致;
成功状态信息判定子模块,用于若一致,则判定所述启动状态信息为成功状态信息;
失败状态信息判定子模块,用于若不一致,则判定所述启动状态信息为失败状态信息。
优选地,所述计时时长判断子模块包括:
计数子模块,用于在所述计时器开启时,按照预设的计数周期进行计数;
计时时长到达判定子模块,用于当所述计数的次数达到预先设定的次数阈值时,判定所述计时器所设定的计时时长到达;
计时时长未到达判定子模块,用于当所述计数的次数没有达到预先设定的次数阈值时,判定所述计时器所设定的计时时长没有到达。
对于装置实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本领域内的技术人员应明白,本发明实施例的实施例可提供为方法、装置、或计算机程序产品。因此,本发明实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明实施例是参照根据本发明实施例的方法、终端设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理终端设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理终端设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理终端设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理终端设备上,使得在计算机或其他可编程终端设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程终端设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明实施例范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
以上对本发明所提供的一种处理器的复位启动方法和装置,进行了详细介绍,本文中服务了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及服务范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (16)

1.一种处理器的启动判断方法,应用于基站中,其特征在于,所述处理器位于基站的板卡中,所述板卡包括复杂可编程逻辑器件CPLD,所述方法包括:
所述CPLD在板卡复位启动操作以后,判断所述处理器是否启动成功;
若所述处理器启动失败,则重新触发所述处理器执行复位启动操作。
2.根据权利要求1所述的方法,其特征在于,所述板卡还包括板级支持包BSP固件,所述CPLD在板卡复位启动操作以后,判断所述处理器是否启动成功的步骤包括:
所述CPLD在板卡复位启动操作以后,启动预设的计时器;
获取所述BSP固件的启动状态信息,所述启动状态信息包括成功状态信息或者失败状态信息;
若所述启动状态信息为成功状态信息,则判定所述处理器启动成功;
若所述启动状态信息为失败状态信息,则判定所述处理器启动失败。
3.根据权利要求2所述的方法,其特征在于,所述若所述处理器启动失败,则重新触发所述处理器执行复位启动操作的步骤包括:
若所述处理器启动失败,则判断所述计时器所设定的计时时长是否到达;
若所述计时时长没有到达,则等待至所述计时时长到达;
若所述计时时长到达,则重新触发所述处理器执行复位启动操作。
4.根据权利要求2或3所述的方法,其特征在于,所述方法还包括:
若所述处理器启动成功,则停止所述计时器的计时。
5.根据权利要求2所述的方法,其特征在于,所述获取所述BSP固件的启动状态信息的步骤之前还包括:
获取所述处理器的初始配置信息;
依据所述初始配置信息,对所述处理器进行初始化;
启动所述BSP固件。
6.根据权利要求1所述的方法,其特征在于,所述方法还包括:
获取启动失败的处理器的故障信息;
保存所述故障信息。
7.根据权利要求2或3或4所述的方法,其特征在于,所述CPLD器件包括寄存器,所述寄存器包括所述BSP固件启动成功的基准信息,所述获取所述BSP固件的启动状态信息的步骤包括:
判断所述启动状态信息与所述基准信息是否一致;
若一致,则判定所述启动状态信息为成功状态信息;
若不一致,则判定所述启动状态信息为失败状态信息。
8.根据权利要求3所述的方法,其特征在于,所述若所述处理器启动失败,则判断所述计时器所设定的计时时长是否到达的步骤包括:
在所述计时器开启时,按照预设的计数周期进行计数;
当所述计数的次数达到预先设定的次数阈值时,判定所述计时器所设定的计时时长到达;
当所述计数的次数没有达到预先设定的次数阈值时,判定所述计时器所设定的计时时长没有到达。
9.一种处理器的启动判断装置,应用于基站中,其特征在于,所述处理器位于基站的板卡中,所述板卡包括复杂可编程逻辑器件CPLD,所述装置包括:
处理器启动判断模块,用于所述CPLD在板卡复位启动操作以后,判断所述处理器是否启动成功;
处理器复位启动模块,用于若所述处理器启动失败,则重新触发所述处理器执行复位启动操作。
10.根据权利要求9所述的装置,其特征在于,所述板卡还包括板级支持包BSP固件,所述处理器启动判断模块包括:
计时器子模块,用于所述CPLD在板卡复位启动操作以后,启动预设的计时器;
BSP固件的启动状态信息获取子模块,用于获取所述BSP固件的启动状态信息,所述启动状态信息包括成功状态信息或者失败状态信息;
处理器启动成功判定子模块,用于若所述启动状态信息为成功状态信息,则判定所述处理器启动成功;
处理器启动失败判定子模块,用于若所述启动状态信息为失败状态信息,则判定所述处理器启动失败。
11.根据权利要求10所述的装置,其特征在于,所述处理器复位启动模块包括:
计时时长判断子模块,用于若所述处理器启动失败,则判断所述计时器所设定的计时时长是否到达;
计时等待子模块,用于若所述计时时长没有到达,则等待至所述计时时长到达;
触发子模块,用于若所述计时时长到达,则重新触发所述处理器执行复位启动操作。
12.根据权利要求10或11所述的装置,其特征在于,所述装置还包括:
计时停止模块,用于若所述处理器启动成功,则停止所述计时器的计时。
13.根据权利要求10所述的装置,其特征在于,所述处理器启动判断模块还包括:
初始配置信息获取子模块,用于获取所述处理器的初始配置信息;
初始化子模块,用于依据所述初始配置信息,对所述处理器进行初始化;
BSP固件启动子模块,用于启动所述BSP固件。
14.根据权利要求9所述的装置,其特征在于,所述装置还包括:
故障信息获取模块,用于获取启动失败的处理器的故障信息;
故障信息保存模块,用于保存所述故障信息。
15.根据权利要求10或11或12所述的装置,其特征在于,所述CPLD器件包括寄存器,所述寄存器包括所述BSP固件启动成功的基准信息,所述BSP固件的启动状态信息获取子模块包括:
启动状态信息判断子模块,用于判断所述启动状态信息与所述基准信息是否一致;
成功状态信息判定子模块,用于若一致,则判定所述启动状态信息为成功状态信息;
失败状态信息判定子模块,用于若不一致,则判定所述启动状态信息为失败状态信息。
16.根据权利要求11所述的装置,其特征在于,所述计时时长判断子模块包括:
计数子模块,用于在所述计时器开启时,按照预设的计数周期进行计数;
计时时长到达判定子模块,用于当所述计数的次数达到预先设定的次数阈值时,判定所述计时器所设定的计时时长到达;
计时时长未到达判定子模块,用于当所述计数的次数没有达到预先设定的次数阈值时,判定所述计时器所设定的计时时长没有到达。
CN201710305355.5A 2017-05-03 2017-05-03 一种处理器的启动判断方法和装置 Pending CN108804247A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710305355.5A CN108804247A (zh) 2017-05-03 2017-05-03 一种处理器的启动判断方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710305355.5A CN108804247A (zh) 2017-05-03 2017-05-03 一种处理器的启动判断方法和装置

Publications (1)

Publication Number Publication Date
CN108804247A true CN108804247A (zh) 2018-11-13

Family

ID=64054234

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710305355.5A Pending CN108804247A (zh) 2017-05-03 2017-05-03 一种处理器的启动判断方法和装置

Country Status (1)

Country Link
CN (1) CN108804247A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112764982A (zh) * 2021-01-25 2021-05-07 上海机电工程研究所 基于pc104架构的总线模块连接方法及系统
CN113760592A (zh) * 2021-07-30 2021-12-07 郑州云海信息技术有限公司 一种节点内核检测方法和相关装置
WO2022032508A1 (en) * 2020-08-12 2022-02-17 Intel Corporation Offloading processor memory training to on-die controller module

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101149636A (zh) * 2007-10-23 2008-03-26 华为技术有限公司 复位系统和方法
CN101329631A (zh) * 2007-06-21 2008-12-24 大唐移动通信设备有限公司 一种嵌入式系统自动检测和恢复启动的方法及装置
CN101692210A (zh) * 2009-09-28 2010-04-07 中兴通讯股份有限公司 单板启动监控系统及监控方法
JP2012048475A (ja) * 2010-08-26 2012-03-08 Hitachi Kokusai Electric Inc 光通信制御装置
CN103514057A (zh) * 2012-06-26 2014-01-15 京信通信技术(广州)有限公司 一种linux系统自愈方法、装置及自愈系统
CN104035784A (zh) * 2014-06-30 2014-09-10 普联技术有限公司 一种设备启动系统及方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101329631A (zh) * 2007-06-21 2008-12-24 大唐移动通信设备有限公司 一种嵌入式系统自动检测和恢复启动的方法及装置
CN101149636A (zh) * 2007-10-23 2008-03-26 华为技术有限公司 复位系统和方法
CN101692210A (zh) * 2009-09-28 2010-04-07 中兴通讯股份有限公司 单板启动监控系统及监控方法
JP2012048475A (ja) * 2010-08-26 2012-03-08 Hitachi Kokusai Electric Inc 光通信制御装置
CN103514057A (zh) * 2012-06-26 2014-01-15 京信通信技术(广州)有限公司 一种linux系统自愈方法、装置及自愈系统
CN104035784A (zh) * 2014-06-30 2014-09-10 普联技术有限公司 一种设备启动系统及方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
何宗键: "《Windows CE嵌入式系统》", 30 September 2006 *
张祥丽: "《数字电子技术实验与课题设计》", 31 December 2011 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022032508A1 (en) * 2020-08-12 2022-02-17 Intel Corporation Offloading processor memory training to on-die controller module
CN112764982A (zh) * 2021-01-25 2021-05-07 上海机电工程研究所 基于pc104架构的总线模块连接方法及系统
CN113760592A (zh) * 2021-07-30 2021-12-07 郑州云海信息技术有限公司 一种节点内核检测方法和相关装置
CN113760592B (zh) * 2021-07-30 2024-02-27 郑州云海信息技术有限公司 一种节点内核检测方法和相关装置

Similar Documents

Publication Publication Date Title
CN110536345A (zh) 一种测量上报方法、电子设备及存储介质
CN109510742B (zh) 一种服务器网卡远程测试方法、装置、终端及存储介质
CN108804247A (zh) 一种处理器的启动判断方法和装置
CN109388213A (zh) 服务器系统、计算机实施方法及非暂态计算机可读介质
US10224575B2 (en) Method of controlling different kinds of battery cells and electronic device for same
CN109245926B (zh) 智能网卡、智能网卡系统及控制方法
CN107070747B (zh) 一种在网卡绑定模式下自动化测试网卡网络连接稳定性的装置、系统及方法
JP2003500724A (ja) マルチプルコンポーネントシステムに対するリセットシステム
CN108270733A (zh) 一种管理智能设备的方法及系统
CN109783390A (zh) Psu固件升降级稳定性测试方法、装置、终端及存储介质
TW201933096A (zh) 半導體裝置及其故障檢測方法
US8522089B2 (en) Method of testing asynchronous modules in semiconductor device
RU2602977C2 (ru) Способ определения корректности оптоволоконного соединения, реализованного на основе замкнутой сети удаленных радиоблоков (rru), и блок базового диапазона (bbu)
US9013305B2 (en) Bidirectional single-pin alarm interface
US11223515B2 (en) Cluster system, cluster system control method, server device, control method, and non-transitory computer-readable medium storing program
CN109582626B (zh) 一种访问总线的方法、装置、设备及可读存储介质
CN108920338A (zh) 一种指示文件系统状态的方法及终端
CN112596371A (zh) 控制卡切换方法、装置、电子设备及存储介质
CN107360015B (zh) 切换共享存储的方法和设备
CN106549814B (zh) 设备参数有效性的校验方法及设备
CN111475352A (zh) 一种jbod接口测试装置及方法
CN102833096B (zh) 一种低成本的高可用系统实现方法及装置
JP2014523217A (ja) 冗長コンポーネントに電力供給するためのシステムおよび方法
CN109032765A (zh) 一种虚拟机双机热备部署方法、装置及设备
CN102124673B (zh) 用于测试通信电路的装置和方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20181113

RJ01 Rejection of invention patent application after publication