CN108711572B - 三维存储器及其制造方法 - Google Patents
三维存储器及其制造方法 Download PDFInfo
- Publication number
- CN108711572B CN108711572B CN201810714018.6A CN201810714018A CN108711572B CN 108711572 B CN108711572 B CN 108711572B CN 201810714018 A CN201810714018 A CN 201810714018A CN 108711572 B CN108711572 B CN 108711572B
- Authority
- CN
- China
- Prior art keywords
- layer
- region
- mask
- stacked
- layers
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 33
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 15
- 239000004065 semiconductor Substances 0.000 claims abstract description 40
- 239000000758 substrate Substances 0.000 claims abstract description 13
- 238000009966 trimming Methods 0.000 claims abstract description 9
- 238000005192 partition Methods 0.000 claims description 34
- 238000005530 etching Methods 0.000 claims description 12
- 239000000463 material Substances 0.000 description 18
- 230000008569 process Effects 0.000 description 18
- 238000000206 photolithography Methods 0.000 description 7
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 5
- 229910052814 silicon oxide Inorganic materials 0.000 description 5
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 238000001259 photo etching Methods 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000000231 atomic layer deposition Methods 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 238000001459 lithography Methods 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 229910003481 amorphous carbon Inorganic materials 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000000638 solvent extraction Methods 0.000 description 1
- 238000013316 zoning Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/40—EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
Landscapes
- Semiconductor Memories (AREA)
Abstract
本发明涉及一种三维存储器及其制造方法。该方法包括以下步骤:提供半导体结构,所述半导体结构具有核心区和阶梯区,且包括衬底和位于所述衬底上的堆叠层;在所述阶梯区上形成掩模图案,所述掩模图案包括分离的第一掩模层和第二掩模层;使用所述掩模图案去除所述堆叠层的预定厚度,而在所述第一掩模层的第一边缘和所述第二掩模层的四周形成初始阶梯;修整所述掩模图案,使所述第一掩模层的第一边缘向靠近所述核心区的方向缩小,且使所述第二掩模层从四周向中心缩小;以及使用修整后的掩模图案去除所述堆叠层的预定厚度,而在所述初始阶梯的位置形成第一阶梯,且在所述第一掩模层的第一边缘和所述第二掩模层的四周形成第二阶梯。
Description
技术领域
本发明主要涉及半导体制造方法,尤其涉及一种三维存储器及其制造方法。
背景技术
为了克服二维存储器件的限制,业界已经研发了具有三维(3D)结构的存储器件,通过将存储器单元三维地布置在衬底之上来提高集成密度。
在例如3D NAND闪存的三维存储器中,存储阵列可包括核心(core)区和阶梯区。阶梯区用来供存储阵列各层中的控制栅引出接触部。这些控制栅作为存储阵列的字线,执行编程、擦写、读取等操作。
阶梯区典型地使用单向的阶梯结构。随着三维存储器层数的增加,单向阶梯的结构导致阶梯区的面积增加以及制作成本急剧上升。为此提出了一种分区阶梯结构(staircase divide Scheme,SDS)区,通过在垂直于阶梯方向的分区设计,可以将阶梯区的面积减半,实现成本的降低。
目前为了实现分区,需要使用2次光刻和2个光掩模。
发明内容
本发明提供一种三维存储器及其制造方法,可以在形成分区时降低光刻的次数和光掩模的数量。
本发明为解决上述技术问题而采用的技术方案是提供一种三维存储器件的制造方法,包括以下步骤:提供半导体结构,所述半导体结构具有核心区和阶梯区,且包括衬底和位于所述衬底上的堆叠层;在所述阶梯区上形成掩模图案,所述掩模图案包括分离的第一掩模层和第二掩模层;使用所述掩模图案去除所述堆叠层的预定厚度,而在所述第一掩模层的第一边缘和所述第二掩模层的四周形成初始阶梯;修整所述掩模图案,使所述第一掩模层的第一边缘向靠近所述核心区的方向缩小,且使所述第二掩模层从四周向中心缩小;以及使用修整后的掩模图案去除所述堆叠层的预定厚度,而在所述初始阶梯的位置形成第一阶梯,且在所述第一掩模层的第一边缘和所述第二掩模层的四周形成第二阶梯。
在本发明的一实施例中,使用一个光掩模在所述半导体结构上形成所述掩模图案,所述光掩模具有对应所述第一掩模层的第一区域和对应所述第二掩模层的第二区域。
在本发明的一实施例中,使用所述掩模图案去除所述堆叠层的预定厚度的步骤包括:刻蚀所述堆叠层的第一膜层,所述第一膜层包括堆叠的栅极层和介质层,或者包括堆叠的伪栅极层和介质层。
在本发明的一实施例中,使用修整后的掩模图案去除所述堆叠层的预定厚度的步骤包括:刻蚀所述堆叠层的部分第一膜层和第二膜层,所述第二膜层包括堆叠的栅极层和介质层,或者包括堆叠的伪栅极层和介质层。
在本发明的一实施例中,所述掩模图案包括多个所述第二掩模层,在平行于所述第一掩模层的所述第一边缘的方向相互分离。
在本发明的一实施例中,上述方法还包括通过交替去除所述堆叠层的预定厚度和修整所述掩模图案,在所述第一掩模层的所述第一边缘的方向上形成多级阶梯。
本发明还提出一种三维存储器,包括核心区和阶梯区,所述阶梯区具有顶部选择区和分区阶梯结构区,所述顶部选择区和所述分区阶梯结构区具有高度相同的第一阶梯,且具有高度相同的第二阶梯;其中在所述顶部选择区,所述第一阶梯高于所述第二阶梯且比所述第二阶梯更靠近所述核心区;在所述分区阶梯结构区,所述第一阶梯高于所述第二阶梯且比所述第二阶梯更远离所述顶部选择区。
在本发明的一实施例中,所述阶梯区包括多个分离的所述分区阶梯结构区。
在本发明的一实施例中,所述第一阶梯和/或第二阶梯包括至少一对堆叠的栅极层和介质层。
在本发明的一实施例中,所述顶部选择区和所述分区阶梯结构区之间为低于所述第二阶梯的平面。
在本发明的一实施例中,所述分区阶梯结构区包括在第一方向上分布的多个分区,每个分区包括沿第二方向向远离所述顶部选择区的方向下降的多个阶梯,所述第一方向垂直于所述第二方向,所述第二方向为所述阶梯区的延伸方向。
在本发明的一实施例中,所述多个阶梯的各个阶梯包括至少一对堆叠的栅极层和介质层。
在本发明的一实施例中,所述栅极层与垂直于所述栅极层的接触部电连接。
在本发明的一实施例中,所述多个分区中相邻分区的高度差为一个阶梯的高度。
在本发明的一实施例中,阶梯区布置在所述核心区的一侧或者相对两侧。
在本发明的一实施例中,所述三维存储器为3D NAND闪存。
本发明由于采用以上技术方案,只需使用一个光掩模,进行一次光刻即可形成三维存储器的阶梯区的分区阶梯结构区,因此可以节省一次光刻步骤和一个光掩模,简化了三维存储器的制作工艺。
附图说明
为让本发明的上述目的、特征和优点能更明显易懂,以下结合附图对本发明的具体实施方式作详细说明,其中:
图1是三维存储器的存储阵列区域的俯视框图。
图2是图1中有关阶梯区的局部立体示意图。
图3A-3D是形成如图2所示的具有分区的阶梯区的示例性过程中的掩模图案。
图4A-4H是形成如图2所示的具有分区的阶梯区的示例性过程的剖面示意图。
图5A-5C是形成图2所示具有分区的阶梯区的示例性过程。
图6是根据本发明一实施例的三维存储器制造方法中形成具有分区的阶梯区的流程图。
图7A、7B是根据本发明一实施例的形成具有分区的阶梯区的示例性过程中的掩模图案。
图8A-8E是根据本发明一实施例的具有分区的阶梯区的示例性过程的剖面示意图。
图9A-9D是根据本发明一实施例的三维存储器制造方法中具有分区的阶梯区的示例性过程。
图10是根据本发明一实施例的三维存储器具有分区的阶梯区的俯视图。
具体实施方式
为让本发明的上述目的、特征和优点能更明显易懂,以下结合附图对本发明的具体实施方式作详细说明。
在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是本发明还可以采用其它不同于在此描述的其它方式来实施,因此本发明不受下面公开的具体实施例的限制。
如本申请和权利要求书中所示,除非上下文明确提示例外情形,“一”、“一个”、“一种”和/或“该”等词并非特指单数,也可包括复数。一般说来,术语“包括”与“包含”仅提示包括已明确标识的步骤和元素,而这些步骤和元素不构成一个排它性的罗列,方法或者设备也可能包含其他的步骤或元素。
在详述本发明实施例时,为便于说明,表示器件结构的剖面图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本发明保护的范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
为了方便描述,此处可能使用诸如“之下”、“下方”、“低于”、“下面”、“上方”、“上”等等的空间关系词语来描述附图中所示的一个元件或特征与其他元件或特征的关系。将理解到,这些空间关系词语意图包含使用中或操作中的器件的、除了附图中描绘的方向之外的其他方向。例如,如果翻转附图中的器件,则被描述为在其他元件或特征“下方”或“之下”或“下面”的元件的方向将改为在所述其他元件或特征的“上方”。因而,示例性的词语“下方”和“下面”能够包含上和下两个方向。器件也可能具有其他朝向(旋转90度或处于其他方向),因此应相应地解释此处使用的空间关系描述词。此外,还将理解,当一层被称为在两层“之间”时,它可以是所述两层之间仅有的层,或者也可以存在一个或多个介于其间的层。
在本申请的上下文中,所描述的第一特征在第二特征之“上”的结构可以包括第一和第二特征形成为直接接触的实施例,也可以包括另外的特征形成在第一和第二特征之间的实施例,这样第一和第二特征可能不是直接接触。
图1是三维存储器的存储阵列区域的俯视框图。参考图1所示,存储阵列区域100形成在衬底上,并具有对应存储单元的堆叠层。存储阵列区域包括核心(Core)区110和阶梯区120。阶梯区120进一步包括多个分离的分区阶梯结构(SDS)区122。核心区110的边缘与每个SDS区122的边缘分隔开预定距离。每个SDS区122的形状例如为长条型。这些分离的SDS区122可如图1那样分布在核心区110的两侧,也可仅分布在核心区110的其中一侧。核心区110的边缘具有N级阶梯,分离的SDS区在Y方向形成有N个分区(即在从Y方向两个侧边朝向长条形中央方向形成N级阶梯),其中N为大于等于2的自然数,优选为3、4、6或8等。图2是图1中有关阶梯区的局部立体示意图。如图2所示为N等于6的示例。图2中左侧长条型的SDS区122a、122b与右侧核心区(图2中未示)间隔开预定距离。每个SDS区为6分区结构,即在Y方向上形成6个阶梯。每个分区则在X方向上延伸,并朝远离核心区的方向下降。核心区的边缘的N级阶梯与Y方向的N个分区可采用同一个光掩模,通过修正(Trim)/刻蚀(Etch)工艺同步形成,因此长条形的分离的SDS区在四周均形成朝向中央的阶梯结构。
图3A-3D是形成图2所示具有分区的阶梯区的示例性过程中的掩模图案。图4A-4H是形成图2所示具有分区的阶梯区的示例性过程的剖面示意图。初始的半导体结构的立体图可参考图5A所示。参考图3A和4A所示,先使用第一光掩模进行光刻和刻蚀,在半导体结构400a上形成掩模图案30a。半导体结构400a具有堆叠层410。堆叠层410包括交替堆叠的第一材料层401和第二材料层402。第一材料层401可为栅极层或伪栅极层。第二材料层402可为介质层。如果将每对堆叠的第一材料层401和第二材料层402视为一个膜层,则堆叠层410可包括多个膜层,例如第一膜层411、第二膜层412和第三膜层413等。第一至第三膜层均包括堆叠的栅极层和介质层,或者堆叠的伪栅极层和介质层。掩模图案30a仅覆盖堆叠层410的一部分,在图中为左侧区域。接着如图4B所示,在半导体结构400b中使用掩模图案30a去除被暴露的第一膜层411,使之缩小为411a,形成初始阶梯S0。然后如图3B和图4C所示,在半导体结构400c中修整掩模图案30a,使其向靠近核心区的方向(图4C中左方)缩小,成为掩模图案30b。然后如图4D所示,在半导体结构400d中使用修整后的掩模图案30b去除堆叠层的部分厚度,包括继续去除被暴露的第一膜层的一部分411a,使之缩小为411b,从而在初始阶梯S0的位置形成第一阶梯S1,且去除被暴露的第二膜层412,使之缩小为412a,形成第二阶梯S2。到此步骤的半导体结构400d的立体图可参考图5B所示。
承上述,然后如图3C和图4E所示,使用第二光掩模进行光刻和刻蚀,在半导体结构400e上形成掩模图案30c。掩模图案30c仅覆盖堆叠层410的一部分,在图中为左侧的包含第一阶梯S1和第二阶梯S2的部分。接着如图4F所示,在半导体结构400f中使用掩模图案30c去除被暴露的第三膜层413,使之缩小为413a,形成另一初始阶梯S0’。然后如图3D和图4G所示,在半导体结构400g中修整掩模图案30c,使其向靠近核心区的方向(图4G中左方)缩小,成为掩模图案30d。然后如图4H所示,在半导体结构400h中使用修整后的掩模图案30d去除堆叠层的部分厚度,包括继续去除被暴露的第一膜层的一部分411a,使之缩小为411b,从而在另一初始阶梯S0’的位置形成第三阶梯S3,且去除被暴露的第四膜层414,使之缩小为414a,形成第四阶梯S4。在这一过程中,在半导体结构的SDS区域也形成了多个不同阶梯的分区。到此步骤的半导体结构400h的立体图可参考图5C所示。
在形成图5C所示结构后,继续按照常规工艺进行修整/刻蚀,可以得到如图2所示的阶梯结构。
在上述过程中,需要2次光刻和2个光掩模分别形成图3A和图3C所示的掩模图案。期望进一步减少光刻次数和光掩模数量。
图6是根据本发明一实施例的三维存储器制造方法中形成具有分区的阶梯区的流程图。图7A、7B是根据本发明一实施例的形成具有分区的阶梯区的示例性过程中的掩模图案。图8A-8E是根据本发明一实施例的具有分区的阶梯区的示例性过程的剖面示意图。下面参考图6-8E所示描述本实施例的形成具有分区的阶梯区的流程。
在步骤602,提供半导体结构。
此半导体结构是将被用于后续制程以最终形成三维存储器件的结构的至少一部分。半导体结构可包括阵列区(array),阵列区可包括核心区(core)和阶梯区(stair step,SS)。核心区是包括存储单元的区域,阶梯区是包括字线连接电路的区域。从垂直方向看,阵列区可具有衬底和堆叠层。堆叠层可包括交替堆叠的栅极层(或伪栅极层)和介质层。
在图8A所示例的半导体结构的剖面图中,半导体结构800a可包括阶梯区,为简化起见,未示出半导体结构在水平方向上的其他区域,例如核心区。并且也未示出阶梯区在垂直方向上的其他层,例如衬底。阶梯区中的堆叠层810可包括交替堆叠的第一材料层801和第二材料层802。堆叠的对数取决于所制作的三维存储器件的层数(如32层或64层)。第一材料层801可为栅极层或伪栅极层。第二材料层802可为介质层。如果将每对堆叠的第一材料层801和第二材料层802视为一个膜层,则堆叠层410可包括多个膜层,例如第一膜层811、第二膜层812和第三膜层813等。第一至第三膜层811-813均包括堆叠的栅极层和介质层,或者堆叠的伪栅极层和介质层。半导体结构800a的立体图可参考图9A所示。
在本发明的实施例中,衬底典型的为含硅的衬底,例如Si、SOI(绝缘体上硅)、SiGe、Si:C等,尽管这并非限定。第一材料层801和第二材料层802是氮化硅和氧化硅的组合、氧化硅与(未掺杂)多晶硅或非晶硅的组合、氧化硅或氮化硅与非晶碳的组合等等。以氮化硅和氧化硅的组合为例,可以采用化学气相沉积(CVD)、原子层沉积(ALD)或其他合适的沉积方法,依次在衬底上交替沉积氮化硅(例如,第一材料层801)和氧化硅(例如,第二材料层802),形成该堆叠层810。
尽管在此描述了初始的半导体结构的示例性构成,但可以理解,一个或多个特征可以从这一半导体结构中被省略、替代或者增加到这一半导体结构中。此外,所举例的各层的材料仅仅是示例性的。
在步骤604,在阶梯区上形成掩模图案。
在此,掩模图案包括分离的第一掩模层和第二掩模层。可使用一个光掩模在半导体结构上形成掩模图案,光掩模具有对应第一掩模层的第一区域和对应第二掩模层的第二区域。
参考图7A和8B所示,掩模图案70a包括第一掩模层71a和第二掩模层72a。第一掩模层71a和第二掩模层72a在其延伸方向上相互分离。在图8B的半导体结构800b中,第一掩模层71a覆盖堆叠层810的一部分,在图中为左侧区域。第二掩模层72a覆盖堆叠层810的另一部分,在图中为右侧中部区域。在本发明的实施例中,第二掩模层72a的数量是可以变化的。掩模图案70a可包括多个第二掩模层72a,这些第二掩模层72a在平行于第一掩模层71a的第一边缘E1的方向相互分离。第一边缘E1为远离核心区的边缘。掩模图案可以为光阻材料。可通过在堆叠层810上覆盖完整的光阻层,然后可使用一个光掩模进行光刻后,进行刻蚀,得到如图7A和7B所示的掩模图案70a。在此,光掩模具有对应第一掩模层的第一区域和对应第二掩模层的第二区域,其图案实质上与图7A所示相似。
在步骤606,使用掩模图案去除堆叠层的预定厚度,而在第一掩模层的第一边缘和第二掩模层的四周形成初始阶梯。
在此,可在掩模图案保护下,去除堆叠层上裸露的部分第一膜层,从而在第一掩模层的第一边缘形成初始阶梯,且在第二掩模层的四周形成初始阶梯。
在图8C所示例的半导体结构800c的剖面图中,使用掩模图案70a的第一掩模层71a和第二掩模层72a去除堆叠层810的预定厚度,例如为一个膜层的厚度,从而去除堆叠层810上裸露的部分第一膜层811,使之缩小为811a。此时,在第一掩模层71a的第一边缘E1形成初始阶梯S0,且在第二掩模层72a的四周形成初始阶梯S0。去除堆叠层810的部分第一膜层811的方式可以是刻蚀。到此步骤的半导体结构800c可以参考图9B所示,其中显示了缩小的第一膜层811a和初始阶梯S0。在图9B的示例中,使用了两个第二掩模层,形成了2个分区阶梯结构区SDS。
在步骤606,修整掩模图案,使第一掩模层的第一边缘向靠近核心区的方向缩小,且使第二掩模层从四周向中心缩小。
从此步骤开始,可使用典型的修整/刻蚀工艺来逐级形成阶梯结构。在此步骤中,可修整掩模图案,使之缩小一个阶梯的宽度,以便在露出的区域刻蚀新的阶梯结构。
如图7B和图8D所示,在半导体结构800d中修整掩模图案70a,使其向靠近核心区的方向(图8D中左方)缩小,成为掩模图案70b。第一掩模层71b向靠近核心区的方向后退了一个阶梯的宽度,第二掩模层72b从四周向靠近其中心的方向后退了一个阶梯的宽度,从而露出缩小的第一膜层811a的一部分。
在步骤608,使用修整后的掩模图案所述堆叠层的预定厚度,而在所述第一掩模层的第一边缘和第二掩模层的四周形成第一阶梯,且在初始阶梯的位置形成的第二阶梯。
在此步骤中,可在修整后的掩模图案保护下,去除堆叠层上裸露的部分第一膜层和第二膜层,从而在第一掩模层的第一边缘和第二掩模层的四周形成第一阶梯,且在初始阶梯的位置形成的第二阶梯。
如图8E所示,在半导体结构800e中使用修整后的掩模图案70b去除堆叠层的部分厚度,包括继续去除被暴露的缩小后第一膜层811a的一部分,使之进一步缩小为811b,从而在第一掩模层71b的第一边缘E1和第二掩模层的四周形成第一阶梯S1。去除被暴露的第二膜层812,使之缩小为812a,从而在初始阶梯S0的位置形成的第二阶梯S2。到此步骤的半导体结构800e的立体图可参考图9C所示,其中显示了进一步缩小的第一膜层811b、缩小的第二膜层811a、第一阶梯S1和第二阶梯S2。在此可通过光刻来去除缩小后第一膜层811a的一部分以及被暴露的第二膜层812。
在上述的方法中,只需在步骤604使用一个光掩模,进行一次光刻,因此可以节省一次光刻步骤和一个光掩模,简化了三维存储器的制作工艺。
在此使用了流程图用来说明根据本申请的实施例的方法所执行的操作。应当理解的是,前面的操作不一定按照顺序来精确地执行。相反,可以按照倒序或同时处理各种步骤。同时,或将其他操作添加到这些过程中,或从这些过程移除某一步或数步操作。
上述实施例所形成的半导体结构,再经过后续的常规步骤,即可得到三维存储器件。例如在形成图8E和9C所示结构后,通过交替去除堆叠层的预定厚度和修整掩模图案,在第一掩模层的第一边缘的方向上形成多级阶梯。在此,可以按照常规工艺进行修整/刻蚀,得到如图9D所示的阶梯结构。在此参考本实施例所形成的半导体结构800F描述根据本发明一实施例的的三维存储器。三维存储器可包括核心区(图未示)和阶梯区。阶梯区可包括顶部选择区TSG和2个分离的分区阶梯结构区SDS。顶部选择区TSG具有第一阶梯S1和第二阶梯S2,第一阶梯S1高于第二阶梯S2且比第二阶梯S2更靠近核心区。分区阶梯结构区SDS也具有第一阶梯S1和第二阶梯S2,第一阶梯S1高于第二阶梯S2且比第二阶梯S1更远离顶部选择区TSG。在此,分区阶梯结构区SDS中的第一阶梯S1和第二阶梯S2仅指最高位置的阶梯。在此,顶部选择区TSG和分区阶梯结构区SDS的第一阶梯S1高度相同,第二阶梯S2高度也相同。顶部选择区TSG和分区阶梯结构区SDS之间为低于第二阶梯S2的平面。因此,阶梯区从远离核心区的方向,高度先逐步下降,再逐步上升。
结合参考图9D和图10所示,在SDS区,在顶部选择区TSG的第一边缘E1的延伸方向(图中Y方向)上,每个分区阶梯结构区SDS形成了高度不同的3分区,相邻分区之间的高度差为1个阶梯的高度。回到图9D所示,分区阶梯结构区SDS还可包括沿着X方向向远离顶部选择区TSG的方向下降的多个阶梯S。X方向和Y方向相互垂直。这些阶梯S的级数与三维存储器的层数有关。
在本发明的实施例中,第一阶梯S1和/或第二阶梯S2可包括一对或者多对堆叠的栅极层和介质层。在一些实施例中,第一阶梯S1和/或第二阶梯S2中的栅极层的数量也可以是奇数,介质层也是如此。顶部选择区TSG的栅极层构成了顶部选择栅。
如前文所述,分区阶梯结构区SDS的数量是可以变化的,例如分区阶梯结构区SDS可以是一个,也可以多于2个。
三维存储器件的其他细节,例如存储阵列的结构、周边互连等,并非本发明的重点,在此不再展开描述。
在本发明的上下文中,三维存储器件可以是3D闪存,例如3D NAND闪存。
本申请使用了特定词语来描述本申请的实施例。如“一个实施例”、“一实施例”、和/或“一些实施例”意指与本申请至少一个实施例相关的某一特征、结构或特点。因此,应强调并注意的是,本说明书中在不同位置两次或多次提及的“一实施例”或“一个实施例”或“一替代性实施例”并不一定是指同一实施例。此外,本申请的一个或多个实施例中的某些特征、结构或特点可以进行适当的组合。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的修改和完善,因此本发明的保护范围当以权利要求书所界定的为准。
Claims (16)
1.一种三维存储器的制造方法,包括以下步骤:
提供半导体结构,所述半导体结构具有核心区和阶梯区,且包括衬底和位于所述衬底上的堆叠层,所述堆叠层包括多层依次堆叠的膜层;
在所述阶梯区上形成掩模图案,所述掩模图案包括分离的第一掩模层和第二掩模层,全部的所述第一掩模层和全部的所述第二掩模层位于同一膜层上;
使用所述掩模图案去除所述堆叠层的预定厚度,而在所述第一掩模层的第一边缘和所述第二掩模层的四周形成初始阶梯,在所述第一掩模层的第一边缘形成的初始阶梯的底面和在所述第二掩模层的四周形成的初始阶梯的底面位于同一层膜层;
修整所述掩模图案,使所述第一掩模层的第一边缘向靠近所述核心区的方向缩小,且使所述第二掩模层从四周向中心缩小;以及
使用修整后的掩模图案去除所述堆叠层的预定厚度,而在所述初始阶梯的位置形成第一阶梯,且在所述第一掩模层的第一边缘和所述第二掩模层的四周形成第二阶梯。
2.如权利要求1所述的方法,其特征在于,使用一个光掩模在所述半导体结构上形成所述掩模图案,所述光掩模具有对应所述第一掩模层的第一区域和对应所述第二掩模层的第二区域。
3.如权利要求1所述的方法,其特征在于,使用所述掩模图案去除所述堆叠层的预定厚度的步骤包括:刻蚀所述堆叠层的第一膜层,所述第一膜层包括堆叠的栅极层和介质层,或者包括堆叠的伪栅极层和介质层。
4.如权利要求3所述的方法,其特征在于,使用修整后的掩模图案去除所述堆叠层的预定厚度的步骤包括:刻蚀所述堆叠层的部分第一膜层和第二膜层,所述第二膜层包括堆叠的栅极层和介质层,或者包括堆叠的伪栅极层和介质层。
5.如权利要求1所述的方法,其特征在于,所述掩模图案包括多个所述第二掩模层,在平行于所述第一掩模层的所述第一边缘的方向相互分离。
6.如权利要求1所述的方法,其特征在于,还包括通过交替去除所述堆叠层的预定厚度和修整所述掩模图案,在所述第一掩模层的所述第一边缘的方向上形成多级阶梯。
7.一种使用如权利要求1至6任一项所述方法形成的三维存储器,包括核心区和阶梯区,所述阶梯区具有顶部选择区和分区阶梯结构区,所述顶部选择区和所述分区阶梯结构区具有高度相同的第一阶梯,且具有高度相同的第二阶梯;其中在所述顶部选择区,所述第一阶梯高于所述第二阶梯且比所述第二阶梯更靠近所述核心区;在所述分区阶梯结构区,所述第一阶梯高于所述第二阶梯且比所述第二阶梯更远离所述顶部选择区。
8.如权利要求7所述的三维存储器,其特征在于,所述阶梯区包括多个分离的所述分区阶梯结构区。
9.如权利要求7所述的三维存储器,其特征在于,所述第一阶梯和/或第二阶梯包括至少一对堆叠的栅极层和介质层。
10.如权利要求7所述的三维存储器,其特征在于,所述顶部选择区和所述分区阶梯结构区之间为低于所述第二阶梯的平面。
11.如权利要求7所述的三维存储器,其特征在于,所述分区阶梯结构区包括在第一方向上分布的多个分区,每个分区包括沿第二方向向远离所述顶部选择区的方向下降的多个阶梯,所述第一方向垂直于所述第二方向,所述第二方向为所述阶梯区的延伸方向。
12.如权利要求11所述的三维存储器,其特征在于,所述多个阶梯的各个阶梯包括至少一对堆叠的栅极层和介质层。
13.如权利要求9或12所述的三维存储器,其特征在于,所述栅极层与垂直于所述栅极层的接触部电连接。
14.如权利要求11所述的三维存储器,其特征在于,所述多个分区中相邻分区的高度差为一个阶梯的高度。
15.如权利要求7所述的三维存储器,其特征在于,所述阶梯区布置在所述核心区的一侧或者相对两侧。
16.如权利要求8所述的三维存储器,其特征在于,所述三维存储器为3DNAND闪存。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810714018.6A CN108711572B (zh) | 2018-06-29 | 2018-06-29 | 三维存储器及其制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810714018.6A CN108711572B (zh) | 2018-06-29 | 2018-06-29 | 三维存储器及其制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108711572A CN108711572A (zh) | 2018-10-26 |
CN108711572B true CN108711572B (zh) | 2023-12-08 |
Family
ID=63872251
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810714018.6A Active CN108711572B (zh) | 2018-06-29 | 2018-06-29 | 三维存储器及其制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108711572B (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3827460B1 (en) * | 2018-10-18 | 2024-04-10 | Yangtze Memory Technologies Co., Ltd. | Methods for forming multi-division staircase structure of three-dimensional memory device |
CN109671714B (zh) * | 2018-11-30 | 2020-07-07 | 长江存储科技有限责任公司 | 三维存储器及其制造方法 |
CN109411476B (zh) * | 2018-12-06 | 2021-02-12 | 长江存储科技有限责任公司 | 三维存储器及其制造方法 |
CN109599401B (zh) * | 2018-12-06 | 2020-06-26 | 长江存储科技有限责任公司 | 三维存储器及其制造方法 |
CN111968989A (zh) * | 2020-07-29 | 2020-11-20 | 长江存储科技有限责任公司 | 三维存储器的制造方法及三维存储器 |
CN112259538B (zh) * | 2020-10-22 | 2022-01-11 | 长江存储科技有限责任公司 | 一种半导体器件及其制作方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104051326A (zh) * | 2013-03-12 | 2014-09-17 | 旺宏电子股份有限公司 | 在衬底不同深度有接触着陆区的装置的形成方法及3-d结构 |
CN105514018A (zh) * | 2014-09-26 | 2016-04-20 | 中芯国际集成电路制造(北京)有限公司 | 制造半导体装置的方法 |
CN107658314A (zh) * | 2017-08-16 | 2018-02-02 | 长江存储科技有限责任公司 | 半导体器件及其制造方法 |
CN107731847A (zh) * | 2017-09-05 | 2018-02-23 | 长江存储科技有限责任公司 | 3d nand存储器件台阶结构及其制造方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20130072522A (ko) * | 2011-12-22 | 2013-07-02 | 에스케이하이닉스 주식회사 | 3차원 불휘발성 메모리 소자 및 그 제조 방법 |
KR102183713B1 (ko) * | 2014-02-13 | 2020-11-26 | 삼성전자주식회사 | 3차원 반도체 장치의 계단형 연결 구조 및 이를 형성하는 방법 |
US10186520B2 (en) * | 2015-09-11 | 2019-01-22 | Toshiba Memory Corporation | Semiconductor memory devices including a memory cell array and stepped wiring portions, and manufacturing methods thereof |
US9806088B2 (en) * | 2016-02-15 | 2017-10-31 | Toshiba Memory Corporation | Semiconductor memory device having memory cells arranged three-dimensionally and method of manufacturing the same |
US9941209B2 (en) * | 2016-03-11 | 2018-04-10 | Micron Technology, Inc. | Conductive structures, systems and devices including conductive structures and related methods |
-
2018
- 2018-06-29 CN CN201810714018.6A patent/CN108711572B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104051326A (zh) * | 2013-03-12 | 2014-09-17 | 旺宏电子股份有限公司 | 在衬底不同深度有接触着陆区的装置的形成方法及3-d结构 |
CN105514018A (zh) * | 2014-09-26 | 2016-04-20 | 中芯国际集成电路制造(北京)有限公司 | 制造半导体装置的方法 |
CN107658314A (zh) * | 2017-08-16 | 2018-02-02 | 长江存储科技有限责任公司 | 半导体器件及其制造方法 |
CN107731847A (zh) * | 2017-09-05 | 2018-02-23 | 长江存储科技有限责任公司 | 3d nand存储器件台阶结构及其制造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN108711572A (zh) | 2018-10-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108711572B (zh) | 三维存储器及其制造方法 | |
CN111108600B (zh) | 三维存储器件及其形成方法 | |
AU2013207719B2 (en) | Circuits with linear finfet structures | |
CN109411476B (zh) | 三维存储器及其制造方法 | |
US9009641B2 (en) | Circuits with linear finfet structures | |
CN109671714B (zh) | 三维存储器及其制造方法 | |
CN109767977B (zh) | 半导体结构及其制造方法 | |
CN111406320B (zh) | 3d nand存储器件及其形成方法 | |
US10937796B2 (en) | Methods for forming multi-division staircase structure of three-dimensional memory device | |
CN111554688B (zh) | 三维存储器件及其制作方法 | |
US20160056081A1 (en) | Semiconductor device and method of fabricating the same | |
CN113228275B (zh) | 三维nand存储器件及其形成方法 | |
US11296108B2 (en) | Semiconductor memory device and manufacturing method of semiconductor memory device | |
EP3240028B1 (en) | Contact pad structure and method for fabricating the same | |
US11740553B2 (en) | Method of manufacturing photomask set for forming patterns | |
CN109742077B (zh) | 三维存储器及其制造方法 | |
CN208753319U (zh) | 三维存储器 | |
TWI572016B (zh) | 半導體結構及其製造方法 | |
CN109599401B (zh) | 三维存储器及其制造方法 | |
US10192824B2 (en) | Edge structure for multiple layers of devices, and method for fabricating the same | |
US20220285271A1 (en) | Semiconductor memory device and method of manufacturing the same | |
KR20240064401A (ko) | 반도체 메모리 소자를 형성하기 위한 euv 마스크의 제조 방법 | |
TW201737453A (zh) | 接觸墊結構 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |