CN108700615A - 用于半导体测试的接口设备及其制造方法 - Google Patents

用于半导体测试的接口设备及其制造方法 Download PDF

Info

Publication number
CN108700615A
CN108700615A CN201680056022.7A CN201680056022A CN108700615A CN 108700615 A CN108700615 A CN 108700615A CN 201680056022 A CN201680056022 A CN 201680056022A CN 108700615 A CN108700615 A CN 108700615A
Authority
CN
China
Prior art keywords
shell
substrate
aperture
spacing
interface arrangement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201680056022.7A
Other languages
English (en)
Inventor
H·道
L·翁
K·尚穆加姆
C·裴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Top Manufacturing Cos
Spire Manufacturing Inc
Original Assignee
Top Manufacturing Cos
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Top Manufacturing Cos filed Critical Top Manufacturing Cos
Publication of CN108700615A publication Critical patent/CN108700615A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R27/00Coupling parts adapted for co-operation with two or more dissimilar counterparts
    • H01R27/02Coupling parts adapted for co-operation with two or more dissimilar counterparts for simultaneous co-operation with two or more dissimilar counterparts
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/04Housings; Supporting members; Arrangements of terminals
    • G01R1/0408Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
    • G01R1/0433Sockets for IC's or transistors
    • G01R1/0483Sockets for un-leaded IC's having matrix type contact fields, e.g. BGA or PGA devices; Sockets for unpackaged, naked chips
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • G01R1/07307Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
    • G01R1/07364Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card with provisions for altering position, number or connection of probe tips; Adapting to differences in pitch
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R3/00Apparatus or processes specially adapted for the manufacture or maintenance of measuring instruments, e.g. of probe tips
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2886Features relating to contacting the IC under test, e.g. probe heads; chucks
    • G01R31/2889Interfaces, e.g. between probe and tester
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/71Coupling devices for rigid printing circuits or like structures
    • H01R12/72Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures
    • H01R12/73Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures connecting to other rigid printed circuits or like structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R43/00Apparatus or processes specially adapted for manufacturing, assembling, maintaining, or repairing of line connectors or current collectors or for joining electric conductors
    • H01R43/02Apparatus or processes specially adapted for manufacturing, assembling, maintaining, or repairing of line connectors or current collectors or for joining electric conductors for soldered or welded connections
    • H01R43/0235Apparatus or processes specially adapted for manufacturing, assembling, maintaining, or repairing of line connectors or current collectors or for joining electric conductors for soldered or welded connections for applying solder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R43/00Apparatus or processes specially adapted for manufacturing, assembling, maintaining, or repairing of line connectors or current collectors or for joining electric conductors
    • H01R43/20Apparatus or processes specially adapted for manufacturing, assembling, maintaining, or repairing of line connectors or current collectors or for joining electric conductors for assembling or disassembling contact members with insulating base, case or sleeve
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • G01R1/07307Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
    • G01R1/07364Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card with provisions for altering position, number or connection of probe tips; Adapting to differences in pitch
    • G01R1/07371Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card with provisions for altering position, number or connection of probe tips; Adapting to differences in pitch using an intermediate card or back card with apertures through which the probes pass

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • General Engineering & Computer Science (AREA)
  • Measuring Leads Or Probes (AREA)

Abstract

在一个实施例中,本发明包含一种用于半导体测试的接口设备。所述接口设备包含外壳。所述外壳包含下外壳衬底及上外壳衬底。所述下外壳衬底具有根据精细间距布置的多个孔口,且所述上外壳衬底具有根据粗略间距布置的多个孔口。多个导线穿过所述多个孔口从所述下外壳衬底到所述上外壳衬底。每一导线具有发源于所述外壳的相对侧的电镀导电端。所述下外壳衬底的所述多个孔口对应于所述上外壳衬底的所述多个孔口。所述接口设备将具有粗略间距的图案转换为具有精细间距的图案。

Description

用于半导体测试的接口设备及其制造方法
相关申请案的交叉参考
本申请案是2015年9月24日申请的标题为“用于半导体测试的接口设备及其制造方法(Interface Apparatus for Semiconductor Testing and Method ofManufacturing Same)”的第14/864,823号美国专利申请案的申请案。
背景技术
本发明涉及一种电/机械接口设备,且特定来说,本发明涉及用于半导体测试的接口设备及其制造方法。
半导体装置上的垫变得越来越小。传统悬臂探针需要刮擦垫且具有较小区域,所述刮擦可延伸到裸片区域中,从而可能引起对装置的损害。
一种替代解决方案是垂直探针。然而,由于装置垫之间的间距变得小于100微米,因此将这些垂直探针接触器介接到测试器设备已变得更困难。
因此,需要用于半导体测试的接口设备及其制造方法。
发明内容
本发明的实施例包含一种用于半导体测试的接口设备。所述接口设备包含第一外壳衬底、第二外壳衬底及多个导线。所述第一外壳衬底具有根据第一间距布置的第一多个孔口。所述第二外壳衬底配合到所述第一外壳衬底且具有根据第二间距布置的第二多个孔口。所述多个导线穿过所述第一及第二多个孔口。每一导线具有发源于所述外壳的相对侧的电镀导电端。所述第一多个孔口对应于所述第二多个孔口,且所述第一间距小于所述第二间距。
在一个实施例中,所述接口设备进一步包含位于所述第一及第二外壳衬底的至少一者中的凹陷部分,借此在所述外壳内提供内部体积。
在另一实施例中,所述电镀导电端全部使用相同材料电镀且具有相同厚度公差。
本发明的实施例包含一种制造接口设备的方法。所述方法包含钻孔、通过、附接及切割。所述钻孔包含钻孔第一多个孔口穿过第一外壳衬底。所述第一多个孔口是根据第一间距布置。所述钻孔包含钻孔第二多个孔口穿过第二外壳衬底。所述第二多个孔口是根据第二间距布置。所述通过包含使多个导线通过所述第一及第二多个孔口。所述附接包含使所述第一外壳衬底附接到所述第二外壳衬底,借此形成完整外壳。所述切割包含切割从所述第一及所述第二外壳衬底突出的导线端。所述第一多个孔口对应于所述第二多个孔口,且所述第一间距小于所述第二间距。
在一个实施例中,所述附接进一步包含将环氧树脂注入到所述外壳的内部体积中。所述内部体积由所述第一及第二外壳衬底的至少一者中的凹陷部分形成。
在另一实施例中,所述方法进一步包含电镀。所述电镀可在无需遮蔽且无需夹具的情况下发生。
本发明的实施例包含一种将垂直探针组合件与自动测试器介接的系统。所述系统包含接口设备。所述接口设备包含第一外壳衬底、第二外壳衬底及多个导线。所述第一外壳衬底具有根据第一间距布置的第一多个孔口。所述第二外壳衬底配合到所述第一外壳衬底且具有根据第二间距布置的第二多个孔口。所述多个导线穿过所述第一及第二多个孔口。每一导线具有发源于所述外壳的相对侧的电镀导电端。所述第一多个孔口对应于所述第二多个孔口,且所述第一间距小于所述第二间距。所述系统还包含PCB,其具有多个导电垫。所述多个导电垫与定位于所述第二多个孔口内的所述多个导线耦合。
在一个实施例中,所述系统进一步包括位于所述第一及第二外壳衬底的至少一者中的凹陷部分,借此在所述外壳内提供内部体积。
以下详细描述及附图提供本发明的本质及优点的更佳理解。
附图说明
图1说明根据本发明的一个实施例的设备。
图2说明根据本发明的另一实施例的制造接口设备的方法。
图3A到D说明根据本发明的又一实施例的上外壳衬底。图3A说明上外壳衬底的接触侧。图3B说明上外壳衬底的侧视图。图3C说明上外壳衬底的内部视图,且图3D说明上外壳衬底的两个3维视图。
图4A到D说明根据本发明的另一实施例的下外壳衬底。图4A说明下外壳衬底的接触侧。图4B说明上外壳衬底的侧视图。图4C说明下外壳衬底的内部视图,且图3D说明下外壳衬底的两个3维视图。图4A到D说明根据本发明的另一实施例的下外壳衬底。
图5A到D说明根据本发明的又一实施例的经配置以附接接口设备的印刷电路板(PCB)。图5A说明PCB的接触侧。图5B说明PCB的侧视图。图5C说明图5A的区域的细节,且图5D说明PCB的两个3维视图。
图6A到C说明根据本发明的另一实施例的使用垂直探针接触器介接测试器的系统。图6A说明系统的接触器侧。图6B说明系统的侧视图。图6C说明系统的3维视图。
具体实施方式
本文描述接口设备的技术及其制造方法。在以下描述中,为了解释,陈述数种实例及具体细节以提供本发明的透彻理解。然而,所属领域的技术人员应清楚如由权利要求书所界定的本发明可单独包含这些实例中的一些或所有特征或包含这些实例中的一些或所有特征与下文所描述的其它特征的组合,且可进一步包含本文所描述的特征及概念的修改及等效物。
图1说明根据本发明的一个实施例的设备100。设备100包含外壳101,其包括上外壳衬底102、下外壳衬底103及多个穿过多个孔口109到110的导线113。每一导线具有发源于外壳101的相对侧的电镀导电端(例如114到115)。多个孔口114对应于多个孔口115。对于多个孔口114的每个孔口,存在可使多个导线113穿引通过其中的多个孔口115的对应孔口。
多个孔口109具有间距111且多个孔口110具有间距112。间距112小于间距111。在一些实施例中,间距112可小于或等于250微米。在一些实施例中,间距111可大于或等于300微米。设备100介接于由多个孔口109提供的粗略间距与由多个孔口110提供的精细间距之间。此可允许大于250微米能力的技术与具有小于100微米能力的另一技术介接。举例来说,印刷电路板(PCB)(未展示)可具有可介接到垂直探针接触器的图案。
设备100还具有凹陷于外壳衬底102到103两者上的内部体积108。在另一实施例中,仅外壳衬底的一者(即外壳衬底102或103)可包含用于提供所述内部体积的凹陷部分。孔洞106到107可用以将环氧树脂注入到内部体积108中。在另一实施例中,可存在多个环氧树脂孔洞以助于将均匀流量的环氧树脂注入到内部体积108中。此多个环氧树脂孔洞可沿多个孔口102或103的外围排列以在多个孔口102到103内提供多个导线113的完整粘着。
设备100还具有可用以在使用环氧树脂注入附接外壳衬底102及外壳衬底103之前使外壳衬底102对应于外壳衬底103的对准孔洞104到105及116到117,如上文所描述。对准孔洞104到105及116到117也可用以使设备100对准于PCB。举例来说,多个孔口109可以球栅阵列(BGA)图案布置使得焊球或厚焊锡膏可分布于PCB上的导电BGA图案上,且对准孔洞104到105及116到117可用以使设备100对准于PCB使得可施加加热且设备100可焊接到所述PCB。在一个实施例中,对准孔洞104到105、116到117可用以使接触器对准于设备100及PCB(即,将接触器机械地介接到PCB)且多个孔口109到110可电介接于所述接触器与所述PCB之间。
电镀导电端(例如114到115)可全部使用相同材料电镀且具有相同厚度公差。如果所有导线端被同时电镀,那么可完成此。举例来说,例如设备100的许多类似设备可由以下步骤一起电镀:首先,通过将所述批浸泡在镍中;及接着,将所述批浸泡在金中。在一个实施例中,外壳101是陶瓷使得仅导线端将(分别)粘附于镍及金。
图2说明根据本发明的另一实施例的制造接口设备的方法200。
在201中,钻孔第一多个孔口穿过第一外壳衬底。所述第一多个孔口是根据第一间距布置。
在202中,钻孔第二多个孔口穿过第二外壳衬底。所述第二多个孔口是根据第二间距布置。
在203中,使所述第一与第二外壳衬底彼此对准。此可通过具有含有通过所述第一及第二外壳上的对准孔洞的钢榫钉的夹具来完成。
在204中,将暂时间隔件放置于所述第一与第二外壳衬底之间。此可允许足够空间以使所述多个导线穿引到所述第一及第二外壳衬底中发现的所述相应多个孔口。
在205中,根据所述第一与第二多个孔口之间的对应性使多个导线通过所述多个孔口。
在206中,附接所述第一及第二外壳衬底。这形成单个外壳。所述附接可包含将环氧树脂注入到所述外壳的内部体积中。所述内部体积可由所述第一及第二外壳衬底的至少一者中的凹陷部分形成。
在207中,切割从所述第一及第二外壳衬底突出的所述多个导线的导线端。
在207中,搭接导线端。
在208中,电镀导线端。所述电镀可包含在初始镀镍上镀金。所述电镀在无需遮蔽且无需夹具的情况下发生。举例来说,在一个实施例中,外壳可由陶瓷制成使得整个单元可放置于电镀槽中。这将确保所有导线端具有相同厚度公差且使用相同材料电镀。此操作不需要遮蔽,这是因为电镀材料将不会粘附于单元的陶瓷部分。
图3A到D说明根据本发明的又一实施例的上外壳衬底300。图3A说明展示对准孔洞314到315、环氧树脂注入孔洞301到313及多个孔口316的上外壳衬底300的接触侧。在此实施例中,多个孔口316位于BGA图案中。
图3B说明上外壳衬底300的侧视图。
图3C说明展示对准孔洞314到315及多个孔口316的上外壳衬底300的内部视图。
图3D说明上外壳衬底300的两个三维视图。上外壳衬底300包含其中可驻留多个导线及环氧树脂的凹陷部分317。
图4A到D说明根据本发明的另一实施例的下外壳衬底400。图4A说明下外壳衬底400的接触侧,其展示多个孔口401到402及对准孔洞403到404。
图4B说明上外壳衬底400的侧视图。
图4C说明展示多个孔口401到402及对准孔洞403到404的下外壳衬底400的内部视图。
图4D说明下外壳衬底400的两个三维视图。下外壳衬底400包含多个孔口401到402及其中可驻留多个导线及环氧树脂的凹陷部分405。
图5A到D说明根据本发明的又一实施例的经配置以附接接口设备的印刷电路板500(PCB)。图5A说明展示对准孔洞502到503及多个导电垫501的PCB 500的接触侧。区域504展示其中可附接接口设备的接触区域。
图5B说明PCB 500的侧视图。PCB 500包含多个用以介接到测试板的销。PCB 500可为配置为接触器接口板的子板。在一个实施例中,PCB 500可为一般接口板,其可用于一类族的测试板上以快速更换测试系统上的垂直探针。
图5C说明展示对准孔洞502到503及导电垫501的图5A的区域504的细节。在一个实施例中,导电垫501可具有焊接掩模。在另一实施例中,多个导电垫501可以BGA图案布置且以焊球(例如焊球505)凸顶。多个导电垫501可具有用以与多个定位于多个也以相同BGA图案布置的孔口内的导线耦合的位置。
图5D说明PCB 500的两个三维视图。接触器侧506可为其中可附接接口设备的位置。PCB 500可通过测试板从测试器侧507侧附接到测试器。
图6A到C说明根据本发明的另一实施例的将垂直探针接触器与测试器介接的系统600。图6A说明展示附接到PCB 601的接口设备604的系统600的接触器侧。接口设备604包含多个导电端608到609及对准孔洞606到607。系统600是经设计以同时接触2个裸片的双部位接口系统。在其它实施例中,多部位布置的其它配置也是可行的。对准孔洞606到607可用以使接触器对准于接口设备604。
图6B说明系统600的侧视图。图6B展示在系统600的测试器侧上具有多个销605的PCB 601及附接于系统600的接触器侧上的接口设备604。接口设备604包含上外壳衬底602及下外壳衬底603。
图6C说明系统600的三维视图。图6C展示系统600的接触器侧610。接口设备604经展示附接到PCB 601。在其它实施例中,接口设备604可直接附接到介接于测试器的测试板。在另一实施例中,接口设备604可附接到交换块,其通过弹簧探针塔及一般接口PCB耦合到测试仪器。
以上描述说明本发明的各种实施例以及可如何实施本发明的方面的实例。以上实例及实施例不应被认为是唯一实施例,且经呈现以说明本发明的灵活性及优点。基于以上揭示内容,所属领域的技术人员应清楚其它布置、实施例、实施方案及等效物且可在不会背离本发明的精神及范围的情况下采用其它布置、实施例、实施方案及等效物。

Claims (20)

1.一种用于半导体测试的接口装置,所述接口装置包括:
外壳,所述外壳包含
第一外壳衬底,其具有根据第一间距布置的第一多个孔口,及
第二外壳衬底,其配合到所述第一外壳衬底且具有根据第二间距布置的第二多个孔口;及
多个导线,其穿过所述第一及第二多个孔口,所述多个导线的每一导线具有发源于所述外壳的相对侧的电镀导电端,
其中所述第一多个孔口对应于所述第二多个孔口,且其中所述第一间距小于所述第二间距。
2.根据权利要求1所述的接口装置,其进一步包括位于所述第一及第二外壳衬底的至少一者中的凹陷部分,借此在所述外壳内提供内部体积。
3.根据权利要求2所述的接口装置,其中所述内部体积包含环氧树脂。
4.根据权利要求1所述的接口装置,其中所述第二多个孔口是根据球栅阵列图案布置。
5.根据权利要求1所述的接口装置,其进一步包括位于所述第一及所述第二外壳衬底两者上的对准孔洞。
6.根据权利要求1所述的接口装置,其中所述电镀导电端全部使用相同材料电镀且具有相同厚度公差。
7.一种制造接口装置的方法,所述方法包括:
钻孔第一多个孔口通过第一外壳衬底,所述第一多个孔口是根据第一间距布置;
钻孔第二多个孔口通过第二外壳衬底,所述第二多个孔口是根据第二间距布置;
使多个导线通过所述第一及第二多个孔口;
使所述第一外壳衬底附接到所述第二外壳衬底,借此形成外壳;及
切割从所述第一及所述第二外壳衬底突出的导线端,
其中所述第一多个孔口对应于所述第二多个孔口,且其中所述第一间距小于所述第二间距。
8.根据权利要求7所述的方法,其中所述附接进一步包含将环氧树脂注入到所述外壳的内部体积中,所述内部体积由所述第一及第二外壳衬底的至少一者中的凹陷部分形成。
9.根据权利要求8所述的方法,其中所述注入通过所述第二外壳衬底中的多个孔洞发生,所述多个孔洞放置于所述第二多个孔口的外围上。
10.根据权利要求7所述的方法,其进一步包括将暂时间隔件放置于所述第一与第二外壳衬底之间。
11.根据权利要求10所述的方法,其进一步包括对准所述第一及所述第二外壳衬底。
12.根据权利要求7所述的方法,其进一步包括:
搭接所述导线端;及
电镀所述导线端。
13.根据权利要求12所述的方法,其中所述电镀在无需遮蔽且无需夹具的情况下发生。
14.根据权利要求12所述的方法,其进一步包括:
使印刷电路板PCB的多个导电垫凸顶,所述多个导电垫具有用以与定位于所述第二多个孔口内的所述多个导线耦合的位置;及
通过加热所述凸顶的焊料将所述外壳焊接到所述PCB。
15.一种用于将垂直探针组合件与自动测试器介接的系统,所述系统包括:
接口装置,其包括,
外壳,其包含
第一外壳衬底,其具有根据第一间距布置的第一多个孔口,及
第二外壳衬底,其配合到所述第一外壳衬底且具有根据第二间距布置的第二多个孔口;及
多个导线,其穿过所述第一及第二多个孔口,所述多个导线的每一导线具有发源于所述外壳的相对侧的电镀导电端,
其中所述第一多个孔口对应于所述第二多个孔口,且其中所述第一间距小于所述第二间距;及
PCB,其具有多个导电垫,所述多个导电垫与定位于所述第二多个孔口内的所述多个导线耦合。
16.根据权利要求15所述的系统,其进一步包括位于所述第一及第二外壳衬底的至少一者中的凹陷部分,借此在所述外壳内提供内部体积。
17.根据权利要求16所述的系统,其中所述内部体积包含环氧树脂。
18.根据权利要求15所述的系统,其中所述第二多个孔口是根据球栅阵列图案布置。
19.根据权利要求15所述的系统,其进一步包括位于所述第一及所述第二外壳衬底两者上的对准孔洞。
20.根据权利要求15所述的系统,其中所述电镀导电端全部使用相同材料电镀且具有相同厚度公差。
CN201680056022.7A 2015-09-24 2016-09-24 用于半导体测试的接口设备及其制造方法 Pending CN108700615A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/864,823 2015-09-24
US14/864,823 US10096958B2 (en) 2015-09-24 2015-09-24 Interface apparatus for semiconductor testing and method of manufacturing same
PCT/US2016/053603 WO2017053910A1 (en) 2015-09-24 2016-09-24 Interface apparatus for semiconductor testing and method of manufacturing same

Publications (1)

Publication Number Publication Date
CN108700615A true CN108700615A (zh) 2018-10-23

Family

ID=58387500

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201680056022.7A Pending CN108700615A (zh) 2015-09-24 2016-09-24 用于半导体测试的接口设备及其制造方法

Country Status (3)

Country Link
US (1) US10096958B2 (zh)
CN (1) CN108700615A (zh)
WO (1) WO2017053910A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20200072871A1 (en) * 2017-03-31 2020-03-05 Intel Corporation Ultra low-cost, low leadtime, and high density space transformer for fine pitch applications

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6159586A (en) * 1997-09-25 2000-12-12 Nitto Denko Corporation Multilayer wiring substrate and method for producing the same
US20040232925A1 (en) * 2003-05-21 2004-11-25 Mjc Probe Incorporation Integrated circuit probe card
CN1665022A (zh) * 2004-03-02 2005-09-07 沈育浓 半导体晶片封装体及其封装方法
CN101064291A (zh) * 2004-03-02 2007-10-31 沈育浓 半导体晶片封装体及其封装方法
CN102044445A (zh) * 2010-10-26 2011-05-04 日月光封装测试(上海)有限公司 无外引脚半导体封装构造的导线架制造方法
KR20110088442A (ko) * 2010-01-26 2011-08-03 리노공업주식회사 프로브 카드 및 반도체 디바이스 테스트 소켓
US20130082728A1 (en) * 2011-09-30 2013-04-04 Ching-Dong Wang Circuit-test probe card and probe substrate structure thereof
US8475179B2 (en) * 2009-12-31 2013-07-02 Hon Hai Precision Industry Co., Ltd. Electrical connector capable of interconnecting electronic devices having different conductive leads arrangements

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4420868A (en) * 1981-06-22 1983-12-20 Henry Filters, Inc. Trough manufacturing process
US4510445A (en) * 1981-11-02 1985-04-09 Joseph Kvaternik Miniature circuit processing devices and matrix test heads for use therein
US4505035A (en) * 1983-04-11 1985-03-19 At&T Technologies, Inc. Methods of aligning and mounting a plurality of electrical leads to a plurality of terminals
US5672062A (en) * 1991-01-30 1997-09-30 Labinal Components And Systems, Inc. Electrical connectors
US5031308A (en) * 1988-12-29 1991-07-16 Japan Radio Co., Ltd. Method of manufacturing multilayered printed-wiring-board
US6520778B1 (en) * 1997-02-18 2003-02-18 Formfactor, Inc. Microelectronic contact structures, and methods of making same
US6471538B2 (en) * 1998-11-30 2002-10-29 Advantest Corp. Contact structure and production method thereof and probe contact assembly using same
US6675469B1 (en) * 1999-08-11 2004-01-13 Tessera, Inc. Vapor phase connection techniques
US6332782B1 (en) * 2000-06-19 2001-12-25 International Business Machines Corporation Spatial transformation interposer for electronic packaging
US7396236B2 (en) * 2001-03-16 2008-07-08 Formfactor, Inc. Wafer level interposer
US6981881B2 (en) * 2001-10-05 2006-01-03 Molex Incorporated Socket and contact of semiconductor package
US6965244B2 (en) * 2002-05-08 2005-11-15 Formfactor, Inc. High performance probe system
WO2004034068A2 (en) * 2002-10-10 2004-04-22 Advantest Corporation Contact structure and production method thereof and probe contact assembly using same
US7378596B2 (en) * 2003-04-18 2008-05-27 Ibiden Co., Ltd. Rigid-flex wiring board
US7566960B1 (en) * 2003-10-31 2009-07-28 Xilinx, Inc. Interposing structure
SG119234A1 (en) * 2004-07-29 2006-02-28 Micron Technology Inc Assemblies including stacked semiconductor dice having centrally located wire bonded bond pads
US7492039B2 (en) * 2004-08-19 2009-02-17 Micron Technology, Inc. Assemblies and multi-chip modules including stacked semiconductor dice having centrally located, wire bonded bond pads
US7180318B1 (en) * 2004-10-15 2007-02-20 Xilinx, Inc. Multi-pitch test probe assembly for testing semiconductor dies having contact pads
US8148646B2 (en) * 2008-09-29 2012-04-03 Formfactor, Inc. Process of positioning groups of contact structures
US8134380B2 (en) * 2008-11-26 2012-03-13 Taiwan Semiconductor Manufacturing Company, Ltd. Test probe structure
US8405229B2 (en) * 2009-11-30 2013-03-26 Endicott Interconnect Technologies, Inc. Electronic package including high density interposer and circuitized substrate assembly utilizing same
JP5514619B2 (ja) * 2009-12-24 2014-06-04 ガーディアンジャパン株式会社 配線検査治具
TWI446634B (zh) * 2010-03-17 2014-07-21 Hon Hai Prec Ind Co Ltd 電連接器
JP5391405B2 (ja) * 2010-03-23 2014-01-15 日立金属株式会社 差動信号用ケーブル及びこれを用いたケーブルアセンブリ並びに多対差動信号用ケーブル
US8664538B2 (en) * 2010-04-30 2014-03-04 Wavenics Inc. Terminal-integrated metal base package module and terminal-integrated metal base packaging method
US8878560B2 (en) * 2010-12-30 2014-11-04 Taiwan Semiconductor Manufacturing Company, Ltd. High frequency probing structure
US8780576B2 (en) * 2011-09-14 2014-07-15 Invensas Corporation Low CTE interposer
US8404520B1 (en) * 2011-10-17 2013-03-26 Invensas Corporation Package-on-package assembly with wire bond vias
US8938309B2 (en) * 2012-01-16 2015-01-20 Greatbatch Ltd. Elevated hermetic feedthrough insulator adapted for side attachment of electrical conductors on the body fluid side of an active implantable medical device
US8933717B2 (en) * 2012-06-21 2015-01-13 International Business Machines Corporation Probe-on-substrate
US8940630B2 (en) * 2013-02-01 2015-01-27 Invensas Corporation Method of making wire bond vias and microelectronic package having wire bond vias
US9136254B2 (en) * 2013-02-01 2015-09-15 Invensas Corporation Microelectronic package having wire bond vias and stiffening layer

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6159586A (en) * 1997-09-25 2000-12-12 Nitto Denko Corporation Multilayer wiring substrate and method for producing the same
US20040232925A1 (en) * 2003-05-21 2004-11-25 Mjc Probe Incorporation Integrated circuit probe card
CN1665022A (zh) * 2004-03-02 2005-09-07 沈育浓 半导体晶片封装体及其封装方法
CN101064291A (zh) * 2004-03-02 2007-10-31 沈育浓 半导体晶片封装体及其封装方法
US8475179B2 (en) * 2009-12-31 2013-07-02 Hon Hai Precision Industry Co., Ltd. Electrical connector capable of interconnecting electronic devices having different conductive leads arrangements
KR20110088442A (ko) * 2010-01-26 2011-08-03 리노공업주식회사 프로브 카드 및 반도체 디바이스 테스트 소켓
CN102044445A (zh) * 2010-10-26 2011-05-04 日月光封装测试(上海)有限公司 无外引脚半导体封装构造的导线架制造方法
US20130082728A1 (en) * 2011-09-30 2013-04-04 Ching-Dong Wang Circuit-test probe card and probe substrate structure thereof

Also Published As

Publication number Publication date
WO2017053910A1 (en) 2017-03-30
US10096958B2 (en) 2018-10-09
US20170093101A1 (en) 2017-03-30

Similar Documents

Publication Publication Date Title
TWI221197B (en) High density planar electrical interface
KR100926777B1 (ko) 돌출도전부가 도전패드에 마련된 테스트 소켓
KR101145886B1 (ko) 전기적 접속체 및 그 전기적 접속체를 포함한 테스트 소켓
CN106841710A (zh) 探针头接收器和探针卡组件
KR101566173B1 (ko) 반도체 테스트 소켓 및 그 제조방법
CN110114683A (zh) 用于dc参数测试的垂直式超低漏电流探针卡
KR101311752B1 (ko) 반도체 테스트용 콘텍터 및 그 제조방법
KR101708487B1 (ko) 도전 실리콘 고무 안에 더블 도전 와이어를 포함하는 테스트 소켓, 및 그 제조 방법
KR101485994B1 (ko) 수직형 프로브카드를 위한 효율적 공간변환기
CN108700615A (zh) 用于半导体测试的接口设备及其制造方法
JP2007033101A (ja) Ic試験装置
JP2017517863A (ja) 高周波デバイスのテスト用両方向導電性ソケット、高周波デバイスのテスト用両方向導電性モジュール及びその製造方法
KR101970695B1 (ko) 탄소 섬유를 이용한 양방향 도전성 핀 및 양방향 도전성 패턴 모듈
KR100583794B1 (ko) 도전성 접촉자 및 전기 프로브 유닛
KR101846303B1 (ko) 양방향 도전성 모듈, 반도체 테스트 소켓, 그리고 그 제조방법
US8476919B2 (en) Prober unit
JP2009129609A (ja) 複合導電性シート、異方導電性コネクター、アダプター装置および回路装置の電気的検査装置
KR101853002B1 (ko) 반도체 패키지 테스트 소켓
JP7281697B2 (ja) 検査治具、および検査装置
US11085950B2 (en) Interface apparatus for semiconductor testing
JP2004212148A (ja) プローブカード及びコンタクトプローブの接合固定方法
KR102671633B1 (ko) 테스트 소켓 및 이를 포함하는 테스트 장치와, 테스트 소켓의 제조방법
KR20130072396A (ko) 프로브 카드용 공간변환기 및 프로브 카드용 공간변환기의 제조방법
KR20170035372A (ko) 반도체 테스트 소켓 및 그 제조방법
JP2006126180A (ja) 回路装置検査用電極装置およびその製造方法並びに回路装置の検査装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20181023