CN108461454B - 封装堆叠构造及其制造方法 - Google Patents
封装堆叠构造及其制造方法 Download PDFInfo
- Publication number
- CN108461454B CN108461454B CN201710090714.XA CN201710090714A CN108461454B CN 108461454 B CN108461454 B CN 108461454B CN 201710090714 A CN201710090714 A CN 201710090714A CN 108461454 B CN108461454 B CN 108461454B
- Authority
- CN
- China
- Prior art keywords
- chip
- interposer
- conductive
- layer
- package structure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 13
- 238000000034 method Methods 0.000 title claims description 21
- 238000007789 sealing Methods 0.000 claims abstract description 16
- 239000010410 layer Substances 0.000 claims description 123
- 239000012792 core layer Substances 0.000 claims description 19
- 239000000463 material Substances 0.000 claims description 18
- 239000000758 substrate Substances 0.000 claims description 14
- 230000002093 peripheral effect Effects 0.000 claims description 10
- 239000011230 binding agent Substances 0.000 claims description 6
- 229920005989 resin Polymers 0.000 claims description 5
- 239000011347 resin Substances 0.000 claims description 5
- 239000000843 powder Substances 0.000 claims description 4
- 239000003822 epoxy resin Substances 0.000 claims description 3
- 238000000227 grinding Methods 0.000 claims description 3
- 238000000206 photolithography Methods 0.000 claims description 3
- 229920000647 polyepoxide Polymers 0.000 claims description 3
- KXGFMDJXCMQABM-UHFFFAOYSA-N 2-methoxy-6-methylphenol Chemical compound [CH]OC1=CC=CC([CH])=C1O KXGFMDJXCMQABM-UHFFFAOYSA-N 0.000 claims description 2
- 239000004925 Acrylic resin Substances 0.000 claims description 2
- 229920000178 Acrylic resin Polymers 0.000 claims description 2
- 229920002433 Vinyl chloride-vinyl acetate copolymer Polymers 0.000 claims description 2
- 229920000180 alkyd Polymers 0.000 claims description 2
- 239000011248 coating agent Substances 0.000 claims description 2
- 238000000576 coating method Methods 0.000 claims description 2
- 229910003460 diamond Inorganic materials 0.000 claims description 2
- 239000010432 diamond Substances 0.000 claims description 2
- 239000002184 metal Substances 0.000 claims description 2
- 229910052751 metal Inorganic materials 0.000 claims description 2
- 229920001568 phenolic resin Polymers 0.000 claims description 2
- 239000005011 phenolic resin Substances 0.000 claims description 2
- 229920005749 polyurethane resin Polymers 0.000 claims description 2
- 238000004528 spin coating Methods 0.000 claims description 2
- 239000008393 encapsulating agent Substances 0.000 claims 10
- 230000000149 penetrating effect Effects 0.000 claims 2
- 230000017525 heat dissipation Effects 0.000 abstract description 10
- 238000004806 packaging method and process Methods 0.000 abstract description 6
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 8
- 238000012360 testing method Methods 0.000 description 7
- 229910000679 solder Inorganic materials 0.000 description 6
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 5
- 229910052802 copper Inorganic materials 0.000 description 5
- 239000010949 copper Substances 0.000 description 5
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 4
- 229910052737 gold Inorganic materials 0.000 description 4
- 239000010931 gold Substances 0.000 description 4
- 229910052759 nickel Inorganic materials 0.000 description 4
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 3
- 239000004020 conductor Substances 0.000 description 3
- 238000005498 polishing Methods 0.000 description 3
- 229910052718 tin Inorganic materials 0.000 description 3
- 239000011135 tin Substances 0.000 description 3
- 239000004642 Polyimide Substances 0.000 description 2
- 229920006336 epoxy molding compound Polymers 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000005336 cracking Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 238000013021 overheating Methods 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3135—Double encapsulation or coating and encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73253—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Abstract
本发明提供一种封装堆叠构造,包括第一封装结构、中介层、导热层以及第二封装结构。第一封装结构包括第一芯片以及第一绝缘密封体。第一绝缘密封体密封第一芯片且暴露出第一芯片的上表面。中介层配置在第一封装结构上,且与第一封装结构电性连接。导热层夹置在第一封装结构与中介层之间,且覆盖第一芯片的至少部分上表面。导热层与第一芯片以及中介层直接接触。第二封装结构配置在中介层上,且与中介层电性连接。本发明还提供一种封装堆叠构造的制造方法。本发明提供的封装堆叠构造及其制造方法能够有效地提升散热效率并防止接点断裂等问题。
Description
技术领域
本发明涉及一种封装堆叠构造及其制造方法,尤其涉及一种具有导热层的封装堆叠构造及其制造方法。
背景技术
近年来,集成电路的整合度(integration)不断提升。随着封装件的体积越来越小,多芯片堆叠的半导体封装结构,例如堆叠式封装(package on package,PoP)的应用也快速地成长。
堆叠式封装是将不同的芯片封装单元相互堆叠,并在这些芯片封装单元之间夹置中介层。举例来说,将存储芯片封装单元堆叠在中介层上,并在中介层上堆叠逻辑芯片封装单元。在现有的封装叠加制程中,中介层与下层封装结构之间具有间隙,而使得封装结构中的芯片外露与空气接触。然而,由于空气的对流现象不易散热,故会导致芯片过热而使得芯片处理速度变慢。此外,中介层与下层封装结构之间的间隙会使得堆叠式封装结构在信赖性测试中容易产生接点断裂(crack)的现象。
发明内容
本发明提供一种封装堆叠构造及其制造方法,能够有效地提升散热效率并防止接点断裂等问题。
本发明提供一种封装堆叠构造,其包括第一封装结构、中介层、导热层以及第二封装结构。第一封装结构包括第一芯片以及第一绝缘密封体。第一绝缘密封体密封第一芯片且暴露出第一芯片的上表面。中介层配置在第一封装结构上,且与第一封装结构电性连接。导热层夹置在第一封装结构与中介层之间,且覆盖第一芯片的至少部分上表面。导热层与第一芯片以及中介层直接接触。第二封装结构配置在中介层上,且与中介层电性连接。
本发明提供一种封装堆叠构造的制造方法,其至少包括以下步骤。首先,形成第一封装结构,其中第一封装结构包括第一芯片以及第一绝缘密封体,第一绝缘密封体密封第一芯片且暴露出第一芯片的上表面。接着,在第一芯片的至少部分上表面上形成导热层。然后,在导热层以及第一封装结构上形成中介层,其中中介层与第一封装结构电性连接,且导热层夹置在第一封装结构与中介层之间,并与第一芯片以及中介层直接接触。在中介层上形成第二封装结构,其中第二封装结构与中介层电性连接。
基于上述,通过将导热层填入第一封装结构与中介层之间的间隙,能够使得第一封装结构中的第一芯片所产生的热能通过导热层传导并散热,因而大幅提升封装堆叠构造的散热效率。此外,由于导热层与第一芯片以及中介层直接接触,在进行信赖性测试时,导热层可以分散中介层导电端子接收到的应力,故可以防止封装堆叠构造接点断裂的问题。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附附图作详细说明如下。
附图说明
图1A至图1H是依照本发明一实施例的一种封装堆叠构造的制造过程的剖面示意图。
图2是依照本发明另一实施例的一种封装堆叠构造的剖面示意图。
图3是依照本发明再一实施例的一种封装堆叠构造的剖面示意图。
附图标记说明
10、20、30:封装堆叠构造;
100:第一封装结构;
110:第一载板;
112:第一核心层;
114:第一线路层;
116:第二线路层;
114a、114b、116a、314a、316a、414a、416a:接垫;
118、318、418:导通孔;
120:第一导电端子;
130:第一芯片;
132:第一导电凸块;
140:导电结构;
150:第一绝缘密封体;
200、200A、200B:导热层;
300:中介层;
310:中介层基板;
312:中介核心层;
314:第三线路层;
316:第四线路层;
320:中介层导电端子
400:第二封装结构;
410:第二载板;
412:第二核心层;
414:第五线路层;
416:第六线路层;
420:中介层导电端子;
430:第二芯片;
432:第二导电凸块;
450:第二绝缘密封体;
A:主动区;
R:周边区;
H1:高度;
H2:厚度;
T:上表面;
S1:第一表面;
S2:第二表面;
S3:第三表面;
S4:第四表面。
具体实施方式
图1A至图1H是依照本发明的一实施例的一种封装堆叠构造的制造过程的剖面示意图。
请参考图1A,提供第一载板110。第一载板110具有第一表面S1以及相对于第一表面S1的第二表面S2。第一载板110包括第一核心层112、位于第一表面S1的第一线路层114、位于第二表面S2的第二线路层116以及多个导通孔118。第一核心层112为第一载板110的中间层,且其材料例如包括玻璃、环氧树脂、聚酰亚胺(polyimide;PI)、双马来酰亚胺-三氮杂苯(Bismaleimide Triazine;BT)树脂、FR4或其他合适的材料。第一载板110具有主动区A以及环绕主动区A的周边区R。第一线路层114包括位于主动区A内的多个接垫114a以及位于周边区R内的多个接垫114b,而第二线路层116则包括多个接垫116a。接垫114a、接垫114b以及接垫116a的材料例如包括铜、锡、金、镍或其他导电材料。此外,接垫114a、接垫114b以及接垫116a的形成方法例如包括微影蚀刻制程,然而,本发明不限于此。其他适合形成接垫114a、接垫114b以及接垫116a的材料及方法也可用于本发明。导通孔118穿透第一核心层112而使至少部分的接垫114a、接垫114b透过导通孔118与接垫116a电性连接。导通孔118的材料可以与接垫114a、接垫114b以及接垫116a的材料相同或不同。换言之,导通孔118的材料例如包括铜、锡、金、镍或其他导电材料。值得注意的是,图1A省略了第一载板110中的一些电路层。在其他实施例中,除了第一线路层114以及第二线路层116之外,第一载板110还可以包括嵌入在第一核心层112中的其他电路层。
请参考图1B,在第一载板110的第二表面S2上形成多个第一导电端子120。第一导电端子120与第一载板110的第二线路层116电性连接。具体来说,第一导电端子120对应接垫116a设置而与接垫116a以及至少部分的导通孔118电性连接。在一些实施例中,第一导电端子120例如包括锡球,然而本发明不限于此。呈现其他形状或材料的导电结构也可以做为第一导电端子120。举例来说,在其他实施例中,第一导电端子120是导电柱或是导电凸块。在一些实施例中,第一导电端子120可以通过例如植球以及回焊制程形成。
请参考图1C,在第一载板110的第一表面S1上形成第一芯片130以及多个导电结构140。第一芯片130位于主动区A内,而导电结构140位于周边区R内。在一些实施例中,第一芯片130包括多个第一导电凸块132,且第一芯片130通过第一导电凸块132而以倒装芯片(flip-chip)的方式与第一载板110的接垫114a连接。举例来说,第一导电凸块132可为铜柱凸块,且可以使用焊料(未示出)焊接第一导电凸块132的端面至第一载板110的接垫114a。除此之外,在一些实施例中,第一芯片130与第一载板110之间还包括底部填充剂(underfill;未示出)以密封第一导电凸块132并增加第一芯片130与第一载板110的接合制程的可靠性。在一些实施例中,第一芯片130例如是特殊应用集成电路(Application-Specific Integrated Circuit;ASIC)。举例来说,第一芯片130可以是用来执行逻辑运用程序,但本发明不限于此。在其他实施例中,第一芯片130也可以是其他合适的主动元件。
导电结构140环绕第一芯片130。在一些实施例中,导电结构140对应接垫114b设置,故导电结构140与第一载板110的第一线路层114以及至少部分的导通孔118电性连接。在本实施例中,如图1C所示,导电结构140为椭圆形,但本发明不限于此。在其他实施例中,导电结构140也可以是柱体、球体或其他几何形状。在一些实施例中,导电结构140可以在第一载板110上形成密集排列的阵列,以达到后续制程中细间距(fine pitch)走线的需求。导电结构140的材料包括铜、锡、金、镍或其他导电材料,且导电结构140可以为单层或多层结构。举例来说,导电结构140可以是铜、金、镍或是焊料等所构成的单层结构,也可以是铜-焊料、铜-镍-焊料等所构成的多层结构。尽管图1C示出了导电结构140的高度大于第一芯片130的高度,但本发明不限于此。在其他实施例中,导电结构140的高度以及第一芯片130的高度之间的比例可以为1:1。
请参考图1D,在第一载板110的第一表面S1上形成第一绝缘密封体150以将第一芯片130以及导电结构140密封。在一些实施例中,第一绝缘密封体150可通过模塑制程形成在第一载板110上,且第一绝缘密封体150例如是环氧模封化合物(Epoxy Molding Compound;EMC)、树脂(resin)或其他合适的绝缘材料。
请参考图1E,研磨第一绝缘密封体150以及导电结构140直到暴露出第一芯片130的上表面T为止。在此步骤中,第一封装结构100的制造流程已大致完成。值得注意的是,在一些实施例中,在第一芯片130的上表面T被暴露出之后,可以继续研磨第一芯片130以进一步减薄第一封装结构100的整体厚度。如前所述,由于第一芯片130是通过倒装芯片的方式配置,其主动表面会朝向第一载板110,故第一芯片130的上表面T实际上为第一芯片130的非主动表面。因此,就算部分的非主动表面被移除也不会影响到第一芯片130的性能。研磨第一绝缘密封体150以及导电结构140的方法包括机械研磨(Mechanical grinding)、化学机械研磨(Chemical-Mechanical Polishing,CMP)、蚀刻或其他合适的制程。在一些实施例中,研磨程序可以将导电结构140的高度减少约50至100μm。
在一些实施例中,由于导电结构140是中间较宽而顶端及底端较窄的椭圆形或圆形结构,故当导电结构140被移除的高度接近完整导电结构140高度的一半时,导电结构140能有较大的面积被第一绝缘密封体150暴露出来。值得注意的是,尽管图1B以及图1C示出了在第一导电端子120形成之后才在第一载板110的第一表面S1上形成第一芯片130以及导电结构140,但本发明并不限于此顺序。在其他实施例中,也可以在形成第一芯片130以及多个导电结构140之后(如图1C所示)或是研磨完第一绝缘密封体150以及导电结构140(如图1E所示)之后再将第一导电端子120形成在第一载板110的第二表面S2上。
请参考图1F,在第一封装结构100的主动区A上形成导热层200。在本实施例中,导热层200完全覆盖第一芯片130的上表面T,且导热层200的侧壁与第一芯片130的侧壁对齐。也就是说,导热层200仅位于主动区A中。由于第一芯片130与第一绝缘密封体150之间没有间隙,因此,导热层200不会与第一芯片130的侧面接触。在一些实施例中,导热层200的材料包括黏合剂(binder)以及分散在黏合剂中的导热粉体。黏合剂的材料包括环氧树脂、醇酸树脂、丙烯酸树脂、聚氨酯树脂、酚醛树脂、氯乙烯-醋酸乙烯共聚树脂或其组合。另一方面,导热粉体例如是金属、钻石、其组合或其他高导热系数的材料。在一些实施例中,导热层200可以通过旋转涂布、喷墨涂布或微影蚀刻等方法形成。
请参考图1G,在导热层200以及第一封装结构100上形成中介层300。导热层200夹置在第一封装结构100与中介层300之间,并与第一芯片130以及中介层300直接接触。中介层300包括中介层基板310以及多个中介层导电端子320。中介层基板310包括中介核心层312、第三线路层314、第四线路层316以及导通孔318。第三线路层314位于中介层基板310的一侧,而第四线路层316位于中介层基板310的另一侧。第三线路层314包括多个接垫314a,而第四线路层316则包括多个接垫316a。接垫314a与接垫316a的材料及形成方法例如与接垫114a、接垫114b以及接垫116a的材料及形成方法类似,故在此不再赘述。导通孔318穿透中介核心层312而使至少部分的接垫314a透过导通孔318与接垫316a电性连接。在一些实施例中,导通孔318的材料可以与接垫314a以及接垫316a的材料相同或不同。
中介层导电端子320配置在中介层基板310上,并与至少部分接垫316a连接。具体来说,中介层导电端子320对应第一封装结构100的导电结构140设置,以使得中介层300与第一封装结构100电性连接。换句话说,中介层导电端子320配置在第一封装结构100的周边区R上。中介层导电端子320的材料及形成方法例如与第一导电端子120的材料及形成方法类似,故在此不再赘述。在一些实施例中,中介层导电端子320的高度H1会与导热层200的厚度H2相同,以使得导热层200与第一芯片130以及中介层300直接接触。举例来说,在一些实施例中,导热层200与第一芯片130以及中介层300的接垫316a直接接触,故第一芯片130在运作过程中所散发出的热能可以透过接垫316a传导至其他散热结构或是空气中,藉此更进一步提升散热效率。此外,导热层可以在后续的信赖性测试中分散中介层导电端子320接收到的应力,故可以防止接点断裂的问题。
请参考图1H,在中介层300上形成第二封装结构400,且第二封装结构400与中介层300电性连接。第二封装结构400类似于第一封装结构100,故关于第二封装结构400内的各元件的材料以及形成方法在此就不再赘述。第二封装结构400以及第一封装结构100的差异点在于第二封装结构400可以不包括如同第一封装结构100的导电结构140且可以不经过如同第一封装结构100的研磨程序。具体来说,第二封装结构400包括第二载板410、第二芯片430、第二绝缘密封体450以及多个第二导电端子420。第二载板410具有第三表面S3以及相对于第三表面S3的第四表面S4。第二芯片430配置在第三表面S3上。第二绝缘密封体450配置在第三表面S3上且密封第二芯片430。多个第二导电端子420配置在第四表面S4上,且与中介层300的至少部分接垫314a电性连接。
第二载板410包括第二核心层412、位于第三表面S3的第五线路层414、位于第四表面S4的第六线路层416以及多个导通孔418。第五线路层414包括多个接垫414a,而第六线路层416则包括多个接垫416a。导通孔418穿透第二核心层412而使至少部分的接垫414a透过导通孔418与接垫416a电性连接。值得注意的是,图1H省略了第二载板410中的一些电路层。然而,在其他实施例中,除了第五线路层414以及第六线路层416之外,第二载板410还可以包括嵌入在第二核心层412中的其他电路层。
在一些实施例中,第二芯片430包括多个第二导电凸块432,且第二芯片430通过第二导电凸块432而以倒装芯片的方式与第二载板410的接垫414a连接。除此之外,在一些实施例中,第二芯片430与第二载板410之间还包括底部填充剂(未示出)以密封第二导电凸块432并增加第二芯片430与第二载板410的接合制程的可靠性。在一些实施例中,第二芯片430例如是类似于第一芯片130的特定功能集成电路,但本发明不限于此。在其他实施例中,第二芯片430也可以是其他合适的主动元件。
基于上述,通过将导热层200填入第一封装结构100与中介层300之间的间隙,能够使得第一封装结构100中的第一芯片130所产生的热能通过导热层200传导并散热,因而大幅提升封装堆叠构造10的散热效率。此外,由于导热层200与第一芯片130以及中介层300直接接触,在进行信赖性测试时,导热层200可以分散中介层导电端子320接收到的应力,故可以防止封装堆叠构造10接点断裂的问题。
图2是依照本发明另一实施例的一种封装堆叠构造的剖面示意图。在此必须说明的是,图2的实施例沿用图1的实施例的元件标号与部分内容,其中采用相同的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,下述实施例不再重复赘述。图2的封装堆叠构造20与图1H的封装堆叠构造10的差异在于:封装堆叠构造20的导热层200A的面积大于第一芯片130的面积。
请参考图2,在本实施例中,导热层200A的面积大于第一芯片130的面积。换句话说,导热层200A完全覆盖第一芯片130的上表面T,且从主动区A延伸至周边区R以覆盖部分第一绝缘密封体150的上表面。由于第一绝缘密封体150的上表面与第一芯片130的上表面共面(coplanar),因此,导热层200A可以平整地形成于第一芯片130与第一绝缘密封体150上。
基于上述,通过将导热层200A填入第一封装结构100与中介层300之间的间隙,能够使得第一封装结构100中的第一芯片130所产生的热能通过导热层200传导并散热,因而大幅提升封装堆叠构造20的散热效率。此外,由于导热层200A与第一芯片130以及中介层300直接接触,在进行信赖性测试时,导热层200A可以分散中介层导电端子320接收到的应力,故可以防止封装堆叠构造20接点断裂的问题。此外,由于本实施例的导热层200A的面积大于第一芯片130的面积,因此能获得更佳的散热效果。
图3是依照本发明再一实施例的一种封装堆叠构造的剖面示意图。在此必须说明的是,图3的实施例沿用图1的实施例的元件标号与部分内容,其中采用相同的标号来表示相同或近似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施例,下述实施例不再重复赘述。图3的封装堆叠构造30与图1H的封装堆叠构造10的差异在于:封装堆叠构造30的导热层200B的面积小于第一芯片130的面积。
请参考图3,在本实施例中,导热层200B的面积小于第一芯片130的面积。换句话说,导热层200B并未完全覆盖第一芯片130且暴露出第一芯片130的部分上表面T。
基于上述,通过将导热层200B填入第一封装结构100与中介层300之间的间隙,能够使得第一封装结构100中的第一芯片130所产生的热能通过导热层200传导并散热,因而大幅提升封装堆叠构造30的散热效率。此外,由于导热层200B与第一芯片130以及中介层300直接接触,在进行信赖性测试时,导热层200B可以分散中介层导电端子320接收到的应力,故可以防止封装堆叠构造30接点断裂的问题。
综上所述,通过将导热层填入第一封装结构与中介层之间的间隙,能够使得第一封装结构中的第一芯片所产生的热能通过导热层传导并散热,因而大幅提升封装堆叠构造的散热效率。此外,由于导热层与第一芯片以及中介层直接接触,在进行信赖性测试时,导热层可以分散中介层导电端子接收到的应力,故可以防止封装堆叠构造接点断裂的问题。
虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的精神和范围内,当可作些许的更改与润饰,故本发明的保护范围当视所附的权利要求所界定者为准。
Claims (8)
1.一种封装堆叠构造,其特征在于,包括:
第一封装结构,包括:
第一载板,具有主动区以及环绕所述主动区的周边区;
第一芯片,位于所述主动区内;
第一绝缘密封体,其中所述第一绝缘密封体密封所述第一芯片且暴露出所述第一芯片的芯片上表面;以及
多个导电结构,配置在所述周边区内且环绕所述第一芯片,其中所述导电结构嵌入所述第一绝缘密封体中,所述第一绝缘密封体暴露出所述导电结构,且所述第一芯片的所述芯片上表面、所述第一绝缘密封体所暴露出所述导电结构的导电上表面以及所述第一绝缘密封体的密封体上表面共平面;
中介层,配置在所述第一封装结构上,且与所述第一封装结构电性连接,其中所述中介层包括:
中介层基板,所述中介层基板包括中介核心层、第三线路层、第四线路层以及多个第一导通孔,所述第三线路层位于所述中介层基板的一侧,而所述第四线路层位于所述中介层基板的另一侧,所述第一导通孔穿透所述中介核心层;以及
多个中介层导电端子,配置在所述中介层基板上,其中所述中介层导电端子对应所述第一封装结构的所述导电结构设置,以与所述第一封装结构电性连接,且所述中介层导电端子与所述导电结构的所述导电上表面以及所述第四线路层直接接触;
导热层,夹置在所述第一封装结构与所述中介层之间并位于所述主动区中,且覆盖所述第一芯片的至少部分所述芯片上表面,其中所述导热层与所述第一芯片的所述芯片上表面以及所述中介层的所述第四线路层直接接触,且所述中介层导电端子的高度与所述导热层的厚度相同;以及
第二封装结构,配置在所述中介层上,且与所述中介层电性连接,其中所述第二封装结构包括:
第二载板,具有第三表面以及相对于所述第三表面的第四表面,所述第二载板包括第二核心层、位于所述第三表面的第五线路层、位于所述第四表面的第六线路层以及多个第二导通孔,所述第二导通孔穿透所述第二核心层;
多个第二导电端子,配置在所述第四表面上;以及
第二芯片,配置在所述第三表面上,其中所述导热层透过所述第三线路层、所述第一导通孔、所述第四线路层、所述第二导电端子、所述第六线路层、所述第二导通孔以及所述第五线路层而连接至所述第二芯片。
2.根据权利要求1所述的封装堆叠构造,其特征在于,其中:
所述第一载板具有第一表面与相对于所述第一表面的第二表面,其中所述第一芯片以及所述第一绝缘密封体配置在所述第一表面上;
所述多个导电结构配置在所述第一表面上;以及所述第一封装结构还包括:
多个第一导电端子,配置在所述第二表面上。
3.根据权利要求1所述的封装堆叠构造,其特征在于,所述第二封装结构包括:
第二绝缘密封体,配置在所述第三表面上且密封所述第二芯片;以及
所述第二导电端子,与所述中介层电性连接。
4.根据权利要求1所述的封装堆叠构造,其特征在于,所述导热层包括黏合剂以及分散在所述黏合剂中的导热粉体,其中所述黏合剂的材料包括环氧树脂、醇酸树脂、丙烯酸树脂、聚氨酯树脂、酚醛树脂、氯乙烯-醋酸乙烯共聚树脂或其组合,所述导热粉体的材料包括金属、钻石或其组合。
5.根据权利要求1所述的封装堆叠构造,其特征在于,所述导热层完全覆盖所述第一芯片。
6.一种封装堆叠构造的制造方法,其特征在于,包括:
形成第一封装结构,其中所述第一封装结构包括:
第一载板,具有主动区以及环绕所述主动区的周边区;
第一芯片,位于所述主动区内;
第一绝缘密封体,所述第一绝缘密封体密封所述第一芯片且暴露出所述第一芯片的芯片上表面;以及
多个导电结构,配置在所述周边区内且环绕所述第一芯片,其中所述导电结构嵌入所述第一绝缘密封体中,所述第一绝缘密封体暴露出所述导电结构,且所述第一芯片的所述芯片上表面、所述第一绝缘密封体所暴露出所述导电结构的导电上表面以及所述第一绝缘密封体的密封体上表面共平面;
在所述第一芯片的至少部分所述芯片上表面上形成导热层;
在所述导热层以及所述第一封装结构上形成中介层,其中所述中介层与所述第一封装结构电性连接,且所述导热层夹置在所述第一封装结构与所述中介层之间并位于所述主动区中,且所述导热层并与所述第一芯片的所述芯片上表面以及所述中介层的第四线路层直接接触,其中所述中介层包括:
中介层基板,所述中介层基板包括中介核心层、第三线路层、所述第四线路层以及多个第一导通孔,所述第三线路层位于所述中介层基板的一侧,而所述第四线路层位于所述中介层基板的另一侧,所述第一导通孔穿透所述中介核心层;以及
多个中介层导电端子,配置在所述中介层基板上,其中所述中介层导电端子对应所述第一封装结构的所述导电结构设置,以与所述第一封装结构电性连接,所述中介层导电端子与所述导电结构的所述导电上表面以及所述第四线路层直接接触,且所述中介层导电端子的高度与所述导热层的厚度相同;以及
在所述中介层上形成第二封装结构,其中所述第二封装结构与所述中介层电性连接,其中所述第二封装结构包括:
第二载板,具有第三表面以及相对于所述第三表面的第四表面,所述第二载板包括第二核心层、位于所述第三表面的第五线路层、位于所述第四表面的第六线路层以及多个第二导通孔,所述第二导通孔穿透所述第二核心层;
多个第二导电端子,配置在所述第四表面上;以及
第二芯片,配置在所述第三表面上,其中所述导热层透过所述第三线路层、所述第一导通孔、所述第四线路层、所述第二导电端子、所述第六线路层、所述第二导通孔以及所述第五线路层而连接至所述第二芯片。
7.根据权利要求6所述的封装堆叠构造的制造方法,其特征在于,形成所述第一封装结构的步骤包括:
提供所述第一载板,其中所述第一载板具有第一表面以及相对于所述第一表面的第二表面;
在所述第二表面上形成多个第一导电端子;
在所述第一表面上形成所述第一芯片以及所述多个导电结构;
通过所述第一绝缘密封体将所述第一芯片以及所述导电结构密封;以及
研磨所述第一绝缘密封体以及所述导电结构直到暴露出所述第一芯片的所述芯片上表面为止。
8.根据权利要求6所述的封装堆叠构造的制造方法,其特征在于,形成所述导热层的方法包括旋转涂布、喷墨涂布或微影蚀刻。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710090714.XA CN108461454B (zh) | 2017-02-20 | 2017-02-20 | 封装堆叠构造及其制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710090714.XA CN108461454B (zh) | 2017-02-20 | 2017-02-20 | 封装堆叠构造及其制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108461454A CN108461454A (zh) | 2018-08-28 |
CN108461454B true CN108461454B (zh) | 2020-03-31 |
Family
ID=63222049
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710090714.XA Expired - Fee Related CN108461454B (zh) | 2017-02-20 | 2017-02-20 | 封装堆叠构造及其制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108461454B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI720796B (zh) * | 2020-01-21 | 2021-03-01 | 南茂科技股份有限公司 | 半導體封裝結構及其製造方法 |
TWI744825B (zh) * | 2020-03-18 | 2021-11-01 | 南茂科技股份有限公司 | 晶片嵌入式基板結構與晶片封裝結構及其製造方法 |
CN111834306A (zh) * | 2020-06-11 | 2020-10-27 | 华为技术有限公司 | 半导体装置和包括该半导体装置的电子设备 |
CN118507443B (zh) * | 2024-07-18 | 2024-09-20 | 成都兴仁科技有限公司 | 一种堆叠式电容芯片封装结构 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5425584B2 (ja) * | 2009-10-15 | 2014-02-26 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
KR101817159B1 (ko) * | 2011-02-17 | 2018-02-22 | 삼성전자 주식회사 | Tsv를 가지는 인터포저를 포함하는 반도체 패키지 및 그 제조 방법 |
US8946888B2 (en) * | 2011-09-30 | 2015-02-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package on packaging structure and methods of making same |
US8779601B2 (en) * | 2011-11-02 | 2014-07-15 | Stmicroelectronics Pte Ltd | Embedded wafer level package for 3D and package-on-package applications, and method of manufacture |
-
2017
- 2017-02-20 CN CN201710090714.XA patent/CN108461454B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN108461454A (zh) | 2018-08-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI635588B (zh) | 封裝中具有不同厚度的熱界面材料 | |
TWI662667B (zh) | 封裝結構及其製造方法 | |
TWI496270B (zh) | 半導體封裝件及其製法 | |
US11515290B2 (en) | Semiconductor package | |
TWI473218B (zh) | 穿孔中介板及其製法與封裝基板及其製法 | |
US9953907B2 (en) | PoP device | |
US11508685B2 (en) | Stacked semiconductor package | |
CN108461454B (zh) | 封装堆叠构造及其制造方法 | |
JP2008218926A (ja) | 半導体装置及びその製造方法 | |
US12040313B2 (en) | Semiconductor package and a method for manufacturing the same | |
TW201832297A (zh) | 封裝堆疊構造及其製造方法 | |
TW201727852A (zh) | 基板結構及其製法 | |
US11450580B2 (en) | Semiconductor structure and method of fabricating the same | |
CN112864109A (zh) | 半导体封装件 | |
TWI753587B (zh) | 封裝結構及其形成方法 | |
US20170358557A1 (en) | Package-on-package structure and manufacturing method thereof | |
US12040304B2 (en) | Semiconductor package and method of fabricating the same | |
KR20210057853A (ko) | 반도체 패키지 및 그 제조 방법 | |
TW201701429A (zh) | 晶圓級封裝及其製作方法 | |
US20130256915A1 (en) | Packaging substrate, semiconductor package and fabrication method thereof | |
US20230411349A1 (en) | Semiconductor device packages and methods of manufacturing the same | |
US11227814B2 (en) | Three-dimensional semiconductor package with partially overlapping chips and manufacturing method thereof | |
KR20210147453A (ko) | 반도체 패키지 및 그 제조 방법 | |
CN117153805A (zh) | 电子封装件及其制法 | |
TWI772816B (zh) | 電子封裝件及其製法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20200331 Termination date: 20210220 |