CN108141219B - 用于模数转换的方法和模数转换器 - Google Patents
用于模数转换的方法和模数转换器 Download PDFInfo
- Publication number
- CN108141219B CN108141219B CN201780002366.4A CN201780002366A CN108141219B CN 108141219 B CN108141219 B CN 108141219B CN 201780002366 A CN201780002366 A CN 201780002366A CN 108141219 B CN108141219 B CN 108141219B
- Authority
- CN
- China
- Prior art keywords
- digital signal
- capacitors
- reference voltage
- capacitor
- value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0602—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic
- H03M1/0604—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic at one point, i.e. by adjusting a single reference value, e.g. bias or gain error
- H03M1/0607—Offset or drift compensation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/46—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
- H03M1/466—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors
- H03M1/468—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors in which the input S/H circuit is merged with the feedback DAC array
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本申请涉及用于模数转换的方法和模数转换器。该方法应用于包括电容器阵列和比较器的SAR ADC中,该电容器阵列包括并联的n个电容器,该方法包括:采用逐次逼近的方法确定该SAR ADC的失调电压对应的误差序列;根据该误差序列,确定该n个电容器中第j个电容器对应的第一参考电压V′j;在对待转换的模拟信号进行采样的采样阶段之后,采用逐次逼近的方法将待转换的模拟信号转换为目标数字信号,其中,在该采样阶段,将该n个电容器中的每个电容器的第一端连接该待转换的模拟信号,该第j个电容器的第二端连接该第一参考电压V′j。本申请实施例的用于模数转换的方法和模数转换器,无需增加额外的电路,实现失调电压的自消除。
Description
技术领域
本申请涉及电子技术领域,尤其涉及用于模数转换的方法和模数转换器。
背景技术
逐次逼近型(successive approximation register,SAR)模数转换器(analog todigital converters,ADC)可以将模拟信号转化为数字信号。一般的,如图1所示,SAR ADC包括比较器、数模转化器(Digital-to-analog converter,DAC)以及逻辑电路,其中,该DAC可以包括电容器阵列,例如如图2所示,该电容器阵列可以包括n个并联的电容器。SAR ADC将模拟信号转换为数字信号转换的基本原理是:将待转换的模拟输入信号Vin与参考电压Vref进行比较,参考电压为根据DAC的输出确定的,比较器根据二者大小决定增大还是减小输入DAC的数字信号,以使参考电压Vref向模拟输入信号Vin逼进,当参考电压Vref与模拟输入信号Vin相等时,即可获得模拟输入信号Vin对应的数字信号Dn,Dn-1,…,D2,D1。即通过DAC的输出逐次逼近输入电压的方式来实现模数转换。
在传统的SAR ADC中,由于比较器存在失调电压Voff,那么SAR ADC输出的数字信号中存在对应的误差。具体地,如图2所示,对于第一阶段P1,n个电容器阵列中每个电容器的第一端连接输入的待转换的模拟信号Vin,每个电容器的第二端与共模电压Vcm相连,对每个电容器进行充电;在第二阶段P2,由于存在失调电压Voff,将该失调电压Voff等效到电容器阵列上,那么该电容器阵列的电荷量Q为:
其中,Cn,Cn-1,…,C2,C1分别表示n个电容器的电容。
因此,该传统的SAR ADC中存在失调电压Voff导致的误差,使得输出的数字信号不准确。
发明内容
本申请提供了一种用于模数转换的方法和模数转换器,无需增加额外的电路,实现失调电压的自消除。
第一方面,提供了一种用于模数转换的方法,所述方法应用于SAR ADC中,所述SARADC包括:电容器阵列和比较器,所述电容器阵列包括并联的n个电容器,该方法包括:采用逐次逼近的方法确定所述SAR ADC的失调电压对应的误差序列,所述误差序列为用于表示失调电压的数字信号;根据所述误差序列,确定所述n个电容器中第j个电容器对应的第一参考电压Vj',j=n,n-1,…,2,1;在对待转换的模拟信号进行采样的采样阶段之后,采用逐次逼近的方法将所述待转换的模拟信号转换为目标数字信号,其中,在所述采样阶段,将所述n个电容器中的每个电容器的第一端连接所述待转换的模拟信号,所述第j个电容器的第二端连接所述第一参考电压Vj'。
因此,本申请实施例的用于模数转换的方法,应用于包括比较器以及电容器阵列的SAR ADC中,采用逐次逼近的方法确定SAR ADC的失调电压对应的误差序列的数字信号,根据该误差序列确定电容器阵列中每个电容器在待转换的模拟信号的采样阶段连接的参考电压,使得该电容器阵列中每个电容器在该采样阶段一端连接待转换的模拟信号,一端连接确定的对应的参考电压,实现失调电压的自消除,再采用逐次逼近的方法将该待转换的模拟信号转换为目标数字信号,这样可以不增加额外的模拟电路的情况下实现失调电压的自消除,并且该过程仅增加了一轮转换,不影响SAR ADC的运行速度。
结合第一方面,在第一方面的一种实现方式中,所述采用逐次逼近的方法确定失调电压对应的误差序列,包括:在将所述每个电容器的电荷量设置为零后,将所述n个电容器中每个电容器的第一端连接所述比较器的输入端,所述每个电容器的第二端连接共模电压,所述比较器输出所述误差序列中的数字信号D'n,所述数字信号D'n为所述误差序列的最高位;在将所述n个电容器中所述第n个电容器至第i+1个电容器的第二端分别连接第一参考电压Vn'至第一参考电压Vi'+1,所述n个电容器中除所述第n个电容器至所述第i+1个电容器外的其它电容器的第二端连接所述共模电压时,所述比较器输出所述误差序列中的数字信号Di',所述第n个电容器至所述第i+1个电容器分别与所述数字信号D'n至数字信号Di'+1对应,所述第一参考电压Vn'至所述第一参考电压Vi'+1为根据所述误差序列中的所述数字信号D'n至所述数字信号Di'+1确定的,所述数字信号Di'为所述数字信号Di'+1的下一位,i为小于n的正整数;获取所述误差序列为D'n,D'n-1,…,Di',…,D'2,D1'。
结合第一方面及其上述实现方式,在第一方面的另一种实现方式中,所述误差序列中的数字信号D'j为第一值或第二值,当所述误差序列中的数字信号D'j为第一值时,所述n个电容器中与所述数字信号D'j对应的第j个电容器的第二端连接的第一参考电压Vj'为第一电压值;或,当所述数字信号D'j为第二值时,所述n个电容器中与所述数字信号D'j对应的第j个电容器的第二端连接的所述第一参考电压Vj'为第二电压值,j为小于或者等于n的正整数。
结合第一方面及其上述实现方式,在第一方面的另一种实现方式中,所述采用逐次逼近的方法将待转换的模拟信号转换为目标数字信号,包括:在所述采样阶段之后,将所述每个电容器的第一端连接所述比较器的输入端,所述每个电容器的第二端连接所述共模电压,所述比较器输出所述目标数字信号中的最高位数字信号Dn;在将所述n个电容器中所述第n个电容器至第i+1个电容器的第二端分别连接第二参考电压Vn至第二参考电压Vi+1,所述n个电容器中除所述第n个电容器至所述第i+1个电容器外的其它电容器的第二端连接所述共模电压时,所述比较器输出所述目标数字信号中的数字信号Di,所述第n个电容器至所述第i+1个电容器分别与所述数字信号Dn至数字信号Di+1对应,所述第二参考电压Vn至所述第二参考电压Vi+1为根据所述目标数字信号中的所述数字信号Dn至所述数字信号Di+1确定的,所述数字信号Di为所述数字信号Di+1的下一位,i为小于n的正整数;获取所述目标数字信号为Dn,Dn-1,…,Di,…。
结合第一方面及其上述实现方式,在第一方面的另一种实现方式中,所述目标数字信号中的数字信号Dj为第一值或第二值,当所述目标数字信号中的数字信号Dj为第一值时,所述n个电容器中与所述数字信号Dj对应的第j个电容器的第二端连接的第二参考电压Vj为第一电压值;或,当所述数字信号Dj为第二值时,所述n个电容器中与所述数字信号Dj对应的第j个电容器的第二端连接的所述第二参考电压Vj为第二电压值。
第二方面,提供了一种SAR ADC,所述SAR ADC包括:电容器阵列、比较器和控制器,所述电容器阵列包括并联的n个电容器,所述控制器用于:通过逐次逼近的方法得到所述SAR ADC的失调电压对应的误差序列,所述误差序列为用于表示失调电压的数字信号;根据所述误差序列,得到所述n个电容器中第j个电容器对应的第一参考电压Vj',j=n,n-1,…,2,1;在对待转换的模拟信号进行采样的采样阶段之后,通过逐次逼近的方法将待转换的模拟信号转换为目标数字信号,其中,在所述采样阶段,将所述n个电容器中的每个电容器的第一端连接所述待转换的模拟信号,所述第j个电容器的第二端连接所述第一参考电压Vj'。
因此,本申请实施例的SAR ADC,包括比较器以及电容器阵列,采用逐次逼近的方法确定该SAR ADC的失调电压对应的误差序列的数字信号,根据该误差序列确定电容器阵列中每个电容器在待转换的模拟信号的采样阶段连接的参考电压,使得该电容器阵列中每个电容器在该采样阶段一端连接待转换的模拟信号,一端连接确定的对应的参考电压,实现失调电压的自消除,再采用逐次逼近的方法将该待转换的模拟信号转换为目标数字信号,这样可以不增加额外的模拟电路的情况下实现失调电压的自消除,并且该过程仅增加了一轮转换,不影响SAR ADC的运行速度。
第三方面,提供了一种计算机可读介质,用于存储计算机程序,该计算机程序包括用于执行第一方面或第一方面的任意可能的实现方式中的方法的指令。
第四方面,提供了一种包括指令的计算机程序产品,当计算机运行所述计算机程序产品的所述指时,所述计算机执行上述第一方面或第一方面的任意可能的实现方式中的用于模数转换的方法。具体地,该计算机程序产品可以运行于上述第二方面的SAR ACD上。
附图说明
图1是根据本申请实施例的SAR ADC的示意图。
图2是根据本申请实施例的模数转换的方法的示意图。
图3是根据本申请实施例的用于模数转换的方法的示意性流程图。
图4示出了根据本申请实施例的采用逐次逼近的方法确定失调电压对应的误差序列的方法的示意图。
图5示出了根据本申请实施例的中采用逐次逼近的方法将待转换的模拟信号转换为目标数字信号的方法的示意图。
图6示出了根据本申请实施例的SAR ADC的示意性框图。
具体实施方式
下面将结合附图,对本申请实施例中的技术方案进行描述。
图3示出了根据本申请实施例的用于模数转换的方法100的示意性流程图,该方法100可以由SAR ADC执行,具体地,例如该SAR ADC可以为图1所示的SAR ADC,该SAR ADC包括电容器阵列和比较器,其中,该电容器阵列包括并联的n个电容器。该SAR ADC还包括控制器,该控制器可以用于执行该方法100,具体地,该控制器可以为逻辑电路也可以为……,例如如图1所示的SAR ADC包括的逻辑电路,可选地,该控制器可以包括若干相关开关,并且该控制器可以通过控制这些开关,进而控制该SAR ADC的各部分连接关系。
如图3所示,该方法100包括:S110,采用逐次逼近的方法确定该SAR ADC的失调电压对应的误差序列,该误差序列为用于表示失调电压的数字信号;S120,根据该误差序列,确定该n个电容器中第j个电容器对应的第一参考电压Vj',j=n,n-1,…,2,1;S130,在对待转换的模拟信号进行采样的采样阶段之后,采用逐次逼近的方法将待转换的模拟信号转换为目标数字信号,其中,在该采样阶段,将该n个电容器中的每个电容器的第一端连接该待转换的模拟信号,该第j个电容器的第二端连接该第一参考电压Vj'。
应理解,该SAR ADC中的电容器的电容值可以根据实际应用进行设置。例如,以图2为例,假设包括n个电容器,可以将该n个电容器总左至右依次编号为n,n-1,…,2,1,其中,第i个电容器的电容值为C*2i-1,C为任意常数,但本申请实施例并不限于此。
在S110中,采用逐次逼近的方法确定该SAR ADC的失调电压对应的误差序列,具体包括:在将该每个电容器的电荷量设置为零后,将该n个电容器中每个电容器的第一端连接该比较器的输入端,该每个电容器的第二端连接共模电压,该比较器输出该误差序列中的数字信号D'n,该数字信号D'n为该误差序列的最高位;在将该n个电容器中该第n个电容器至第i+1个电容器的第二端分别连接第一参考电压Vn'至第一参考电压Vi'+1,该n个电容器中除该第n个电容器至该第i+1个电容器外的其它电容器的第二端连接该共模电压时,该比较器输出该误差序列中的数字信号Di',该第n个电容器至该第i+1个电容器分别与该数字信号D'n至数字信号Di'+1对应,该第一参考电压Vn'至该第一参考电压Vi'+1为根据该误差序列中的该数字信号D'n至该数字信号Di'+1确定的,该数字信号Di'为该数字信号Di'+1的下一位,i为小于n的正整数;获取该误差序列为D'n,D'n-1,…,Di',…,D'2,D1'。
具体地,图4示出了根据本申请实施例的S110中采用逐次逼近的方法确定该SARADC的失调电压对应的误差序列的方法的示意图。在第一阶段P1,将电容器阵列包括的n个电容器中每个电容器的电荷量清零,可选的,可以将每个电容器的两端分别连接共模电压Vcm,使得每个电容器的电荷量为零。
可选地,该共模电压Vcm可以为0。
如图4所示,在第二阶段P2,将n个电容器中的每个电容器的第一端连接比较器的输入端,第二端仍然连接共模电压Vcm,此时该比较器输出的值为误差序列的数字信号D'n。具体地,按照如图4所示的连接方式,比较器将输入值的大小与0进行比较,根据比较结果输出该数字信号D'n,例如,当该比较器的输入值大于0时,比较器输出数字信号D'n为第一值,比如该第一值可以为“1”;当该比较器的输入值小于0时,比较器输出数字信号D'n为第二值,比如该第二值可以为“0”,或者也可以为“-1”,其中,该比较器的输入值与失调电压Voff相关。
如图4所示,在第三阶段P3,根据比较器输出的数字信号D'n,将n个电容器中与该数字信号D'n对应的第n个电容器的第二端连接第一参考电压Vn',而该n个电容器中除该第n个电容器以外的其它电容器的第二端仍然连接共模电压Vcm,该n个电容器中每个电容器的第一端仍然连接比较器的输入端,此时该比较器输出的值为误差序列中的数字信号D'n-1,该数字信号D'n-1为数字信号D'n的下一位。具体地,按照如图4所示的连接方式,比较器将输入值的大小与0进行比较,根据比较结果输出该数字信号D'n-1,例如,当该比较器的输入值大于0时,比较器输出数字信号D'n-1为第一值,比如该第一值可以为“1”;当该比较器的输入值小于0时,比较器输出数字信号D'n-1为第二值,比如该第二值可以为“0”,或者也可以为“-1”,其中,该比较器的输入值与失调电压Voff以及第一参考电压Vn'相关,例如,该比较器的输入值可以表示为失调电压Voff与第一参考电压Vn'的和。
应理解,该第n个电容器可以为如图4所示的最左边的电容器,该第n个电容器的第二端连接的第一参考电压Vn'为根据数字信号D'n确定的。可选地,该数字信号D'n可以为第一值或第二值,当该数字信号D'n为第一值时,对应的该第n个电容器的第二端连接的第一参考电压Vn'的值等于第一电压值;当该数字信号D'n为第二值时,对应的该第n个电容器的第二端连接的第一参考电压Vn'的值等于第二电压值。
例如,如图4所示,当数字信号D'n为第一值时,比如该第一值为“1”,则将第n个电容器的第二端连接的第一参考电压Vn'设置为将参考电压Vref连接P端,此时该第一参考电压Vn'的值可以等于参考电压Vref;当数字信号D'n为第二值时,比如该第二值为“0”,则将第一参考电压Vn'设置为将参考电压Vref连接N端,此时该第一参考电压Vn'的值可以等于0或者等于-Vref。
再例如,相反的,也可以在数字信号D'n为第一值时,将第n个电容器的第二端连接的第一参考电压Vn'设置为将参考电压Vref连接N端,此时该第一参考电压Vn'的值可以等于0或者等于-Vref;当数字信号D'n为第二值时,将第一参考电压Vn'设置为将参考电压Vref连接P端,此时该第一参考电压Vn'的值可以等于Vref。
按照第三阶段P3的设置方式,依次类推,在比较器输出误差序列中的数字信号Di'+1后,将该n个电容器中该第n个电容器至第i+1个电容器的第二端分别连接第一参考电压Vn'至第一参考电压Vi'+1,而该n个电容器中除该第n个电容器至该第i+1个电容器外的其它电容器的第二端仍然连接该共模电压Vcm,且该n个电容器中每个电容器的第一端仍然连接比较器的输入端,此时比较器输出该误差序列中的数字信号Di',其中,第n个电容器至该第i+1个电容器分别与该数字信号D'n至数字信号Di'+1对应,该第一参考电压Vn'至该第一参考电压Vi'+1分别为根据该误差序列中的该数字信号D'n至该数字信号Di'+1确定的,在将该该该数字信号Di'为该数字信号Di'+1的下一位,i可以为小于n的正整数中任意一个。
具体地,该第n个电容器可以为如图4所示的最左边的电容器,第n个电容器至第i+1个电容器可以为从最左边的电容器向右依次排列的n-i-1个电容器。对于n个电容器中的第i+1个电容器连接的第一参考电压Vi'+1,该第一参考电压Vi'+1为根据数字信号Di'+1确定的,与第一参考电压Vn'的确定方式一样,该数字信号Di'+1可以为第一值或第二值,当该数字信号Di'+1为第一值时,对应的该第i+1个电容器的第二端连接的第一参考电压Vi'+1的值等于第一电压值;当该数字信号Di'+1为第二值时,对应的该第i+1个电容器的第二端连接的第一参考电压Vi'+1的值等于第二电压值。
例如,当数字信号Di'+1为第一值时,比如该第一值为“1”,则将第i+1个电容器的第二端连接的第一参考电压Vi'+1设置为将参考电压Vref连接P端,此时该第一参考电压Vi'+1的值可以等于参考电压Vref;当数字信号Di'+1为第二值时,比如该第二值为“0”,则将第一参考电压Vi'+1设置为将参考电压Vref连接N端,此时该第一参考电压Vi'+1的值可以等于0或者等于-Vref。
按照上述方式,如图4所示,在第四阶段P4,可以获得n个数字信号D'n,D'n-1,…,Di',…,D'2,D1',即获得的误差序列为D'n,D'n-1,…,Di',…,D'2,D1'。
在S120中,根据误差序列,即数字信号D'n,D'n-1,…,Di',…,D'2,D1',可以确定第j个电容器的第一参考电压Vj',j=n,n-1,…,2,1;在S130中,在对待转换的模拟信号进行采样的采样阶段之后,采用逐次逼近的方法将该待转换的模拟信号转换为目标数字信号。其中,在该采样阶段,将该n个电容器中的每个电容器的第一端连接该待转换的模拟信号,该n个电容器中的第j个电容器的第二端连接该第一参考电压Vj'。
具体地,该采用逐次逼近的方法将待转换的模拟信号转换为目标数字信号,具体包括:在该待转换的模拟信号的采样阶段之后,将该每个电容器的第一端连接该比较器的输入端,该每个电容器的第二端连接该共模电压,该比较器输出该目标数字信号中的最高位数字信号Dn;在将该n个电容器中该第n个电容器至第i+1个电容器的第二端分别连接第二参考电压Vn至第二参考电压Vi+1,该n个电容器中除该第n个电容器至该第i+1个电容器外的其它电容器的第二端连接该共模电压时,该比较器输出该目标数字信号中的数字信号Di,该第n个电容器至该第i+1个电容器分别与该数字信号Dn至数字信号Di+1对应,该第二参考电压Vn至该第二参考电压Vi+1为根据该目标数字信号中的该数字信号Dn至该数字信号Di+1确定的,该数字信号Di为该数字信号Di+1的下一位,i为小于n的正整数;获取该目标数字信号为Dn,Dn-1,…,Di,…。
具体地,图5示出了根据本申请实施例的S130中采用逐次逼近的方法将待转换的模拟信号转换为目标数字信号的方法的示意图。在第五阶段P5,即为待转换的模拟信号的采样阶段,将n个电容器中每个电容器的第一端连接输入的待转换的模拟信号Vin;而该n个电容器中的第j个电容器的第二端连接第一参考电压Vj',该第一参考电压Vj'为根据误差序列中的数字信号D'j确定的,j=n,n-1,…,2,1。具体地,与S110中确定误差序列中每个数字信号的过程中的第一参考电压的确定过程类似,该数字信号D'j可以为第一值或者第二值,当该数字信号D'j为第一值时,该第j个电容器的第二端连接的第一参考电压Vj'的值等于第一电压值;当该数字信号D'j为第二值时,该第j个电容器的第二端连接的第一参考电压Vj'的值等于第二电压值。
具体地,在S110中的第一阶段P1,n个电容器的电荷量设置为0,因此,根据S110可知,n个电容器的电荷量为0时得到下面的公式(2):
因此,可以通过公式(3)获得失调电压Voff为:
Voff=[Dn`*Vref D`n-1*Vref…D2`*Vref D1`*Vref] (3)
在S130中的第五阶段P5的采样阶段,每个电容器的第一端连接待转换的模拟信号Vin,每个电容器的第二端连接的第一参考电压与误差序列相关,即与失调电压Voff相关,同时把比较器的失调电压voff等效到电容器阵列,因此,该n个电容器的电荷量Q可以表示为公式(4):
将公式(3)带入公式(4)即可获得n个电容器的电荷量为Q:
即经过第五阶段P5的采样阶段,Voff被消除。
应理解,在经过第五阶段P5的采样阶段之后,获得待转换的模拟信号对应的目标数字信号的过程与现有技术类似。并且,经过采样阶段,还可以消除失调电压Voff的影响,使得获得的与待转换的模拟信号对应的目标数字信号与失调电压Voff无关。具体地,下面以图5所示第六阶段P6至第八阶段P8为例进行具体说明。
如图5所示,在第六阶段P6,将n个电容器的中每个电容器的第一端连接比较器的输入端,每个电容器的第二端连接共模电压Vcm,此时比较器输出目标数字信号中的数字信号Dn。具体地,按照如图5所示的连接方式,比较器将输入值的大小与0进行比较,根据比较结果输出该数字信号Dn,例如,当该比较器的输入值大于0时,比较器输出数字信号Dn为第一值,比如该第一值可以为“1”;当该比较器的输入值小于0时,比较器输出数字信号Dn为第二值,比如该第二值可以为“0”,或者也可以为“-1”,其中,比较器的输入值的大小与待转换的模拟信号Vin相关。
可选地,该共模电压Vcm可以为0。
如图5所示,在第七阶段P7,根据比较器输出的数字信号Dn,将n个电容器中与该数字信号Dn对应的第n个电容器的第二端连接第二参考电压Vn,而该n个电容器中除该第n个电容器以外的其它电容器的第二端仍然连接共模电压Vcm,该n个电容器中每个电容器的第一端仍然连接比较器的输入端,此时该比较器输出的值为目标数字信号中的数字信号Dn-1,该数字信号Dn-1为数字信号Dn的下一位。具体地,按照如图5所示的连接方式,比较器将输入值的大小与0进行比较,根据比较结果输出该数字信号Dn-1,例如,当该比较器的输入值大于0时,比较器输出数字信号Dn-1为第一值,比如该第一值可以为“1”;当该比较器的输入值小于0时,比较器输出数字信号Dn-1为第二值,比如该第二值可以为“0”,或者也可以为“-1”,其中,该比较器的输入值与待转换的模拟信号Vin以及第二参考电压Vn相关,例如,该比较器的输入值可以表示为待转换的模拟信号Vin与第一参考电压Vn的和。
应理解,该第n个电容器可以为如图5所示的最左边的电容器,该第n个电容器的第二端连接的第二参考电压Vn为根据数字信号Dn确定的。可选地,该数字信号Dn可以为第一值或第二值,当该数字信号Dn为第一值时,该第n个电容器的第二端连接的第二参考电压Vn的值等于第一电压值;当该数字信号Dn为第二值时,该第n个电容器的第二端连接的第二参考电压Vn的值等于第二电压值。
例如,如图5所示,当数字信号Dn为第一值时,比如该第一值为“1”,则将第n个电容器的第二端连接的第一参考电压Vn设置为将参考电压Vref连接P端,此时该第一参考电压Vn的值可以等于参考电压Vref;当数字信号Dn为第二值时,比如该第二值为“0”,则将第一参考电压Vn设置为将参考电压Vref连接N端,此时该第一参考电压Vn的值可以等于0或者等于-Vref。
再例如,相反的,也可以在数字信号Dn为第一值时,将第n个电容器的第二端连接的第一参考电压Vn设置为将参考电压Vref连接N端,此时该第一参考电压Vn的值可以等于0,或者等于-Vref;当数字信号Vn为第二值时,将第一参考电压Vn设置为将参考电压Vref连接P端,此时该第一参考电压Vn的值可以等于Vref。但本实施例并不限于此。
按照第七阶段P7的设置方式,依次类推,在比较器输出目标数字信号中的数字信号Di+1后,将该n个电容器中该第n个电容器至第i+1个电容器的第二端分别连接第二参考电压Vn至第二参考电压Vi+1,而该n个电容器中除该第n个电容器至该第i+1个电容器外的其它电容器的第二端仍然连接该共模电压Vcm,且该n个电容器中每个电容器的第一端仍然连接比较器的输入端,此时比较器输出该目标数字信号中的数字信号Di,其中,第n个电容器至该第i+1个电容器分别与该数字信号Dn至数字信号Di+1对应,该第二参考电压Vn至该第二参考电压Vi+1分别为根据该目标数字信号中的该数字信号Dn至该数字信号Di+1确定的,在将该该该数字信号Di为该数字信号Di+1的下一位,i可以为小于n的正整数中任意一个。
具体地,该第n个电容器可以为如图5所示的最左边的电容器,第n个电容器至第i+1个电容器可以为从最左边的电容器向右依次排列的n-i-1个电容器。对于n个电容器中的第i+1个电容器连接的第二参考电压Vi+1,该第二参考电压Vi+1为根据数字信号Di+1确定的,与第二参考电压Vn的确定方式一样,该数字信号Di+1可以为第一值或第二值,当该数字信号Di+1为第一值时,该第i+1个电容器的第二端连接的第二参考电压Vi+1的值等于第一电压值;当该数字信号Di+1为第二值时,该第i+1个电容器的第二端连接的第二参考电压Vi+1的值等于第二电压值。
例如,当数字信号Di+1为第一值时,比如该第一值为“1”,则将第i+1个电容器的第二端连接的第一参考电压Vi+1设置为将参考电压Vref连接P端,此时该第一参考电压Vi+1的值可以等于参考电压Vref;当数字信号Di+1为第二值时,比如该第二值为“0”,则将第一参考电压Vi+1设置为将参考电压Vref连接N端,此时该第一参考电压Vi+1的值可以等于0或者等于-Vref。
按照上述方式,如图5所示,在第八阶段P8,可以获得与输入的待转换的模拟信号对应的目标数字信号为Dn,Dn-1,…,Di,…,其中,i可以为小于或者等于n的任意整数。
例如,i取1时,即获得目标数字信号为Dn,Dn-1,…,D2,D1。
再例如,i也可以取大于1的整数。对于流水型SAR ADC(pipelined SAR ADC),无需把所有电容器对应的所有位数都转化成数字信号,否则输出会错误,因此,可以根据实际应用,获得目标数字信号对应的部分目标数字信号,而其余位用0表示,即获得目标数字信号为Dn,Dn-1,…,Di,…,0,0,0。
应理解,对于本申请实施例中的第一参考电压,对应不同的电容器,该第一参考电压的值不同,对于任意一个电容器,例如第j个电容器,该第一参考电压的电压值为Vj';同样的,对于本申请实施例中的第二参考电压,对应不同的电容器,该第二参考电压的值不同,对于任意一个电容器,例如第j个电容器,该第二参考电压的电压值为Vj。
应理解,在制程、电压、以及温度(process voltage temperature,PVT)不发生改变时,本申请实施例中失调电压Voff对应的误差序列可以认为不变,无需进行多次测量;而在PTV发生改变时,可以根据实际应用,在进行待转换的模拟信号转换目标数字信号之前,重新测量该误差序列,但本申请实施例并不限于此。
因此,本申请实施例的用于模数转换的方法,应用于包括比较器以及电容器阵列的SAR ADC中,采用逐次逼近的方法确定SAR ADC的失调电压对应的误差序列的数字信号,根据该误差序列确定电容器阵列中每个电容器在待转换的模拟信号的采样阶段连接的参考电压,使得该电容器阵列中每个电容器在该采样阶段一端连接待转换的模拟信号,一端连接确定的对应的参考电压,实现失调电压的自消除,再采用逐次逼近的方法将该待转换的模拟信号转换为目标数字信号,这样可以不增加额外的模拟电路的情况下实现失调电压的自消除,并且该过程仅增加了一轮转换,不影响SAR ADC的运行速度。
图6示出了根据本申请实施例的SAR ADC 200的示意性框图。如图2所示,该SARADC 200包括:电容器阵列210、比较器220和控制器230,其中,该电容器阵列210包括并联的n个电容器。
具体地,该控制器230用于:通过逐次逼近的方法得到该SAR ADC的失调电压对应的误差序列,该误差序列为用于表示失调电压的数字信号;根据该误差序列,得到该n个电容器中第j个电容器对应的第一参考电压Vj',j=n,n-1,…,2,1;在对待转换的模拟信号进行采样的采样阶段之后,通过逐次逼近的方法将待转换的模拟信号转换为目标数字信号,其中,在该采样阶段,将该n个电容器中的每个电容器的第一端连接该待转换的模拟信号,该第j个电容器的第二端连接该第一参考电压Vj'。
可选的,该控制器230具体用于:在将该每个电容器的电荷量设置为零后,将该n个电容器中每个电容器的第一端连接该比较器220的输入端,该每个电容器的第二端连接共模电压,该比较器220输出该误差序列中的数字信号D'n,该数字信号D'n为该误差序列的最高位;在将该n个电容器中该第n个电容器至第i+1个电容器的第二端分别连接第一参考电压Vn'至第一参考电压Vi'+1,该n个电容器中除该第n个电容器至该第i+1个电容器外的其它电容器的第二端连接该共模电压时,该比较器220输出该误差序列中的数字信号Di',该第n个电容器至该第i+1个电容器分别与该数字信号D'n至数字信号Di'+1对应,该第一参考电压Vn'至该第一参考电压Vi'+1为根据该误差序列中的该数字信号D'n至该数字信号Di'+1确定的,该数字信号Di'为该数字信号Di'+1的下一位,i为小于n的正整数;获取该误差序列为D'n,D'n-1,…,Di',…,D'2,D1'。
可选的,该误差序列中的数字信号D'j为第一值或第二值,当该误差序列中的数字信号D'j为第一值时,该n个电容器中与该数字信号D'j对应的第j个电容器的第二端连接的第一参考电压Vj'为第一电压值;或,当该数字信号D'j为第二值时,该n个电容器中与该数字信号D'j对应的第j个电容器的第二端连接的该第一参考电压Vj'为第二电压值,j为小于或者等于n的正整数。
可选的,该控制器230具体用于:在该采样阶段之后,将该每个电容器的第一端连接该比较器220的输入端,该每个电容器的第二端连接该共模电压,该比较器220输出该目标数字信号中的最高位数字信号Dn;在将该n个电容器中该第n个电容器至第i+1个电容器的第二端分别连接第二参考电压Vn至第二参考电压Vi+1,该n个电容器中除该第n个电容器至该第i+1个电容器外的其它电容器的第二端连接该共模电压时,该比较器220输出该目标数字信号中的数字信号Di,该第n个电容器至该第i+1个电容器分别与该数字信号Dn至数字信号Di+1对应,该第二参考电压Vn至该第二参考电压Vi+1为根据该目标数字信号中的该数字信号Dn至该数字信号Di+1确定的,该数字信号Di为该数字信号Di+1的下一位,i为小于n的正整数;获取该目标数字信号为Dn,Dn-1,…,Di,…。
可选的,该目标数字信号中的数字信号Dj为第一值或第二值,当该目标数字信号中的数字信号Dj为第一值时,该n个电容器中与该数字信号Dj对应的第j个电容器的第二端连接的第二参考电压Vj为第一电压值;或,当该数字信号Dj为第二值时,该n个电容器中与该数字信号Dj对应的第j个电容器的第二端连接的该第二参考电压Vj为第二电压值。
应理解,该SAR ADC200中的电容器阵列210可以对应如图1所示的DAC,比较器220可以对应如图1所示的比较器,控制器230可以对应如图1所示的逻辑电路。
另外,根据本申请实施例的SAR ADC200可对应于执行本申请实施例中的方法100,并且SAR ADC200中的各个部分的上述和其它操作和/或功能分别为了实现图1至图5中的各个方法的相应流程,为了简洁,在此不再赘述。
因此,本申请实施例的SAR ADC,包括比较器以及电容器阵列,采用逐次逼近的方法确定该SAR ADC的失调电压对应的误差序列的数字信号,根据该误差序列确定电容器阵列中每个电容器在待转换的模拟信号的采样阶段连接的参考电压,使得该电容器阵列中每个电容器在该采样阶段一端连接待转换的模拟信号,一端连接确定的对应的参考电压,实现失调电压的自消除,再采用逐次逼近的方法将该待转换的模拟信号转换为目标数字信号,这样可以不增加额外的模拟电路的情况下实现失调电压的自消除,并且该过程仅增加了一轮转换,不影响SAR ADC的运行速度。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(read-only memory,ROM)、随机存取存储器(random access memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。
Claims (10)
1.一种用于模数转换的方法,其特征在于,所述方法应用于逐次逼近型SAR模数转换器ADC中,所述逐次逼近型SAR模数转换器ADC包括:电容器阵列和比较器,所述电容器阵列包括并联的n个电容器,所述方法包括:
采用逐次逼近的方法确定所述逐次逼近型SAR模数转换器ADC的失调电压对应的误差序列,所述误差序列为用于表示失调电压的数字信号;
根据所述误差序列,确定所述n个电容器中第j个电容器对应的第一参考电压V′j,j=n,n-1,…,2,1;
在对待转换的模拟信号进行采样的采样阶段之后,采用逐次逼近的方法将所述待转换的模拟信号转换为目标数字信号,其中,在所述采样阶段,将所述n个电容器中的每个电容器的第一端连接所述待转换的模拟信号,所述第j个电容器的第二端连接所述第一参考电压V′j。
2.根据权利要求1所述的方法,其特征在于,所述采用逐次逼近的方法确定失调电压对应的误差序列,包括:
在将所述每个电容器的电荷量设置为零后,将所述n个电容器中每个电容器的第一端连接所述比较器的输入端,所述每个电容器的第二端连接共模电压,所述比较器输出所述误差序列中的数字信号D′n,所述数字信号D′n为所述误差序列的最高位;
在将所述n个电容器中第n个电容器至第i+1个电容器的第二端分别连接第一参考电压V′n至第一参考电压V′i+1,所述n个电容器中除所述第n个电容器至所述第i+1个电容器外的其它电容器的第二端连接所述共模电压时,所述比较器输出所述误差序列中的数字信号D′i,所述第n个电容器至所述第i+1个电容器分别与所述数字信号D′n至数字信号D′i+1对应,所述第一参考电压V′n至所述第一参考电压V′i+1为根据所述误差序列中的所述数字信号D′n至所述数字信号D′i+1确定的,所述数字信号D′i为所述数字信号D′i+1的下一位,i为小于n的正整数;
获取所述误差序列为D′n,D′n-1,…,D′i,…,D′2,D′1。
3.根据权利要求2所述的方法,其特征在于,所述误差序列中的数字信号D′j为第一值或第二值,
当所述误差序列中的数字信号D′j为第一值时,所述n个电容器中与所述数字信号D′j对应的第j个电容器的第二端连接的第一参考电压V′j为第一电压值,或
当所述数字信号D′j为第二值时,所述n个电容器中与所述数字信号D′j对应的第j个电容器的第二端连接的所述第一参考电压V′j为第二电压值,j为小于或者等于n的正整数。
4.根据权利要求1至3中任一项所述的方法,其特征在于,所述采用逐次逼近的方法将所述待转换的模拟信号转换为目标数字信号,包括:
将所述每个电容器的第一端连接所述比较器的输入端,所述每个电容器的第二端连接共模电压,所述比较器输出所述目标数字信号中的最高位数字信号Dn;
在将所述n个电容器中第n个电容器至第i+1个电容器的第二端分别连接第二参考电压Vn至第二参考电压Vi+1,所述n个电容器中除所述第n个电容器至所述第i+1个电容器外的其它电容器的第二端连接所述共模电压时,所述比较器输出所述目标数字信号中的数字信号Di,所述第n个电容器至所述第i+1个电容器分别与所述数字信号Dn至数字信号Di+1对应,所述第二参考电压Vn至所述第二参考电压Vi+1为根据所述目标数字信号中的所述数字信号Dn至所述数字信号Di+1确定的,所述数字信号Di为所述数字信号Di+1的下一位,i为小于n的正整数;
获取所述目标数字信号为Dn,Dn-1,…,Di,…。
5.根据权利要求4所述的方法,其特征在于,所述目标数字信号中的数字信号Dj为第一值或第二值,
当所述目标数字信号中的数字信号Dj为第一值时,所述n个电容器中与所述数字信号Dj对应的第j个电容器的第二端连接的第二参考电压Vj为第一电压值,或
当所述数字信号Dj为第二值时,所述n个电容器中与所述数字信号Dj对应的第j个电容器的第二端连接的所述第二参考电压Vj为第二电压值。
6.一种逐次逼近型SAR模数转换器ADC,其特征在于,所述逐次逼近型SAR模数转换器ADC包括:电容器阵列、比较器和控制器,所述电容器阵列包括并联的n个电容器,
所述控制器用于:
通过逐次逼近的方法得到所述逐次逼近型SAR模数转换器ADC的失调电压对应的误差序列,所述误差序列为用于表示失调电压的数字信号;
根据所述误差序列,得到所述n个电容器中第j个电容器对应的第一参考电压V′j,j=n,n-1,…,2,1;
在对待转换的模拟信号进行采样的采样阶段之后,通过逐次逼近的方法将所述待转换的模拟信号转换为目标数字信号,其中,在所述采样阶段,将所述n个电容器中的每个电容器的第一端连接所述待转换的模拟信号,所述第j个电容器的第二端连接所述第一参考电压V′j。
7.根据权利要求6所述的逐次逼近型SAR模数转换器ADC,其特征在于,所述控制器具体用于:
在将所述每个电容器的电荷量设置为零后,将所述n个电容器中每个电容器的第一端连接所述比较器的输入端,所述每个电容器的第二端连接共模电压,所述比较器输出所述误差序列中的数字信号D′n,所述数字信号D′n为所述误差序列的最高位;
在将所述n个电容器中第n个电容器至第i+1个电容器的第二端分别连接第一参考电压V′n至第一参考电压V′i+1,所述n个电容器中除所述第n个电容器至所述第i+1个电容器外的其它电容器的第二端连接所述共模电压时,所述比较器输出所述误差序列中的数字信号D′i,所述第n个电容器至所述第i+1个电容器分别与所述数字信号D′n至数字信号D′i+1对应,所述第一参考电压V′n至所述第一参考电压V′i+1为根据所述误差序列中的所述数字信号D′n至所述数字信号D′i+1确定的,所述数字信号D′i为所述数字信号D′i+1的下一位,i为小于n的正整数;
获取所述误差序列为D′n,D′n-1,…,D′i,…,D′2,D′1。
8.根据权利要求7所述的逐次逼近型SAR模数转换器ADC,其特征在于,所述误差序列中的数字信号D′j为第一值或第二值,
当所述误差序列中的数字信号D′j为第一值时,所述n个电容器中与所述数字信号D′j对应的第j个电容器的第二端连接的第一参考电压V′j为第一电压值,或
当所述数字信号D′j为第二值时,所述n个电容器中与所述数字信号D′j对应的第j个电容器的第二端连接的所述第一参考电压V′j为第二电压值,j为小于或者等于n的正整数。
9.根据权利要求6至8中任一项所述的逐次逼近型SAR模数转换器ADC,其特征在于,所述控制器具体用于:
在所述采样阶段之后,将所述每个电容器的第一端连接所述比较器的输入端,所述每个电容器的第二端连接共模电压,所述比较器输出所述目标数字信号中的最高位数字信号Dn;
在将所述n个电容器中第n个电容器至第i+1个电容器的第二端分别连接第二参考电压Vn至第二参考电压Vi+1,所述n个电容器中除所述第n个电容器至所述第i+1个电容器外的其它电容器的第二端连接所述共模电压时,所述比较器输出所述目标数字信号中的数字信号Di,所述第n个电容器至所述第i+1个电容器分别与所述数字信号Dn至数字信号Di+1对应,所述第二参考电压Vn至所述第二参考电压Vi+1为根据所述目标数字信号中的所述数字信号Dn至所述数字信号Di+1确定的,所述数字信号Di为所述数字信号Di+1的下一位,i为小于n的正整数;
获取所述目标数字信号为Dn,Dn-1,…,Di,…。
10.根据权利要求9所述的逐次逼近型SAR模数转换器ADC,其特征在于,所述目标数字信号中的数字信号Dj为第一值或第二值,
当所述目标数字信号中的数字信号Dj为第一值时,所述n个电容器中与所述数字信号Dj对应的第j个电容器的第二端连接的第二参考电压Vj为第一电压值,或
当所述数字信号Dj为第二值时,所述n个电容器中与所述数字信号Dj对应的第j个电容器的第二端连接的所述第二参考电压Vj为第二电压值。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2017/115590 WO2019113772A1 (zh) | 2017-12-12 | 2017-12-12 | 用于模数转换的方法和模数转换器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108141219A CN108141219A (zh) | 2018-06-08 |
CN108141219B true CN108141219B (zh) | 2021-07-09 |
Family
ID=62400975
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201780002366.4A Active CN108141219B (zh) | 2017-12-12 | 2017-12-12 | 用于模数转换的方法和模数转换器 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN108141219B (zh) |
WO (1) | WO2019113772A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111615790B (zh) * | 2018-12-21 | 2022-09-30 | 深圳市汇顶科技股份有限公司 | 模数转换器、图像传感器及手持装置 |
KR102460600B1 (ko) | 2019-01-31 | 2022-10-27 | 선전 구딕스 테크놀로지 컴퍼니, 리미티드 | 전류 상쇄 회로, 심박수 검출 장치 및 웨어러블 디바이스 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104242879A (zh) * | 2013-06-20 | 2014-12-24 | 西安电子科技大学 | 一种用于高速模数转换器的高速低失调动态比较器 |
CN104467857A (zh) * | 2014-12-29 | 2015-03-25 | 中国科学院半导体研究所 | 逐次逼近模数转换器系统 |
US9071265B1 (en) * | 2014-08-12 | 2015-06-30 | Freescale Semiconductor, Inc. | Successive approximation analog-to-digital converter with linearity error correction |
CN204967798U (zh) * | 2015-09-28 | 2016-01-13 | 成都领芯微电子科技有限公司 | 一种采用低分辨率dac电容阵列的sar adc |
CN105245231A (zh) * | 2015-10-08 | 2016-01-13 | 电子科技大学 | 一种流水线型逐次逼近模数转换器的前后级交换方法 |
CN105375923A (zh) * | 2015-11-30 | 2016-03-02 | 上海华虹宏力半导体制造有限公司 | 逐次逼近型模数转换器的数字自校准电路及方法 |
CN106059583A (zh) * | 2016-05-20 | 2016-10-26 | 深圳芯智汇科技有限公司 | 比较器失调电压校准电路及方法 |
CN106130557A (zh) * | 2016-06-20 | 2016-11-16 | 中国电子科技集团公司第二十四研究所 | 一种比较器失调电压自校正电路 |
US9548754B1 (en) * | 2015-11-06 | 2017-01-17 | Inphi Corporation | Systems and methods for comparator calibration |
CN106533443A (zh) * | 2016-11-16 | 2017-03-22 | 电子科技大学 | 一种高速动态比较器失调电压校准电路 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007074447A (ja) * | 2005-09-07 | 2007-03-22 | Fujitsu Ltd | Cmosセンサ |
JP5554675B2 (ja) * | 2010-09-29 | 2014-07-23 | 富士通株式会社 | 逐次比較a/d変換器 |
-
2017
- 2017-12-12 WO PCT/CN2017/115590 patent/WO2019113772A1/zh active Application Filing
- 2017-12-12 CN CN201780002366.4A patent/CN108141219B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104242879A (zh) * | 2013-06-20 | 2014-12-24 | 西安电子科技大学 | 一种用于高速模数转换器的高速低失调动态比较器 |
US9071265B1 (en) * | 2014-08-12 | 2015-06-30 | Freescale Semiconductor, Inc. | Successive approximation analog-to-digital converter with linearity error correction |
CN104467857A (zh) * | 2014-12-29 | 2015-03-25 | 中国科学院半导体研究所 | 逐次逼近模数转换器系统 |
CN204967798U (zh) * | 2015-09-28 | 2016-01-13 | 成都领芯微电子科技有限公司 | 一种采用低分辨率dac电容阵列的sar adc |
CN105245231A (zh) * | 2015-10-08 | 2016-01-13 | 电子科技大学 | 一种流水线型逐次逼近模数转换器的前后级交换方法 |
US9548754B1 (en) * | 2015-11-06 | 2017-01-17 | Inphi Corporation | Systems and methods for comparator calibration |
CN105375923A (zh) * | 2015-11-30 | 2016-03-02 | 上海华虹宏力半导体制造有限公司 | 逐次逼近型模数转换器的数字自校准电路及方法 |
CN106059583A (zh) * | 2016-05-20 | 2016-10-26 | 深圳芯智汇科技有限公司 | 比较器失调电压校准电路及方法 |
CN106130557A (zh) * | 2016-06-20 | 2016-11-16 | 中国电子科技集团公司第二十四研究所 | 一种比较器失调电压自校正电路 |
CN106533443A (zh) * | 2016-11-16 | 2017-03-22 | 电子科技大学 | 一种高速动态比较器失调电压校准电路 |
Also Published As
Publication number | Publication date |
---|---|
WO2019113772A1 (zh) | 2019-06-20 |
CN108141219A (zh) | 2018-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112202448B (zh) | 逐次逼近型模数转换器及其校准方法、电子设备 | |
US9344105B2 (en) | Successive approximation analog-to-digital converter and conversion method thereof | |
US9287891B1 (en) | Successive approximation register analog to digital converters | |
CN107994903B (zh) | 模数转换电路及流水线模数转换器 | |
US10581443B2 (en) | Method and apparatus for offset correction in SAR ADC with reduced capacitor array DAC | |
EP2686960B1 (en) | Adc calibration | |
US20170302288A1 (en) | Calibration Circuit and Calibration Method for DAC | |
EP3537609A1 (en) | Method of applying a dither, and analog to digital converter operating in accordance with the method | |
CN103227642A (zh) | 逐次逼近寄存器模数转换器 | |
CN105322964A (zh) | 用于噪声整形sar模数转换器的方法和电路 | |
TW201014194A (en) | Data conversion circuitry and method therefor | |
US10020816B1 (en) | Hybrid successive approximation register analog to digital converter | |
KR20160058140A (ko) | 파이프라인식 연속 아날로그-투-디지털 변환기 | |
US20160142068A1 (en) | Analog-to-digital converter | |
JPH0456519A (ja) | A/d変換器 | |
US20150256190A1 (en) | Analog-to-digital conversion circuit | |
JP4428349B2 (ja) | デジタル/アナログ変換回路 | |
CN108141219B (zh) | 用于模数转换的方法和模数转换器 | |
CN107248864B (zh) | 基于权重校准的高精度模数转换器及转换方法 | |
CN114079462A (zh) | 具有自动归零残余放大电路的模数转换器 | |
US9197231B1 (en) | Systems and methods for data conversion | |
CN112994692A (zh) | 基于亚稳态检测Pipelined-SAR ADC的级间增益和电容失配校准方法 | |
US20050206546A1 (en) | Device and method for low non-linearity analog-to-digital converter | |
CN112468146B (zh) | 一种用于逐次逼近寄存器型模数转换器的校调方法及设备 | |
US10911058B2 (en) | Switched capacitor comparator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |