CN108054157A - 用于系统级封装的tsv转接板 - Google Patents
用于系统级封装的tsv转接板 Download PDFInfo
- Publication number
- CN108054157A CN108054157A CN201711352544.4A CN201711352544A CN108054157A CN 108054157 A CN108054157 A CN 108054157A CN 201711352544 A CN201711352544 A CN 201711352544A CN 108054157 A CN108054157 A CN 108054157A
- Authority
- CN
- China
- Prior art keywords
- tsv
- areas
- isolated area
- diode
- pinboards
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims abstract description 70
- 239000010949 copper Substances 0.000 claims description 25
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 24
- 229910052802 copper Inorganic materials 0.000 claims description 24
- 239000000463 material Substances 0.000 claims description 18
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 16
- 229920005591 polysilicon Polymers 0.000 claims description 16
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 12
- 229910052721 tungsten Inorganic materials 0.000 claims description 12
- 239000010937 tungsten Substances 0.000 claims description 12
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 claims description 5
- 229910052698 phosphorus Inorganic materials 0.000 claims description 5
- 239000011574 phosphorus Substances 0.000 claims description 5
- 239000002019 doping agent Substances 0.000 claims description 4
- 238000011049 filling Methods 0.000 claims description 4
- 238000002955 isolation Methods 0.000 claims description 3
- 238000000034 method Methods 0.000 abstract description 65
- 230000000694 effects Effects 0.000 abstract description 8
- 238000005538 encapsulation Methods 0.000 abstract description 4
- 230000008569 process Effects 0.000 description 24
- 239000010410 layer Substances 0.000 description 22
- 238000001259 photo etching Methods 0.000 description 22
- 238000005516 engineering process Methods 0.000 description 14
- 239000012535 impurity Substances 0.000 description 10
- 238000000151 deposition Methods 0.000 description 9
- 238000002360 preparation method Methods 0.000 description 9
- 229910052681 coesite Inorganic materials 0.000 description 8
- 229910052906 cristobalite Inorganic materials 0.000 description 8
- 238000011161 development Methods 0.000 description 8
- 230000018109 developmental process Effects 0.000 description 8
- 239000000377 silicon dioxide Substances 0.000 description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 8
- 229910052682 stishovite Inorganic materials 0.000 description 8
- 229910052905 tridymite Inorganic materials 0.000 description 8
- 238000004026 adhesive bonding Methods 0.000 description 7
- 230000003071 parasitic effect Effects 0.000 description 7
- 239000000126 substance Substances 0.000 description 7
- 238000005468 ion implantation Methods 0.000 description 6
- 230000008021 deposition Effects 0.000 description 5
- 238000011065 in-situ storage Methods 0.000 description 5
- 238000007747 plating Methods 0.000 description 5
- 230000004913 activation Effects 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 4
- 239000003292 glue Substances 0.000 description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 4
- 238000000708 deep reactive-ion etching Methods 0.000 description 3
- 238000009713 electroplating Methods 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 238000000227 grinding Methods 0.000 description 3
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 3
- PEDCQBHIVMGVHV-UHFFFAOYSA-N Glycerine Chemical compound OCC(O)CO PEDCQBHIVMGVHV-UHFFFAOYSA-N 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- ALKZAGKDWUSJED-UHFFFAOYSA-N dinuclear copper ion Chemical compound [Cu].[Cu] ALKZAGKDWUSJED-UHFFFAOYSA-N 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 238000003701 mechanical milling Methods 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 238000011946 reduction process Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 239000000243 solution Substances 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000002346 layers by function Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- XZWYZXLIPXDOLR-UHFFFAOYSA-N metformin Chemical compound CN(C)C(=N)NC(N)=N XZWYZXLIPXDOLR-UHFFFAOYSA-N 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000000992 sputter etching Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5384—Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0255—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using diodes as protective elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本发明涉及一种用于系统级封装的TSV转接板,包括:Si衬底(10);设置于Si衬底(10)内的第一TSV区(101)、第一隔离区(102)、第一横向二极管(103)、第二隔离区(104)、第二横向二极管(105)、第三隔离区(106)以及第二TSV区(107);互连线(108),对第一TSV区(101)的第一端面、第一横向二极管(103)、第二横向二极管(105)以及第二TSV区(107)进行串行连接。本发明提供的TSV转接板通过在TSV转接板上加工二极管作为ESD防护器件,解决了基于TSV工艺的集成电路系统级封装抗静电能力弱的问题,增强了集成电路系统级封装的抗静电能力。
Description
技术领域
本发明属半导体集成电路技术领域,特别涉及一种用于系统级封装的TSV转接板。
背景技术
目前为止集成电路的特征尺寸已经低至7nm,在单个芯片上集成的晶体管数量已经到达百亿级别,伴随百亿级别的晶体管数量的要求,片上资源和互连线长度问题成为现今集成电路领域发展的瓶颈,3D集成电路被认为是未来集成电路的发展方向,它在原有电路的基础上,在Z轴上层叠,以求在最小的面积上集成更多的功能,这种方法克服了原有集成度的限制,利用新兴技术硅通孔(Through-Silicon Via,简称TSV),大幅度的提高了集成电路的性能,降低线上延迟,减小芯片功耗。
在半导体行业里面,随着集成电路集成度的提高以及器件特征尺寸的减小,集成电路中静电放电(Electro-Static Discharge,简称ESD)引起的潜在性损坏已经变得越来越明显。据有关报道,集成电路领域的故障中有近35%的故障是由ESD所引发的,因此芯片内部都设计有ESD保护结构来提高器件的可靠性。
转接板通常是指芯片与封装基板之间的互连和引脚再分布的功能层。转接板可以将密集的I/O引线进行再分布,实现多芯片的高密度互连,成为纳米级集成电路与毫米级宏观世界之间电信号连接最有效的手段之一。在利用转接板实现多功能芯片集成时,不同芯片的抗静电能力不同,在三维堆叠时抗静电能力弱的芯片会影响到封装后整个系统的抗静电能力,因此如何提高基于TSV工艺的系统级封装的抗静电能力成为半导体行业亟待解决的问题。
发明内容
为了提高系统级封装的抗静电能力,本发明提供了一种用于系统级封装的TSV转接板;本发明要解决的技术问题通过以下技术方案实现:
本发明的实施例提供了一种用于系统级封装的TSV转接板,包括:
Si衬底10;
设置于所述Si衬底10内的第一TSV区101、第一隔离区102、第一横向二极管103、第二隔离区104、第二横向二极管105、第三隔离区106以及第二TSV区107;其中,所述第一横向二极管103设置于所述第一隔离区102和所述第二隔离区104形成的横向封闭区域内,所述第二横向二极管105设置于所述第二隔离区104和所述第三隔离区106形成的横向封闭区域内;所述第一TSV区101和所述第二TSV区107设置于所述第一隔离区102、所述第一横向二极管103、所述第二隔离区104、所述第二横向二极管105和所述第三隔离区106形成区域的外侧;
互连线,对所述第一TSV区101的第一端面、所述第一横向二极管103、所述第二横向二极管105以及所述第二TSV区107的第一端面进行串行连接;
其中,所述第一TSV区101、所述第一隔离区102、所述第二隔离区104、所述第三隔离区106以及所述第二TSV区107均上下贯通所述Si衬底10。
在本发明的一个实施例中,所述第一TSV区101的第一端面与所述第一横向二极管103的阳极、所述第一横向二极管103的阴极与所述第二横向二极管105的阳极、所述第二横向二极管105的阴极与所述第二TSV区107的第一端面分别通过互连线108连接。
在本发明的一个实施例中,所述第一TSV区101的第一端面、所述第一横向二极管103的阳极、所述第一横向二极管103的阴极、所述第二横向二极管105的阳极、所述第二横向二极管105的阴极以及所述第二TSV区107的第一端面与互连线108之间均设置有钨插塞。
在本发明的一个实施例中,所述互连线108的材料为铜。
在本发明的一个实施例中,所述第一TSV区101的第二端面和所述第二TSV区107的第二端面上依次设置有钨插塞和铜凸点109。
在本发明的一个实施例中,所述TSV转接板还包括设置于所述Si衬底10两侧的SiO2绝缘层110。
在本发明的一个实施例中,所述Si衬底10的掺杂类型为N型或P型,掺杂浓度为1014~1017cm-3。
在本发明的一个实施例中,所述第一TSV区101、所述第一隔离区102、所述第二隔离区104、所述第三隔离区106以及所述第二TSV区107的深度为40~80μm。
在本发明的一个实施例中,所述第一TSV区101和所述第二TSV区107内填充的材料为多晶硅。
在本发明的一个实施例中,所述多晶硅的掺杂浓度为2×1021cm-3,掺杂材料为磷。
与现有技术相比,本发明具有以下有益效果:
1、本发明提供的TSV转接板通过在TSV转接板上设置ESD防护器件二极管,增强了层叠封装芯片的抗静电能力;
2、本发明通过在TSV转接板上设置二极管,利用转接板较高的散热能力,提高了器件工作中的大电流通过能力;
3、本发明提供的TSV转接板的二极管周围利用上下贯通的隔离区,具有较小的漏电流和寄生电容。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种用于系统级封装的TSV转接板结构示意图;
图2为本发明实施例提供的一种用于系统级封装的TSV转接板的制备方法流程图;
图3a-图3i为本发明实施例提供的另一种用于系统级封装的TSV转接板的制备方法流程图。
具体实施方式
下面结合具体实施例对本发明做进一步详细的描述,但本发明的实施方式不限于此。
实施例一
请参见图1,图1为本发明实施例提供的一种用于系统级封装的TSV转接板结构示意图,包括:
Si衬底10;
设置于所述Si衬底10内的第一TSV区101、第一隔离区102、第一横向二极管103、第二隔离区104、第二横向二极管105、第三隔离区106以及第二TSV区107;其中,所述第一横向二极管103设置于所述第一隔离区102和所述第二隔离区104形成的横向封闭区域内,所述第二横向二极管105设置于所述第二隔离区104和所述第三隔离区106形成的横向封闭区域内;所述第一TSV区101和所述第二TSV区107设置于所述第一隔离区102、所述第一横向二极管103、所述第二隔离区104、所述第二横向二极管105和所述第三隔离区106形成区域的外侧;
互连线,对所述第一TSV区101的第一端面、所述第一横向二极管103、所述第二横向二极管105以及所述第二TSV区107的第一端面进行串行连接;
其中,所述第一TSV区101、所述第一隔离区102、所述第二隔离区104、所述第三隔离区106以及所述第二TSV区107均上下贯通所述Si衬底10。
具体地,所述第一TSV区101的第一端面与所述第一横向二极管103的阳极、所述第一横向二极管103的阴极与所述第二横向二极管105的阳极、所述第二横向二极管105的阴极与所述第二TSV区107的第一端面分别通过互连线108连接。
进一步地,所述第一TSV区101的第一端面、所述第一横向二极管103的阳极、所述第一横向二极管103的阴极、所述第二横向二极管105的阳极、所述第二横向二极管105的阴极以及所述第二TSV区107的第一端面与互连线108之间均设置有钨插塞。
优选地,所述互连线108的材料为铜。
具体地,所述第一TSV区101的第二端面和所述第二TSV区107的第二端面上依次设置有钨插塞和铜凸点109。
优选地,所述TSV转接板还包括设置于所述Si衬底10上下表面的SiO2绝缘层110。
进一步地,第一隔离区102、第二隔离区104和第三隔离区106与Si衬底上表面和下表面的SiO2绝缘层110用于形成封闭的隔离区域以隔离第一横向二极管403和第二横向二极管405。
优选地,所述Si衬底10的掺杂类型为N型或P型,掺杂浓度为1014~1017cm-3。
优选地,所述第一TSV区101、所述第一隔离区102、所述第二隔离区104、所述第三隔离区106以及所述第二TSV区107的深度为40~80μm。
优选地,所述第一TSV区101和所述第二TSV区107内填充的材料为多晶硅。
优选地,所述多晶硅的掺杂浓度为2×1021cm-3,掺杂材料为磷。
本实施例提供的TSV转接板通过在TSV转接板上设置ESD防护器件二极管,增强了层叠封装芯片的抗静电能力;同时,本实施例提供TSV转接板在二极管周围设置上下贯通的隔离区,具有较小的漏电流和寄生电容。
实施例二
请参照图2,图2为本发明实施例提供的一种用于系统级封装的TSV转接板的制备方法流程图,本实施例在上述实施例的基础上,对本发明的TSV转接板的制备方法进行详细描述如下。具体地,包括如下步骤:
S201、选取Si衬底;
S202、利用刻蚀工艺在Si衬底上制备TSV和隔离沟槽;
S203、利用化学气相淀积(Chemical Vapor Deposition,简称CVD)工艺,在Si衬底上淀积SiO2对隔离沟槽进行填充形成隔离区;
S204、利用CVD工艺,在Si衬底上淀积多晶硅材料对TSV进行填充,同时通入掺杂气体对多晶硅进行原位掺杂形成TSV区;
S205、利用离子注入工艺在Si衬底上制备二极管的阳极;
S206、利用离子注入工艺在Si衬底上制备二极管的阴极;
S207、利用电镀工艺在Si衬底上表面制备铜互连线;
S208、利用化学机械抛光(Chemical Mechanical Polishing,简称CMP)工艺,对Si衬底进行减薄,直到漏出TSV;
S209、在Si衬底下表面利用电镀的方法形成铜凸点以完成TSV转接板的制备。
其中,选取Si衬底的原因在于,Si的热力学性能与芯片相同,利用Si材料作为转接板可以最大程度上减小由于热膨胀系数的差异和残余应力引起的芯片的弯曲和芯片应力。Si衬底的晶向可以是(100)或者(110)或者(111),另外,衬底的掺杂类型可以为N型,也可以为P型。
优选地,S202可以包括如下步骤:
S2021、利用光刻工艺刻蚀TSV及隔离沟槽图形;
S2022、利用深度反应离子刻蚀法(Deep Reactive Ion Etching,DRIE)刻蚀Si衬底形成TSV和隔离沟槽。
其中,TSV的数量为一个或多个,TSV的深度小于Si衬底的厚度;隔离沟槽的数量为多个,隔离沟槽的深度小于Si衬底厚度。
具体地,S203可以包括如下步骤:
S2031、热氧化TSV和隔离沟槽使盲孔的内壁形成氧化层;
S2032、利用湿法刻蚀工艺刻蚀TSV和隔离沟槽内壁的氧化层以完成盲孔内壁的平整化。
其中,通过盲孔内壁的平整化可以防止盲孔侧壁的突起形成电场集中区域。
S2033、利用光刻工艺,通过涂胶、光刻、显影等工艺完成隔离沟槽填充图形;
S2034、利用CVD工艺,淀积SiO2对隔离沟槽进行填充形成隔离区。
其中,隔离区贯穿整个转接板,可有效的将器件与衬底进行隔离,减小了有源区与衬底间的寄生电容。
优选地,S204可以包括如下步骤:
S2041、利用光刻工艺,通过涂胶、光刻、显影等工艺完成TSV填充图形
S2042、利用CVD工艺,淀积多晶硅材料对TSV进行填充,同时通入掺杂气体进行原位掺杂,实现掺杂元素的原位激活,形成高掺杂的多晶硅TSV区。
其中,通过在TSV区进行高掺杂的多晶硅填充,可以形成杂质分布均匀、且高掺杂浓度的导电材料,有利于减小TSV的电阻。
优选地,S205可以包括如下步骤:
S2051、利用CMP工艺,对Si衬底表面进行平整化处理;
S2052、在两个相邻的隔离区之间光刻P+有源区,利用带胶离子注入的方式进行P+注入,去除光刻胶,形成二极管的阳极。
优选地,S206可以包括如下步骤:
S2061、在两个相邻的隔离区之间光刻N+有源区,利用带胶离子注入的方式进行N+注入,去除光刻胶,形成二极管的阴极;
S2062、进行高温退火,使离子注入的杂质激活。
优选地,S207可以包括如下步骤:
S2071、利用溅射或CVD工艺,在Si衬底上表面形成衬垫层和阻挡层,并利用CVD工艺在TSV区的第一端以及二极管的阳极和阴极形成钨插塞;
S2072、淀积绝缘层,光刻铜互连图形,利用电化学镀铜工艺淀积铜,通过化学机械研磨工艺去除多余的铜,形成TSV区的第一端与二极管串接的铜互连线。
进一步地,在制备铜互连线时,可利用金属互连线围绕成螺旋状而使其具有电感的特性以更好用于射频集成电路的静电防护。
优选地,S208可以包括如下步骤:
S2081、利用高分子材料作为中间层,将Si衬底上表面与辅助圆片键合,通过辅助圆片支撑Si衬底上表面;
S2082、利用机械磨削减薄工艺对Si衬底下表面进行减薄,直到减到略大于TSV深度的厚度;
S2083、利用CMP工艺对Si衬底下表面进行平整,直到露出TSV区的第二端。
优选地,S209可以包括如下步骤:
S2091、利用溅射或CVD工艺在Si衬底下表面形成衬垫层和阻挡层,利用CVD工艺在TSV区的第二端形成钨插塞;
S2092、淀积绝缘层,在TSV区的第二端光刻铜凸点图形,利用电化学镀铜工艺淀积铜,通过化学机械研磨工艺去除多余的铜,在TSV区的第二端形成铜凸点。
S2093、利用加热机械的工艺拆除临时键合的辅助圆片。
本实施例提供的TSV转接板的制备方法均可在现有的TSV工艺平台中实现,因此兼容性强,适用范围广,有利于产业化;采用横向结构的二极管器件,寄生电容小,对射频集成电路影响小。
实施例三
本实施例在上述实施例的基础上,对本发明的TSV转接板的制备方法中具体参数举例描述如下。具体地,请参照图3a-图3i,图3a-图3i为本发明实施例提供的另一种用于系统级封装的TSV转接板的制备方法流程图,
S301、选取Si衬底301,如图3a所示;
优选地,Si衬底的掺杂浓度为1014~1017cm-3,厚度为150~250μm。
S302、如图3b所示;利用刻蚀工艺在Si衬底上制备两个TSV302及三个隔离沟槽303,可以包括如下步骤:
S3021、在1050℃~1100℃的温度下,利用热氧化工艺在Si衬底上表面生长一层800nm~1000nm的SiO2层;
S3022、利用光刻工艺,通过涂胶、光刻、显影等工艺完成TSV及隔离沟槽刻蚀图形;
S3023、利用DRIE工艺刻蚀Si衬底,形成40~80μm深的TSV及隔离沟槽。
S3024、利用CMP工艺,去除Si衬底上的SiO2,对衬底表面进行平坦化。
S303、如图3c所示;利用CVD工艺,在Si衬底上淀积SiO2304对隔离沟槽进行填充形成隔离区,具体可以包括如下步骤:
S3031、在1050℃~1100℃的温度下,热氧化TSV及隔离沟槽的内壁形成厚度为200nm~300nm的氧化层;
S3032、利用湿法刻蚀工艺,刻蚀TSV及隔离沟槽的内壁的氧化层以完成TSV及隔离沟槽内壁的平整化。以防止TSV及隔离沟槽侧壁的突起形成电场集中区域。
S3033、利用光刻工艺,通过涂胶、光刻、显影等工艺完成隔离沟槽填充图形;
S3034、在690℃~710℃的温度下,利用低压化学气相沉积(Low PressureChemical Vapor Deposition,LPCVD)工艺,淀积SiO2对隔离沟槽进行填充,形成隔离区;可以理解的是,该SiO2材料主要用于隔离,其可以由未掺杂多晶硅等其他材料替代。
S3035、利用CMP工艺,对衬底表面进行平坦化。
S304、如图3d所示;利用CVD工艺,在Si衬底上淀积多晶硅材料305对TSV进行填充,同时通入掺杂气体对多晶硅进行原位掺杂形成TSV区,具体可以包括如下步骤:
S3041、利用光刻工艺,通过涂胶、光刻、显影等工艺完成TSV填充图形;
S3042、在600℃~620℃的温度下,利用CVD工艺淀积多晶硅材料对TSV进行填充,同时通入掺杂气体进行原位掺杂,并实现掺杂元素的原位激活,形成高掺杂的多晶硅填充。这样在对TSV填充时可以形成杂质分布均匀、且高掺杂浓度的导电材料填充,利于减小TSV的电阻。多晶硅掺杂浓度优选2×1021cm-3,掺杂杂质优选磷。
S305、如图3e所示;利用离子注入工艺,在Si衬底上形成二极管的阳极306,具体可以包括如下步骤:
S3051、利用CMP工艺对衬底表面进行平坦化。
S3052、在两个相邻的隔离区之间光刻P+有源区,利用带胶离子注入工艺进行P+注入,去除光刻胶,形成二极管的阳极。硅掺杂浓度优选5×1018cm-3,掺杂杂质优选硼。
S306、如图3f所示;在Si衬底上利用离子注入工艺形成二极管的阴极307,具体可以包括如下步骤:
S3061、在两个相邻的隔离区之间光刻N+有源区,利用带胶离子注入工艺进行N+注入,去除光刻胶,形成二极管的阴极。硅掺杂浓度优选5×1018cm-3,掺杂杂质优选磷。
S3062、将衬底在950~1100℃温度下,退火15~120s,进行杂质激活。
S307、如图3g所示;利用电镀工艺在Si衬底上表面形成铜互连线308,具体可以包括如下步骤:
S3071、利用等离子体增强化学气相沉积(Plasma Enhanced Chemical VaporDeposition,PECVD)工艺,在衬底表面淀积SiO2层;
S3072、在TSV区的第一端以及二极管的阳极和阴极,利用光刻工艺,通过涂胶、光刻、显影等工艺完成接触孔图形;
S3073、利用CVD工艺淀积Ti膜形成衬垫层,利用CVD工艺淀积TiN膜形成阻挡层,利用CVD工艺在TSV区的第一端以及二极管的阳极和阴极淀积钨形成钨插塞309;
S3074、利用CMP工艺对衬底表面进行平坦化。
S3075、淀积SiO2绝缘层,光刻铜互连图形,利用电化学镀铜的方法淀积铜,通过化学机械研磨的方法去除多余的铜,形成TSV区的第一端与二极管串接铜互连线;
S3076、利用CMP工艺对衬底表面进行平坦化。
S3077、利用PECVD工艺,在衬底表面淀积SiO2层;
S308、如图3h所示;利用化学机械抛光工艺对Si衬底进行减薄,漏出TSV区,具体可以包括如下步骤:
S3081、利用高分子材料作为中间层,将Si衬底上表面与辅助圆片键合,通过辅助圆片的支撑完成Si衬底的减薄;
S3082、利用机械磨削减薄工艺对Si衬底下表面进行减薄,直到减到略大于TSV区深度的厚度,优选大于TSV深度10μm;
S3083、利用CMP工艺对Si衬底下表面进行平整,直到露出TSV区;
S309、如图3i所示;在Si衬底下表面利用电镀的方法形成铜凸点310,具体可以包括如下步骤:
S3091、利用PECVD工艺,在衬底下表面淀积SiO2层;
S3092、在TSV区的第二端,利用光刻工艺,通过涂胶、光刻、显影等工艺完成接触孔图形;
S3093、利用CVD工艺淀积Ti膜形成衬垫层,利用CVD工艺淀积TiN膜形成阻挡层,利用CVD工艺在TSV区的第二端淀积钨形成钨插塞;
S3094、利用CMP工艺对衬底表面进行平坦化;
S3095、淀积SiO2绝缘层,在TSV区的第二端光刻铜凸点图形,利用电化学镀铜工艺淀积铜,通过化学机械研磨工艺去除多余的铜,刻蚀SiO2层,在TSV区的第二端形成铜凸点;
S3096、利用加热机械的方法拆除临时键合的辅助圆片。
本实施例提供的TSV转接板的制备方法,采用二极管器件周边被SiO2绝缘层包围的工艺,可有效减小有源区与衬底间的寄生电容。本发明在考虑工艺可行性的基础上通过优化设置一定长度的TSV孔及利用给定范围的掺杂浓度,并且考虑器件的电流通过能力,减小了寄生电容和电阻,并利用TSV孔引入的电感对器件的寄生电容进行一定程度的调谐,在提高系统级封装抗ESD能力的同时扩大了ESD保护电路的工作范围。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。例如,本发明中提及的多个隔离区仅仅是依据本发明提供的器件结构截面图进行说明,其中,多个隔离区也可以是某一个整体中例如环状体的截面图显示的第一部分和第二部分,对于本发明所属技术领域的普通技术人员来说,不应局限于这些说明,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。
Claims (10)
1.一种用于系统级封装的TSV转接板,其特征在于,包括:
Si衬底(10);
设置于所述Si衬底(10)内的第一TSV区(101)、第一隔离区(102)、第一横向二极管(103)、第二隔离区(104)、第二横向二极管(105)、第三隔离区(106)以及第二TSV区(107);其中,所述第一横向二极管(103)设置于所述第一隔离区(102)和所述第二隔离区(104)形成的横向封闭区域内,所述第二横向二极管(105)设置于所述第二隔离区(104)和所述第三隔离区(106)形成的横向封闭区域内;所述第一TSV区(101)和所述第二TSV区(107)设置于所述第一隔离区(102)、所述第一横向二极管(103)、所述第二隔离区(104)、所述第二横向二极管(105)和所述第三隔离区(106)形成区域的外侧;
互连线(108),对所述第一TSV区(101)的第一端面、所述第一横向二极管(103)、所述第二横向二极管(105)以及所述第二TSV区(107)的第一端面进行串行连接;
其中,所述第一TSV区(101)、所述第一隔离区(102)、所述第二隔离区(104)、所述第三隔离区(106)以及所述第二TSV区(107)均上下贯通所述Si衬底(10)。
2.根据权利要求1所述的TSV转接板,其特征在于,所述第一TSV区(101)的第一端面与所述第一横向二极管(103)的阳极、所述第一横向二极管(103)的阴极与所述第二横向二极管(105)的阳极、所述第二横向二极管(105)的阴极与所述第二TSV区(107)的第一端面分别通过所述互连线(108)连接。
3.根据权利要求2所述的TSV转接板,其特征在于,所述第一TSV区(101)的第一端面、所述第一横向二极管(103)的阳极、所述第一横向二极管(103)的阴极、所述第二横向二极管(105)的阳极、所述第二横向二极管(105)的阴极以及所述第二TSV区(107)的第一端面与所述互连线(108)之间均设置有钨插塞。
4.根据权利要求3所述的TSV转接板,其特征在于,所述互连线(108)的材料为铜。
5.根据权利要求1所述的TSV转接板,其特征在于,所述第一TSV区(101)的第二端面和所述第二TSV区(107)的第二端面上依次设置有钨插塞和铜凸点(109)。
6.根据权利要求1所述的TSV转接板,其特征在于,所述TSV转接板还包括设置于所述Si衬底(10)表面的SiO2绝缘层(110)。
7.根据权利要求1所述的TSV转接板,其特征在于,所述Si衬底(10)的掺杂类型为N型或P型,掺杂浓度为1014~1017cm-3。
8.根据权利要求1所述的TSV转接板,其特征在于,所述第一TSV区(101)、所述第一隔离区(102)、所述第二隔离区(104)、所述第三隔离区(106)以及所述第二TSV区(107)的深度为40~80μm。
9.根据权利要求1所述的TSV转接板,其特征在于,所述第一TSV区(101)和所述第二TSV区(107)内填充的材料为多晶硅。
10.根据权利要求9所述的TSV转接板,其特征在于,所述多晶硅的掺杂浓度为2×1021cm-3,掺杂材料为磷。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711352544.4A CN108054157B (zh) | 2017-12-15 | 2017-12-15 | 用于系统级封装的tsv转接板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711352544.4A CN108054157B (zh) | 2017-12-15 | 2017-12-15 | 用于系统级封装的tsv转接板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108054157A true CN108054157A (zh) | 2018-05-18 |
CN108054157B CN108054157B (zh) | 2021-01-12 |
Family
ID=62133341
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711352544.4A Active CN108054157B (zh) | 2017-12-15 | 2017-12-15 | 用于系统级封装的tsv转接板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108054157B (zh) |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040145058A1 (en) * | 2002-12-13 | 2004-07-29 | Michel Marty | Buried connections in an integrated circuit substrate |
TW200618248A (en) * | 2004-04-30 | 2006-06-01 | Wj Communications Inc | ESD protection structure with sige bjt devices |
US20110068387A1 (en) * | 2009-09-23 | 2011-03-24 | Denso Corporation | Semiconductor device including vertical transistor and horizontal transistor and method of manufacturing the same |
CN102362349A (zh) * | 2009-03-26 | 2012-02-22 | 国际商业机器公司 | 具有晶片通孔结构的esd网络电路以及制造方法 |
US8441104B1 (en) * | 2011-11-16 | 2013-05-14 | Analog Devices, Inc. | Electrical overstress protection using through-silicon-via (TSV) |
US20150048497A1 (en) * | 2013-08-16 | 2015-02-19 | Qualcomm Incorporated | Interposer with electrostatic discharge protection |
US20160116526A1 (en) * | 2014-10-28 | 2016-04-28 | Global Foundries Inc. | METHOD AND APPARATUS FOR QUANTIFYING DEFECTS DUE TO THROUGH SILICON VIAs IN INTEGRATED CIRCUITS |
CN106170853A (zh) * | 2014-02-28 | 2016-11-30 | 勒丰德里有限公司 | 制造半导体器件的方法和半导体产品 |
WO2017048219A1 (en) * | 2015-09-14 | 2017-03-23 | Intel IP Corporation | Advanced node cost reduction by esd interposer |
CN208256669U (zh) * | 2017-12-15 | 2018-12-18 | 西安科锐盛创新科技有限公司 | 用于系统级封装的tsv转接板 |
-
2017
- 2017-12-15 CN CN201711352544.4A patent/CN108054157B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040145058A1 (en) * | 2002-12-13 | 2004-07-29 | Michel Marty | Buried connections in an integrated circuit substrate |
TW200618248A (en) * | 2004-04-30 | 2006-06-01 | Wj Communications Inc | ESD protection structure with sige bjt devices |
CN102362349A (zh) * | 2009-03-26 | 2012-02-22 | 国际商业机器公司 | 具有晶片通孔结构的esd网络电路以及制造方法 |
US20110068387A1 (en) * | 2009-09-23 | 2011-03-24 | Denso Corporation | Semiconductor device including vertical transistor and horizontal transistor and method of manufacturing the same |
US8441104B1 (en) * | 2011-11-16 | 2013-05-14 | Analog Devices, Inc. | Electrical overstress protection using through-silicon-via (TSV) |
US20150048497A1 (en) * | 2013-08-16 | 2015-02-19 | Qualcomm Incorporated | Interposer with electrostatic discharge protection |
CN106170853A (zh) * | 2014-02-28 | 2016-11-30 | 勒丰德里有限公司 | 制造半导体器件的方法和半导体产品 |
US20160116526A1 (en) * | 2014-10-28 | 2016-04-28 | Global Foundries Inc. | METHOD AND APPARATUS FOR QUANTIFYING DEFECTS DUE TO THROUGH SILICON VIAs IN INTEGRATED CIRCUITS |
WO2017048219A1 (en) * | 2015-09-14 | 2017-03-23 | Intel IP Corporation | Advanced node cost reduction by esd interposer |
CN208256669U (zh) * | 2017-12-15 | 2018-12-18 | 西安科锐盛创新科技有限公司 | 用于系统级封装的tsv转接板 |
Also Published As
Publication number | Publication date |
---|---|
CN108054157B (zh) | 2021-01-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108109960A (zh) | 用于系统级封装的硅通孔转接板及其制备方法 | |
CN108122889A (zh) | 基于横向二极管的tsv转接板 | |
CN208256669U (zh) | 用于系统级封装的tsv转接板 | |
CN108109957A (zh) | 系统级封装抗静电转接板 | |
CN108010853A (zh) | 基于硅通孔的转接板及其制备方法 | |
CN107946240A (zh) | Tsv转接板及其制备方法 | |
CN208256663U (zh) | 用于系统级封装的tsv转接板 | |
CN207753012U (zh) | 用于系统级封装的防静电转接板 | |
CN208256668U (zh) | 用于系统级封装的防静电装置 | |
CN207753005U (zh) | 用于系统级封装的tsv转接板 | |
CN208385399U (zh) | 用于三维集成电路封装的硅通孔转接板 | |
CN108054157A (zh) | 用于系统级封装的tsv转接板 | |
CN208570599U (zh) | 基于横向二极管的tsv转接板 | |
CN108063114B (zh) | 基于横向二极管的tsv转接板及其制备方法 | |
CN108054134A (zh) | 用于系统级封装的tsv转接板及其制备方法 | |
CN208422908U (zh) | 基于bjt的系统级封装抗静电转接板 | |
CN108109996B (zh) | 基于二极管的集成电路抗静电转接板及其制备方法 | |
CN108122818A (zh) | 用于系统级封装的防静电装置及其制备方法 | |
CN108109953A (zh) | 用于系统级封装的tsv转接板 | |
CN208208751U (zh) | 用于系统级封装的硅通孔转接板 | |
CN208256667U (zh) | 用于系统级封装的防静电转接板 | |
CN108054155A (zh) | 用于三维集成电路封装的硅通孔转接板 | |
CN108321154A (zh) | 基于scr管的tsv转接板及其制备方法 | |
CN108091624A (zh) | 用于系统级封装的硅通孔转接板 | |
CN207753013U (zh) | 用于系统级封装的防静电装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20201201 Address after: 314000 Floor 15 of Block B of Zhejiang Tsinghua Yangtze River Delta Research Institute, Nanhu District, Jiaxing City, Zhejiang Province Applicant after: INSTITUTE OF FLEXIBLE ELECTRONICS TECHNOLOGY OF THU, ZHEJIANG Address before: 710065 No. 86 Leading Times Square (Block B), No. 2, Building No. 1, Unit 22, Room 12202, No. 51, High-tech Road, Xi'an High-tech Zone, Shaanxi Province Applicant before: Xi'an Cresun Innovation Technology Co.,Ltd. |
|
TA01 | Transfer of patent application right | ||
GR01 | Patent grant | ||
GR01 | Patent grant |