CN107872414B - 一种用于bpsk信号解调的新型鉴相器 - Google Patents

一种用于bpsk信号解调的新型鉴相器 Download PDF

Info

Publication number
CN107872414B
CN107872414B CN201711251299.8A CN201711251299A CN107872414B CN 107872414 B CN107872414 B CN 107872414B CN 201711251299 A CN201711251299 A CN 201711251299A CN 107872414 B CN107872414 B CN 107872414B
Authority
CN
China
Prior art keywords
signal
phase
output
terminal
fin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201711251299.8A
Other languages
English (en)
Other versions
CN107872414A (zh
Inventor
严智
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuhai Eeasy Electronic Tech Co ltd
Original Assignee
Zhuhai Eeasy Electronic Tech Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuhai Eeasy Electronic Tech Co ltd filed Critical Zhuhai Eeasy Electronic Tech Co ltd
Priority to CN201711251299.8A priority Critical patent/CN107872414B/zh
Publication of CN107872414A publication Critical patent/CN107872414A/zh
Application granted granted Critical
Publication of CN107872414B publication Critical patent/CN107872414B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/227Demodulator circuits; Receiver circuits using coherent demodulation
    • H04L27/2271Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses only the demodulated signals
    • H04L27/2272Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses only the demodulated signals using phase locked loops

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

本发明公开了一种用于BPSK信号解调的新型鉴相器,该电路包括:相位选择器U1、反相器INV1、开关MUX1以及异或门XOR1。在BPSK调制方式时,载波信号的相位会根据基带信号为0或1决定是否进行反相,调制信号的相位会发生1800的突变,因此一般时钟鉴相器难以实现BPSK信号鉴相。本发明电路优点在于能够直接用于BPSK载波信号的鉴相,一般PLL结构采用本发明提出的鉴相器即可实现BPSK信号解调,而不需要使用如平方环和科斯塔斯环等复杂的解调方法,而且本发明的电路结构简单易于集成,电路工作速度可以达到GHz以上频率,而且功耗较低,使得本发明具有更灵活广泛的应用。

Description

一种用于BPSK信号解调的新型鉴相器
技术领域
本发明涉及微电子技术中的通信电路技术领域,特别是涉及一种用于BPSK信号解调的新型鉴相器,该技术使得BPSK信号解调电路变得更加简单更加易于集成。
背景技术
计算机内的信息是由“0”和“1”的数字信号组成的,而一般传输媒介中传输的只能是模拟电信号。因此,当信息需要在两台计算机之间进行传输时,就必须要一个设备对信息进行数字信号与模拟信号的转换,将各种数字基带信号转换成适于信道传输的频带信号的过程叫调制,而在接收端将收到的数字频带信号还原成数字基带信号的过程叫解调。根据所控制的信号参量的不同,调制可以分为调频、调幅与调相三种方式,其中本发明主要关注调相方式,调相是指利用原始信号控制载波信号的相位,BPSK则是利用载波与载波的反相信号来表示基带信号,如用载波信号代表0,载波的反相信号代表1,如图1所示。
随着集成电路技术和工艺水平的不断发展,芯片上的晶体管以及器件尺寸越做越小,芯片的集成度越来越高,如何采用简单可靠的电路实现调制解调的功能一直是通信电路研究中重要的课题。
由于BPSK调制信号相位的突变,图2所示的传统的时钟信号鉴相器不能实现鉴相的作用。BPSK信号的解调往往需要复杂的解调电路实现,如平方环法与科斯塔斯环法,但以上方法往往需要大量非线性处理,电路复杂性较高,因此,设计出具有更灵活更广泛应用的BPSK信号解调电路,对整个通信电路发展是非常有意义的。
发明内容
本发明的目的在于提供一种用于BPSK信号解调的鉴相器的结构,该电路结构利用到一般PLL中即可实现BPSK载波恢复与信号解调,不需要用传统的平方环和科斯塔斯环等方法进行解调,该技术使得BPSK信号解调变得更为灵活简单。
为了实现上述目的,本发明提供的鉴相器电路包括:相位选择器U1、反相器INV1、开关MUX1 以及异或门XOR1。相位选择器U1的输出接MUX1的控制端,控制MUX1输出fin信号或fin的反相信号;反相器INV1的输入为BPSK调制信号fin,输出为MUX1的0输入端;MUX1的0输入端为反相器INV1的输出信号,1输入端为输入BPSK调制信号fin, MUX1的控制端为相位选择器U1的输出,MUX1的输出端连接到异或门XOR1的其中一个输入端;异或门XOR1的其中一个输入端接MUX1的输出,另外一个输入端连接另外一个输入信号fbk,fbk一般来源于PLL的VCO输出,异或门XOR1的输出即为鉴相器的输出信号Vout。
根据本发明的实施例,所述相位选择器U1包含90°相移延时单元PS1、异或门XOR2、电阻R1、电容C1以及施密特触发器SCH1。90°相移延时单元PS1的输入端即为鉴相器的时钟输入端fbk,fbk信号一般来源于PLL中的VCO输出信号,90°相移延时单元PS1的输出端连接到异或门XOR2的其中一个输入端;异或门XOR2的一个输入端连接到BPSK调制信号fin,另一个输入端连接到90°相移延时单元PS1的输出端,异或门XOR2的输出端连接到电阻R1的一端;电阻R1的一端连接到异或门XOR2的输出端,另外一端则连接到电容C1的一端以及施密特触发器SCH1的输入端;电容C1的一端连接到R1的一端以及施密特触发器SCH1的输入端,另外一端则连接到地;施密特触发器SCH1的输入端连接到R1与C1的连接点,输出作为相位选择器U1的输出连接到开关MUX1的控制端。
根据本发明的实施例,鉴相器包含的反相器INV1的输入为BPSK调制信号fin,输出为MUX1的一个输入端;MUX1的一个输入端为输入BPSK调制信号fin,另外一个输入端为反相器INV1的输出,MUX1的控制端为相位选择器U1的输出,MUX1的输出端连接到异或门XOR1的其中一个输入端。异或门XOR1的其中一个输入端接MUX1的输出,另外一个输入端接反馈时钟信号fbk,该信号一般来源于PLL中的VCO输出信号,其输出即为鉴相器的输出信号Vout。
根据本发明的技术方案,具有以下的有益效果:由于电路结构应用到一般PLL中即可实现BPSK载波恢复与信号解调,不需要用传统的平方环和科斯塔斯环等方法进行解调,因此可以省去大量非线性信号处理,电路简单可靠易于集成,该技术使得BPSK信号解调变得更为灵活简单。
附图说明
下面通过参考附图并结合实例具体地描述本发明,本发明的优点和实现方式将会更加明显和清晰,其中附图所示内容仅用于对本发明的解释说明,而不构成对本发明的任何意义上的限制,在附图中:
图1为BPSK调制原理示意图;
图2为传统时钟鉴相器示意图;
图3为本发明鉴相器示意图;
图4为本发明具体实施例示意图;
图5为本发明原理分析图。
具体实施方式
如图3所示,本发明用于BPSK信号解调的新型鉴相器包含相位选择器U1、反相器INV1、开关MUX1 以及异或门XOR1。其连接关系如下:相位选择器U1的输出接MUX1的控制端,控制MUX1输出fin信号或fin的反相信号;反相器INV1的输入为BPSK调制数字信号fin,输出为MUX1的0输入端;MUX1的0输入端为反相器INV1的输出信号,1输入端为输入BPSK调制信号fin, MUX1的控制端为相位选择器U1的输出,MUX1的输出端连接到异或门XOR1的其中一个输入端;异或门XOR1的其中一个输入端接MUX1的输出,另外一个输入端连接另外一个输入信号fbk,fbk一般来源于PLL的VCO输出,异或门XOR1的输出即为鉴相器的输出信号Vout。
在电路正常工作时,根据基带信号的变化,fin的相位会发生1800的突变,如图3所示,由于相位的突变,采用传统的鉴相器在相位突变的时候,PLL将会失锁,因此恢复的时钟信号会随着数据的变化而变化,无法实现时钟恢复。为了解决以上问题,本发明采用相位选择器U1控制通过fin或fin的反相信号,从图3可以看出,节点n1为fin的反相信号,当相位选择器U1正常工作时,会交替选择fin或节点n1信号。当发送数据1时,相位选择器U1就会输出1,选择fin通过;当发送数据为0时,相位选择器U1就会输出0,选择节点n1信号通过。以上的方式使得节点n2信号为完整的时钟信号而没有相位突变,然后n2与fbk可以通过普通鉴相器异或门XOR1实现鉴相。
如图4所示,发明用于BPSK信号解调的新型鉴相器具体实施例包含相位选择器U1、反相器INV1、开关MUX1 以及异或门XOR1。其连接关系如下:相位选择器U1的输出接MUX1的控制端,控制MUX1输出fin信号或fin的反相信号,相位选择器U1包含90°相移延时单元PS1、异或门XOR2、电阻R1、电容C1以及施密特触发器SCH1。90°相移延时单元PS1的输入端即为鉴相器的时钟输入端fbk,fbk信号一般来源于PLL中的VCO输出信号,90°相移延时单元PS1的输出端连接到异或门XOR2的其中一个输入端;异或门XOR2的一个输入端连接到BPSK调制数字信号fin,另一个输入端连接到90°相移延时单元PS1的输出端,异或门XOR2的输出端连接到电阻R1的一端;电阻R1的一端连接到异或门XOR2的输出端,另外一端则连接到电容C1的一端以及施密特触发器SCH1的输入端;电容C1的一端连接到R1的一端以及施密特触发器SCH1的输入端,另外一端则连接到地施密特触发器SCH1的输入连接到R1与C1的连接点,输出作为相位选择器U1的输出连接到开关MUX1的控制端。反相器INV1的输入为BPSK调制数字信号fin,输出为MUX1的0输入端。MUX1的0输入端为反相器INV1的输出信号,1输入端为输入BPSK调制信号fin, MUX1的控制端为相位选择器U1的输出,MUX1的输出端连接到异或门XOR1的其中一个输入端。异或门XOR1的其中一个输入端接MUX1的输出,另外一个输入端连接另外一个输入信号fbk,fbk一般来源于PLL的VCO输出,异或门XOR1的输出即为鉴相器的输出信号Vout。
在电路正常工作时,根据基带信号的变化,fin的相位会发生180°的突变,如图3所示,由于相位的突变,采用传统的鉴相器在相位突变的时候,PLL将会失锁,因此恢复的时钟信号会随着数据的变化而变化,无法实现时钟恢复。为了解决以上问题,本发明采用相位选择器U1控制通过fin或fin的反相信号,从图3可以看出,节点n1为fin的反相信号,当相位选择器U1正常工作时,会交替选择fin或节点n1信号。当发送数据1时,相位选择器U1就会输出1,选择fin通过;当发送数据为0时,相位选择器U1就会输出0,选择节点n1信号通过。以上的方式使得节点n2信号为完整的时钟信号而没有相位突变,然后n2与fbk可以通过普通鉴相器异或门XOR1实现鉴相。
相位选择器U1的原理可以从图4看出,当PLL锁定时,fbk相位应该比节点n2信号相位滞后约90°,再经过90°相移后,节点n3的相位与节点n2信号相比滞后180°。节点n3与fin经过异或后,输出信号再经过低通滤波滤除高频毛刺后,经过施密特触发器后整形中所需要的控制信号,可以看出,该控制信号也是发送的数据信号,因此鉴相的过程中同时实现了解调。经过理论分析,本发明的鉴相器鉴相特性如图5所示,可以看出本发明的鉴相特性与传统异或门区别在于鉴相周期由2π变成π,因此输入信号突变相位π的时候,相位误差也会突变相位π,但由于输出电压依然保持不变,因此环路保持锁定。
以上实例仅为本发明的优选例子而已,本发明的设计构思并不局限于此,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (3)

1.一种用于BPSK信号解调的新型鉴相器,该鉴相器电路包括:相位选择器U1、反相器INV1、开关MUX1以及异或门XOR1;相位选择器U1接MUX1的控制端,控制MUX1输出fin信号或fin的反相信号;反相器INV1的输入为BPSK调制数字信号fin,输出为MUX1的0输入端;MUX1的1输入端为输入BPSK调制数字信号fin,MUX1的控制端为相位选择器U1的输出,异或门XOR1的其中一个输入端接MUX1的输出,另外一个输入端接来自反馈时钟信号fbk,该信号来源于PLL中的VCO输出信号,其输出即为鉴相器的输出信号Vout。
2.根据权利要求1所述的新型鉴相器电路,其特征在于:所述相位选择器U1包含90°相移延时单元PS1、异或门XOR2、电阻R1、电容C1以及施密特触发器SCH1;90°相移延时单元PS1的输入端即为鉴相器的时钟输入端fbk,fbk信号来源于PLL中的VCO输出信号;异或门XOR2的一个输入端连接到BPSK调制数字信号fin,另一个输入端连接到90°相移延时单元PS1的输出端;电阻R1的一端连接到异或门XOR2的输出端,另外一端则连接到电容C1的一端以及施密特触发器SCH1的输入端;电容C1与电阻R1相连接的那一端还连接到施密特触发器SCH1的输入端,另外一端则连接到地;施密特触发器SCH1输入连接到R1与C1的连接点,输出作为相位选择器U1的输出连接到开关MUX1的控制端。
3.根据权利要求1或2所述的新型鉴相器电路,其特征在于:采用相位选择器U1控制通过fin或fin的反相信号,当发送数据1时,相位选择器U1就会输出1,选择fin通过;当发送数据为0时,相位选择器U1就会输出0,选择fin的反相信号通过。
CN201711251299.8A 2017-12-01 2017-12-01 一种用于bpsk信号解调的新型鉴相器 Active CN107872414B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711251299.8A CN107872414B (zh) 2017-12-01 2017-12-01 一种用于bpsk信号解调的新型鉴相器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711251299.8A CN107872414B (zh) 2017-12-01 2017-12-01 一种用于bpsk信号解调的新型鉴相器

Publications (2)

Publication Number Publication Date
CN107872414A CN107872414A (zh) 2018-04-03
CN107872414B true CN107872414B (zh) 2020-07-14

Family

ID=61755039

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711251299.8A Active CN107872414B (zh) 2017-12-01 2017-12-01 一种用于bpsk信号解调的新型鉴相器

Country Status (1)

Country Link
CN (1) CN107872414B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112565139B (zh) * 2021-02-10 2021-05-14 北京紫光青藤微系统有限公司 Bpsk信号的解调方法和解调装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6359945B1 (en) * 1999-01-25 2002-03-19 Sun Microsystems, Inc. Phase locked loop and method that provide fail-over redundant clocking
CN101640654A (zh) * 2009-07-27 2010-02-03 北京航空航天大学 一种用于卫星通信系统的超低码速率psk解调器
CN101770034A (zh) * 2010-01-29 2010-07-07 中国科学院空间科学与应用研究中心 机群链路的前馈/反馈组合式载波跟踪方法
CN101895387A (zh) * 2010-07-15 2010-11-24 东南大学 扩展的二元相移键控调制突发通信快速同步方法
WO2010148622A1 (zh) * 2009-06-25 2010-12-29 中兴通讯股份有限公司 一种同步数字传输网的时钟源选择方法
CN103187971A (zh) * 2013-02-03 2013-07-03 南京邮电大学 一种电荷泵锁相环频率综合器用锁定检测电路
CN104242920A (zh) * 2014-09-24 2014-12-24 上海华力微电子有限公司 用于锁相环电路的锁定检测电路
CN104954014A (zh) * 2014-03-31 2015-09-30 中国科学院微电子研究所 一种超前-滞后型数字鉴相器结构
CN106209082A (zh) * 2016-07-08 2016-12-07 四川和芯微电子股份有限公司 锁相环电路

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6359945B1 (en) * 1999-01-25 2002-03-19 Sun Microsystems, Inc. Phase locked loop and method that provide fail-over redundant clocking
WO2010148622A1 (zh) * 2009-06-25 2010-12-29 中兴通讯股份有限公司 一种同步数字传输网的时钟源选择方法
CN101640654A (zh) * 2009-07-27 2010-02-03 北京航空航天大学 一种用于卫星通信系统的超低码速率psk解调器
CN101770034A (zh) * 2010-01-29 2010-07-07 中国科学院空间科学与应用研究中心 机群链路的前馈/反馈组合式载波跟踪方法
CN101895387A (zh) * 2010-07-15 2010-11-24 东南大学 扩展的二元相移键控调制突发通信快速同步方法
CN103187971A (zh) * 2013-02-03 2013-07-03 南京邮电大学 一种电荷泵锁相环频率综合器用锁定检测电路
CN104954014A (zh) * 2014-03-31 2015-09-30 中国科学院微电子研究所 一种超前-滞后型数字鉴相器结构
CN104242920A (zh) * 2014-09-24 2014-12-24 上海华力微电子有限公司 用于锁相环电路的锁定检测电路
CN106209082A (zh) * 2016-07-08 2016-12-07 四川和芯微电子股份有限公司 锁相环电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
BPSK与2FSK混合调制解调算法仿真;巩令风;《中国优秀硕士学位论文全文数据库信息科技辑》;20160315(第 3 期);I136-818 *

Also Published As

Publication number Publication date
CN107872414A (zh) 2018-04-03

Similar Documents

Publication Publication Date Title
US10742462B2 (en) BPSK demodulation
KR101624739B1 (ko) 위상 180도로 정렬한 1차 측파대 필터들을 이용하고 측파대 차동출력 비교기들의 위상을 맞춰 지터를 줄인 저전력용 광대역 비동기식 이산 위상 편이 복조 회로
CN111711590B (zh) 一种基于椭圆球面波信号的多支路连续相位调制解调方法
CN112350970B (zh) 一种多相位频移键控调制、解调方法及设备
WO2016032191A2 (ko) 위상 영도로 정렬한 1차 측파대 필터들을 이용한 초저전력용 광대역 비동기식 이산 위상 편이 복조 회로
US10326584B2 (en) Carrier synchronization device
JP6325942B2 (ja) 無線通信装置および集積回路
CN107872414B (zh) 一种用于bpsk信号解调的新型鉴相器
Lu et al. An 8 Mbps data rate transmission by inductive link dedicated to implantable devices
US8629716B2 (en) Modulator, demodulator and modulator-demodulator
KR101414342B1 (ko) 아날로그 글리치 제거 회로를 사용한 생체 이식용 저전력 비동기식 이산 위상 편이 복조 회로
US6888905B1 (en) Low deviation index demodulation scheme
JP2579243B2 (ja) 復調装置
KR101623275B1 (ko) 위상 180도로 정렬한 1차 측파대 필터들을 이용한 초저전력용 광대역 비동기식 이산 위상 편이 복조 회로
CN103023478B (zh) Mcpfsk、2cpfsk、gmsk波形信号发生器的数字逻辑电路
Lee et al. A 32-Gb/s CMOS receiver with analog carrier recovery and synchronous QPSK demodulation
CN107040276A (zh) 通信系统及数据通信方法
CN108400865B (zh) 一种基于dcsk混沌加密方法
KR100961429B1 (ko) 고속 fsk 복조 장치
CN201846333U (zh) 数字costas环
JP4072133B2 (ja) トランシーバ
KR101332161B1 (ko) 디지털 글리치 제거회로를 사용한 생체 이식용 저전력 비동기식 위상 편이 복조 회로
KR20160026339A (ko) 위상 180도로 정렬한 1차 측파대 필터들을 이용하고 측파대 비교기들의 위상을 맞춘 저전력용 광대역 비동기식 이산 위상 편이 복조 회로
KR101665303B1 (ko) 위상 180도로 정렬한 2차 측파대 필터들로 처리한 초저전력 고속 광대역 비동기식 이산 위상 편이 복조 회로
Bhanja et al. Design methodology of high frequency M-ary ASK, FSK and QAM

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant