CN107346964B - 一种带自校准功能的高速脉冲信号脉宽精密控制电路及控制方法 - Google Patents
一种带自校准功能的高速脉冲信号脉宽精密控制电路及控制方法 Download PDFInfo
- Publication number
- CN107346964B CN107346964B CN201710477942.2A CN201710477942A CN107346964B CN 107346964 B CN107346964 B CN 107346964B CN 201710477942 A CN201710477942 A CN 201710477942A CN 107346964 B CN107346964 B CN 107346964B
- Authority
- CN
- China
- Prior art keywords
- pll
- phase
- pulse width
- circuit
- calibration
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 14
- 229920000729 poly(L-lysine) polymer Polymers 0.000 claims abstract description 83
- 230000001360 synchronised effect Effects 0.000 claims abstract description 30
- 238000009825 accumulation Methods 0.000 claims abstract description 6
- 238000005070 sampling Methods 0.000 claims description 26
- 238000011084 recovery Methods 0.000 claims description 11
- 230000035945 sensitivity Effects 0.000 claims description 9
- 230000002194 synthesizing effect Effects 0.000 claims description 7
- 238000004364 calculation method Methods 0.000 claims description 5
- 238000012937 correction Methods 0.000 claims description 5
- 238000006243 chemical reaction Methods 0.000 claims description 3
- 238000003079 width control Methods 0.000 abstract description 13
- 101100350628 Arabidopsis thaliana PLL3 gene Proteins 0.000 description 19
- 101100082028 Arabidopsis thaliana PLL2 gene Proteins 0.000 description 12
- 230000008859 change Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 101100350613 Arabidopsis thaliana PLL1 gene Proteins 0.000 description 1
- 238000012935 Averaging Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K7/00—Modulating pulses with a continuously-variable modulating signal
- H03K7/08—Duration or width modulation ; Duty cycle modulation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/07—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop using several loops, e.g. for redundant clock signal generation
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明提出了一种带自校准功能的高速脉冲信号脉宽精密控制电路,参考输入时钟通过三路PLL,同时产生三个相参、频率相同的时钟信号,FPGA通过调节每一路信号的小数分频相位累加字初始值来调节每一路PLL相对于参考输入时钟的相位,再利用同步触发信号将三个PLL同步。本发明的电路结构简单、成本低、功耗小,适合于几乎所有高速脉冲信号发生器和噶朴素串行误码仪;输出最小脉宽小、控制精度高,最小输出脉宽可达100ps,脉宽控制精度可达1ps;工作频率高,最高工作频率可达4.1GHz;具有自动校准功能,能自动补偿因环境和温度的变化引起的误差,校准电路采用纯数字化设计,校准效率极高,调试难度大幅下降。
Description
技术领域
本发明涉及测试技术领域,特别涉及一种带自校准功能的高速脉冲信号脉宽精密控制电路,还涉及一种带自校准功能的高速脉冲信号脉宽精密控制方法。
背景技术
脉宽调节是脉冲信号发生器和串行误码仪等测试仪器的一项重要功能,现有的脉宽调节电路其调节精度主要受延时电路的准确性、温度等因素的影响。由于大范围的可控延时集成电路一般采用级联逻辑门来实现延时量的堆叠,因此逻辑门延时的离散性成为影响脉宽调节电路精度的最重要的因素。
现有的脉宽精密调节方法是采用多级延时电路和逻辑门电路相配合来实现,如图1所示,现有的脉宽精密调节技术,原始脉冲信号分为两路,一路作为延时补偿,另一路利用可控延时作脉宽,再通过沿恢复电路,调整传输过程中的被恶化的时钟沿,最后经“与”(产生占空比≤50%的信号)或“或”(产生占空比>50%的信号)得到脉宽经过调整的脉冲信号。其中延时支路主要是为了均衡不同频率下脉宽延时支路的固有延时及传输线延时。脉宽延时支路,主要是通过改变该支路的延时来实现对脉冲信号脉宽的调节。
现有技术的缺点:
(1)电路工作频率范围小,现有电路工作频率上限受制于延时芯片工作速率,其工作频率一般在1.5GHz以下。
(2)脉宽控制精度差,现有脉宽控制电路中使用了多级可选门电路作为脉宽控制手段,在多级门电路切换选择过程中,其延时变化是非线性的,个别点的延时甚至是非单调的,除手动逐点校准外,几乎没有可行的方法可以对电路进行精密校准。且该电路一致性差,调试难度大、效率低,可生产性差。
(3)温度漂移大,现有脉宽控制电路受温度变化影响很大,在0℃到50℃范围内延时温漂一般在15%以上,需要极其复杂的温度补偿电路来进行补偿,且补偿校准后,其精度一般只能停留在百皮秒级。
发明内容
针对现有技术的以上缺点,本发明提出了一种带自校准功能的高速脉冲信号脉宽精密控制电路及控制方法,采用多路同步PLL(锁相环)合成占空比精密可控的采样时钟,配合高速转码器来彻底改造传统脉宽调整电路,显著提高了脉宽控制精度和电路工作频率;加上本发明的电路具有自动校准功能,能够实现因温度的变化引起误差的自动补偿,提高了脉宽调整的准确度和温度适应性,且该校准电路采用纯数字化电路设计,显著降低了脉宽调整电路的生产调试难度。
本发明的技术方案是这样实现的:
一种带自校准功能的高速脉冲信号脉宽精密控制电路,参考输入时钟通过三路PLL,同时产生三个相参、频率相同的时钟信号,FPGA通过调节每一路信号的小数分频相位累加字初始值来调节每一路PLL相对于参考输入时钟的相位,再利用同步触发信号将三个PLL同步。
可选地,第一PLL输出整个电路的基准系统时钟到脉冲码型发生电路,用于原始NRZ码型脉冲信号合成,合成的原始NRZ码型脉冲信号送至转码器;
第二PLL和第三PLL通过后级的逻辑门合成占空比可变的采样时钟,通过调节第二PLL和第三PLL的相对相位完成采样时钟占空比的调节。
可选地,所述第二PLL和第三PLL的输出信号先通过沿恢复电路进行波形整理,沿恢复电路的输出信号送到与/或逻辑门合成占空比可变的采样时钟,逻辑门输出信号一路送至转码器用于产生脉宽可调的RZ码型脉冲信号,另一路送至校准电路。
可选地,所述转码器是利用由所述第二PLL和第三PLL通过后级的逻辑门合成的占空比可变的采样时钟,通过NRZ至RZ转码器完成NRZ码到占空比可变的RZ码的转换。
可选地,所述校准电路包括分频器和FPGA;
将分频器输出信号引入FPGA,在FPGA内部以分频时钟输出为基础设计一款计数器,用FGPA内部系统时钟对该计数器数值进行等间隔采样;当第二PLL与第三PLL的相位差值小于分频器的脉宽敏感门限下限时,分频器无输出,FPGA内部以其作为时钟源的计数器数值保持不变,均匀改变第二PLL与第三PLL的相位差,得到一个两倍于脉宽敏感门限下限的计数器停止工作区间,取这个区间两端的相位控制字的平均值,求出第二PLL与第三PLL的零相差点。
可选地,所述校准电路的校准步骤如下:
步骤(1),配置各PLL寄存器,之后通过复位信号初始化各PLL,并通过一个复用的同步单脉冲信号同步各PLL;
步骤(2),固定第二PLL的相位为中值180°,将第二PLL的相位控制字设为中间值,然后从0开始步进增加第三PLL的相位控制字,让第三PLL的相位从0°开始逐渐增加,以固定时间间隔定时查询FPGA内部计数器,若计数器值一直增加,则保持第三PLL的相位控制字继续增加,若计数器值连续两次查询无变化,则说明第二PLL的相位仍然落后于第三PLL的相位,但其差值小于分频器的脉宽敏感门限下限时,分频器已无输出,FPGA记录此时第三PLL的相位控制字B1;
步骤(3),继续从B1开始步进增加第三PLL的相位控制字,此时分频器会保持无输出状态,直至第三PLL的相位超过180°,继续以固定时间间隔定时查询FPGA内部计数器,若计数器值一直不变,则保持第三PLL的相位控制字继续增加,若计数器值开始增加,则说明第二PLL的相位已超前第三PLL的相位,且其差值大于分频器的脉宽敏感门限下限时,分频器重新输出输出,FPGA记录此时第三PLL的相位控制字B2;
步骤(4),取第三PLL的相位控制字B1、B2的中间值,将此数值与第二PLL相位在180°时的相位控制字求差,差值为第三PLL需要补足的校准值Δt,将Δt补偿修正加入以后第三PLL相位控制字计算公式,自动校准完成。
本发明还提出了一种带自校准功能的高速脉冲信号脉宽精密控制方法,参考输入时钟通过三路PLL,同时产生三个相参、频率相同的时钟信号,FPGA通过调节每一路信号的小数分频相位累加字初始值来调节每一路PLL相对于参考输入时钟的相位,再利用同步触发信号将三个PLL同步。
可选地,第一PLL输出整个电路的基准系统时钟到脉冲码型发生电路,用于原始NRZ码型脉冲信号合成,合成的原始NRZ码型脉冲信号送至转码器;
第二PLL和第三PLL通过后级的逻辑门合成占空比可变的采样时钟,通过调节第二PLL和第三PLL的相对相位完成采样时钟占空比的调节;
所述第二PLL和第三PLL的输出信号先通过沿恢复电路进行波形整理,沿恢复电路的输出信号送到与/或逻辑门合成占空比可变的采样时钟,逻辑门输出信号一路送至转码器用于产生脉宽可调的RZ码型脉冲信号,另一路送至校准电路。
可选地,所述校准电路包括分频器和FPGA;
将分频器输出信号引入FPGA,在FPGA内部以分频时钟输出为基础设计一款计数器,用FGPA内部系统时钟对该计数器数值进行等间隔采样;当第二PLL与第三PLL的相位差值小于分频器的脉宽敏感门限下限时,分频器无输出,FPGA内部以其作为时钟源的计数器数值保持不变,均匀改变第二PLL与第三PLL的相位差,得到一个两倍于脉宽敏感门限下限的计数器停止工作区间,取这个区间两端的相位控制字的平均值,求出第二PLL与第三PLL的零相差点。
可选地,所述校准电路的校准步骤如下:
步骤(1),配置各PLL寄存器,之后通过复位信号初始化各PLL,并通过一个复用的同步单脉冲信号同步各PLL;
步骤(2),固定第二PLL的相位为中值180°,将第二PLL的相位控制字设为中间值,然后从0开始步进增加第三PLL的相位控制字,让第三PLL的相位从0°开始逐渐增加,以固定时间间隔定时查询FPGA内部计数器,若计数器值一直增加,则保持第三PLL的相位控制字继续增加,若计数器值连续两次查询无变化,则说明第二PLL的相位仍然落后于第三PLL的相位,但其差值小于分频器的脉宽敏感门限下限时,分频器已无输出,FPGA记录此时第三PLL的相位控制字B1;
步骤(3),继续从B1开始步进增加第三PLL的相位控制字,此时分频器会保持无输出状态,直至第三PLL的相位超过180°,继续以固定时间间隔定时查询FPGA内部计数器,若计数器值一直不变,则保持第三PLL的相位控制字继续增加,若计数器值开始增加,则说明第二PLL的相位已超前第三PLL的相位,且其差值大于分频器的脉宽敏感门限下限时,分频器重新输出输出,FPGA记录此时第三PLL的相位控制字B2;
步骤(4),取第三PLL的相位控制字B1、B2的中间值,将此数值与第二PLL相位在180°时的相位控制字求差,即为第三PLL需要补足的校准值Δt,将Δt补偿修正加入以后第三PLL相位控制字计算公式,自动校准完成。
本发明的有益效果是:
(1)电路结构简单、成本低、功耗小,适合于几乎所有高速脉冲信号发生器和噶朴素串行误码仪;
(2)输出最小脉宽小、控制精度高,最小输出脉宽可达100ps,脉宽控制精度可达1ps;
(3)工作频率高,最高工作频率可达4.1GHz;
(4)具有自动校准功能,能自动补偿因环境和温度的变化引起的误差,校准电路采用纯数字化设计,校准效率极高,调试难度大幅下降。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有的脉冲宽度控制电路原理框图;
图2为本发明的脉宽精密控制电路原理框图;
图3为本发明的转码电路的时序图;
图4为本发明的数字化校准电路的流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
传统的可调脉宽脉冲信号发生电路多用延时电路和逻辑门电路相配合来实现脉冲宽度的调整。首先将脉冲信号分为两路,第一路正常输出,第二路通过可编程延时器,将两路信号过与门或者或门,即可得到脉宽改变的归零码脉冲信号,改变第二路可编程延时器的延时量,即可改变脉冲宽度。然而,由于传统脉宽控制电路中的可编程延时器多采用串联多级逻辑门来实现,其电路一致性差,温漂大,不适合用于精密可调脉宽脉冲信号的发生;由于可编程延时器普遍工作速率一般都在GHz以下,不能满足高速脉冲信号脉宽调整的需要。
本发明提出了一种带自校准功能的高速脉冲信号脉宽精密控制电路,基于多路同步PLL和高速转码器来实现。多路同步PLL合成占空比精密可控的采样时钟,通过高速转码器将原始脉冲信号转化为脉宽精密可调的归零码脉冲信号。由于其电路结构简单、功耗小、控制精度高、工作频率高,且具有全数字化的自动校准功能,能有效的解决传统脉宽控制技术所面临的难题。
如图2所示,本发明的脉宽精密控制电路中,参考输入时钟通过三路采用Δ-∑调制技术的同步小数分频PLL,同时产生三个相参、频率相同的时钟信号,FPGA可以通过调节每一路信号的小数分频相位累加字初始值来精密调节每一路PLL相对于参考输入时钟的相位,再利用同步触发信号即可将三个PLL同步。
本发明中,多路同步PLL的设计主要采用HITTITE公司的宽带集成PLL芯片HMC835来实现,其相位控制精度为2πx1/(224),在10MHz参考时钟频率下,其相位调节精度约为0.006ps,实际工程中采用1ps为步进。
同步PLL1输出整个电路的基准系统时钟到脉冲码型发生电路,用于原始NRZ码型脉冲信号合成,合成的原始NRZ码型脉冲信号送至转码器。
同步PLL2和同步PLL3通过后级的逻辑门合成占空比可变的采样时钟,通过调节PLL2和PLL3的相对相位完成采样时钟占空比的精密调节。PLL2和PLL3的输出信号先通过沿恢复电路进行波形整理,沿恢复电路的输出信号送到与/或逻辑门合成占空比可变的采样时钟,逻辑门输出信号一路送至转码器用于产生脉宽可调的RZ码型脉冲信号,另一路送至校准电路。
本发明的方案中,转码器是利用由上述同步PLL2和同步PLL3通过后级的逻辑门合成的占空比可变的采样时钟,通过NRZ至RZ高速转码器完成NRZ码到占空比可变的RZ码的转换,高速转码器采用的是HITTITE公司的可工作在13Gbps速率下的HMC706,转码器的时序图见图3。
本发明的方案中,校准电路包括分频器和FPGA,分频器采用的是CENTELLAX公司的可工作在14GHz频率下的UXN14M9P。
分频器对输入信号的脉宽敏感门限有一个下限,经实测,为60ps,当输入的采样时钟高电平或低电平宽度小于60ps时,则分频器无输出信号。将分频器输出信号引入FPGA,在FPGA内部以此分频时钟输出为基础设计一款计数器,用FGPA内部系统时钟对该计数器数值进行等间隔采样。当PLL2与PLL3的相位差值小于分频器的脉宽敏感门限下限时,分频器无输出,FPGA内部以其作为时钟源的计数器数值保持不变,均匀改变PLL2与PLL3的相位差,即可得到一个两倍于脉宽敏感门限下限的计数器停止工作区间,取这个区间两端的相位控制字的平均值,即可求出PLL2与PLL3的零相差点。由于该校准电路对分频器的脉宽敏感门限并不敏感,取均值的过程,抵消了脉宽敏感门限离散性可能造成的电路校准误差。由于采用全数字化校准技术,其校准效率极高,一般在20ms之内可以完成电路的快速校准。
如图4所示,本发明的校准电路的全数字化校准步骤如下:
(1)配置各PLL寄存器,之后通过复位信号初始化各PLL,并通过一个复用的同步单脉冲信号同步各PLL。
(2)固定PLL2的相位为中值180°,即将PLL2的相位控制字设为中间值,然后从0开始步进增加PLL3的相位控制字,让PLL3的相位从0°开始逐渐增加,以固定时间间隔定时查询上文的FPGA内部计数器,若计数器值一直增加,则保持PLL3的相位控制字继续增加,若计数器值连续两次查询无变化,则说明PLL2的相位仍然落后于PLL3的相位,但其差值小于分频器的脉宽敏感门限下限时,分频器已无输出,FPGA记录此时PLL3的相位控制字B1。
(3)继续从B1开始步进增加PLL3的相位控制字,此时分频器会保持无输出状态,直至PLL3的相位超过180°,继续以固定时间间隔定时查询上文的FPGA内部计数器,若计数器值一直不变,则保持PLL3的相位控制字继续增加,若计数器值开始增加,则说明PLL2的相位已超前PLL3的相位,且其差值大于分频器的脉宽敏感门限下限时,分频器重新输出输出,FPGA记录此时PLL3的相位控制字B2。
(4)取PLL3的相位控制字B1、B2的中间值,将此数值与PLL2相位在180°时的相位控制字求差,即为PLL3需要补足的校准值Δt,将Δt补偿修正加入以后PLL3相位控制字计算公式,自动校准完成。
本发明是一种基于多路同步PLL和高速转码器的高速脉冲信号脉宽精密控制技术,突出优点如下:
(1)电路结构简单、成本低、功耗小,适合于几乎所有高速脉冲信号发生器和噶朴素串行误码仪;
(2)输出最小脉宽小、控制精度高,最小输出脉宽可达100ps,脉宽控制精度可达1ps;
(3)工作频率高,最高工作频率可达4.1GHz;
(4)具有自动校准功能,能自动补偿因环境和温度的变化引起的误差,校准电路采用纯数字化设计,校准效率极高,调试难度大幅下降。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (8)
1.一种带自校准功能的高速脉冲信号脉宽精密控制电路,其特征在于,
参考输入时钟通过三路PLL,同时产生三个相参、频率相同的时钟信号,FPGA通过调节每一路信号的小数分频相位累加字初始值来调节每一路PLL相对于参考输入时钟的相位,再利用同步触发信号将三个PLL同步;
第一PLL输出整个电路的基准系统时钟到脉冲码型发生电路,用于原始NRZ码型脉冲信号合成,合成的原始NRZ码型脉冲信号送至转码器;
第二PLL和第三PLL通过后级的逻辑门合成占空比可变的采样时钟,通过调节第二PLL和第三PLL的相对相位完成采样时钟占空比的调节。
2.如权利要求1所述的一种带自校准功能的高速脉冲信号脉宽精密控制电路,其特征在于,
所述第二PLL和第三PLL的输出信号先通过沿恢复电路进行波形整理,沿恢复电路的输出信号送到与/或逻辑门合成占空比可变的采样时钟,逻辑门输出信号一路送至转码器用于产生脉宽可调的RZ码型脉冲信号,另一路送至校准电路。
3.如权利要求2所述的一种带自校准功能的高速脉冲信号脉宽精密控制电路,其特征在于,
所述转码器是利用由所述第二PLL和第三PLL通过后级的逻辑门合成的占空比可变的采样时钟,通过NRZ至RZ转码器完成NRZ码到占空比可变的RZ码的转换。
4.如权利要求2所述的一种带自校准功能的高速脉冲信号脉宽精密控制电路,其特征在于,所述校准电路包括分频器和FPGA;
将分频器输出信号引入FPGA,在FPGA内部以分频时钟输出为基础设计一款计数器,用FGPA内部系统时钟对该计数器数值进行等间隔采样;当第二PLL与第三PLL的相位差值小于分频器的脉宽敏感门限下限时,分频器无输出,FPGA内部以其作为时钟源的计数器数值保持不变,均匀改变第二PLL与第三PLL的相位差,得到一个两倍于脉宽敏感门限下限的计数器停止工作区间,取这个区间两端的相位控制字的平均值,求出第二PLL与第三PLL的零相差点。
5.如权利要求4所述的一种带自校准功能的高速脉冲信号脉宽精密控制电路,其特征在于,所述校准电路的校准步骤如下:
步骤(1),配置各PLL寄存器,之后通过复位信号初始化各PLL,并通过一个复用的同步单脉冲信号同步各PLL;
步骤(2),固定第二PLL的相位为中值180°,将第二PLL的相位控制字设为中间值,然后从0开始步进增加第三PLL的相位控制字,让第三PLL的相位从0°开始逐渐增加,以固定时间间隔定时查询FPGA内部计数器,若计数器值一直增加,则保持第三PLL的相位控制字继续增加,若计数器值连续两次查询无变化,则说明第二PLL的相位仍然落后于第三PLL的相位,但其差值小于分频器的脉宽敏感门限下限时,分频器已无输出,FPGA记录此时第三PLL的相位控制字B1;
步骤(3),继续从B1开始步进增加第三PLL的相位控制字,此时分频器会保持无输出状态,直至第三PLL的相位超过180°,继续以固定时间间隔定时查询FPGA内部计数器,若计数器值一直不变,则保持第三PLL的相位控制字继续增加,若计数器值开始增加,则说明第二PLL的相位已超前第三PLL的相位,且其差值大于分频器的脉宽敏感门限下限时,分频器重新输出输出,FPGA记录此时第三PLL的相位控制字B2;
步骤(4),取第三PLL的相位控制字B1、B2的中间值,将此数值与第二PLL相位在180°时的相位控制字求差,差值为第三PLL需要补足的校准值Δt,将Δt补偿修正加入以后第三PLL相位控制字计算公式,自动校准完成。
6.一种带自校准功能的高速脉冲信号脉宽精密控制方法,其特征在于,
参考输入时钟通过三路PLL,同时产生三个相参、频率相同的时钟信号,FPGA通过调节每一路信号的小数分频相位累加字初始值来调节每一路PLL相对于参考输入时钟的相位,再利用同步触发信号将三个PLL同步;
第一PLL输出整个电路的基准系统时钟到脉冲码型发生电路,用于原始NRZ码型脉冲信号合成,合成的原始NRZ码型脉冲信号送至转码器;
第二PLL和第三PLL通过后级的逻辑门合成占空比可变的采样时钟,通过调节第二PLL和第三PLL的相对相位完成采样时钟占空比的调节;
所述第二PLL和第三PLL的输出信号先通过沿恢复电路进行波形整理,沿恢复电路的输出信号送到与/或逻辑门合成占空比可变的采样时钟,逻辑门输出信号一路送至转码器用于产生脉宽可调的RZ码型脉冲信号,另一路送至校准电路。
7.如权利要求6所述的一种带自校准功能的高速脉冲信号脉宽精密控制方法,其特征在于,所述校准电路包括分频器和FPGA;
将分频器输出信号引入FPGA,在FPGA内部以分频时钟输出为基础设计一款计数器,用FGPA内部系统时钟对该计数器数值进行等间隔采样;当第二PLL与第三PLL的相位差值小于分频器的脉宽敏感门限下限时,分频器无输出,FPGA内部以其作为时钟源的计数器数值保持不变,均匀改变第二PLL与第三PLL的相位差,得到一个两倍于脉宽敏感门限下限的计数器停止工作区间,取这个区间两端的相位控制字的平均值,求出第二PLL与第三PLL的零相差点。
8.如权利要求7所述的一种带自校准功能的高速脉冲信号脉宽精密控制方法,其特征在于,所述校准电路的校准步骤如下:
步骤(1),配置各PLL寄存器,之后通过复位信号初始化各PLL,并通过一个复用的同步单脉冲信号同步各PLL;
步骤(2),固定第二PLL的相位为中值180°,将第二PLL的相位控制字设为中间值,然后从0开始步进增加第三PLL的相位控制字,让第三PLL的相位从0°开始逐渐增加,以固定时间间隔定时查询FPGA内部计数器,若计数器值一直增加,则保持第三PLL的相位控制字继续增加,若计数器值连续两次查询无变化,则说明第二PLL的相位仍然落后于第三PLL的相位,但其差值小于分频器的脉宽敏感门限下限时,分频器已无输出,FPGA记录此时第三PLL的相位控制字B1;
步骤(3),继续从B1开始步进增加第三PLL的相位控制字,此时分频器会保持无输出状态,直至第三PLL的相位超过180°,继续以固定时间间隔定时查询FPGA内部计数器,若计数器值一直不变,则保持第三PLL的相位控制字继续增加,若计数器值开始增加,则说明第二PLL的相位已超前第三PLL的相位,且其差值大于分频器的脉宽敏感门限下限时,分频器重新输出输出,FPGA记录此时第三PLL的相位控制字B2;
步骤(4),取第三PLL的相位控制字B1、B2的中间值,将此数值与第二PLL相位在180°时的相位控制字求差,即为第三PLL需要补足的校准值Δt,将Δt补偿修正加入以后第三PLL相位控制字计算公式,自动校准完成。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710477942.2A CN107346964B (zh) | 2017-06-09 | 2017-06-09 | 一种带自校准功能的高速脉冲信号脉宽精密控制电路及控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710477942.2A CN107346964B (zh) | 2017-06-09 | 2017-06-09 | 一种带自校准功能的高速脉冲信号脉宽精密控制电路及控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107346964A CN107346964A (zh) | 2017-11-14 |
CN107346964B true CN107346964B (zh) | 2020-06-30 |
Family
ID=60253462
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710477942.2A Active CN107346964B (zh) | 2017-06-09 | 2017-06-09 | 一种带自校准功能的高速脉冲信号脉宽精密控制电路及控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107346964B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10218366B1 (en) * | 2017-11-27 | 2019-02-26 | Linear Technology Holding Llc | Phase locked loop calibration for synchronizing non-constant frequency switching regulators |
CN111313870A (zh) * | 2019-11-18 | 2020-06-19 | 杭州奕力科技有限公司 | 一种基于相位补偿的窄脉冲精密时延同步方法及装置 |
CN112886952B (zh) * | 2021-01-13 | 2024-04-05 | 中国科学院微电子研究所 | 一种高速时钟电路的动态延时补偿电路 |
CN113376585B (zh) * | 2021-05-21 | 2022-03-15 | 电子科技大学 | 一种高分辨率脉冲信号合成装置 |
CN115630319B (zh) * | 2022-12-22 | 2023-05-02 | 南京莱芯科技有限公司 | 多通道脉冲信号甄别方法、装置、计算机设备及存储介质 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN202103633U (zh) * | 2011-06-09 | 2012-01-04 | 东南大学 | 数模混合模式时钟占空比校准电路 |
CN102983842A (zh) * | 2012-11-30 | 2013-03-20 | 上海宏力半导体制造有限公司 | 占空比调整电路 |
CN103152034A (zh) * | 2013-02-26 | 2013-06-12 | 中国电子科技集团公司第四十一研究所 | 一种小数分频锁相环电路及分频比控制方法 |
CN103633442A (zh) * | 2012-08-24 | 2014-03-12 | 香港城市大学 | 相控阵列、相干源阵列、天线阵列以及用于控制它们的系统 |
CN104753499A (zh) * | 2015-04-17 | 2015-07-01 | 上海华虹宏力半导体制造有限公司 | 占空比校准电路 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7368961B2 (en) * | 2005-12-22 | 2008-05-06 | Rambus Inc. | Clock distribution network supporting low-power mode |
-
2017
- 2017-06-09 CN CN201710477942.2A patent/CN107346964B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN202103633U (zh) * | 2011-06-09 | 2012-01-04 | 东南大学 | 数模混合模式时钟占空比校准电路 |
CN103633442A (zh) * | 2012-08-24 | 2014-03-12 | 香港城市大学 | 相控阵列、相干源阵列、天线阵列以及用于控制它们的系统 |
CN102983842A (zh) * | 2012-11-30 | 2013-03-20 | 上海宏力半导体制造有限公司 | 占空比调整电路 |
CN103152034A (zh) * | 2013-02-26 | 2013-06-12 | 中国电子科技集团公司第四十一研究所 | 一种小数分频锁相环电路及分频比控制方法 |
CN104753499A (zh) * | 2015-04-17 | 2015-07-01 | 上海华虹宏力半导体制造有限公司 | 占空比校准电路 |
Also Published As
Publication number | Publication date |
---|---|
CN107346964A (zh) | 2017-11-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107346964B (zh) | 一种带自校准功能的高速脉冲信号脉宽精密控制电路及控制方法 | |
KR101382500B1 (ko) | 지연 고정 회로 및 클록 생성 방법 | |
EP3306819A1 (en) | Phase control of clock signal based on feedback | |
CN102761319B (zh) | 一种具有占空比稳定和相位校准的时钟电路 | |
CN104753499B (zh) | 占空比校准电路 | |
CN102111149A (zh) | 数字锁相环 | |
US8258830B2 (en) | Methods for calibrating gated oscillator and oscillator circuit utilizing the same | |
US11463096B2 (en) | Zero-delay phase-locked loop frequency synthesizer based on multi-stage synchronization | |
CN104753524A (zh) | 一种延时锁定环路 | |
CN103427798A (zh) | 一种多相位时钟产生电路 | |
Szplet et al. | A 45 ps time digitizer with a two-phase clock and dual-edge two-stage interpolation in a field programmable gate array device | |
Kim et al. | A 2.3-mW 0.01-mm $^{\text {2}} $1.25-GHz Quadrature Signal Corrector With 1.1-ps Error for Mobile DRAM Interface in 65-nm CMOS | |
WO2007084876A2 (en) | Systems and methods for reducing static phase error | |
CN116582131A (zh) | 带增益调节和积分非线性校准的数字时间转换器电路结构 | |
CN112886952B (zh) | 一种高速时钟电路的动态延时补偿电路 | |
CN105846939B (zh) | 一种精确保持多模块同步的系统与方法 | |
Jung et al. | All-digital process-variation-calibrated timing generator for ATE with 1.95-ps resolution and maximum 1.2-GHz test rate | |
US10014866B2 (en) | Clock alignment scheme for data macros of DDR PHY | |
US9548855B2 (en) | Method and apparatus for managing estimation and calibration of non-ideality of a phase interpolator (PI)-based clock and data recovery (CDR) circuit | |
CN114142855B (zh) | 嵌套的延时锁定环 | |
US20070052460A1 (en) | Statically controlled clock source generator for VCDL clock phase trimming | |
KR101027347B1 (ko) | 지연고정루프 회로 | |
TW201316150A (zh) | 多相位時脈產生系統及其時脈校準方法 | |
Sull et al. | An 8-GHz octa-phase error corrector with coprime phase comparison scheme in 40-nm CMOS | |
CN102780488B (zh) | 时钟生成系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |