CN107318226B - 薄型复合电路板 - Google Patents
薄型复合电路板 Download PDFInfo
- Publication number
- CN107318226B CN107318226B CN201710674757.2A CN201710674757A CN107318226B CN 107318226 B CN107318226 B CN 107318226B CN 201710674757 A CN201710674757 A CN 201710674757A CN 107318226 B CN107318226 B CN 107318226B
- Authority
- CN
- China
- Prior art keywords
- layer
- circuit board
- circuit
- hard
- flexible
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/147—Structural association of two or more printed circuits at least one of the printed circuits being bent or folded, e.g. by using a flexible printed circuit
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4688—Composite multilayer circuits, i.e. comprising insulating layers having different properties
- H05K3/4691—Rigid-flexible multilayer circuits comprising rigid and flexible layers, e.g. having in the bending regions only flexible layers
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Structure Of Printed Boards (AREA)
Abstract
本发明公开了一种薄型复合电路板,包括软性电路板,其包括软性介电层和设置在软性介电层上下表面的第一电路层与第二电路层;设置在软性电路板上下表面的第一硬性电路板和第二硬性电路板,第一硬性电路板包括第一硬性介电层和设置在第一硬性介电层上的第三电路层,第一硬性介电层包括间隔设置在软性电路板两端的第一硬性介电部和第二硬性介电部,使得部分第一电路层暴露于外,第三电路层包括设置在第一硬性介电部外表面的第一主电路和设置在第二硬性介电部外表面的第一外接电路,第一电路层外侧的第一硬性介电层中设置有若干第一连接孔,第二电路层外侧的第二硬性介电层中设置有若干第二连接孔,本发明解决了复合电路板无法薄型化的技术问题。
Description
技术领域
本发明涉及电路板技术领域,更具体地说,本发明涉及一种薄型复合电路板。
背景技术
在电路板的领域中,通常采用复合电路板来连接两片硬性基板,该复合电路板采用软硬部分结合的设计方式,亦即所谓的软硬复合电路板(Rigid-Flex)结构,作为连结结构的软板是采用其部分的周缘区域嵌入硬板的方式来达成软硬板之间的连结,此种结构不仅可提高硬板与软板间的连接可靠度,并可省去后续制作软硬板连结结构的工艺步骤及增加传输速度。
现有用以承载及电连接多个电子元件的复合电路板主要是由多个线路层(circuit layer)以及多个介电层(dielectric layer)交替叠合所构成。这些线路层是由导电层(conductive layer)经过图案化制作工艺所定义形成。这些介电层是分别配置于相邻这些线路层之间,用以隔离这些线路层。此外,这些相互重叠的线路层之间可通过导电孔道(conductive via)而彼此电连接。但在制作导电孔道时,由于冲孔的深度的控制精度有限,如果冲孔深度太深,则会导致导电孔道贯穿软性电路板,破坏电路板的整体结构,同时使得软性电路板上下的电路层导通,电路板报废。如果冲孔深度过浅,则导电孔道无法导电连接外侧线路层与中心线路层。为此,通常用提高软性电路层与硬性电路层厚度的方法来化解冲孔精度偏差的技术问题,使得冲孔深度在一定范围内都能使得外层电路与内层电路导通,同时又不贯穿软性电路板。
但上述方案中,导致复合电路板的厚度无法下降,即增加了成本,又使得使用该复合电路板器件尺寸无法小型化,适用范围受限。
发明内容
本发明的一个目的是解决至少上述问题,并提供至少后面将说明的优点。
本发明还有一个目的是提供一种薄型复合电路板,采用在硬性电路层中预留有连接孔的方式来给导电通孔预留缓冲深度,当冲孔深度到达连接孔上端与连接孔贯通时,即可停止冲孔过程,在不增加复合电路板厚度的同时,避免过冲或欠冲现象,解决了复合电路板无法薄型化的技术问题。
为了实现根据本发明的这些目的和其它优点,提供了一种薄型复合电路板,包括:
软性电路板,其包括软性介电层和设置在所述软性介电层上下表面的第一电路层与第二电路层;
设置在所述软性电路板上下表面的第一硬性电路板和第二硬性电路板,所述第一硬性电路板包括第一硬性介电层和设置在所述第一硬性介电层上的第三电路层,所述第一硬性介电层包括间隔设置在所述软性电路板两端的第一硬性介电部和第二硬性介电部,使得部分所述第一电路层暴露于外,所述第三电路层包括设置在所述第一硬性介电部外表面的第一主电路和设置在所述第二硬性介电部外表面的第一外接电路,所述第二硬性电路板包括第二硬性介电层和设置在所述第二硬性介电层上的第四电路层,所述第二硬性介电层包括间隔设置在所述软性电路板两端的第三硬性介电部和第四硬性介电部,所述第二硬性介电部与第四硬性介电部上下对应,所述所述第四电路层包括设置在所述第三硬性介电部外表面的第二主电路和设置在所述第四硬性介电部外表面的第二外接电路;
其中,所述第一电路层外侧的所述第一硬性介电层中设置有若干第一连接孔,所述第三电路层通过若干第一导电通孔与第一电路层电连接,所述第一导电通孔贯穿所述第一连接孔,所述第二电路层外侧的所述第二硬性介电层中设置有若干第二连接孔,所述第四电路层通过若干第二导电通孔与第二电路层电连接,所述第二导电通孔贯穿所述第二连接孔,所述软性介电层中至少设置有一通道,所述通道贯穿所述软性介电层的上下表面,至少有一个所述第一导电通孔和第二导电通孔与所述通道在同一直线上。
优选的,所述软性电路板,所述第一硬性介电部和第三硬性介电部上下对应。
优选的,所述第一硬性电路板还包括第一接合层,所述第一接合层设置在所述第三电路层相对另一侧的所述第一硬性介电层表面,所述第一硬性介电层通过所述第一接合层接合在所述软性电路板上。
优选的,所述第二硬性电路板还包括第二接合层,所述第二接合层设置在所述第四电路层相对另一侧的所述第二硬性介电层表面,所述第二硬性介电层通过所述第二接合层接合在所述软性电路板上。
优选的,所述通道位于所述第一主电路和第二主电路一侧的所述软性介电层中。
优选的,所述第一连接孔和第二连接孔的直径不小于所述第一导电通孔和第二导电通孔的直径。
优选的,至少有一个所述第一导电通孔、第一连接孔、第二连接孔和第二导电通孔与所述通道在同一直线上。
优选的,所述第一连接孔的深度不小于所述第一电路层的厚度,所述第二连接孔的深度不小于所述第二电路层的厚度,所述第一接合层的厚度小于所述第一电路层的厚度,所述第二接合层的厚度小于所述第二电路层的厚度。
优选的,所述第一主电路上至少间隔设置有第一接垫和第二接垫,所述第二主电路上至少间隔设置有第三接垫和第四接垫,所述第一接垫与第三接垫上下对应,所述第二接垫与第四接垫上下对应,且所述通道位于所述第一接垫与第三接垫之间。
优选的,所述第一连接孔和第二连接孔的外侧孔径小于内侧孔径。
本发明至少包括以下有益效果:
1、在软性电路板上下两侧的硬性电路层中预留有若干连接孔,为冲孔过程提供了一定长度的缓冲距离,避免在冲孔工过程中的过冲或欠冲现象;
2、简化了复合电路板的制作工艺,降低了对冲孔精度的要求,同时提高了复合电路板的薄型化程度。
本发明的其它优点、目标和特征将部分通过下面的说明体现,部分还将通过对本发明的研究和实践而为本领域的技术人员所理解。
附图说明
图1为第一种实施例中薄型复合电路板的结构示意图;
图2为第二种实施例中薄型复合电路板的结构示意图。
具体实施方式
下面结合附图对本发明做进一步的详细说明,以令本领域技术人员参照说明书文字能够据以实施。
应当理解,本文所使用的诸如“具有”、“包含”以及“包括”术语并不配出一个或多个其它元件或其组合的存在或添加。
实施例一
本发明提供了一种薄型复合电路板,如图1所示,包括:软性电路板和设置在所述软性电路板上下表面的第一硬性电路板和第二硬性电路板,软性电路板包括软性介电层110和设置在所述软性介电层110上下表面的第一电路层120与第二电路层130,第一电路层120与第二电路层130通过软性介电层110绝缘间隔设置,在所述软性介电层110的一端至少设置有一通道400,通道400两端分别与位于软性电路板一端的第一电路层120、第二电路层130内层交接,使得当通道400内侧壁镀铜后,可以将第一电路层120和第二电路层130导电连接,一般情况下,第一电路层120和第二电路层130是绝缘设置的。
所述第一硬性电路板包括第一硬性介电层和设置在所述第一硬性介电层上的第三电路层,同时,所述第一硬性电路板还包括第一接合层230,所述第一接合层230设置在所述第三电路层相对另一侧的所述第一硬性介电层表面,所述第一硬性介电层通过所述第一接合层230接合在所述软性电路板上,以便于第一硬性电路板与软性电路板的压合,同时,提高第一硬性电路板与软性电路板的压合牢固程度。
同理,所述第二硬性电路板包括第二硬性介电层和设置在所述第二硬性介电层上的第四电路层,同时,所述第二硬性电路板还包括第二接合层330,所述第二接合层330设置在第四电路层相对另一侧的所述第二硬性电路板表面,所述第二硬性介电层通过所述第二接合层330接合在所述软性电路板上,以便于第二硬性电路板与软性电路板的压合,同时,提高第二硬性电路板与软性电路板的压合牢固程度。
其中,第一接合层230的厚度小于第一电路层120的厚度,使得至少第一电路层120的外侧部分嵌入在第一硬性介电层中,避免第一电路层120完全被包覆在第一接合层230中,而影响软性电路板和第一硬性电路板的接合牢固度。同理,第二接合层330的厚度小于第二电路层120的厚度。
所述第一硬性介电层包括间隔设置在所述软性电路板两端的第一硬性介电部211和第二硬性介电部212,同理的,所述第二硬性介电层包括间隔设置在所述软性电路板两端的第三硬性介电部311和第四硬性介电部312,所述第一硬性介电部211和第三硬性介电部311上下对应,第二硬性介电部212和第四硬性介电部312上下对应,使得软性电路板两端之间部分的所述第一电路层120和第二电路层130外表面都暴露于外,从而形成两端由硬性电路板构成、中间由软性电路板连接结构的复合式电路板。
所述第三电路层包括设置在所述第一硬性介电部211外表面的第一主电路和设置在所述第二硬性介电部212外表面的第一外接电路,第一外接电路上至少设置有一第一外接点223,第一外接电路通过第一外接点223与外部电路导电连接,所述第四电路层包括设置在所述第三硬性介电部311外表面的第二主电路和设置在所述第四硬性介电部312外表面的第二外接电路,第二外接电路上至少设置有一第二外接点323,本实施例中,如图1所示,为了提供多种选择性,第二外接点323间隔设置有两个,外部电路与任意第二外接点323连接,即可与第二电路层130导电连接。
所述第一主电路上至少间隔设置有第一接垫221和第二接垫222,所述第二主电路上至少间隔设置有第三接垫321和第四接垫322,所述第一接垫221与第三接垫321上下对应,所述第二接垫222与第四接垫322上下对应,且所述通道400位于所述第一接垫221与第三接垫321之间。各个用于连接器件的内部电路,每层主电路上的多个接垫为内部电路的连接提供了多种选择。
其中,所述第一硬性介电层中设置有若干第一连接孔240,所述第一连接孔240一端与所述第一电路层120外侧的相连接,所述第三电路层通过若干第一导电通孔250与第一电路层120电连接,所述第一导电通孔250贯穿所述第一连接孔240的另一端,所述第二硬性介电层中设置有若干第二连接孔340,所述第二连接孔340一端与所述第二电路层130外侧相连接,所述第四电路层通过若干第二导电通孔350与第二电路层130电连接,所述第二导电通孔350贯穿所述第二连接孔340的另一端。采用在第一硬性介电层和第二硬性介电层中预留有连接孔的方式来给导电通孔预留缓冲深度,当冲孔深度到达连接孔上端与连接孔贯通时,即可停止冲孔过程,在不增加复合电路板厚度的同时,避免过冲或欠冲现象,有效解决了复合电路板无法薄型化的技术问题。
本实施例中,与第一接垫221对应的第一硬性介电层中设置一第一连接孔240,第一连接孔240与第一电路层120接触,从第一接垫221向内部冲孔,直至与该第一连接孔240贯通,通过镀铜工艺,在冲孔而成的孔道和第一连接孔240中形成导电层,最终形成导电连接第一接垫221和第一电路层120的第一导电通孔250。同理,与第二接垫222对应的第一硬性介电层中也设置另一第一连接孔240,第二接垫222和第一电路层120通过另一第一导电通孔250导电连接。与第一外接点223对应的第一硬性介电层中也设置另一第一连接孔240,第一外接点223和第一电路层120通过另一第一导电通孔250导电连接,第一外接点223可以通过第一导电通孔250与第一接垫221、第二接垫222导电连接,从而连接内、外部电路。
与第三接垫321对应的第二硬性介电层中设置一第二连接孔340,第二连接孔340与第二电路层130接触,从第三接垫321向内部冲孔,直至与该第二连接孔340贯通,通过镀铜工艺,在冲孔而成的孔道和第二连接孔340中形成导电层,最终形成导电连接第三接垫321和第二外接点323的第二导电通孔350。同理,与第四接垫322对应的第二硬性介电层中也设置另一第二连接孔340,第四接垫322和第二电路层130通过另一第二导电通孔350导电连接。与第二外接点323对应的第二硬性介电层中也设置另一第二连接孔340,两个第二外接点323和第二电路层130通过另两个第二导电通孔350导电连接,第二外接点323可以通过第二导电通孔350与第三接垫321、第四接垫322导电连接,从而连接内、外部电路。
其中,所述通道400贯穿所述软性介电层110的上下表面,与第一接垫221导电连接的第一导电通孔250与通道400以及与第三接垫321导电连接的第二导电通孔350处在同一直线上,当需要第一电路层和第二电路层导电连接时,只要在冲孔时,将第一导电通孔250、第二导电通孔350与通道400贯通镀铜即可,方便灵活。
上述技术方案中,所述第一连接孔240和第二连接孔340的直径大于所述第一导电通孔250和第二导电通孔350的直径,为冲孔位置提供一定的误差范围,当冲孔时,孔道能顺利与连接孔贯穿。
上述技术方案中,所述第一连接孔240的深度不小于所述第一电路层120的厚度,所述第二连接孔340的深度不小于所述第二电路层130的厚度,当第一硬性电路板和第二硬性电路板与软性电路板压合后,至少第一连接孔240和第二连接孔340的外侧在第一电路层和第二电路层的外侧形成一定深度的空间,为冲孔时提供缓冲空间,同时镀铜后能形成导电通孔。
实施例二
与实施例一不同点在于,所述第一连接孔240和第二连接孔340的外侧孔径小于内侧孔径,当第一硬性电路板、第二硬性电路板与软性电路板压合后,连接孔会变形,到时内侧的孔径小于外侧孔径,甚至内侧会挤压闭合,当镀铜后,无法形成连接外层电路和第一电路层的导电通孔,为此,本实施例将各个连接孔设计成外小内大的结构,即使第一硬性电路板、第二硬性电路板与软性电路板压合后,连接孔的内侧至少还保留有孔道,从而镀铜后能有效形成连接外层电路和第一电路层的导电通孔,电路板的可靠性更强。
由上所述,本发明的复合电路板,在软性电路板上下两侧的硬性电路层中预留有若干连接孔,为冲孔过程提供了一定长度的缓冲距离,避免在冲孔工过程中的过冲或欠冲现象;同时,简化了复合电路板的制作工艺,降低了对冲孔精度的要求,同时提高了复合电路板的薄型化程度。
尽管本发明的实施方案已公开如上,但其并不仅仅限于说明书和实施方式中所列运用,它完全可以被适用于各种适合本发明的领域,对于熟悉本领域的人员而言,可容易地实现另外的修改,因此在不背离权利要求及等同范围所限定的一般概念下,本发明并不限于特定的细节和这里示出与描述的图例。
Claims (9)
1.一种薄型复合电路板,其特征在于,包括:
软性电路板,其包括软性介电层和设置在所述软性介电层上下表面的第一电路层与第二电路层;
设置在所述软性电路板上下表面的第一硬性电路板和第二硬性电路板,所述第一硬性电路板包括第一硬性介电层和设置在所述第一硬性介电层上的第三电路层,所述第一硬性介电层包括间隔设置在所述软性电路板两端的第一硬性介电部和第二硬性介电部,使得部分所述第一电路层暴露于外,所述第三电路层包括设置在所述第一硬性介电部外表面的第一主电路和设置在所述第二硬性介电部外表面的第一外接电路,所述第二硬性电路板包括第二硬性介电层和设置在所述第二硬性介电层上的第四电路层,所述第二硬性介电层包括间隔设置在所述软性电路板两端的第三硬性介电部和第四硬性介电部,所述第二硬性介电部与第四硬性介电部上下对应,所述所述第四电路层包括设置在所述第三硬性介电部外表面的第二主电路和设置在所述第四硬性介电部外表面的第二外接电路;
其中,第一硬性电路板和第二硬性电路板与软性电路板压合前在所述第一硬性介电层中设置有若干第一连接孔,压合后所述第一连接孔一端与所述第一电路层外侧相连接,所述第三电路层通过若干第一导电通孔与第一电路层电连接,所述第一导电通孔贯穿所述第一连接孔的另一端,第一硬性电路板和第二硬性电路板与软性电路板压合前在所述第二硬性介电层中设置有若干第二连接孔,压合后所述第二连接孔一端与所述第一电路层的外侧相连接,所述第四电路层通过若干第二导电通孔与第二电路层电连接,所述第二导电通孔贯穿所述第二连接孔的另一端,所述软性介电层中至少设置有一通道,所述通道贯穿所述软性介电层的上下表面,至少有一个所述第一导电通孔和第二导电通孔与所述通道在同一直线上;至少第一连接孔和第二连接孔的外侧在第一电路层和第二电路层的外侧形成一定深度的空间,为冲孔时提供缓冲空间;
所述第一连接孔和第二连接孔的直径大于所述第一导电通孔和第二导电通孔的直径。
2.如权利要求1所述的薄型复合电路板,其特征在于,所述软性电路板,所述第一硬性介电部和第三硬性介电部上下对应。
3.如权利要求2所述的薄型复合电路板,其特征在于,所述第一硬性电路板还包括第一接合层,所述第一接合层设置在所述第三电路层相对另一侧的所述第一硬性介电层表面,所述第一硬性介电层通过所述第一接合层接合在所述软性电路板上。
4.如权利要求3所述的薄型复合电路板,其特征在于,所述第二硬性电路板还包括第二接合层,所述第二接合层设置在所述第四电路层相对另一侧的所述第二硬性介电层表面,所述第二硬性介电层通过所述第二接合层接合在所述软性电路板上。
5.如权利要求4所述的薄型复合电路板,其特征在于,所述通道位于所述第一主电路和第二主电路一侧的所述软性介电层中。
6.如权利要求4所述的薄型复合电路板,其特征在于,至少有一个所述第一导电通孔、第一连接孔、第二连接孔和第二导电通孔与所述通道在同一直线上。
7.如权利要求6所述的薄型复合电路板,其特征在于,所述第一连接孔的深度不小于所述第一电路层的厚度,所述第二连接孔的深度不小于所述第二电路层的厚度,所述第一接合层的厚度小于所述第一电路层的厚度,所述第二接合层的厚度小于所述第二电路层的厚度。
8.如权利要求7所述的薄型复合电路板,其特征在于,所述第一主电路上至少间隔设置有第一接垫和第二接垫,所述第二主电路上至少间隔设置有第三接垫和第四接垫,所述第一接垫与第三接垫上下对应,所述第二接垫与第四接垫上下对应,且所述通道位于所述第一接垫与第三接垫之间。
9.如权利要求8所述的薄型复合电路板的蚀刻方法,其特征在于,所述第一连接孔和第二连接孔的外侧孔径小于内侧孔径。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710674757.2A CN107318226B (zh) | 2017-08-09 | 2017-08-09 | 薄型复合电路板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710674757.2A CN107318226B (zh) | 2017-08-09 | 2017-08-09 | 薄型复合电路板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107318226A CN107318226A (zh) | 2017-11-03 |
CN107318226B true CN107318226B (zh) | 2019-12-17 |
Family
ID=60170639
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710674757.2A Active CN107318226B (zh) | 2017-08-09 | 2017-08-09 | 薄型复合电路板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107318226B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113853059B (zh) * | 2020-06-28 | 2023-12-22 | 深南电路股份有限公司 | 刚挠结合板及电路连接器 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101150135B1 (ko) * | 2010-01-22 | 2012-06-11 | 이비덴 가부시키가이샤 | 플렉스 리지드 배선판 및 그의 제조 방법 |
CN102970828A (zh) * | 2012-11-30 | 2013-03-13 | 成都航天通信设备有限责任公司 | 一种刚挠结合印制电路板的制造方法 |
CN104219881A (zh) * | 2013-06-03 | 2014-12-17 | 常熟东南相互电子有限公司 | 复合式电路板及其制作方法 |
CN105451442A (zh) * | 2014-08-28 | 2016-03-30 | 富葵精密组件(深圳)有限公司 | 软硬结合电路板及制作方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI355220B (en) * | 2008-07-14 | 2011-12-21 | Unimicron Technology Corp | Circuit board structure |
CN102387662A (zh) * | 2010-09-06 | 2012-03-21 | 上海贺鸿电子有限公司 | 刚挠性线路板及其制造方法 |
-
2017
- 2017-08-09 CN CN201710674757.2A patent/CN107318226B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101150135B1 (ko) * | 2010-01-22 | 2012-06-11 | 이비덴 가부시키가이샤 | 플렉스 리지드 배선판 및 그의 제조 방법 |
CN102970828A (zh) * | 2012-11-30 | 2013-03-13 | 成都航天通信设备有限责任公司 | 一种刚挠结合印制电路板的制造方法 |
CN104219881A (zh) * | 2013-06-03 | 2014-12-17 | 常熟东南相互电子有限公司 | 复合式电路板及其制作方法 |
CN105451442A (zh) * | 2014-08-28 | 2016-03-30 | 富葵精密组件(深圳)有限公司 | 软硬结合电路板及制作方法 |
Also Published As
Publication number | Publication date |
---|---|
CN107318226A (zh) | 2017-11-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN216531943U (zh) | 层叠体 | |
US10129982B2 (en) | Embedded board and method of manufacturing the same | |
TW201431452A (zh) | 電子組件埋置基板的製造方法及電子組件埋置基板 | |
US20050286238A1 (en) | Device and method of manufacture of an interconnection structure for printed circuit boards | |
CN105578704A (zh) | 多层柔性电路板及其制作方法 | |
CN109788663B (zh) | 电路板的制作方法及由该方法制得的电路板 | |
US10028388B2 (en) | Component-embedded substrate | |
TWI698158B (zh) | 內埋式電路板及其製作方法 | |
CN107318226B (zh) | 薄型复合电路板 | |
JPWO2012128269A1 (ja) | 配線基板 | |
CN111200907B (zh) | 无撕膜内埋式电路板及其制作方法 | |
CN103781281A (zh) | 电路板及其制作方法 | |
JP2012089568A (ja) | 有機多層基板及びその製造方法 | |
CN106341945B (zh) | 一种柔性线路板及其制作方法 | |
CN111356279B (zh) | 电路板及其制造方法 | |
CN107278064B (zh) | 软硬复合电路板的制作方法 | |
US10653015B2 (en) | Multilayer circuit board and method of manufacturing the same | |
JP5677475B2 (ja) | プリント配線基板 | |
WO2021056427A1 (zh) | 中介板、中介板的制作方法及电路板组件 | |
JP6197954B2 (ja) | 部品内蔵基板および部品内蔵基板の製造方法 | |
US10051736B2 (en) | Printed wiring board and method for manufacturing printed wiring board | |
CN112839451A (zh) | 软硬结合板的制作方法及软硬结合板 | |
US11856702B2 (en) | Adapter board, method for manufacturing the same and circuit board assembly using the same | |
TWI706702B (zh) | 電路板中的導通孔結構及其製造方法 | |
CN209861251U (zh) | 电路板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |